JP2965552B2 - Pciバスのホットプラグ制御器 - Google Patents
Pciバスのホットプラグ制御器Info
- Publication number
- JP2965552B2 JP2965552B2 JP10215074A JP21507498A JP2965552B2 JP 2965552 B2 JP2965552 B2 JP 2965552B2 JP 10215074 A JP10215074 A JP 10215074A JP 21507498 A JP21507498 A JP 21507498A JP 2965552 B2 JP2965552 B2 JP 2965552B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- pci
- pci bus
- hot
- plug controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4081—Live connection to bus, e.g. hot-plugging
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Sources (AREA)
- Bus Control (AREA)
Description
【0001】
【発明の属する技術分野】本発明はPCIバスのホット
プラグ(Hot Plug)制御器に関するもので、特に、ホッ
トプラグに必要な全機能をワンチップで制御する技術に
関するものである。
プラグ(Hot Plug)制御器に関するもので、特に、ホッ
トプラグに必要な全機能をワンチップで制御する技術に
関するものである。
【0002】
【従来の技術】PCIホットプラグには、以下のような
多様な機能が求められる。
多様な機能が求められる。
【表1】1)PCIスロット(slot)の電源スイッチ制
御機能。 2)PCIスロットのリセットされない制御機能。 3)PCIスロットの警告表示と無関係な制御機能。 4)PCIスロットのアダプタカード装着感知機能。 5)PCIバス及びスロットの66MHz動作の確認機
能。 6)PCIスロットの物理ID機能。 7)使用中のスロットのみ電源投入する機能。 8)PCI、USB、I2Cバス間のインタフェース機
能。 9)各PCIスロットの信号分離機能(signal isolati
on)。
御機能。 2)PCIスロットのリセットされない制御機能。 3)PCIスロットの警告表示と無関係な制御機能。 4)PCIスロットのアダプタカード装着感知機能。 5)PCIバス及びスロットの66MHz動作の確認機
能。 6)PCIスロットの物理ID機能。 7)使用中のスロットのみ電源投入する機能。 8)PCI、USB、I2Cバス間のインタフェース機
能。 9)各PCIスロットの信号分離機能(signal isolati
on)。
【0003】信号分離機能装置は24ビットで、32ビ
ットPCIバスにスロット当たり3個必要である。ま
た、32ビット+制御ビット以上の全ての物をシステム
とインタフェースして制御する制御器及び電源スイッチ
装置が必要となる。このように5個以上の装置が1スロ
ット当たりに必要であり、そのためにPCBの面積が大
きくなったり、信頼性、コストなどの問題が生じてい
る。
ットPCIバスにスロット当たり3個必要である。ま
た、32ビット+制御ビット以上の全ての物をシステム
とインタフェースして制御する制御器及び電源スイッチ
装置が必要となる。このように5個以上の装置が1スロ
ット当たりに必要であり、そのためにPCBの面積が大
きくなったり、信頼性、コストなどの問題が生じてい
る。
【0004】
【発明が解決しようとする課題】コンピュータの周辺機
器に異常が発生する場合、システム全体の電源を切断し
て問題を処理している。そのためにシステムダウンする
と、多くの費用が生じ、不便が起こる。このような問題
を解決するために、システムの電源を切らないで問題を
処理するためにPCIホットプラグがある。しかし、こ
の機能の実現のためには多くの要素が必要である。
器に異常が発生する場合、システム全体の電源を切断し
て問題を処理している。そのためにシステムダウンする
と、多くの費用が生じ、不便が起こる。このような問題
を解決するために、システムの電源を切らないで問題を
処理するためにPCIホットプラグがある。しかし、こ
の機能の実現のためには多くの要素が必要である。
【0005】本発明は、このような問題を解決するPC
Iバスのホットプラグ制御器を提供することを目的とす
る。
Iバスのホットプラグ制御器を提供することを目的とす
る。
【0006】
【発明を解決するための手段】以上のような課題を解決
する本発明のPCIバスのホットプラグ制御器は、PC
I、USB及びI2Cを用いてデータを伝送するSIU
と、SIUと接続され、外部からのリセット制御信号、
Present Detection信号、イネーブル信号、LED制御
信号及び物理的ID信号を受信して記憶するRUと、R
Uからデータを読み取ってシステム電源及びスロット電
源を制御するための信号を出力するPCUと、RUから
制御信号を読み取ってPCIバス信号とPCIスロット
間の信号線をオン/オフするBIUとをワンチップ上で
構成することを特徴とする。PCUは、RUから電源制
御の命令を受信するチャージポンプと、チャージポンプ
から電源制御の命令を読み取って制御信号を出力するゲ
ート制御器と、制御信号がゲートに入力されてシステム
電源とスロット電源を制御するための信号を出力するN
MOSトランジスタと、を含んで構成される。
する本発明のPCIバスのホットプラグ制御器は、PC
I、USB及びI2Cを用いてデータを伝送するSIU
と、SIUと接続され、外部からのリセット制御信号、
Present Detection信号、イネーブル信号、LED制御
信号及び物理的ID信号を受信して記憶するRUと、R
Uからデータを読み取ってシステム電源及びスロット電
源を制御するための信号を出力するPCUと、RUから
制御信号を読み取ってPCIバス信号とPCIスロット
間の信号線をオン/オフするBIUとをワンチップ上で
構成することを特徴とする。PCUは、RUから電源制
御の命令を受信するチャージポンプと、チャージポンプ
から電源制御の命令を読み取って制御信号を出力するゲ
ート制御器と、制御信号がゲートに入力されてシステム
電源とスロット電源を制御するための信号を出力するN
MOSトランジスタと、を含んで構成される。
【0007】ワンチップがハイブリッド回路であると、
SIU及びRUは2つの機能が合わせられたFPGAま
たはPALであり、また、ワンチップがドーターカード
であると、SIU及びRUは2つの機能が合わせられた
FPGAである。
SIU及びRUは2つの機能が合わせられたFPGAま
たはPALであり、また、ワンチップがドーターカード
であると、SIU及びRUは2つの機能が合わせられた
FPGAである。
【0008】ここで、PCIバスはアドレスデコードユ
ニットを持ち、USB及びI2Cは直列データを並列デ
ータに変換する機能を持つ。さらに、USB及びI2C
はインタフェース回路を持つ。RUはUSIまたはエー
ジェントから受けた情報を記憶する。
ニットを持ち、USB及びI2Cは直列データを並列デ
ータに変換する機能を持つ。さらに、USB及びI2C
はインタフェース回路を持つ。RUはUSIまたはエー
ジェントから受けた情報を記憶する。
【0009】
【発明の実施の形態】以下、本発明の実施形態について
添付図面を参照して説明する。
添付図面を参照して説明する。
【0010】図1〜図3に示す本発明のPCIバスのホ
ットプラグ制御器は、PCI、USB及びI2Cを用い
てデータを伝送するSIU(System Interface Unit)
10と、SIU10と接続され、外部からリセット制御
信号、Present Detection信号、イネーブル信号、LE
D制御信号及び物理的なID信号を受信して記憶するR
U(Register Unit)20と、RU20からデータを読
み取ってシステム電源及びスロット電源を制御するため
の信号を出力するPCU(Power Control Unit)40
と、RU20から制御信号を読み取ってPCIバス信号
とPCIスロット間の信号線をオン/オフするBIU
(Bus Isolation Unit)30と、を含んで構成されてお
りPCIホットプラグに必要な全ての機能をワンチップ
で実現する。
ットプラグ制御器は、PCI、USB及びI2Cを用い
てデータを伝送するSIU(System Interface Unit)
10と、SIU10と接続され、外部からリセット制御
信号、Present Detection信号、イネーブル信号、LE
D制御信号及び物理的なID信号を受信して記憶するR
U(Register Unit)20と、RU20からデータを読
み取ってシステム電源及びスロット電源を制御するため
の信号を出力するPCU(Power Control Unit)40
と、RU20から制御信号を読み取ってPCIバス信号
とPCIスロット間の信号線をオン/オフするBIU
(Bus Isolation Unit)30と、を含んで構成されてお
りPCIホットプラグに必要な全ての機能をワンチップ
で実現する。
【0011】本発明に対して、以下の3つの実施形態を
通して技術的な思想の応用分野及び動作原理などの説明
を行う。
通して技術的な思想の応用分野及び動作原理などの説明
を行う。
【0012】本発明の第1実施形態は、FPGAまたは
ASICを利用したPCIホットプラグ制御器の設計仕
様である。
ASICを利用したPCIホットプラグ制御器の設計仕
様である。
【表2】1)SIU:PCIバス、USB、I2C 2)RU :情報記憶 3)PCU:電源を制御するための信号を出力 4)BIU:信号をPCIバスから分離
【0013】本発明の第2実施形態は、ハイブリッド回
路を利用したPCIホットプラグ制御器の設計仕様であ
る。
路を利用したPCIホットプラグ制御器の設計仕様であ
る。
【表3】1)SIU:PCIバス、USB、I2C 2)RU :情報記憶 3)PCU:電源を制御するための信号を出力 4)BIU:信号をPCIバスから分離 SIU及びRUは、2つの機能が合わせられたFPGA
またはPALである。
またはPALである。
【0014】本発明の第3実施形態は、ドーターカード
(Daughter Card)を利用したPCIホットプラグ制御
器の設計仕様である。
(Daughter Card)を利用したPCIホットプラグ制御
器の設計仕様である。
【表4】1)SIU:PCIバス、USB、I2C 2)RU :情報記憶 3)PCU:電源を制御するための信号を出力 4)BIU:信号をPCIバスから分離 SIU及びRUは、2つの機能が合わせられたFPGA
である。
である。
【0015】SIU10は、システムがPCI、US
B、I2Cを利用して、データの送受信を行う。PCI
バスはアドレスデコードユニットを持たねばならず、U
SB、I2Cは直列データを並列データに変換する機能
が必要である。またUSB及びI2Cは論理振幅(logi
c swing)が異なるためにインタフェース回路が必要に
なる。RU20は、USIまたはエージェントから受け
た情報を記憶する所であってレジスターバンドル(Regi
ster Bundle)である。
B、I2Cを利用して、データの送受信を行う。PCI
バスはアドレスデコードユニットを持たねばならず、U
SB、I2Cは直列データを並列データに変換する機能
が必要である。またUSB及びI2Cは論理振幅(logi
c swing)が異なるためにインタフェース回路が必要に
なる。RU20は、USIまたはエージェントから受け
た情報を記憶する所であってレジスターバンドル(Regi
ster Bundle)である。
【0016】PCU40は、PCIスロットの電源を制
御するための信号を出力する。RU20から命令を受け
るとチャージポンプ42がゲート制御器40を介してN
MOSトランジスタ46をオンする。NMOSトランジ
スタ46のゲート電圧は、ソース(システム電源)電圧
より2倍以上高いため、NMOSトランジスタ46がオ
ンしてスロット電源はシステム電源と同じ電圧レベルを
持つ。NMOSトランジスタ46は面積が大きくなるた
めに別々に離散要素が使用できる。BIU30は、RU
20の制御により内部のNMOSトランジスタをスイッ
チングして、バスをメインPCIから分離/接続する。
御するための信号を出力する。RU20から命令を受け
るとチャージポンプ42がゲート制御器40を介してN
MOSトランジスタ46をオンする。NMOSトランジ
スタ46のゲート電圧は、ソース(システム電源)電圧
より2倍以上高いため、NMOSトランジスタ46がオ
ンしてスロット電源はシステム電源と同じ電圧レベルを
持つ。NMOSトランジスタ46は面積が大きくなるた
めに別々に離散要素が使用できる。BIU30は、RU
20の制御により内部のNMOSトランジスタをスイッ
チングして、バスをメインPCIから分離/接続する。
【0017】
【発明の効果】以上のような本発明のPCIバスのホッ
トプラグ制御器により、ワンチップ化が可能となってP
CBの面積が小さくシステム全体の設計が容易になり、
信頼度が向上する。
トプラグ制御器により、ワンチップ化が可能となってP
CBの面積が小さくシステム全体の設計が容易になり、
信頼度が向上する。
【図1】本発明によるPCIホットプラグ制御器の第1
実施形態。
実施形態。
【図2】本発明によるPCIホットプラグ制御器の第2
実施形態。
実施形態。
【図3】本発明によるPCIホットプラグ制御器の第3
実施形態。
実施形態。
10 SIU 20 RU 30 BIU 40 PCU 42 チャージポンプ 44 ゲート制御器 46 NMOSトランジスタ 50 ASICまたはFPGA 60 FPGAまたはPAL 70 ハイブリッド 80 ドーターカード
───────────────────────────────────────────────────── フロントページの続き (72)発明者 李 明雨 大韓民国ソウル市銅雀區本洞481新東亞 アパート2棟1107號 審査官 堀江 義隆 (56)参考文献 特開 平9−146875(JP,A) (58)調査した分野(Int.Cl.6,DB名) G06F 1/26 G06F 3/00 G06F 13/14 330
Claims (8)
- 【請求項1】 PCI、USB及びI2Cを用いてデー
タを伝送するSIUと、SIUと接続され、外部からの
リセット制御信号、Present Detection信号、イネーブ
ル信号、LED制御信号及び物理的ID信号を受信して
記憶するRUと、RUからデータを読み取ってシステム
電源及びスロット電源を制御するための信号を出力する
PCUと、RUから制御信号を読み取ってPCIバス信
号とPCIスロット間の信号線をオン/オフするBIU
とをワンチップ上で構成することを特徴とするPCIバ
スのホットプラグ制御器。 - 【請求項2】 PCUは、RUから電源制御の命令を受
信するチャージポンプと、チャージポンプから電源制御
の命令を読み取って制御信号を出力するゲート制御器
と、制御信号がゲートに入力されてシステム電源とスロ
ット電源を制御するための信号を出力するNMOSトラ
ンジスタと、を含んで構成される請求項1記載のPCI
バスのホットプラグ制御器。 - 【請求項3】 ワンチップがハイブリッド回路である
と、SIU及びRUは2つの機能が合わせられたFPG
AまたはPALである請求項1又は請求項2記載のPC
Iバスのホットプラグ制御器。 - 【請求項4】 ワンチップがドーターカードであると、
SIU及びRUは2つの機能が合わせられたFPGAで
ある請求項1又は請求項2に記載のPCIバスのホット
プラグ制御器。 - 【請求項5】 PCIバスはアドレスデコードユニット
を持つ請求項1〜4のいずれか1項に記載のPCIバス
のホットプラグ制御器。 - 【請求項6】 USB及びI2Cは、直列データを並列
データに変換する機能を持つ請求項1〜5のいずれか1
項に記載のPCIバスのホットプラグ制御器。 - 【請求項7】 USB及びI2Cはインタフェース回路
を持つ請求項1〜6のいずれか1項に記載のPCIバス
のホットプラグ制御器。 - 【請求項8】 RUはUSIまたはエージェントから受
けた情報を記憶する請求項1〜7のいずれか1項に記載
のPCIバスのホットプラグ制御器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970036523A KR100259841B1 (ko) | 1997-07-31 | 1997-07-31 | 씽글 칩을 이용한 피씨아이 버스의 핫 플러그 제어기 |
KR1997P36523 | 1997-07-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH11184578A JPH11184578A (ja) | 1999-07-09 |
JP2965552B2 true JP2965552B2 (ja) | 1999-10-18 |
Family
ID=19516469
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10215074A Expired - Fee Related JP2965552B2 (ja) | 1997-07-31 | 1998-07-30 | Pciバスのホットプラグ制御器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US6253267B1 (ja) |
JP (1) | JP2965552B2 (ja) |
KR (1) | KR100259841B1 (ja) |
Families Citing this family (70)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100306697B1 (ko) * | 1998-07-23 | 2001-11-30 | 윤종용 | 유니버설시리얼버스의전원공급을제어하는휴대용컴퓨터시스템및그제어방법 |
JP2000105638A (ja) * | 1998-09-29 | 2000-04-11 | Nec Corp | Usbデバイス及びusb接続システム |
US6564279B1 (en) * | 1998-09-29 | 2003-05-13 | Texas Instruments Incorporated | Method and apparatus facilitating insertion and removal of modules in a computer system |
US6535944B1 (en) * | 1999-03-30 | 2003-03-18 | International Business Machines Corporation | Hot plug control of MP based computer system |
KR100689724B1 (ko) * | 2000-01-28 | 2007-03-09 | 후지쯔 가부시끼가이샤 | 핫 플러그에 대응한 클록 전환 회로 |
US20020112191A1 (en) * | 2000-10-20 | 2002-08-15 | Pelissier Gerald R. | Intelligent power module for highly available compact PCI board |
US6925516B2 (en) * | 2001-01-19 | 2005-08-02 | Raze Technologies, Inc. | System and method for providing an improved common control bus for use in on-line insertion of line replaceable units in wireless and wireline access systems |
US6931464B1 (en) * | 2001-10-29 | 2005-08-16 | Hewlett-Packard Development Company, L.P. | Method for connecting gigabit interface converters with serial identification capability into an active two-wire serial bus |
US6545501B1 (en) | 2001-12-10 | 2003-04-08 | International Business Machines Corporation | Method and system for use of a field programmable function within a standard cell chip for repair of logic circuits |
US6754881B2 (en) | 2001-12-10 | 2004-06-22 | International Business Machines Corporation | Field programmable network processor and method for customizing a network processor |
US6668361B2 (en) | 2001-12-10 | 2003-12-23 | International Business Machines Corporation | Method and system for use of a field programmable function within a chip to enable configurable I/O signal timing characteristics |
US7047464B2 (en) * | 2001-12-10 | 2006-05-16 | International Business Machines Corporation | Method and system for use of a field programmable function within an application specific integrated circuit (ASIC) to access internal signals for external observation and control |
US7334046B1 (en) | 2002-08-05 | 2008-02-19 | Qlogic, Corporation | System and method for optimizing frame routing in a network |
US7397768B1 (en) | 2002-09-11 | 2008-07-08 | Qlogic, Corporation | Zone management in a multi-module fibre channel switch |
US7362717B1 (en) | 2002-10-03 | 2008-04-22 | Qlogic, Corporation | Method and system for using distributed name servers in multi-module fibre channel switches |
US7319669B1 (en) | 2002-11-22 | 2008-01-15 | Qlogic, Corporation | Method and system for controlling packet flow in networks |
US7453802B2 (en) | 2003-07-16 | 2008-11-18 | Qlogic, Corporation | Method and apparatus for detecting and removing orphaned primitives in a fibre channel network |
US7355966B2 (en) * | 2003-07-16 | 2008-04-08 | Qlogic, Corporation | Method and system for minimizing disruption in common-access networks |
US7388843B2 (en) * | 2003-07-16 | 2008-06-17 | Qlogic, Corporation | Method and apparatus for testing loop pathway integrity in a fibre channel arbitrated loop |
US7525910B2 (en) | 2003-07-16 | 2009-04-28 | Qlogic, Corporation | Method and system for non-disruptive data capture in networks |
US7463646B2 (en) | 2003-07-16 | 2008-12-09 | Qlogic Corporation | Method and system for fibre channel arbitrated loop acceleration |
US7471635B2 (en) | 2003-07-16 | 2008-12-30 | Qlogic, Corporation | Method and apparatus for test pattern generation |
US7583597B2 (en) | 2003-07-21 | 2009-09-01 | Qlogic Corporation | Method and system for improving bandwidth and reducing idles in fibre channel switches |
US7466700B2 (en) | 2003-07-21 | 2008-12-16 | Qlogic, Corporation | LUN based hard zoning in fibre channel switches |
US7558281B2 (en) | 2003-07-21 | 2009-07-07 | Qlogic, Corporation | Method and system for configuring fibre channel ports |
US7522529B2 (en) | 2003-07-21 | 2009-04-21 | Qlogic, Corporation | Method and system for detecting congestion and over subscription in a fibre channel network |
US7430175B2 (en) * | 2003-07-21 | 2008-09-30 | Qlogic, Corporation | Method and system for managing traffic in fibre channel systems |
US7406092B2 (en) * | 2003-07-21 | 2008-07-29 | Qlogic, Corporation | Programmable pseudo virtual lanes for fibre channel systems |
US7522522B2 (en) | 2003-07-21 | 2009-04-21 | Qlogic, Corporation | Method and system for reducing latency and congestion in fibre channel switches |
US7512067B2 (en) | 2003-07-21 | 2009-03-31 | Qlogic, Corporation | Method and system for congestion control based on optimum bandwidth allocation in a fibre channel switch |
US7573909B2 (en) | 2003-07-21 | 2009-08-11 | Qlogic, Corporation | Method and system for programmable data dependant network routing |
US7477655B2 (en) | 2003-07-21 | 2009-01-13 | Qlogic, Corporation | Method and system for power control of fibre channel switches |
US7447224B2 (en) | 2003-07-21 | 2008-11-04 | Qlogic, Corporation | Method and system for routing fibre channel frames |
US7792115B2 (en) | 2003-07-21 | 2010-09-07 | Qlogic, Corporation | Method and system for routing and filtering network data packets in fibre channel systems |
US7684401B2 (en) | 2003-07-21 | 2010-03-23 | Qlogic, Corporation | Method and system for using extended fabric features with fibre channel switch elements |
US7580354B2 (en) | 2003-07-21 | 2009-08-25 | Qlogic, Corporation | Multi-speed cut through operation in fibre channel switches |
US7646767B2 (en) | 2003-07-21 | 2010-01-12 | Qlogic, Corporation | Method and system for programmable data dependant network routing |
US7894348B2 (en) | 2003-07-21 | 2011-02-22 | Qlogic, Corporation | Method and system for congestion control in a fibre channel switch |
US7525983B2 (en) | 2003-07-21 | 2009-04-28 | Qlogic, Corporation | Method and system for selecting virtual lanes in fibre channel switches |
US7420982B2 (en) * | 2003-07-21 | 2008-09-02 | Qlogic, Corporation | Method and system for keeping a fibre channel arbitrated loop open during frame gaps |
US7352701B1 (en) | 2003-09-19 | 2008-04-01 | Qlogic, Corporation | Buffer to buffer credit recovery for in-line fibre channel credit extension devices |
US7564789B2 (en) | 2004-02-05 | 2009-07-21 | Qlogic, Corporation | Method and system for reducing deadlock in fibre channel fabrics using virtual lanes |
US7480293B2 (en) | 2004-02-05 | 2009-01-20 | Qlogic, Corporation | Method and system for preventing deadlock in fibre channel fabrics using frame priorities |
US7340167B2 (en) * | 2004-04-23 | 2008-03-04 | Qlogic, Corporation | Fibre channel transparent switch for mixed switch fabrics |
US7930377B2 (en) | 2004-04-23 | 2011-04-19 | Qlogic, Corporation | Method and system for using boot servers in networks |
KR101038109B1 (ko) * | 2004-07-05 | 2011-06-01 | 삼성전자주식회사 | 듀얼 인터페이스 모드를 지원하는 스마트 카드 시스템 |
US7404020B2 (en) * | 2004-07-20 | 2008-07-22 | Qlogic, Corporation | Integrated fibre channel fabric controller |
US7380030B2 (en) * | 2004-10-01 | 2008-05-27 | Qlogic, Corp. | Method and system for using an in-line credit extender with a host bus adapter |
US8295299B2 (en) | 2004-10-01 | 2012-10-23 | Qlogic, Corporation | High speed fibre channel switch element |
US7593997B2 (en) * | 2004-10-01 | 2009-09-22 | Qlogic, Corporation | Method and system for LUN remapping in fibre channel networks |
US7411958B2 (en) | 2004-10-01 | 2008-08-12 | Qlogic, Corporation | Method and system for transferring data directly between storage devices in a storage area network |
US7519058B2 (en) | 2005-01-18 | 2009-04-14 | Qlogic, Corporation | Address translation in fibre channel switches |
CN100371848C (zh) * | 2005-03-10 | 2008-02-27 | 华硕电脑股份有限公司 | 存储器组件及其应用 |
US20060282724A1 (en) * | 2005-06-14 | 2006-12-14 | Microsoft Corporation | Programmatically switched hot-plug PCI slots |
CN101290607B (zh) * | 2008-05-31 | 2010-06-16 | 青岛海信电器股份有限公司 | 一种芯片调试接口装置 |
TWI386784B (zh) * | 2008-11-07 | 2013-02-21 | Inventec Besta Co Ltd | 通用序列匯流排(usb)充電系統 |
CZ302549B6 (cs) * | 2009-07-03 | 2011-07-07 | Cesnet | Zapojení pro rychlou modifikaci konfiguracního obsahu obvodu osazených hradlovými poli pripojenými prímo ke komunikacnímu rozhraní pocítace |
US8188615B2 (en) * | 2009-09-18 | 2012-05-29 | Ati Technologies Ulc | Integrated circuit adapted to be selectively AC or DC coupled |
CN101896048B (zh) * | 2010-07-06 | 2015-08-12 | 中兴通讯股份有限公司 | 单板插拔的保护方法和装置 |
CN102081586A (zh) * | 2011-01-25 | 2011-06-01 | 鸿富锦精密工业(深圳)有限公司 | 多i2c插槽电路***及传送i2c信号的方法 |
JP5794137B2 (ja) | 2011-12-20 | 2015-10-14 | 富士通株式会社 | 制御システムおよび中継装置 |
CN102724110B (zh) * | 2012-05-25 | 2016-03-09 | 华为技术有限公司 | 单板通讯方法、***和单板 |
CN103792864A (zh) * | 2012-11-02 | 2014-05-14 | 苏州工业园区新宏博通讯科技有限公司 | 机架式多功能采集终端 |
CN103268079A (zh) * | 2013-05-20 | 2013-08-28 | 浙江大学 | 外设组件互联标准接口的数模转换输出控制装置 |
CN105760325A (zh) * | 2014-12-16 | 2016-07-13 | 鸿富锦精密工业(武汉)有限公司 | 支持usb存储设备在dos***下热插拔的***及方法 |
US10437751B1 (en) * | 2018-04-13 | 2019-10-08 | Dell Products L.P. | Device hot plug system |
CN109359082B (zh) * | 2018-09-17 | 2022-04-12 | 昆明理工大学 | 一种基于fpga的usb数据实时监听***及方法 |
CN109117407B (zh) * | 2018-09-27 | 2021-07-06 | 郑州云海信息技术有限公司 | 一种管理板卡与服务器 |
CN110244620A (zh) * | 2019-06-18 | 2019-09-17 | 北京控制与电子技术研究所 | 一种基于fpga的集成化数字配电控制器 |
CN113138650A (zh) * | 2021-04-29 | 2021-07-20 | 山东英信计算机技术有限公司 | 一种cpld pci设备热复位电路、方法、***及可读存储介质 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0490010A1 (en) | 1990-12-07 | 1992-06-17 | International Business Machines Corporation | Hot-plugging circuit for the interconnection of cards to boards |
CA2103133C (en) * | 1993-11-15 | 1999-03-02 | Thomas P. Murray | Power switch with inrush current control |
US5781744A (en) * | 1995-08-25 | 1998-07-14 | Apple Computer, Inc. | Method and apparatus for ensuring safe peripheral connection |
KR100244836B1 (ko) * | 1995-11-02 | 2000-02-15 | 포만 제프리 엘 | 컴퓨터시스템 및 다수의 기능카드 중 한개의 기능카드를 격리하는 방법 |
US5654859A (en) * | 1995-11-14 | 1997-08-05 | The Boeing Company | Fault tolerant power distribution system |
US5712754A (en) | 1996-04-15 | 1998-01-27 | Compaq Computer Corporation | Hot plug protection system |
US5875310A (en) * | 1996-05-24 | 1999-02-23 | International Business Machines Corporation | Secondary I/O bus with expanded slot capacity and hot plugging capability |
US5809256A (en) * | 1996-06-11 | 1998-09-15 | Data General Corporation | Soft power switching for hot installation and removal of circuit boards in a computer system |
US5784576A (en) * | 1996-10-31 | 1998-07-21 | International Business Machines Corp. | Method and apparatus for adding and removing components of a data processing system without powering down |
US5887144A (en) * | 1996-11-20 | 1999-03-23 | International Business Machines Corp. | Method and system for increasing the load and expansion capabilities of a bus through the use of in-line switches |
KR19980073522A (ko) * | 1997-03-15 | 1998-11-05 | 김광호 | 파워다운모드를 지원하는 반도체 메모리 장치와 이를 구비한 컴퓨터 시스템 및 이의 제어방법 |
US5909559A (en) * | 1997-04-04 | 1999-06-01 | Texas Instruments Incorporated | Bus bridge device including data bus of first width for a first processor, memory controller, arbiter circuit and second processor having a different second data width |
US5875308A (en) * | 1997-06-18 | 1999-02-23 | International Business Machines Corporation | Peripheral component interconnect (PCI) architecture having hot-plugging capability for a data-processing system |
US5930496A (en) * | 1997-09-26 | 1999-07-27 | Compaq Computer Corporation | Computer expansion slot and associated logic for automatically detecting compatibility with an expansion card |
US6026458A (en) * | 1997-10-14 | 2000-02-15 | International Business Machines Corporation | System with pluggable adapter card and hot-swap interface controller |
-
1997
- 1997-07-31 KR KR1019970036523A patent/KR100259841B1/ko active IP Right Grant
-
1998
- 1998-07-30 JP JP10215074A patent/JP2965552B2/ja not_active Expired - Fee Related
- 1998-07-31 US US09/126,601 patent/US6253267B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
KR100259841B1 (ko) | 2000-06-15 |
JPH11184578A (ja) | 1999-07-09 |
KR19990012941A (ko) | 1999-02-25 |
US6253267B1 (en) | 2001-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2965552B2 (ja) | Pciバスのホットプラグ制御器 | |
US6845420B2 (en) | System for supporting both serial and parallel storage devices on a connector | |
US9280506B1 (en) | Transfer of uncompressed multimedia contents or data communications | |
US10216683B2 (en) | Multimedia communication apparatus and control method for multimedia data transmission over standard cable | |
US6345330B2 (en) | Communication channel and interface devices for bridging computer interface buses | |
US6912606B2 (en) | Generic serial bus architecture | |
WO2011038211A1 (en) | Dual-mode data transfer of uncompressed multimedia contents or data communications | |
JP3610424B2 (ja) | 電子機器及びインタフェース回路 | |
KR20090004508A (ko) | 고속 주변장치 연결 인터페이스 장치 | |
TW201104446A (en) | Memory card with SATA interface | |
JPH10301898A (ja) | 電子機器及びインタフェース回路 | |
US7650540B2 (en) | Detecting and differentiating SATA loopback modes | |
TWI666550B (zh) | 主機運算裝置、週邊附接件,以及於其間通訊之方法 | |
US6438624B1 (en) | Configurable I/O expander addressing for I/O drawers in a multi-drawer rack server system | |
KR20210075878A (ko) | I2c와의 하위 호환성을 촉진하는 i3c 허브 | |
TW451140B (en) | Multimedia computer system having multimedia bus | |
TW202424750A (zh) | 電腦組件及其控制方法 | |
TW201044176A (en) | Interface card for extending input/output interface | |
JP4524812B2 (ja) | 電子機器 | |
TWI614609B (zh) | 積體電路匯流排仲裁控制系統 | |
TWM321548U (en) | Control device for level shift of IIC | |
CN111611182B (zh) | 能够被检测装置检测的电子设备及检测*** | |
CN219592454U (zh) | 一种多视频源切换电路及交互大屏 | |
CN213634483U (zh) | 一种带源程序防窃取电路的电视卡板及其液晶电视*** | |
JP4931727B2 (ja) | データ通信システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |