JP2900455B2 - VTR color signal processing circuit - Google Patents

VTR color signal processing circuit

Info

Publication number
JP2900455B2
JP2900455B2 JP1328911A JP32891189A JP2900455B2 JP 2900455 B2 JP2900455 B2 JP 2900455B2 JP 1328911 A JP1328911 A JP 1328911A JP 32891189 A JP32891189 A JP 32891189A JP 2900455 B2 JP2900455 B2 JP 2900455B2
Authority
JP
Japan
Prior art keywords
signal
color signal
frequency
output
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1328911A
Other languages
Japanese (ja)
Other versions
JPH03188792A (en
Inventor
謙太 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP1328911A priority Critical patent/JP2900455B2/en
Publication of JPH03188792A publication Critical patent/JPH03188792A/en
Application granted granted Critical
Publication of JP2900455B2 publication Critical patent/JP2900455B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、VTR(ビデオテープレコーダ)の色信号処
理回路に関し、特に再生時に色信号を周波数変換する回
路に関する。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a color signal processing circuit of a VTR (Video Tape Recorder), and more particularly to a circuit for converting the frequency of a color signal during reproduction.

〔発明の概要〕[Summary of the Invention]

本発明は、VTRでの再生時に色信号を周波数変換する
回路であって、周波数制御ループにおいて電圧制御発振
器の制御電圧が所定値より下がらないように下側の制限
を行うようにし、制御ループが短時間で安定するように
したものである。
The present invention is a circuit for converting the frequency of a color signal during reproduction on a VTR, wherein a lower limit is imposed so that a control voltage of a voltage controlled oscillator does not fall below a predetermined value in a frequency control loop. It is designed to be stable in a short time.

〔従来の技術〕[Conventional technology]

一般に、VTRで映像信号を記録する際には、色信号
(クロマ信号)を低域変換した後、この低域変換された
色信号を輝度信号と周波数多重で記録するようにしてい
る。そして再生時には、この低域変換された色信号を元
の周波数帯に戻し、所定の色信号を得る。
Generally, when a video signal is recorded by a VTR, a color signal (chroma signal) is subjected to low-frequency conversion, and then the low-frequency-converted color signal is recorded by frequency multiplexing with a luminance signal. At the time of reproduction, the low-frequency-converted color signal is returned to the original frequency band to obtain a predetermined color signal.

この低減変換された色信号を色幅搬送波fscの周波数
帯に戻す従来の回路構成の一例を第5図に示すと、この
第5図において、(1)はクロマ信号入力端子を示し、
このクロマ信号入力端子(1)には再生された映像信号
に含まれる低域変換されたクロマ信号fCLが供給され、
このクロマ信号入力端子(1)に供給されるクロマ信号
fCLをカラーコンバータ(2)に供給する。そして、こ
のカラーコンバータ(2)で後述するフェーズインバー
ト回路(16)から供給される周波数信号とクロマ信号と
を混合し、混合処理により色幅搬送波fscの周波数帯に
変換する。そして、この変換された信号から、バンドパ
スフィルタ(3)により色幅搬送波fscの周波数帯を抽
出し、さらにこのバンドパスフィルタ(3)の出力をく
し形フィルタ(4)に供給し、このくし形フィルタ
(4)でクロマ信号だけを分離し、クロマ信号出力端子
(5)から後段の再生信号処理回路(図示せず)に供給
する。
As an example of a conventional circuit configuration for returning the reduced converted color signal into a frequency band of Irohaba carrier f sc in Figure 5, in this FIG. 5, (1) indicates a chroma signal input terminal,
This chroma signal input terminal (1) is supplied with a low-frequency-converted chroma signal f CL included in the reproduced video signal,
The chroma signal supplied to this chroma signal input terminal (1)
fCL is supplied to the color converter (2). Then, the mixed frequency signal and a chroma signal supplied from the color converter phase invert circuit described later in (2) (16), by the mixing process into a frequency band of Irohaba carrier f sc. From this converted signal, a band-pass filter (3) extracts the frequency band of Irohaba carrier f sc, and further supplies an output of the band-pass filter (3) to the comb filter (4), this Only the chroma signal is separated by the comb filter (4), and is supplied from a chroma signal output terminal (5) to a reproduced signal processing circuit (not shown) at a subsequent stage.

そして、このくし形フィルタ(4)で分離したクロマ
信号を、位相比較器(7)に供給する。また、色幅搬送
波fscの周波数である3.58MHzの周波数信号を発振する発
振器(6)の発振信号を、この位相比較器(7)に供給
し、クロマ信号のバースト信号と発振信号との位相差を
検出する。そして、この検出信号を自動位相制御(AP
C)用フィルタ(8)に供給し、このフィルタ(8)の
出力を減算器(9)の+側入力に供給する共に、比較器
を構成する演算増幅器(10)に供給する。この演算増幅
器(10)は、基準信号入力側に定電源(11)が接続さ
れ、基準信号入力側は2.4Vの定電位とされる。そして、
この演算増幅器(10)の出力を減算器(9)の−側入力
に供給する。
Then, the chroma signal separated by the comb filter (4) is supplied to a phase comparator (7). Further, Irohaba carrier wave oscillation signal of the oscillator (6) for oscillating a frequency signal of 3.58MHz which is a frequency of f sc, and supplied to the phase comparator (7), position of the burst signal and the oscillation signal of the chroma signal Detect phase difference. Then, this detection signal is automatically phase-controlled (AP
C), and the output of the filter (8) is supplied to the + input of the subtractor (9) and to the operational amplifier (10) constituting the comparator. In the operational amplifier (10), a constant power supply (11) is connected to the reference signal input side, and the reference signal input side has a constant potential of 2.4V. And
The output of the operational amplifier (10) is supplied to the minus input of the subtractor (9).

そして、減算器(9)の減算出力を電圧制御発振器
(12)に供給し、この減算出力に基づいて電圧制御発振
器(12)の発振周波数を制御する。この場合、電圧制御
発振器(12)は、制御電圧の中心電圧値を2.4Vとし、こ
の2.4Vのとき再生クロマ信号fCLの周波数の8倍の周波
数信号を発振する。そして、この電圧制御発振器(12)
の発振出力を1/8分周器(13)を介して加算器(14)の
一方の入力に供給する。また、上述した発振器(6)の
発振出力を加算器(14)の他方の入力に供給する。
Then, the subtraction output of the subtracter (9) is supplied to the voltage controlled oscillator (12), and the oscillation frequency of the voltage controlled oscillator (12) is controlled based on the subtracted output. In this case, the voltage controlled oscillator (12), the center voltage value of the control voltage is 2.4V, oscillates 8 times the frequency signal of the frequency of the reproduced chroma signal f CL when this 2.4V. And this voltage controlled oscillator (12)
Is supplied to one input of an adder (14) via a 1/8 frequency divider (13). The oscillation output of the oscillator (6) is supplied to the other input of the adder (14).

この加算器(14)の加算出力を、フィルタ(15)及び
フェーズインバート回路(16)を介してカラーコンバー
タ(2)に供給し、このカラーコンバータ(2)でフェ
ーズインバート回路(16)から供給される周波数信号と
端子(1)に得られる低域変換されたクロマ信号とを混
合し、混合処理によりクロマ信号を色幅搬送波fscの周
波数帯に変換する。なお、フェーズインバート回路(1
6)は所定周期で信号位相を反転させる回路である。
The addition output of the adder (14) is supplied to a color converter (2) via a filter (15) and a phase inversion circuit (16), and supplied from the phase inversion circuit (16) by the color converter (2). that the low-frequency converted chroma signal obtained into a frequency signal and the terminal (1) were mixed, to convert the chroma signal to a frequency band of Irohaba carrier f sc by mixing treatment. Note that the phase invert circuit (1
6) is a circuit for inverting the signal phase at a predetermined cycle.

このように構成したことで、位相比較器(7)では色
幅搬送波fscに復調されたクロマ信号と発振器(6)か
らの安定した3.58MHzの周波数信号との位相差が検出さ
れ、この位相差に基づいた分だけ電圧制御発振器(12)
の発振周波数が変化し、カラーコンバータ(2)で再生
クロマ信号fCLに混合する周波数が変化して、安定した
色幅搬送波fscの周波数のクロマ信号に復調することが
できる。
Thus it was constructed, the phase difference between the stable frequency signal of 3.58MHz were from the phase comparator (7) in Irohaba carrier f sc in the demodulated chroma signal and the oscillator (6) is detected, the position Voltage-controlled oscillator based on phase difference (12)
The oscillation frequency is changed, it is possible that the frequency to be mixed with the reproduced chroma signal f CL color converter (2) is changed, and demodulates a stable Irohaba carrier f frequency chroma signal of sc.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

ところが、このように周波数制御ループを構成する
と、映像信号が記録されていないビデオテープを再生さ
せたときには、位相比較器(7)で正常な位相差の検出
が行えず、自動位相制御用フィルタ(8)の出力電位が
0Vになり、演算増幅器(10)で最大の電位差が検出され
てしまう。このような状態が一度発生すると、ビデオテ
ープの再生箇所が映像信号の記録された部分になって
も、自動位相制御用フィルタ(8)の出力電位が、電圧
制御発振器(12)の制御電圧の中心電圧値である2.4Vに
なるのに時間がかかり、安定してクロマ信号の変換処理
が行われるようになるのに時間がかかる不都合があっ
た。
However, when the frequency control loop is configured in this manner, when a video tape on which no video signal is recorded is reproduced, a normal phase difference cannot be detected by the phase comparator (7), and the automatic phase control filter ( 8) Output potential
It becomes 0V, and the maximum potential difference is detected by the operational amplifier (10). Once such a state occurs, the output potential of the automatic phase control filter (8) becomes the control voltage of the voltage-controlled oscillator (12) even if the reproduced portion of the video tape becomes the portion where the video signal is recorded. It takes a long time to reach the center voltage value of 2.4 V, and there is an inconvenience that it takes a long time to stably perform the chroma signal conversion processing.

本発明の目的は、短時間で安定する再生色信号の変換
処理回路を提供することにある。
An object of the present invention is to provide a reproduction color signal conversion processing circuit which is stable in a short time.

〔課題を解決するための手段〕[Means for solving the problem]

本発明のVTRの色信号処理回路は、例えば第1図に示
す如く、再生映像信号に低域変換されて含まれる色信号
成分を、元の周波数帯に周波数変換するVTRの色信号処
理回路において、位相比較器(7)で安定した発振信号
と元の周波数帯に周波数変換された色信号との位相差を
検出し、この検出信号をリミッタ(20)を介して制御手
段(9)及び(10)に供給し、この制御手段(9)及び
(10)の出力電圧により電圧制御発振器(12)を制御
し、この電圧制御発振器(12)の発振出力と安定した発
振信号とを加算し、この加算信号をカラーコンバータ
(2)で再生された色信号に混合して周波数変換を行う
ようにしたものであり、リミッタ(20)により電圧制御
発振器(12)の制御電圧が所定値より下がらないように
下側の制限を行うようにしたものである。
A VTR color signal processing circuit according to the present invention is, for example, as shown in FIG. 1, a VTR color signal processing circuit that frequency-converts a color signal component included in a reproduced video signal after being subjected to low-frequency conversion to an original frequency band. The phase comparator (7) detects the phase difference between the stable oscillation signal and the color signal frequency-converted to the original frequency band, and controls this detection signal via the limiter (20) to control means (9) and (9). 10) to control the voltage-controlled oscillator (12) by the output voltages of the control means (9) and (10), and to add the oscillation output of the voltage-controlled oscillator (12) to a stable oscillation signal, The addition signal is mixed with the color signal reproduced by the color converter (2) to perform frequency conversion. The control voltage of the voltage controlled oscillator (12) does not fall below a predetermined value by the limiter (20). So that the lower limit is applied A.

〔作用〕[Action]

このようにしたことで、電圧制御発振器(12)の制御
電圧が一定の範囲内に制御され、映像信号の記録されて
いないビデオテープ等を再生させた後でも回路が短時間
で安定するようになる。
By doing so, the control voltage of the voltage controlled oscillator (12) is controlled within a certain range, and the circuit is stabilized in a short time even after reproducing a video tape or the like on which no video signal is recorded. Become.

〔実施例〕〔Example〕

以下、本発明のVTRの色信号処理回路の一実施例を、
第1図〜第4図を参照して説明する。この第1図〜第4
図において、第5図に対応する部分には同一符号を付
し、その詳細説明は省略する。
Hereinafter, an embodiment of the color signal processing circuit of the VTR of the present invention,
This will be described with reference to FIGS. FIGS. 1 to 4
In the figure, parts corresponding to those in FIG. 5 are denoted by the same reference numerals, and detailed description thereof will be omitted.

本例においては、従来例と同様に低減変換されて記録
された色信号の再生時の色幅搬送波fscへの復調回路
で、第1図に示す如く構成する。即ち本例においては、
色幅搬送波fscに復調されたクロマ信号と発振器(6)
からの安定した3.58MHzの周波数信号との位相差を検出
する位相比較器(7)の検出出力を、下側制限リミッタ
(20)を介して自動位相制御用フィルタ(8)に供給す
る。
In the present example, the demodulation circuit to Irohaba carrier f sc during reproduction of the conventional example as well as reduced conversion has been recorded chrominance signal, constituting as shown in Figure 1. That is, in this example,
Irohaba carrier f sc to demodulated chroma signal and the oscillator (6)
The detection output of the phase comparator (7) for detecting the phase difference from the stable 3.58 MHz frequency signal from the controller is supplied to the automatic phase control filter (8) via the lower limiter (20).

この下側制限リミッタ(20)の構成を第2図に示す
と、図中(41)は位相比較器(7)の検出信号が供給さ
れる入力端子を示し、(42)は自動位相制御用フィルタ
(8)の出力端子を示す。そして、下側制限リミッタ
(20)としては、一方の固定接点に定電源(23)が接続
され他方の固定接点が接地された切換スイッチ(22)の
可動接点を、NPN型のトランジスタ(21)のベースに接
続し、このPNP型のトランジスタ(21)のコレクタを電
源Vcc側に接続すると共にエミッタを検出入力端子(4
1)側に接続する。この場合定電源(23)は、1.4V+VBE
(VBEはトランジスタ(21)のベース・エミッタ間電
位)に設定し、例えばVBEを0.7Vとすると、2.1Vにす
る。そして、切換スイッチ(22)はこの色信号処理回路
が組み込まれたVTRの再生と記録との切換わりに連動し
て切換えさせる。即ち、VTRが再生モードであるとき可
動接点を一方の固定接点側と接続状態させ上述した所定
の電位を供給させ、記録モードであるとき可動接点を他
方の固定接点側と接続状態にさせ接地させる。
FIG. 2 shows the structure of the lower limiter (20). In FIG. 2, (41) indicates an input terminal to which a detection signal of the phase comparator (7) is supplied, and (42) indicates an automatic phase control. 4 shows an output terminal of the filter (8). As the lower limiter (20), the movable contact of the changeover switch (22) in which one fixed contact is connected to the constant power supply (23) and the other fixed contact is grounded is connected to the NPN transistor (21) The collector of this PNP transistor (21) is connected to the power supply Vcc side, and the emitter is connected to the detection input terminal (4
1) Connect to the side. In this case, the constant power supply (23) is 1.4V + V BE
(V BE is the potential between the base and the emitter of the transistor (21)). For example, if V BE is 0.7 V, it is 2.1 V. Then, the changeover switch (22) switches in conjunction with switching between reproduction and recording of the VTR in which the color signal processing circuit is incorporated. That is, when the VTR is in the reproduction mode, the movable contact is connected to one fixed contact and the above-described predetermined potential is supplied. When the VTR is in the recording mode, the movable contact is connected to the other fixed contact and grounded. .

また、自動位相制御用フィルタ(8)の構成について
説明すると、出力端子(42)側と接続された外部端子
(43)を介して、抵抗器(81)とコンデンサ(82)との
直列回路及びコンデンサ(83)を接続する。このように
構成したことで、抵抗器(81),コンデンサ(82)及び
(83)はこの色信号処理回路に外付けされる。
Also, the configuration of the automatic phase control filter (8) will be described. A series circuit of a resistor (81) and a capacitor (82) and an external terminal (43) connected to the output terminal (42) side. Connect the capacitor (83). With this configuration, the resistor (81), the capacitors (82), and (83) are externally provided to the color signal processing circuit.

ここで、再び第1図の説明に戻ると、この自動位相制
御用フィルタ(8)の出力として出力端子(42)に得ら
れる信号を、比較器を構成する演算増幅器(10)に供給
すると共に、減算器(9)の+側入力端子に供給する。
そして、この演算増幅器(10)でフィルタ(8)の出力
と定電源(11)の電位とが比較され、この比較出力を上
側制限リミッタ(30)を介して減算器(9)の−側入力
に供給する。そして、この減算器(9)で自動位相制御
用フィルタ(8)の出力と上側制限リミッタ(30)の出
力とを減算処理し、減算出力を電圧制御発振器(12)に
供給する。
Returning to the description of FIG. 1, a signal obtained at the output terminal (42) as an output of the automatic phase control filter (8) is supplied to an operational amplifier (10) constituting a comparator and , To the + input terminal of the subtractor (9).
The output of the filter (8) is compared with the potential of the constant power supply (11) by the operational amplifier (10), and the comparison output is sent to the minus input of the subtractor (9) via the upper limiter (30). To supply. The output of the automatic phase control filter (8) and the output of the upper limiter (30) are subtracted by the subtracter (9), and the subtracted output is supplied to the voltage controlled oscillator (12).

ここで、上側制限リミッタ(30)の構成を第3図に示
すと、図中(44)は演算増幅器(10)の出力信号が供給
される入力端子を示し、(45)は出力端子を示す。そし
て、一方の固定接点に定電源(33)が接続され他方の固
定接点が電源Vcc側と接続された切換スイッチ(32)の
可動接点を、PNP型のトランジスタ(31)のベースに接
続し、そのPNP型のトランジスタ(31)のコレクタを入
力端子(44)側に接続し、エミッタを接地する。また、
出力端子(45)側から引き出された外部端子(46)を介
して、コンデンサ(34)を外部に接続する。この場合定
電源(33)は、3.1V−VBE′(VBE′はトランジスタ(3
3)のベース・エミッタ間電位)に設定し、例えばVBE
を0.7Vとすると、2.4Vにする。そして、切換スイッチ
(32)はこの色信号処理回路が組み込まれたVTRの再生
と記録との切換わりに連動して切換えさせる。即ち、VT
Rが再生モードであるとき可動接点を一方の固定接点側
と接続状態にさせ上述した所定の電位を供給させ、記録
モードであるとき可動接点を他方の固定接点側と接続状
態にさせ接地させる。
Here, the configuration of the upper limiter (30) is shown in FIG. 3. In FIG. 3, (44) indicates an input terminal to which an output signal of the operational amplifier (10) is supplied, and (45) indicates an output terminal. . Then, the fixed contact (33) is connected to one fixed contact and the other fixed contact is connected to the power supply Vcc side. The movable contact of the changeover switch (32) is connected to the base of the PNP transistor (31). The collector of the PNP transistor (31) is connected to the input terminal (44), and the emitter is grounded. Also,
The capacitor (34) is connected to the outside via the external terminal (46) drawn from the output terminal (45). In this case, the constant power supply (33) is 3.1 V-V BE '(V BE ' is a transistor (3
3) base-emitter potential) and set, for example, V BE '
If is 0.7V, it will be 2.4V. Then, the changeover switch (32) switches in conjunction with switching between reproduction and recording of the VTR in which the color signal processing circuit is incorporated. That is, VT
When R is in the reproduction mode, the movable contact is connected to one fixed contact side to supply the above-mentioned predetermined potential, and in the recording mode, the movable contact is connected to the other fixed contact side and grounded.

その他の部分は第5図例の回路と同様に構成する。 The other parts are configured in the same manner as the circuit of FIG.

次に、本例の回路の動作について説明すると、本例に
おいては、位相比較器(7)の検出出力を、下側制限リ
ミッタ(20)を介して自動位相制御用フィルタ(8)に
供給するようにしたので、位相比較器(7)の検出出力
の下限がこのリミッタ(20)により決まる。即ち、この
VTRが再生モードであるとき、位相比較器(7)の出力
電圧が1.4Vよりも下がりると、トランジスタがオン状態
になって下側制限リミッタ(20)の定電源(23)側から
1.4Vの電圧信号が自動位相制御用フィルタ(8)に供給
される。このため、例えば映像信号の記録されていない
ビデオテープを再生したときでも、自動位相制御用フィ
ルタ(8)の電圧は0Vにならず、第4図Aに示す如く、
最低でも1.4Vに維持される。従って、演算増幅器(10)
で検出される電位差が、最大でも1Vになり、映像信号が
再生されるようになってフィルタ(8)の電位が基準電
位の24Vに上昇して制御ループが安定するまでの時間が
短時間になる。
Next, the operation of the circuit of this embodiment will be described. In this embodiment, the detection output of the phase comparator (7) is supplied to the automatic phase control filter (8) via the lower limiter (20). Thus, the lower limit of the detection output of the phase comparator (7) is determined by the limiter (20). That is, this
When the output voltage of the phase comparator (7) drops below 1.4 V when the VTR is in the reproduction mode, the transistor is turned on and the lower limiter (20) is turned on from the constant power supply (23) side.
A 1.4V voltage signal is supplied to the automatic phase control filter (8). Therefore, even when a video tape on which no video signal is recorded is reproduced, for example, the voltage of the automatic phase control filter (8) does not become 0 V, and as shown in FIG.
It is kept at least 1.4V. Therefore, the operational amplifier (10)
The potential difference detected at the time becomes 1V at the maximum, and the time required for the video signal to be reproduced and the potential of the filter (8) to rise to the reference potential of 24V to stabilize the control loop is short. Become.

また本例においては、演算増幅器(10)の比較出力
を、上側制限リミッタ(30)を介して減算器(9)の−
側入力に供給するようにしたので、減算器(9)で減算
される値の上限がこのリミッタ(30)により決まる。即
ち、このVTRが再生モードであるとき、減算増幅器(1
0)の出力が3.1Vよりも高くなると、トランジスタ(3
1)がオン状態になって上側制限リミッタ(30)の定電
源(32)側から3.1Vの電圧信号が減算器(9)に供給さ
れる。このため、例えば映像信号の記録されていないビ
デオテープを再生したときでも、減算信号の電位は0Vに
ならず、第4図Bに示す如く、最大で3.1Vで制限され
る。従って、この上限制限リミッタ(30)を設けたこと
によっても、減算器(9)の減算出力が2.4Vの近傍の安
定した値に短時間で変化する。
In this example, the comparison output of the operational amplifier (10) is supplied to the minus limiter of the subtractor (9) through the upper limiter (30).
The limiter (30) determines the upper limit of the value to be subtracted by the subtractor (9) because it is supplied to the side input. That is, when the VTR is in the reproduction mode, the subtraction amplifier (1
0) is higher than 3.1V, the transistor (3
1) is turned on, and a 3.1 V voltage signal is supplied to the subtracter (9) from the constant power supply (32) side of the upper limit limiter (30). Therefore, for example, even when a video tape on which no video signal is recorded is reproduced, the potential of the subtraction signal does not become 0 V, but is limited to 3.1 V at the maximum as shown in FIG. 4B. Therefore, even with the provision of the upper limit limiter (30), the subtraction output of the subtractor (9) changes to a stable value near 2.4 V in a short time.

なお、上述実施例に示した電圧値は一例を示したもの
で、制限される電圧値等は上述実施例に限定されるもの
ではない。また、本発明は上述実施例に限らず、その他
種々の構成が取り得ることは勿論である。
It should be noted that the voltage values shown in the above embodiments are merely examples, and the limited voltage values and the like are not limited to the above embodiments. In addition, the present invention is not limited to the above-described embodiment, but may take various other configurations.

〔発明の効果〕〔The invention's effect〕

本発明によると、低域変換された色信号の再生時の変
換回路が短時間で安定するようになり、安定状態にロッ
クするまでの間にミスロック状態になることがなく、例
えば無信号再生状態から映像信号再生状態になったとき
でも安定した画像が直ちに再生されるようになる。
According to the present invention, the conversion circuit at the time of reproduction of the low-frequency-converted color signal is stabilized in a short time, and does not enter the mislock state until the stable state is locked. Even when the video signal is reproduced from the state, a stable image is immediately reproduced.

【図面の簡単な説明】 第1図は本発明のVTRの色信号処理回路の一実施例を示
す構成図、第2図及び第3図は一実施例の要部を示す回
路図、第4図は一実施例の説明に供する特性図、第5図
は従来のVTRの色信号処理回路の一例を示す構成図であ
る。 (1)はクロマ信号入力端子、(2)はカラーコンバー
タ、(5)はクロマ信号出力端子、(12)は電圧制御発
振器、(20)は下側制限リミッタ、(30)は上側制限リ
ミッタである。
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a block diagram showing an embodiment of a color signal processing circuit of a VTR according to the present invention, FIGS. 2 and 3 are circuit diagrams showing main parts of the embodiment, FIG. FIG. 5 is a characteristic diagram for explaining one embodiment, and FIG. 5 is a configuration diagram showing an example of a conventional VTR color signal processing circuit. (1) is a chroma signal input terminal, (2) is a color converter, (5) is a chroma signal output terminal, (12) is a voltage controlled oscillator, (20) is a lower limiter, and (30) is an upper limiter. is there.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】再生映像信号に低域変換されて含まれる色
信号成分を、元の周波数帯に周波数変換するVTRの色信
号処理回路において、 安定した発振信号と元の周波数帯に周波数変換された色
信号との位相差を検出し、該検出信号をリミッタを介し
て制御手段に供給し、該制御手段の出力電圧により電圧
制御発振器を制御し、該電圧制御発振器の発振出力と上
記安定した発振信号とを加算し、該加算信号を再生され
た色信号に混合して周波数変換を行い、 上記リミッタにより上記電圧制御発振器の制御電圧が所
定値より下がらないように下側の制限を行うようにした
ことを特徴とするVTRの色信号処理回路。
1. A color signal processing circuit of a VTR for converting the frequency of a color signal component included in a reproduced video signal by low-frequency conversion into an original frequency band. A phase difference from the detected color signal, supplies the detected signal to the control means via a limiter, controls the voltage controlled oscillator by the output voltage of the control means, and controls the oscillation output of the voltage controlled oscillator and the stable output. An oscillation signal is added, the added signal is mixed with a reproduced color signal to perform frequency conversion, and the limiter performs lower limit so that the control voltage of the voltage controlled oscillator does not drop below a predetermined value. A color signal processing circuit for a VTR, characterized in that:
JP1328911A 1989-12-19 1989-12-19 VTR color signal processing circuit Expired - Lifetime JP2900455B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1328911A JP2900455B2 (en) 1989-12-19 1989-12-19 VTR color signal processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1328911A JP2900455B2 (en) 1989-12-19 1989-12-19 VTR color signal processing circuit

Publications (2)

Publication Number Publication Date
JPH03188792A JPH03188792A (en) 1991-08-16
JP2900455B2 true JP2900455B2 (en) 1999-06-02

Family

ID=18215470

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1328911A Expired - Lifetime JP2900455B2 (en) 1989-12-19 1989-12-19 VTR color signal processing circuit

Country Status (1)

Country Link
JP (1) JP2900455B2 (en)

Also Published As

Publication number Publication date
JPH03188792A (en) 1991-08-16

Similar Documents

Publication Publication Date Title
US4396953A (en) Color video signal dubbing system for collating the outputs of signal sources
JP2900455B2 (en) VTR color signal processing circuit
US4430674A (en) Color video signal processing circuit
US4490750A (en) Apparatus for reproducing a video signal
JP2872882B2 (en) Video tape recorder power-on reset method and circuit, and video tape recorder
JP2986517B2 (en) Video signal recording medium performance device
US5987209A (en) Video signal receiver in which a reference signal is shared by a PLL circuit which sets the output frequency of a local RF-IF oscillator and by the chrominance signal generator
JP2844596B2 (en) PLL circuit
US4167027A (en) Stabilizing circuit for phase locked loop
US4688103A (en) Apparatus for the color synchronization of reproduced video signals
JP3140191B2 (en) Automatic frequency adjustment circuit of filter circuit
JPS6150557B2 (en)
US6347179B1 (en) Video signal processor
JPS6122378Y2 (en)
JP3282441B2 (en) Video signal processing device
JP2697070B2 (en) Color signal processing device
JPH0441659Y2 (en)
JPH0342789Y2 (en)
JPS6022668Y2 (en) AFC circuit
JPS6359597B2 (en)
JP2971969B2 (en) Broadcast system identification device
JPS5912872Y2 (en) Color television signal recording device
KR910004622Y1 (en) Automatic selective circuit of video system
JPS62120186A (en) Color process circuit for magnetic recording and reproducing circuit
JPS5940354B2 (en) Chromaticity signal recording and playback method

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080319

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090319

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100319

Year of fee payment: 11

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100319

Year of fee payment: 11