JP2887606B2 - Error counter - Google Patents

Error counter

Info

Publication number
JP2887606B2
JP2887606B2 JP29616589A JP29616589A JP2887606B2 JP 2887606 B2 JP2887606 B2 JP 2887606B2 JP 29616589 A JP29616589 A JP 29616589A JP 29616589 A JP29616589 A JP 29616589A JP 2887606 B2 JP2887606 B2 JP 2887606B2
Authority
JP
Japan
Prior art keywords
counter
measurement
signal
measurement unit
unit time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP29616589A
Other languages
Japanese (ja)
Other versions
JPH03158024A (en
Inventor
宣明 大内
浩志 中出
紀久 三浦
文彦 斉藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP29616589A priority Critical patent/JP2887606B2/en
Publication of JPH03158024A publication Critical patent/JPH03158024A/en
Application granted granted Critical
Publication of JP2887606B2 publication Critical patent/JP2887606B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)

Description

【発明の詳細な説明】 〔概要〕 伝送路や装置に於けるデータのエラー率を測定するエ
ラーカウンタに関し、 各種のエラー率の測定に対して適用できる経済的な構
成を提供することを目的とし、 測定単位時間信号により閾値をロードし、受信試験信
号中の誤りビットをカウントして、リップルキャリによ
りカウントを停止する第1のカウンタと、該第1のカウ
ンタの前記リップルキャリが出力された測定単位時間の
数をカウントする第2のカウンタと、前記測定単位時間
信号をカウントして測定時間を求める第3のカウンタ
と、前記第2のカウンタのカウント内容を分子とし、前
記第3のカウンタのカウント内容を分母として、エラー
率を算出するエラー率計算部とを備えて構成した。
DETAILED DESCRIPTION OF THE INVENTION [Summary] The present invention relates to an error counter for measuring an error rate of data in a transmission line or a device, and an object thereof is to provide an economical configuration applicable to measurement of various error rates. A first counter that loads a threshold value by the measurement unit time signal, counts error bits in the reception test signal, and stops counting by ripple carry, and a measurement in which the ripple carry of the first counter is output A second counter that counts the number of unit times, a third counter that counts the measurement unit time signal to obtain a measurement time, and a count value of the second counter that is a numerator. An error rate calculation unit that calculates an error rate using the count content as a denominator is provided.

〔産業上の利用分野〕[Industrial applications]

本発明は、伝送路や装置に於けるデータのエラー率を
測定するエラーカウンタに関するものである。
The present invention relates to an error counter for measuring an error rate of data in a transmission line or a device.

伝送路エラーや装置エラーを測定する場合、伝送路を
介して受信した試験信号又は装置から出力された試験信
号と、基準の試験信号とを比較し、不一致ビットをカウ
ントするものであるが、測定種別に対応したエラーカウ
ンタが必要となり、このエラーカウンタの経済化を図る
ことが要望されている。
When measuring a transmission line error or a device error, a test signal received via the transmission line or a test signal output from the device is compared with a reference test signal, and a mismatch bit is counted. An error counter corresponding to the type is required, and it is desired to reduce the cost of the error counter.

〔従来の技術〕[Conventional technology]

伝送路のエラー率の測定は、例えば、第4図に示す構
成により行われる。即ち、多重化部21に於いて試験信号
発生器22からの試験信号がサービスチャネル等に挿入さ
れて、他のチャネルのデータと共に多重化され、多重化
信号は送信部23から伝送路24に送出され、この伝送路24
が光ファイバ伝送路の場合には光信号に変換されて送出
される。受信部25は送信部23と逆の処理を行うもので、
受信処理された多重化信号は多重分離部26に於いて分離
され、分離された試験信号は比較器27に於いて試験信号
発生器28からの試験信号と比較され、不一致信号がエラ
ーカウンタ29に加えられて、エラー率が算出される。
The measurement of the error rate of the transmission line is performed, for example, by the configuration shown in FIG. That is, in the multiplexing unit 21, the test signal from the test signal generator 22 is inserted into a service channel or the like, multiplexed with data of another channel, and the multiplexed signal is transmitted from the transmission unit 23 to the transmission line 24. This transmission line 24
Is an optical fiber transmission line, it is converted into an optical signal and transmitted. The receiving unit 25 performs the reverse process of the transmitting unit 23,
The received multiplexed signal is demultiplexed in a demultiplexing unit 26, the separated test signal is compared with a test signal from a test signal generator 28 in a comparator 27, and a mismatch signal is sent to an error counter 29. In addition, an error rate is calculated.

この場合、試験信号は擬似ランダム信号が用いられる
ものであり、送信側の試験信号発生器22と受信側の試験
信号発生器28とを同期化するものである。
In this case, a pseudo random signal is used as the test signal, and the test signal generator 22 on the transmission side and the test signal generator 28 on the reception side are synchronized.

又送信装置や受信装置等の装置のエラー率を測定する
場合は、装置に入力する試験信号と、装置から出力され
た試験信号と比較する試験信号とを同一の試験信号発生
器から出力する構成とすることができる。
Also, when measuring the error rate of a device such as a transmitting device or a receiving device, a configuration in which a test signal input to the device and a test signal to be compared with a test signal output from the device are output from the same test signal generator. It can be.

前述のエラー率の測定種別としては、次の4種類が一
般に採用されている。
The following four types of error rate measurement types are generally employed.

(1).%ES:測定単位を1秒とし、1秒毎のエラービ
ットが有る測定単位時間をカウントして、測定時間の百
分率で示す。
(1). % ES: The measurement unit is 1 second, and the measurement unit time having an error bit per second is counted, and is shown as a percentage of the measurement time.

(2).%EDS:測定単位を0.1秒とし、0.1秒毎のエラー
ビットが有る測定単位時間をカウントして、測定時間の
百分率で示す。
(2). % EDS: The measurement unit is 0.1 second, and the measurement unit time having an error bit every 0.1 second is counted, and is indicated as a percentage of the measurement time.

(3).%DM:測定単位を1分とし、1分毎のエラー率
が10-6を越えた測定単位時間をカウントし、測定時間の
百分率で示す。
(3). % DM: The measurement unit is 1 minute, and the measurement unit time in which the error rate per minute exceeds 10 -6 is counted, and is shown as a percentage of the measurement time.

(4).%SES:測定単位を1秒とし、1秒毎のエラー率
が10-3を越えた測定単位時間をカウントし、測定時間の
百分率で示す。
(4). % SES: The measurement unit is 1 second, and the measurement unit time in which the error rate per second exceeds 10 -3 is counted and expressed as a percentage of the measurement time.

第5図はエラー率の算出説明図であり、(a)は測定
単位時間信号、(b)は測定単位時間内のエラーの有無
を示し、測定単位時間Tは、前述の(1)の%ES及び
(4)の%SESでは1秒、(2)の%EDSでは0.1秒、
(3)の%DMでは1分となる。又(b)の○印は、測定
単位時間内にエラーがない場合又は測定単位時間内のエ
ラーが閾値(10-6又は10-3)を越えない場合を示し、×
印は、測定単位時間内にエラーがあった場合又は測定単
位時間内のエラーが閾値(10-6又は10-3)を越えた場合
を示す。
5A and 5B are diagrams for explaining the calculation of the error rate. FIG. 5A shows the unit time signal of measurement, FIG. 1 second for ES and (4)% SES, 0.1 second for (2)% EDS,
In the case of (3)% DM, it takes 1 minute. In addition, the circle in (b) indicates that there is no error within the measurement unit time or that the error within the measurement unit time does not exceed the threshold value (10 -6 or 10 -3 ).
The mark indicates a case where there is an error within the measurement unit time or a case where the error within the measurement unit time exceeds a threshold value (10 −6 or 10 −3 ).

同図の(b)のように、測定時間内の測定単位時間が
8で、エラーが2の場合は、エラー率ERは、 となる。
If the measurement unit time within the measurement time is 8 and the error is 2 as shown in FIG. Becomes

エラーカウンタ29としては、前述のエラー率の測定種
別の中の要求される測定種別に対応した構成が用いられ
ていた。
As the error counter 29, a configuration corresponding to a required measurement type among the above-described error rate measurement types has been used.

〔発明が解決しようとする問題点〕[Problems to be solved by the invention]

前述のように、従来例に於いては、エラー率の複数の
測定種別に従った構成のエラーカウンタを用いるもので
あるから、多品種少量生産となることから、コストアッ
プとなる欠点があった。
As described above, the conventional example uses an error counter configured according to a plurality of types of measurement of the error rate, and thus has a drawback that the cost is increased because a large number of products are produced in small quantities. .

測定種別を変更する場合は、要求される測定種別に従
った構成のエラーカウンタと交換する必要があり、柔軟
性に欠けるものであった。
When the measurement type is changed, it is necessary to replace the error counter with a configuration according to the required measurement type, which lacks flexibility.

本発明は、各種のエラー率の測定に対して適用できる
経済的な構成を提供することを目的とするものである。
An object of the present invention is to provide an economical configuration applicable to measurement of various error rates.

〔課題を解決するための手段〕[Means for solving the problem]

本発明のエラーカウンタは、測定種別に対応した閾値
を設定するだけで、複数の測定種別に従ったエラー率を
測定できるものであり、第1図を参照して説明する。
The error counter of the present invention can measure an error rate according to a plurality of measurement types simply by setting a threshold value corresponding to the measurement type, and will be described with reference to FIG.

測定単位時間信号により%ES,%EDS,%DM,%SES等の
測定種別に対応した閾値をロードし、受信試験信号の中
の誤りビットをカウントして、リップルキャリによりカ
ウントを停止する第1のカウンタ1と、この第1のカウ
ンタ1のリップルキャリが出力された時の測定単位時間
信号の数をカウントする第2のカウンタ2と、測定単位
時間信号をカウントして測定時間を求める第3のカウン
タ3と、第2のカウンタ2のカウント内容を分子とし、
第3のカウンタ3のカウント内容を分母として、エラー
率を算出するエラー率計算部4とを備えている。
A threshold corresponding to a measurement type such as% ES,% EDS,% DM,% SES is loaded by a measurement unit time signal, error bits in a reception test signal are counted, and counting is stopped by a ripple carry. Counter 1, a second counter 2 that counts the number of measurement unit time signals when the ripple carry of the first counter 1 is output, and a third counter that counts the measurement unit time signals to obtain a measurement time. And the contents of the counter 3 and the second counter 2 as numerators,
An error rate calculator 4 is provided for calculating an error rate using the count content of the third counter 3 as a denominator.

〔作用〕[Action]

測定単位時間信号は、測定種別の(1)%ES,(2)
%EDS,(3)%DM,(4)%SESの測定単位時間に従った
周期の信号とし、閾値は、(1)%ES,(2)%EDSの場
合に、誤りビットが一つ加えられることにより端子RCか
らリップルキャリが出力される値とし、(3)%DM,
(4)%SESの場合に、閾値((10-6又は10-3)に対応
する値に選定するものである。そして、第1のカウンタ
1が誤りビットのカウントによりリップルキャリが端子
RCから出力されると、第1,第2のカウンタ1,2のイネー
ブル端子ENに加えられて、第1のカウンタ1はカウント
停止の状態となり、又第2のカウンタ2は測定単位時間
信号をカウントすることになる。又第3のカウンタ3
は、測定開始によりクリアし、測定単位時間信号をカウ
ントすることにより、測定時間をカウント内容で示すも
のとなる。
The measurement unit time signal is (1)% ES, (2)
% EDS, (3)% DM, (4)% SES, a signal with a period according to the measurement unit time. The threshold value is (1)% ES, (2)% EDS, one error bit is added. (3)% DM,
(4) In the case of% SES, a value corresponding to a threshold value ((10 −6 or 10 −3 )) is selected.
When output from RC, it is applied to the enable terminal EN of the first and second counters 1 and 2, the first counter 1 stops counting, and the second counter 2 outputs the measurement unit time signal. Will count. Third counter 3
Is cleared when the measurement is started, and the measurement unit time signal is counted, whereby the measurement time is indicated by the content of the count.

従って、第3のカウンタ3により測定時間内の測定単
位時間数、第2のカウンタ2によりエラーが有りの測定
単位時間数がそれぞれ求められたことになるから、エラ
ー率計算部4に於いて、(エラー有りの測定単位時間
数)÷(測定時間内の測定単位時間数)×100=エラー
率として、エラー率を求めることができる。
Accordingly, the number of measurement unit times within the measurement time is obtained by the third counter 3, and the number of measurement unit times having an error is obtained by the second counter 2, respectively. The error rate can be obtained as (the number of measurement unit times with an error) / (the number of measurement unit times within the measurement time) × 100 = error rate.

〔実施例〕〔Example〕

以下図面を参照して本発明の実施例について詳細に説
明する。
Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings.

第2図は本発明の実施例のブロック図であり、11,12,
13は第1,第2,第3のカウンタ、14はエラー率計算部、15
は比較器、16は試験信号発生器、17,18はインバータで
ある。カウンタ11,12,13は、イネーブル端子EN1,EN2
と、クロック端子CLKと、プリセット端子PREと、ロード
端子LDと、クリア端子CLRと、リップルキャリ端子RCと
を備えており、イネーブル端子EN1,EN2に、同時に“1"
の信号が加えられた時に、クロック端子CLKに加えられ
たクロック信号をカウントするものである。
FIG. 2 is a block diagram of an embodiment of the present invention.
13 is a first, second and third counter, 14 is an error rate calculator, 15
Is a comparator, 16 is a test signal generator, and 17, 18 are inverters. Counters 11, 12, and 13 are enabled by enable terminals EN1, EN2
, A clock terminal CLK, a preset terminal PRE, a load terminal LD, a clear terminal CLR, and a ripple carry terminal RC. The enable terminals EN1 and EN2 are simultaneously set to “1”.
Is counted when the clock signal CLK is applied.

又試験信号発生器16は、クロック信号に従って擬似ラ
ンダム信号等による試験信号を発生し、この試験信号
と、伝送路等を介して受信した受信試験信号とが比較器
15により比較され、不一致信号が第1のカウンタ11のイ
ネーブル端子EN1に加えられる。この第1のカウンタ11
のクロック端子CLKにクロック信号、プリセット端子PRE
NI閾値、ロード端子LDに測定単位時間信号、イネーブル
端子EN2にインバータ17の出力信号がそれぞれ加えら
れ、リップルキャリ端子RCが“0"であると、インバータ
17を介してイネーブル端子EN2に“1"の信号が加えられ
て、比較器15からの“1"の不一致信号がイネーブル端子
EN1に加えられた時に、クロック信号のカウントが行わ
れる。そして、リップルキャリ端子RCが“1"となると、
インバータ17の出力信号が“0"となるから、カウンタ11
のカウント動作は停止される。又測定単位時間信号が加
えられる毎に、閾値がプリセットされる。
The test signal generator 16 generates a test signal based on a pseudo-random signal or the like in accordance with the clock signal, and compares the test signal with a received test signal received via a transmission path or the like.
Compared by 15, a mismatch signal is applied to the enable terminal EN 1 of the first counter 11. This first counter 11
Clock signal to the clock terminal CLK, preset terminal PRE
When the NI threshold value, the measurement unit time signal is added to the load terminal LD, and the output signal of the inverter 17 is added to the enable terminal EN2, and the ripple carry terminal RC is “0”, the inverter
A signal of “1” is added to the enable terminal EN2 via the “17”, and a “1” mismatch signal from the comparator 15 is output to the enable terminal.
When applied to EN1, a clock signal is counted. Then, when the ripple carry terminal RC becomes “1”,
Since the output signal of the inverter 17 becomes “0”, the counter 11
Is stopped. Each time a unit time signal is added, a threshold value is preset.

又第2のカウンタ12は、測定単位時間信号がイネーブ
ル端子EN1に、第1のカウンタ11のリップルキャリ端子R
Cからのリップルキャリがイネーブル端子EN2に、クロッ
ク信号がクロック端子CLKに、インバータ18を介した測
定開始信号がクリア端子CLRにそれぞれ加えられ、測定
時間内の測定単位時間毎のリップルキャリがカウントさ
れる。
In addition, the second counter 12 supplies the measurement unit time signal to the enable terminal EN1 and the ripple carry terminal R of the first counter 11.
The ripple carry from C is applied to the enable terminal EN2, the clock signal is applied to the clock terminal CLK, the measurement start signal via the inverter 18 is applied to the clear terminal CLR, and the ripple carry per measurement unit time within the measurement time is counted. You.

又第3のカウンタ13は、測定単位時間信号がイネーブ
ル端子EN1,EN2に、クロック信号がクロック端子CLKに、
インバータ18を介した測定開始信号がクリア端子CLRに
それぞれ加えられ、測定時間内の測定単位時間の数がカ
ウントされる。
In addition, the third counter 13 outputs the measurement unit time signal to the enable terminals EN1 and EN2, the clock signal to the clock terminal CLK,
A measurement start signal via the inverter 18 is applied to each of the clear terminals CLR, and the number of measurement unit times within the measurement time is counted.

エラー率計算部14は、第2のカウンタ12のカウント内
容を分子とし、第3のカウンタ13のカウント内容を分母
として、エラー率を算出するものであり、比較的簡単な
演算回路で実現することができる。又第2のカウンタ12
のカウント内容と、第3のカウンタ13のカウント内容と
をアドレスとしてアクセスし、エラー率を読出すリード
オンリメモリ(ROM)等からなるテーブルにより、エラ
ー率計算部14を構成することも可能である。
The error rate calculation unit 14 calculates the error rate using the count content of the second counter 12 as a numerator and the count content of the third counter 13 as a denominator, and can be realized by a relatively simple arithmetic circuit. Can be. Also the second counter 12
The error rate calculation unit 14 can be configured by a table including a read-only memory (ROM) or the like that accesses the count content of the third counter 13 and the count content of the third counter 13 as an address and reads the error rate. .

前述の第1のカウンタ11を、例えば、16ビット・カウ
ンタとすると、65536個のクロックパルスをカウントす
ることができる。従って、カウント内容を0〜65535と
し、65535のカウント内容により端子RCからリップルキ
ャリが出力される構成とすると、測定種別が%ESの場
合、閾値を65534として、周期1秒の測定単位時間信号
毎にプリセットし、その測定単位時間内に1個でも比較
器15から不一致信号が出力されると、第1のカウンタ11
からリップルキャリが出力され、その測定単位時間内で
はカウント動作が停止される。従って、その測定単位時
間内に更に多数の不一致信号が出力されても無視され、
エラーがあった測定単位時間として、第2のカウンタ12
によりカウントされる。
If the first counter 11 is a 16-bit counter, for example, 65536 clock pulses can be counted. Therefore, if the count content is set to 0 to 65535, and the ripple carry is output from the terminal RC according to the count content of 65535, if the measurement type is% ES, the threshold is set to 65534, and the measurement unit time signal having a period of 1 second is set When at least one mismatch signal is output from the comparator 15 within the measurement unit time, the first counter 11
Outputs a ripple carry, and the counting operation is stopped within the measurement unit time. Therefore, even if a larger number of mismatch signals are output within the measurement unit time, they are ignored,
The second counter 12 is used as the measurement unit time in which the error occurred.
Is counted.

又測定種別が%EDSの場合も、閾値は前述の%ESの場
合と同様に、65534となる。
Also, when the measurement type is% EDS, the threshold value is 65534 as in the case of% ES described above.

又測定種別が%DM,%SESの場合は、測定単位時間がそ
れぞれ1分,1秒で、閾値がそれぞれ10-6,10-3であるか
ら、例えば、伝送速度が約1.6Mb/sの場合に、測定種別
を%DMとすると、第1のカウンタ11にプリセットする閾
値は65438となる。このような測定種別と閾値との関係
を、信号速度が48Mb/sと6.4Mb/sと1.6Mb/sとについて次
表に示す。
When the measurement type is% DM or% SES, the measurement unit time is 1 minute and 1 second, respectively, and the thresholds are 10 -6 and 10 -3 , respectively. For example, when the transmission rate is about 1.6 Mb / s, In this case, if the measurement type is% DM, the threshold value preset in the first counter 11 is 65438. The following table shows the relationship between such measurement types and threshold values for signal speeds of 48 Mb / s, 6.4 Mb / s, and 1.6 Mb / s.

第3図は本発明の実施例の動作説明図であり、(a)
は測定開始信号で、この測定開始信号により第2及び第
3のカウンタ12,13はクリアされる。又(b)は周期T
の測定単位時間信号、(c)は測定開始信号によりクリ
アされ、測定単位時間信号毎にカウントアップする第3
のカウンタ13のカウント内容、(d)は第1のカウンタ
11のリップルキャリ、(e)はリップルキャリが出力さ
れた測定単位時間の数をカウントする第2のカウンタ12
のカウント内容、(f)は拡大して示す測定単位時間信
号、(g)は受信試験信号に同期したクロック信号、
(h)は受信試験信号で、×印は比較器15からの不一致
信号を示す。又(i)は第1のカウンタ11のカウント内
容、(j)は第1のカウンタ11のリップルキャリを示
す。
FIG. 3 is a diagram for explaining the operation of the embodiment of the present invention.
Is a measurement start signal, and the second and third counters 12 and 13 are cleared by the measurement start signal. (B) shows the period T
(C) is cleared by the measurement start signal, and is counted up for each measurement unit time signal.
(D) is the first counter.
(E) is a second counter which counts the number of measurement unit times at which the ripple carry is output.
(F) is a measurement unit time signal shown in an enlarged manner, (g) is a clock signal synchronized with the reception test signal,
(H) is a reception test signal, and a cross indicates a mismatch signal from the comparator 15. (I) shows the count content of the first counter 11, and (j) shows the ripple carry of the first counter 11.

第3のカウンタ13のカウント内容は、(c)に示すよ
うに、測定開始から測定単位時間毎にカウントアップし
たものとなり、又第2のカウンタ12のカウント内容は、
(e)に示すように、第1のカウンタ11のリップルキャ
リ毎にカウントアップしたものとなる。この第1のカウ
ンタ11にプリセットする閾値をPRとすると、(i)に示
すように、不一致信号により+1され、最大値MAXとな
ると、(j)に示すように、リップルキャリが出力され
る。この閾値PRを最大値MAXより1だけ小さい値とすれ
ば、%ES,%EDSの測定種別のエラー率を求めることがで
きる。
As shown in (c), the count content of the third counter 13 is counted up every measurement unit time from the start of measurement, and the count content of the second counter 12 is
As shown in (e), the count is incremented for each ripple carry of the first counter 11. Assuming that the threshold value preset in the first counter 11 is PR, as shown in (i), +1 is added by the mismatch signal, and when it reaches the maximum value MAX, a ripple carry is output as shown in (j). If this threshold value PR is set to a value smaller by 1 than the maximum value MAX, the error rate of the measurement type of% ES,% EDS can be obtained.

従って、エラー率の測定種別に対応した測定単位時間
信号と、閾値とを選定することにより、同一構成のまま
で対処することができる。又本発明は、第2図に示す実
施例のみに限定されるものではなく、種々付加変更する
ことが可能である。
Therefore, by selecting the measurement unit time signal corresponding to the measurement type of the error rate and the threshold value, it is possible to cope with the same configuration. The present invention is not limited to the embodiment shown in FIG. 2 but can be variously modified.

〔発明の効果〕〔The invention's effect〕

以上説明したように、本発明は、第1,第2,第3のカウ
ンタ1,2,3とエラー率計算部4とを設けて、測定種別に
対応した閾値を第1のカウンタ1に測定単位時間信号に
よってロードし、受信試験信号の誤りビットをカウント
し、第1のカウンタ1からリップルキャリが生じた測定
単位時間の数を第2のカウンタ2によりカウントし、第
3のカウンタ3により測定時間内の測定単位時間の数を
カウントし、エラー率計算部4でエラー率を算出するも
のであり、複数の測定種別のそれぞれに対して共用した
ハード構成とすることができるから、コストダウンを図
ることができる。
As described above, the present invention provides the first, second, and third counters 1, 2, and 3 and the error rate calculator 4 to measure the threshold value corresponding to the measurement type in the first counter 1. The load is performed by the unit time signal, the error bit of the reception test signal is counted, the number of measurement unit times in which ripple carry has occurred from the first counter 1 is counted by the second counter 2, and the measurement is performed by the third counter 3. The number of measurement unit times in time is counted, and the error rate is calculated by the error rate calculation unit 4. Since the hardware configuration can be shared for each of a plurality of measurement types, cost reduction can be achieved. Can be planned.

又エラー率の測定種別を変更する場合も、測定単位時
間信号と閾値とを選定することにより、容易に対処する
ことができる利点がある。
Also, when the measurement type of the error rate is changed, there is an advantage that the measure can be easily dealt with by selecting the measurement unit time signal and the threshold.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の原理説明図、第2図は本発明の実施例
のブロック図、第3図は本発明の実施例の動作説明図、
第4図は伝送路エラー測定システムの説明図、第5図は
エラー率の算出説明図である。 1,2,3は第1,第2,第3のカウンタ、4はエラー率計算部
である。
FIG. 1 is a diagram for explaining the principle of the present invention, FIG. 2 is a block diagram of an embodiment of the present invention, FIG.
FIG. 4 is an explanatory diagram of a transmission line error measuring system, and FIG. 5 is an explanatory diagram of calculation of an error rate. 1, 2, and 3 are first, second, and third counters, and 4 is an error rate calculator.

フロントページの続き (72)発明者 斉藤 文彦 神奈川県川崎市中原区上小田中1015番地 富士通株式会社内 (56)参考文献 特開 昭63−107234(JP,A) (58)調査した分野(Int.Cl.6,DB名) H04B 17/00 H04B 3/46 Continuation of the front page (72) Inventor Fumihiko Saito 1015 Uedanaka, Nakahara-ku, Kawasaki City, Kanagawa Prefecture Inside Fujitsu Limited (56) References JP-A-63-107234 (JP, A) (58) Fields investigated (Int. Cl. 6 , DB name) H04B 17/00 H04B 3/46

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】測定単位時間信号により測定種別に対応し
た閾値をロードし、受信試験信号中の誤りビットをカウ
ントして、リップルキャリによりカウントを停止する第
1のカウンタ(1)と、 該第1のカウンタ(1)の前記リップルキャリが出力さ
れた時の測定単位時間信号の数をカウントする第2のカ
ウンタ(2)と、 前記測定単位時間信号をカウントして測定時間を求める
第3のカウンタ(3)と、 前記第2のカウンタ(2)のカウント内容を分子とし、
前記第3のカウンタ(3)のカウント内容を分母とし
て、エラー率を算出するエラー率計算部(4)とを備え
た ことを特徴とするエラーカウンタ。
A first counter for loading a threshold value corresponding to a measurement type by a measurement unit time signal, counting error bits in a reception test signal, and stopping counting by ripple carry; A second counter (2) that counts the number of measurement unit time signals when the ripple carry is output from the first counter (1); and a third counter that counts the measurement unit time signals to obtain a measurement time. A counter (3) and the count content of the second counter (2) as a numerator,
An error rate calculation unit (4) for calculating an error rate using the count content of the third counter (3) as a denominator.
JP29616589A 1989-11-16 1989-11-16 Error counter Expired - Fee Related JP2887606B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29616589A JP2887606B2 (en) 1989-11-16 1989-11-16 Error counter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29616589A JP2887606B2 (en) 1989-11-16 1989-11-16 Error counter

Publications (2)

Publication Number Publication Date
JPH03158024A JPH03158024A (en) 1991-07-08
JP2887606B2 true JP2887606B2 (en) 1999-04-26

Family

ID=17830000

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29616589A Expired - Fee Related JP2887606B2 (en) 1989-11-16 1989-11-16 Error counter

Country Status (1)

Country Link
JP (1) JP2887606B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5517220B2 (en) * 2012-01-05 2014-06-11 Necエンジニアリング株式会社 Connection confirmation system, control device, and connection confirmation method

Also Published As

Publication number Publication date
JPH03158024A (en) 1991-07-08

Similar Documents

Publication Publication Date Title
EP0762667B1 (en) Measuring device of the propagation time in a digital transmission system
GB1488509A (en) Patient monitoring and data processing system
US6590903B1 (en) Method for the transmission of an asynchronous data stream via a synchronous data bus, and circuit arrangement for carrying out the method
JP2887606B2 (en) Error counter
KR100208292B1 (en) Dual-bus clock monitoring circuit of ipc
EP0151430A2 (en) Detector
EP0181665B1 (en) Method of transmitting information in a digital transmission system
US6301264B1 (en) Asynchronous data conversion circuit
US4951243A (en) Probabilistic pulse train randomization device
EP0374537B1 (en) Demultiplexer with a circuit for the reduction of the waiting time jitter
US5235603A (en) System for determining loss of activity on a plurality of data lines
JPS5932237A (en) Frame control system of ring bus
JPS6273826A (en) Frame transmission and reception system
JPS63292851A (en) Error data detecting system
JPS6012824B2 (en) PN generator shared with frame counter
JP3203751B2 (en) Error counting device
RU2100900C1 (en) Delay line
SU951741A1 (en) Device for discrete communication channel state forecasting
US6944176B1 (en) Method and apparatus for bit level network data multiplexing
JPS6223231A (en) Parity counter circuit
CA1053821A (en) Receiver/sender for signalling between telephone switching facilities
SU1087997A1 (en) System for coding interruption request with senior priority
JP2993166B2 (en) Synchronization failure detection circuit
KR0170213B1 (en) Fifo buffer memory apparatus and state flag generating method
JPH1032582A (en) Part corresponding to line of cell exchange

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees