JP2885967B2 - Electric circuit device - Google Patents

Electric circuit device

Info

Publication number
JP2885967B2
JP2885967B2 JP3156309A JP15630991A JP2885967B2 JP 2885967 B2 JP2885967 B2 JP 2885967B2 JP 3156309 A JP3156309 A JP 3156309A JP 15630991 A JP15630991 A JP 15630991A JP 2885967 B2 JP2885967 B2 JP 2885967B2
Authority
JP
Japan
Prior art keywords
circuit
terminal
ground terminal
hybrid integrated
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP3156309A
Other languages
Japanese (ja)
Other versions
JPH056966A (en
Inventor
透 合田
俊哉 中野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Engineering Co Ltd
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Engineering Co Ltd
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Engineering Co Ltd, Mitsubishi Electric Corp filed Critical Mitsubishi Electric Engineering Co Ltd
Priority to JP3156309A priority Critical patent/JP2885967B2/en
Publication of JPH056966A publication Critical patent/JPH056966A/en
Application granted granted Critical
Publication of JP2885967B2 publication Critical patent/JP2885967B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Logic Circuits (AREA)
  • Electronic Switches (AREA)
  • Structure Of Printed Boards (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は電気回路装置、特に混成
集積回路に関し、その外部の接地電位に接続されるべき
子が遮断状態になった場合に内部回路の保護が可能な
電気回路装置に関する。
BACKGROUND OF THE INVENTION The present invention is an electrical circuit device, especially relates to a hybrid integrated circuit, can protect the internal circuit when the external <br/> pin to be connected to the ground potential becomes blocked state Electrical circuit device.

【0002】[0002]

【従来の技術】電気回路装置の一種である混成集積回路
に組込まれている内部回路に接続されているグランド端
子が遮断されてオープン状態になった場合、内部回路の
回路電流の流出経路が無くなるので回路電流はほとんど
流れなくなる。このため、内部回路は正常に機能するこ
とが出来ず、外部からの制御信号による制御も不可能に
なる。このような混成集積回路のグランド端子がオープ
ンした場合にこれを検出する技術は従来は知られておら
ず、このため回路が機能しなくなったりあるいは誤動作
が発生するまで、グランド端子がオープンしたことが認
識出来ないという問題がある。
2. Description of the Related Art When a ground terminal connected to an internal circuit incorporated in a hybrid integrated circuit, which is a kind of electric circuit device, is cut off and becomes an open state, there is no flow path for circuit current in the internal circuit. Therefore, the circuit current hardly flows. For this reason, the internal circuit cannot function normally, and control by an external control signal becomes impossible. A technique for detecting when the ground terminal of such a hybrid integrated circuit is opened has not been known so far, and therefore, the ground terminal must be opened until the circuit stops functioning or malfunctions. There is a problem that it cannot be recognized.

【0003】図1は電気回路装置である混成集積回路の
従来の一般的な構成例を示すブロック図であり、参照符
号101 が混成集積回路全体を示している。
FIG. 1 is a block diagram showing a conventional general configuration example of a hybrid integrated circuit which is an electric circuit device, and reference numeral 101 indicates the entire hybrid integrated circuit.

【0004】この従来例の混成集積回路はモータ5の駆
動制御のための回路であり、パワーMOSトランジスタ1,
2, 3, 4を用いたモータ駆動用の内部回路であるHブリ
ッジと、それを制御するための内部回路であるIC 102と
で構成されている。なお、Hブリッジには電源端子VB
とグランド端子GND2とが接続されており、またIC 102に
は電源端子VB とグランド端子GND1が接続されている。
The hybrid integrated circuit of this prior art is a circuit for controlling the driving of the motor 5, and includes a power MOS transistor 1 and a power MOS transistor 1.
It comprises an H-bridge as an internal circuit for driving a motor using 2, 3, and 4, and an IC 102 as an internal circuit for controlling the H-bridge. The H-bridge has a power supply terminal V B
Ground and terminal GND2 and are connected, also the IC 102 is the power supply terminal V B and the ground terminal GND1 is connected to the.

【0005】このような混成集積回路は正常時には、入
力信号IN1, IN2に応じて制御ロジック回路14がプリドラ
イバ10, 11, 12, 13を選択的にオン/オフすることによ
りパワー MOSトランジスタ1, 2, 3, 4のオン/オフを制
御してモータ5を正転または逆転させる。
In such a hybrid integrated circuit, under normal conditions, the control logic circuit 14 selectively turns on / off the pre-drivers 10, 11, 12, and 13 according to the input signals IN1 and IN2, so that the power MOS transistors 1 and The motor 5 is rotated forward or backward by controlling on / off of 2, 3, and 4.

【0006】一例として、正転時の動作は以下の如くで
ある。まず、モータ5の正転を指示する入力信号IN1, I
N2が外部から入力され、これに応じて制御ロジック回路
14がプリドライバ10, 13をオンし、同11, 12をオフす
る。ここで、各パワー MOSトランジスタ1, 2, 3, 4の動
作閾値電圧をVthとし、各プリドライバ10, 11, 12, 13
の出力電位をそれぞれV1, V2, V3, V4とすると、下記条
件が成立する必要がある。
As an example, the operation at the time of normal rotation is as follows. First, the input signals IN1 and I
N2 is input from outside and the control logic circuit
14 turns on the pre-drivers 10 and 13, and turns off the pre-drivers 11 and 12. Here, the operating threshold voltage of each power MOS transistor 1, 2, 3, 4 is set to Vth, and each pre-driver 10, 11, 12, 13
When the output potentials of V1 and V2 are V1, V2, V3, and V4, respectively, the following conditions must be satisfied.

【0007】V1, V3≫Vth V2, V4≪VthV1, V3≫Vth V2, V4≪Vth

【0008】プリドライバ10, 13がオンすることによ
り、パワー MOSトランジスタ1, 4がオンするので、電源
B →パワー MOSトランジスタ1→モータ5→パワー M
OSトランジスタ4→グランド端子GND2の順に電流が流れ
てモータ5は正転する。
When the pre-drivers 10 and 13 are turned on, the power MOS transistors 1 and 4 are turned on, so that the power supply V B → the power MOS transistor 1 → the motor 5 → the power M
Current flows in the order of the OS transistor 4 → the ground terminal GND2, and the motor 5 rotates forward.

【0009】なお、制御ロジック回路14により プリド
ライバ11, 12がオンされれば、パワー MOSトランジスタ
2, 3がオンするので、電源VB →パワー MOSトランジス
タ2→モータ5→パワー MOSトランジスタ3→グランド
端子GND2の順に電流が流れてモータ5は逆転する。
When the pre-drivers 11 and 12 are turned on by the control logic circuit 14, the power MOS transistors
Since the switches 2 and 3 are turned on, a current flows in the order of the power supply V B → the power MOS transistor 2 → the motor 5 → the power MOS transistor 3 → the ground terminal GND 2, so that the motor 5 reverses.

【0010】次に、IC 102のグランド端子GND1がオープ
ンした場合、即ちスイッチSW1が開路した場合について
説明する。
Next, a case where the ground terminal GND1 of the IC 102 is opened, that is, a case where the switch SW1 is opened will be described.

【0011】スイッチSW1が開路するとIC 102のグラン
ド端子GND1の電位は上昇して電源電位VB に近づいて上
述の条件が成立しなくなり、IC 102は機能しなくなる。
[0011] Conditions of the switch SW1 is open circuit potential of the ground terminal GND1 of the IC 102 approaches the power supply potential V B rises above no longer satisfied, IC 102 will not function.

【0012】この際、プリドライバ10, 11, 12, 13の出
力電位V1, V2, V3, V4も上昇するため、各パワー MOSト
ランジスタ1, 2, 3, 4のゲートには制御されていない電
位(>Vth)が印加される。このため、パワー MOSトラン
ジスタ1, 2, 3, 4がオンする。
At this time, the output potentials V1, V2, V3, V4 of the pre-drivers 10, 11, 12, 13 also increase, so that the gates of the power MOS transistors 1, 2, 3, 4 have uncontrolled potentials. (> Vth) is applied. Therefore, the power MOS transistors 1, 2, 3, and 4 are turned on.

【0013】ここで、パワー MOSトランジスタ1と3、
または2と4、あるいは1, 2, 3, 4がオンした場合、電
源VB からグランド端子GND2に貫通電流が流れるので、
発熱が生じてパワー MOSトランジスタ1, 2, 3, 4が破壊
する事態を招来する。また、この際にはIC 102も機能し
ないため、外部に異常を知らせる信号を発生することも
不可能になる。
Here, power MOS transistors 1 and 3,
Or if the 2 and 4, or 1, 2, 3, 4 is turned on, since the power source V B through current flows to the ground terminal GND2,
Heat is generated and the power MOS transistors 1, 2, 3, 4 are destroyed. Also, in this case, since the IC 102 does not function, it is impossible to generate a signal for notifying an abnormality to the outside.

【0014】[0014]

【発明が解決しようとする課題】このように従来の電気
回路としての混成集積回路では、一つの内部回路の外部
接地電位に接続されるべき端子が遮断状態になってオ
ープンした場合には、その内部回路が回路機能を喪失し
て外部入力信号による制御も不可能になり、同時に異常
発生を外部に報知する信号を出力することも不可能にな
る。
[Problems that the Invention is to Solve] In the hybrid integrated circuit as thus conventional electrical circuit, when the external pin to be connected to the ground potential of the one of the internal circuit is opened become isolated state In addition, the internal circuit loses its circuit function and cannot be controlled by an external input signal. At the same time, it becomes impossible to output a signal for notifying the occurrence of abnormality to the outside.

【0015】また、図1のような混成集積回路の構成例
では、プリドライバの出力がパワーMOSトランジスタの
動作閾値電圧よりも高くなるのでパワー MOSトランジス
タがオンし、これにより貫通電流が流れて回路破壊に至
る可能性も大きい。
In the configuration example of the hybrid integrated circuit as shown in FIG. 1, the output of the pre-driver becomes higher than the operation threshold voltage of the power MOS transistor, so that the power MOS transistor is turned on. The possibility of destruction is great.

【0016】従って、一つの内部回路のグランド端子が
オープンした際にもそのグランド端子に接続している内
部回路が正常に動作して外部入力信号による内部回路の
制御が可能であり、且つグランド端子のオープン状態が
発生したことを外部へ報知することが可能な電気回路装
置の提供が望まれる。
Therefore, even when the ground terminal of one internal circuit is opened, the internal circuit connected to the ground terminal operates normally, and the internal circuit can be controlled by an external input signal. It is desired to provide an electric circuit device capable of notifying the occurrence of the open state to the outside.

【0017】本発明は上述のような事情に鑑みてなされ
たものであり、一つの内部回路の外部の接地電位に接続
されるべき端子が遮断されてオープンした場合にも正常
に動作し、且つ外部にグランド端子がオープン状態にな
ったことを報知し得る電気回路装置の提供を目的とす
る。
The present invention has been made in view of the circumstances as described above, is cut off pin to be connected to an external ground potential one internal circuits operate normally when opened, It is another object of the present invention to provide an electric circuit device capable of notifying the outside that the ground terminal has been opened.

【0018】[0018]

【課題を解決するための手段】本発明の電気回路装
、一つの回路の外部の接地電位に接続されるべき端子
が外部でオープンして遮断状態になった場合に、異常検
出信号を外部へ出力する回路を備えている。
Means for Solving the Problems] electrical circuit equipment of the present invention
Is an abnormal detection when a terminal to be connected to the external ground potential of one circuit is opened externally and shuts off.
A circuit for outputting the output signal to the outside is provided.

【0019】[0019]

【0020】更に本発明の電気回路装置は、一つの回路
の外部の接地電位に接続されるべき端子が外部でオープ
ンして遮断状態になった場合に、異常検出信号を外部へ
出力すると共に、その端子に接続されている内部回路を
非動作状態にする制御手段を備えている。
Furthermore electric circuit equipment of the present invention, when to be connected to an external ground potential of the one circuit terminal becomes blocked state open externally, the abnormality detection signal to the outside
And outputs, and a control means for an internal circuit connected to the terminals in the non-operating state.

【0021】[0021]

【作用】本発明の電気回路装置では、一つの回路の外部
接地電位に接続されるべき端子が外部でオープンして
遮断状態になった場合に、異常検出信号が外部へ出力さ
れるので、異常状態の原因が容易に判明する
[Action] In the electric circuit equipment of the present invention, is output when to be connected to an external ground potential of the one circuit terminal becomes blocked state open externally, the abnormality detection signal to the outside
The cause of the abnormal condition can be easily found .

【0022】[0022]

【0023】更に本発明の電気回路装置では、一つの回
路の外部の接地電位に接続されるべき端子が外部でオー
プンして遮断状態になった場合に、異常検出信号が外部
へ出力されると共に、その端子に接続されている内部回
路が非動作状態にされるので、内部回路の保護がより確
実に行われる。
Furthermore an electric circuit equipment of the present invention, when to be connected to an external ground potential of the one circuit terminal becomes blocked state open externally, the abnormality detection signal is outside
And the internal circuit connected to the terminal is deactivated, so that the protection of the internal circuit is more reliably performed.

【0024】[0024]

【実施例】以下、本発明をその実施例を示す図面に基づ
いて詳述する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be described below in detail with reference to the drawings showing the embodiments.

【0025】図2は本発明に係る電気回路装置を混成集
積回路に適用した場合の実施例の構成を示すブロック図
であり、参照符号101 が混成集積回路全体を示してい
る。なお、図2において前述の従来例の説明で参照した
図1と同一の参照符号は同一又は相当部分を示してい
る。
FIG. 2 is a block diagram showing the configuration of a real施例 when the electrical circuit equipment according to the present invention is applied to a hybrid integrated circuit, reference numeral 101 indicates the entire hybrid integrated circuit. In FIG. 2, the same reference numerals as those in FIG. 1 referred to in the description of the conventional example indicate the same or corresponding parts.

【0026】本発明の電気回路装置である混成集積回路
101 の図2に示されている実施例は、モータ5の駆動制
御のための回路であり、パワー MOSトランジスタ1, 2,
3, 4を用いたモータ駆動用の内部回路であるHブリッジ
と、それを制御するための内部回路であるIC 102とで主
要部が構成されていることは前述の図1に示されている
従来例と同様である。なお、Hブリッジは電源端子VB
とグランド端子GND2とに接続されており、またIC 102に
は電源端子VB とグランド端子GND1が接続されている。
A hybrid integrated circuit which is an electric circuit device of the present invention
Real施例that shown in Figure 2 of the 101 is a circuit for drive control of the motor 5, the power MOS transistor 1, 2,
It is shown in FIG. 1 that the main part is composed of the H-bridge, which is an internal circuit for driving the motor using 3 and 4, and the IC 102, which is an internal circuit for controlling the H-bridge. This is the same as the conventional example. The H-bridge is connected to the power supply terminal V B
Which is connected to the ground terminal GND2, also the IC 102 is the power supply terminal V B and the ground terminal GND1 is connected to the.

【0027】そして、IC 102用のグランド端子GND1にア
ノードを、他の回路用のグランド端子GND2にカソードを
それぞれ接続したダイオード202 が備えられている。
A diode 202 is provided in which an anode is connected to the ground terminal GND1 for the IC 102 and a cathode is connected to the ground terminal GND2 for another circuit.

【0028】このような本発明の電気回路装置である混
成集積回路101 の構成では、正常時には前述の従来例と
同様に動作する。即ち、入力信号IN1, IN2に応じて制御
ロジック回路14がプリドライバ10, 11, 12, 13を選択的
にオン/オフすることによりパワー MOSトランジスタ1,
2, 3, 4のオン/オフを制御してモータ5を正転または
逆転させる。
With such a configuration of the hybrid integrated circuit 101, which is an electric circuit device of the present invention, it operates in the normal state in the same manner as the above-described conventional example. That is, the control logic circuit 14 selectively turns on / off the pre-drivers 10, 11, 12, and 13 in accordance with the input signals IN1 and IN2, so that the power MOS transistors 1 and
The motor 5 is rotated forward or backward by controlling on / off of 2, 3, and 4.

【0029】一例として、正転時の動作は以下の如くで
ある。まず、モータ5の正転を指示する入力信号IN1, I
N2が外部から入力され、これに応じて制御ロジック回路
14がプリドライバ10, 13をオンし、同11, 12をオフす
る。ここで、各パワー MOSトランジスタ1, 2, 3, 4の動
作閾値電圧をVthとし、各プリドライバ10, 11, 12, 13
のゲート電圧をそれぞれV1, V2, V3,V4とすると、下記
条件が成立する必要がある。
As an example, the operation during normal rotation is as follows. First, the input signals IN1 and I
N2 is input from outside and the control logic circuit
14 turns on the pre-drivers 10 and 13, and turns off the pre-drivers 11 and 12. Here, the operating threshold voltage of each power MOS transistor 1, 2, 3, 4 is set to Vth, and each pre-driver 10, 11, 12, 13
Assuming that the gate voltages of V1 and V2 are V1, V2, V3, and V4, respectively, the following conditions must be satisfied.

【0030】V1, V3≫Vth V2, V4≪VthV1, V3≫Vth V2, V4≪Vth

【0031】プリドライバ10, 13がオンすることによ
り、パワー MOSトランジスタ1, 4がオンするので、電源
B →パワー MOSトランジスタ1→モータ5→パワー M
OSトランジスタ4→グランド端子GND2の順に電流が流れ
てモータ5は正転する。
Since the power MOS transistors 1 and 4 are turned on when the pre-drivers 10 and 13 are turned on, the power supply V B → the power MOS transistor 1 → the motor 5 → the power M
Current flows in the order of the OS transistor 4 → the ground terminal GND2, and the motor 5 rotates forward.

【0032】なお、制御ロジック回路14によりプリドラ
イバ11,12がオンされれば、パワーMOSトランジスタ2, 3
がオンするので、電源VB →パワー MOSトランジスタ2
→モータ5→パワー MOSトランジスタ3→グランド端子
GND2の順に電流が流れてモータ5は逆転する。
When the pre-drivers 11, 12 are turned on by the control logic circuit 14, the power MOS transistors 2, 3
Is turned on, the power supply V B → power MOS transistor 2
→ Motor 5 → Power MOS transistor 3 → Ground terminal
Current flows in the order of GND2, and the motor 5 rotates in the reverse direction.

【0033】一方、グランド端子GND1がオープン状態に
なった場合にはグランド端子GND1の電位の上昇に伴って
グランド端子GND1側からダイオード202 を介してグラン
ド端子GND2側へ電流が流れる。従って、グランド端子GN
D2がIC 102用と他の回路用との共通のグランド端子とな
るので、グランド端子GND1の電位は上昇せず、IC 102は
上述同様に正常に動作する。
On the other hand, when the ground terminal GND1 is opened, a current flows from the ground terminal GND1 side to the ground terminal GND2 side via the diode 202 as the potential of the ground terminal GND1 rises. Therefore, the ground terminal GN
Since D2 is a common ground terminal for the IC 102 and for other circuits, the potential of the ground terminal GND1 does not rise, and the IC 102 operates normally as described above.

【0034】図3は本発明に係る電気回路装置を混成集
積回路に適用した場合の実施例の構成を示すブロック図
であり、参照符号101 が混成集積回路全体を示してい
る。なお、図3の説明で参照した図2と同一の参照符号
は同一又は相当部分を示している。
[0034] FIG. 3 is a block diagram showing the configuration of a real施例when the electric circuit device according to the present invention is applied to a hybrid integrated circuit, reference numeral 101 indicates the entire hybrid integrated circuit. The same reference numerals as in FIG. 2 referred to in the description of FIG. 3 indicate the same or corresponding parts.

【0035】本発明の実施例では、ベースがIC 102のグ
ランド端子GND1に、エミッタがグランド端子GND2に、コ
レクタが異常検出出力端子104 を介して異常検出出力用
抵抗103 にそれぞれ接続された NPN型の異常検出用トラ
ンジスタ105 が備えられている。なお、異常検出出力用
抵抗103 には5V の電源電圧が印加されている。なお、
参照符号106 はリークカット抵抗である。
[0035] In real施例of the present invention, the ground terminal GND1 of the base IC 102, the emitter ground terminal GND2, collectors are respectively connected to the abnormality detection output resistor 103 via the abnormality detection output terminal 104 NPN A type abnormality detection transistor 105 is provided. A power supply voltage of 5 V is applied to the abnormality detection output resistor 103. In addition,
Reference numeral 106 denotes a leak cut resistor.

【0036】このような本発明の電気回路装置である混
成集積回路101の正常時の動作は以下の如くである。正
常時には、異常検出用トランジスタ105 のベースはグラ
ンド端子GND1を介して接地されており、またエミッタは
グランド端子GND2を介して接地されている。従って、異
常検出用トランジスタ105 のベース・エミッタ間電圧は
0V であるから、異常検出用トランジスタ105 はオフ状
態を維持し、回路の他の部分に何らの影響も与えない。
The normal operation of the hybrid integrated circuit 101 as the electric circuit device according to the present invention is as follows. Under normal conditions, the base of the abnormality detection transistor 105 is grounded via a ground terminal GND1, and the emitter is grounded via a ground terminal GND2. Therefore, since the base-emitter voltage of the abnormality detection transistor 105 is 0 V, the abnormality detection transistor 105 maintains the off state and has no influence on other parts of the circuit.

【0037】従って、正常時には上述の発明あるいは前
述の従来例と同様に動作する。
[0037] Thus, it operates similarly to the inventions or the aforementioned conventional example above mentioned during normal.

【0038】次に、IC 102のグランド端子GND1がオープ
ンした場合、即ちスイッチSW1が開路した場合について
説明する。
Next, a case where the ground terminal GND1 of the IC 102 is opened, that is, a case where the switch SW1 is opened will be described.

【0039】スイッチSW1が開路するとIC 102のグラン
ド端子GND1の電位は上昇し、やがてグランド端子GND2と
の間の電位差が異常検出用トランジスタ105 のベース電
圧VBEである約0.8Vに達した時点でクランプされる。同
時に、異常検出用トランジスタ105 がオンするので、異
常検出出力端子104 から異常検出用トランジスタ105を
介してグランド端子GND2へ電流が流れ、異常検出出力端
子104 の電位は5V から0.1Vへ低下する。換言すれば、
異常検出出力端子104 では信号のレベルが”H”から”
L”へ反転するので、IC 102のグランド端子GND1がオー
プンしたことが回路外部へ報知されることになる。
When the switch SW1 is opened, the potential of the ground terminal GND1 of the IC 102 rises, and when the potential difference between the ground terminal GND2 and the ground terminal GND2 reaches about 0.8 V, which is the base voltage V BE of the abnormality detecting transistor 105, soon. Clamped. At the same time, since the abnormality detection transistor 105 is turned on, a current flows from the abnormality detection output terminal 104 to the ground terminal GND2 via the abnormality detection transistor 105, and the potential of the abnormality detection output terminal 104 drops from 5V to 0.1V. In other words,
At the error detection output terminal 104, the signal level changes from "H" to "H".
Since the signal is inverted to L ", the fact that the ground terminal GND1 of the IC 102 has been opened is notified to the outside of the circuit.

【0040】なお、異常検出用トランジスタ105 のベー
ス電圧VBEが約0.8Vでクランプされることにより、上述
の条件が成立するので、本発明の電気回路装置である混
成集積回路101 は正常に動作する。
The above condition is satisfied when the base voltage V BE of the abnormality detecting transistor 105 is clamped at about 0.8 V, so that the hybrid integrated circuit 101 as the electric circuit device of the present invention operates normally. I do.

【0041】図4は本発明の電気回路装置を混成集積回
路に適用した場合の実施例の構成を示すブロック図であ
る。なお、この図4の説明で参照した図2,図3と同一
の参照符号は同一又は相当部分を示している。
[0041] FIG. 4 is a block diagram showing the configuration of a real施例when the electric circuit device of the present invention is applied to a hybrid integrated circuit. The same reference numerals as in FIGS. 2 and 3 referred to in the description of FIG. 4 indicate the same or corresponding parts.

【0042】この実施例では、IC 102内に異常検出回路
201aを備えており、異常検出出力端子104 と異常検出用
トランジスタ105 のコレクタとの間の配線がこの異常検
出回路201aを経由している。従って、異常検出用トラン
ジスタ105 によるグランド端子GND1のオープン時の検出
動作は前述の実施例と同様であるが、図示されていない
種々のセンサ, 検出回路を備えておくことにより、他の
種々の異常検出が可能になる。なお、異常検出回路201a
がグランド端子GND1のオープン状態のみならず他の検出
可能な全ての異常発生を検出した場合には異常検出出力
端子104 の電位が”H”から”L”に反転する。
[0042] In the real施例of this, the abnormality detection circuit in IC 102 in the
The wiring between the abnormality detection output terminal 104 and the collector of the abnormality detection transistor 105 passes through the abnormality detection circuit 201a. Accordingly, the detection operation at the time of opening of the ground terminal GND1 by the abnormality detection transistor 105 is similar to the above-described actual施例, various sensors (not shown), by keeping a detection circuit, the other various Abnormality detection becomes possible. Note that the abnormality detection circuit 201a
Detects the occurrence of not only the open state of the ground terminal GND1 but also all other detectable abnormalities, the potential of the abnormality detection output terminal 104 is inverted from "H" to "L".

【0043】図5は本発明の電気回路装置を混成集積回
路に適用した場合の実施例の構成を示すブロック図であ
る。なお、この図5の説明で参照した図2,図3及び図
4と同一の参照符号は同一又は相当部分を示している。
[0043] FIG. 5 is a block diagram showing the configuration of a real施例when the electric circuit device of the present invention is applied to a hybrid integrated circuit. The same reference numerals as in FIGS. 2, 3 and 4 referred to in the description of FIG. 5 indicate the same or corresponding parts.

【0044】この実施例では、図3に示されている実
例と同様のオープン検出回路をIC 102上に内蔵する構成
を採っている。このような構成を採ることにより、図3
に示されている実施例の場合に加えて、IC 102自体のグ
ランド端子GND3と混成集積回路101 のIC 102用のグラン
ド端子GND1との間で断線するなどによりIC 102のグラン
ド端子そのものがオープンした場合にも、グランド端子
GND1がオープンした場合と同様の効果が発揮される。ま
た、異常検出用トランジスタ105 はIC 102内に内蔵され
るので、混成集積回路101 全体でみた場合に構成部材数
が図3に示されている実施例に比して少なく、信頼性の
向上及び混成集積回路101 の小型化が可能になる。
[0044] In the real施例This adopts a configuration that incorporates a similar open detection circuit and the actual施例that shown in Figure 3 to the IC 102 on. By adopting such a configuration, FIG.
In addition to the case of real施例that is shown in the open ground terminal itself IC 102 is due to a disconnection between the ground terminal GND1 for IC 102 of IC 102 itself ground terminal GND3 a hybrid integrated circuit 101 Ground terminal
The same effect as when GND1 is opened is exhibited. Further, since the abnormality detection transistor 105 is built in the IC 102 in less component count than the actual施例that shown in Figure 3 when viewed in the entire hybrid integrated circuit 101, improved reliability In addition, the size of the hybrid integrated circuit 101 can be reduced.

【0045】図6は本発明の電気回路装置を混成集積回
路に適用した場合の実施例の構成を示すブロック図であ
り、参照符号101 が混成集積回路全体を示している。な
お、この図6の説明で参照した図2,図3,図4,図5
と同一の参照符号は同一又は相当部分を示している。
[0045] Figure 6 is a block diagram showing the configuration of a real施例when the electric circuit device of the present invention is applied to a hybrid integrated circuit, reference numeral 101 indicates the entire hybrid integrated circuit. 2, 3, 4, and 5 referred to in the description of FIG.
The same reference numerals indicate the same or corresponding parts.

【0046】この図4に示されている実施例の異常検出
回路201aに代えて、異常発生を検出した場合に制御ロジ
ック回路14に異常検出信号を与えて各プリドライバ10,
11,12, 13を全てオフする安全機能を有する異常検出回
路201bを備えている。
[0046] Instead of the abnormality detecting circuit 201a of the actual施例that shown in Figure 4 this control when an abnormality is detected generation logic circuit 14 to the abnormality detection signal giving the pre-driver 10,
An abnormality detection circuit 201b having a safety function of turning off all 11, 12, and 13 is provided.

【0047】このような構成では、上述の各実施例に比
して、より確実な回路保護が可能になる。
[0047] In such a configuration, as compared with the above-described embodiments, allows more reliable circuit protection.

【0048】なお上記実施例では、IC 102用のグランド
端子GND1がオープン状態になった場合にその電位を上昇
させないように構成されているが、他方のグランド端子
GND2がオープン状態になった場合にその電位を上昇させ
ないように構成することももちろん可能である。
In the above embodiment, when the ground terminal GND1 for the IC 102 is opened, the potential of the ground terminal GND1 is not increased.
Of course, it is also possible to configure so that the potential is not raised when GND2 is opened.

【0049】また上記実施例では混成集積回路に本発明
を適用した場合について説明してあるが、通常の集積回
路、あるいは一般の電気回路装置にも本発明は適用可能
であることは言うまでもない。
In the above embodiment, the case where the present invention is applied to a hybrid integrated circuit is described. However, it goes without saying that the present invention can be applied to a normal integrated circuit or a general electric circuit device.

【0050】[0050]

【発明の効果】以上に詳述した如く本発明の電気回路装
置によれば、接地電位に接続されるべき一つの端子が遮
断されてオープンした場合にもその端子に接続している
内部回路が保護され、またその端子の遮断状態、換言す
れば異常が発生したことが回路外部へ報知され、更に遮
断状態になった端子に接続している内部回路を強制的に
非動作状態にしてより確実な回路保護が可能になる。
As described in detail above, according to the electric circuit device of the present invention, even if one terminal to be connected to the ground potential is cut off and opened, the internal circuit connected to that terminal is opened. Protected, and the terminal is in a disconnected state , in other words
In this case, the occurrence of an abnormality is notified to the outside of the circuit, and the internal circuit connected to the terminal in the cut-off state is forcibly deactivated, thereby enabling more reliable circuit protection.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 電気回路装置の従来の一般的な構成例を混成
集積回路を例として示すブロック図である。
FIG. 1 is a block diagram showing a conventional general configuration example of an electric circuit device, taking a hybrid integrated circuit as an example.

【図2】 本発明に係る電気回路装置である混成集積回
の実施例の構成を示すブロック図である。
2 is a block diagram showing the configuration of a real施例hybrid integrated circuit is an electric circuit device according to the present invention.

【図3】 本発明に係る電気回路装置である混成集積回
の実施例の構成を示すブロック図である。
3 is a block diagram showing the configuration of a real施例hybrid integrated circuit is an electric circuit device according to the present invention.

【図4】 本発明の電気回路装置である混成集積回路
施例の構成を示すブロック図である。
An electric circuit device of the present invention; FIG hybrid integrated circuit
It is a block diagram showing the configuration of a real施例.

【図5】 本発明の電気回路装置である混成集積回路
施例の構成を示すブロック図である。
[5] of the hybrid integrated circuit is an electric circuit device of the present invention
It is a block diagram showing the configuration of a real施例.

【図6】 本発明の電気回路装置である混成集積回路
施例の構成を示すブロック図である。
Figure 6 is an electrical circuit device of the present invention the hybrid integrated circuit
It is a block diagram showing the configuration of a real施例.

【符号の説明】[Explanation of symbols]

101 混成集積回路 102 IC 104 異常検出出力端子 105 異常検出用トランジスタ 202 ダイオード 201a 異常検出回路 201b 異常検出回路 GND1 IC 102用のグランド端子 GND2 他の回路用のグランド端子 101 Hybrid integrated circuit 102 IC 104 Error detection output terminal 105 Error detection transistor 202 Diode 201a Error detection circuit 201b Error detection circuit GND1 Ground terminal for IC 102 GND2 Ground terminal for other circuits

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 FI H03K 17/08 H01L 27/08 102F 17/16 29/78 301K 19/003 H05K 1/02 (56)参考文献 特開 平2−158212(JP,A) 特開 昭60−32519(JP,A) (58)調査した分野(Int.Cl.6,DB名) H01L 27/04 H01L 21/822 H01L 21/8234 H01L 27/088 H01L 29/78 H03K 17/08 H03K 17/16 H03K 19/003 H05K 1/02 ──────────────────────────────────────────────────続 き Continued on the front page (51) Int.Cl. 6 Identification symbol FI H03K 17/08 H01L 27/08 102F 17/16 29/78 301K 19/003 H05K 1/02 (56) References JP2 -158212 (JP, A) JP-A-60-32519 (JP, A) (58) Fields investigated (Int. Cl. 6 , DB name) H01L 27/04 H01L 21/822 H01L 21/8234 H01L 27/088 H01L 29/78 H03K 17/08 H03K 17/16 H03K 19/003 H05K 1/02

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 接地電位に接続されるべき端子を有する
制御側回路及び被制御側回路の2系統の回路を有する電
気回路装置において、 前記制御側回路に接続された前記端子が接地電位に対し
て遮断状態であることを検出する手段と、該手段が前記
端子が接地電位に対して遮断状態であることを検出した
場合に前記端子を前記被制御側回路に接続された前記端
子に接続する手段とを有する回路と、 該回路の動作に応じて異常検出信号を外部へ出力する回
路と を備 えたことを特徴とする電気回路装置。
1. A terminal having a terminal to be connected to a ground potential.
In an electric circuit device having two systems of a control side circuit and a controlled side circuit , a means for detecting that the terminal connected to the control side circuit is in a cut-off state with respect to a ground potential, a circuit in which the terminal and means for connecting said terminals to said terminal connected to the control side circuit when it detects that a cut-off state with respect to the ground potential, abnormal according to the operation of the circuit Output the detection signal to the outside
Electric circuit device being characterized in that example Bei the road.
【請求項2】 接地電位に接続されるべき端子を有する
制御側回路及び被制御側回路の2系統の回路を有する電
気回路装置において、 前記制御側回路に接続された前記端子が接地電位に対し
て遮断状態であることを検出する手段と、該手段が前記
端子が接地電位に対して遮断状態であることを検出した
場合に前記端子を前記被制御側回路に接続された前記端
子に接続する手段とを有する回路と、 該回路の動作に応じて異常検出信号を外部へ出力する
該回路が異常検出信号を発生した場合に、前記制御側回
路を非動作状態にする制御手段と を備えたことを特徴と
する電気回路装置。
And a terminal to be connected to a ground potential.
In an electric circuit device having two systems of a control side circuit and a controlled side circuit , a means for detecting that the terminal connected to the control side circuit is in a cut-off state with respect to a ground potential, a circuit in which the terminal and means for connecting said terminals to said terminal connected to the control side circuit when it detects that a cut-off state with respect to the ground potential, abnormal according to the operation of the circuit times to output a detection signal to the outside
Circuit and the control circuit when the circuit generates an abnormality detection signal.
An electric circuit device comprising: control means for setting a road to a non-operation state .
JP3156309A 1991-06-27 1991-06-27 Electric circuit device Expired - Fee Related JP2885967B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3156309A JP2885967B2 (en) 1991-06-27 1991-06-27 Electric circuit device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3156309A JP2885967B2 (en) 1991-06-27 1991-06-27 Electric circuit device

Publications (2)

Publication Number Publication Date
JPH056966A JPH056966A (en) 1993-01-14
JP2885967B2 true JP2885967B2 (en) 1999-04-26

Family

ID=15624986

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3156309A Expired - Fee Related JP2885967B2 (en) 1991-06-27 1991-06-27 Electric circuit device

Country Status (1)

Country Link
JP (1) JP2885967B2 (en)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4895623B2 (en) * 2006-01-25 2012-03-14 株式会社オートネットワーク技術研究所 Power supply control device
JP5064905B2 (en) 2007-06-26 2012-10-31 ルネサスエレクトロニクス株式会社 Semiconductor device
JP4670972B2 (en) * 2009-02-03 2011-04-13 セイコーエプソン株式会社 Integrated circuit device and electronic device
US8702044B2 (en) 2009-02-04 2014-04-22 The Gates Corporation Conduit bracketry, systems and methods
JP5313781B2 (en) * 2009-06-23 2013-10-09 日本特殊陶業株式会社 Heater drive device
US8514530B2 (en) * 2011-04-28 2013-08-20 Freescale Semiconductor, Inc. Load control and protection system
JP6488930B2 (en) * 2015-07-21 2019-03-27 株式会社デンソー Electronic control unit
DE102017222659A1 (en) * 2017-12-13 2019-06-13 Bayerische Motoren Werke Aktiengesellschaft Motor vehicle control unit and power cord
WO2022065150A1 (en) * 2020-09-24 2022-03-31 ローム株式会社 Signal transmitting device, electronic instrument, and vehicle

Also Published As

Publication number Publication date
JPH056966A (en) 1993-01-14

Similar Documents

Publication Publication Date Title
EP0844737B1 (en) Input buffer circuit and bidirectional buffer circuit for plural voltage systems
US5467031A (en) 3.3 volt CMOS tri-state driver circuit capable of driving common 5 volt line
US5570043A (en) Overvoltage tolerant intergrated circuit output buffer
EP0481329B1 (en) A CMOS off chip driver for fault tolerant cold sparing
US5648739A (en) Switching device having a polarity reversal protection system
US5646550A (en) High reliability output buffer for multiple voltage system
JP5266029B2 (en) Load drive device
US6351158B1 (en) Floating gate circuit for backwards driven MOS output driver
US5483404A (en) Semiconductor integrated circuit
JP2885967B2 (en) Electric circuit device
JP2005269885A (en) Driving device and protection method for h-bridge circuit
US6483346B2 (en) Failsafe interface circuit with extended drain services
US5966044A (en) Pull-up circuit and semiconductor device using the same
JP2918821B2 (en) Off-chip driver circuit
JPH07106455A (en) Electrostatic breakdown protective circuit for semiconductor integrated circuit
JP2009159121A (en) Electronic circuit device, circuit system, integrated circuit device, and electronic apparatus
KR100228035B1 (en) Low voltage output circuit for semiconductor device
US6414515B1 (en) Failsafe interface circuit with extended drain devices
JP3272809B2 (en) Semiconductor integrated circuit device
JP2001177387A (en) Load driver
US20190296729A1 (en) Drive device
US6194923B1 (en) Five volt tolerant output driver
US6184715B1 (en) Bus-hold input circuit adapted for receiving input signals with voltage levels higher than the voltage supply thereof
JP2007294513A (en) Semiconductor protection circuit
US6111450A (en) Operating voltage adapting buffer

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees