JP2815980B2 - Channel step setting method for PLL frequency synthesizer receiver - Google Patents

Channel step setting method for PLL frequency synthesizer receiver

Info

Publication number
JP2815980B2
JP2815980B2 JP14231090A JP14231090A JP2815980B2 JP 2815980 B2 JP2815980 B2 JP 2815980B2 JP 14231090 A JP14231090 A JP 14231090A JP 14231090 A JP14231090 A JP 14231090A JP 2815980 B2 JP2815980 B2 JP 2815980B2
Authority
JP
Japan
Prior art keywords
frequency
channel step
circuit
channel
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP14231090A
Other languages
Japanese (ja)
Other versions
JPH0435531A (en
Inventor
利行 小沢
昭 前田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP14231090A priority Critical patent/JP2815980B2/en
Publication of JPH0435531A publication Critical patent/JPH0435531A/en
Application granted granted Critical
Publication of JP2815980B2 publication Critical patent/JP2815980B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Superheterodyne Receivers (AREA)

Description

【発明の詳細な説明】 (イ)産業上の利用分野 本発明は、PLL周波数シンセサイザー受信機のチャン
ネルステップ設定方法に関する。
The present invention relates to a channel step setting method for a PLL frequency synthesizer receiver.

(ロ)従来の技術 第3図は、PLL周波数シンセサイザー受信機の一部ブ
ロック図である。
(B) Prior art FIG. 3 is a partial block diagram of a PLL frequency synthesizer receiver.

図において、(1)は受信周波数信号と局部発信周波
数信号FVCOを混合し、中間周波数信号IFを出力する混合
回路、(2)は局部発振周波数信号FVCOを発生する電圧
制御発振回路、(3)は基準発振回路(4)の発振周波
数を分周して基準周波数信号FRを出力する第1の分周回
路、(5)は局部発振周波数信号FVCOを分周して分周出
力FPを出力する第2の分周回路、(6)は基準周波数信
号FRと分周出力FPの位相差に応じたパルスを出力する位
相比較回路、(7)は位相比較回路(6)の出力を積分
して電圧制御発振回路(2)の発振周波数を制御する電
圧を発生するローパスフィルタである。
In the figure, (1) is a mixing circuit that mixes a reception frequency signal and a local oscillation frequency signal F VCO and outputs an intermediate frequency signal IF, (2) is a voltage control oscillation circuit that generates a local oscillation frequency signal F VCO , 3) a first frequency divider for outputting a reference frequency signal F R and the oscillation frequency of the reference oscillation circuit (4) by dividing the (5) is divided output by dividing the local oscillation frequency signal F VCO second frequency divider for outputting F P, (6) a phase comparator circuit for outputting a pulse corresponding to the phase difference between the reference frequency signal F R and the divided output F P is (7) a phase comparator circuit (6 ) Is a low-pass filter that generates a voltage for controlling the oscillation frequency of the voltage-controlled oscillation circuit (2) by integrating the output of (2).

第2の分周回路(5)はプログラマブル分周回路であ
り、チャンネルデータによってその分周数が設定され
る。いま第2の分周回路(5)の分周数がNとすると、
FVCO=N×FRとなる。そこで、Nを変化させると、FR
整数倍のFVCOが得られる。即ち、チャンネルのステップ
幅はFRとなる。
The second frequency dividing circuit (5) is a programmable frequency dividing circuit, and the frequency division number is set by channel data. Now, assuming that the frequency division number of the second frequency dividing circuit (5) is N,
F VCO = N × F R Therefore, when N is changed, an F VCO that is an integral multiple of F R is obtained. In other words, the step width of the channel becomes F R.

ところで、中波帯域(MW)のAM放送のチャンネルは、
日本が、522KHZ〜1629KHZの9KHZステップであり、米国
が、530KHZ〜1710KHZの10KHZステップであり、チャンネ
ルステップが異なっている。
By the way, medium wave band (MW) AM broadcasting channel is
Japan is a 9KH Z step of 522KH Z ~1629KH Z, the United States is a 10KH Z step of 530KH Z ~1710KH Z, channel step is different.

従って、日本においてMWのAM放送を受信する場合に
は、基準周波数信号FRの周波数が9KHZになり、米国にお
いては基準周波数信号FRの周波数が10KHZになるよう
に、第1の分周回路(3)の分周数を設定している。即
ち、第1の分周回路(3)の制御入力端子(8)に制御
信号を印加することにより、基準周波数信号FRの分周数
が設定される。
Therefore, when receiving the AM broadcast MW in Japan, the frequency of the reference frequency signal F R becomes 9KH Z, such that the frequency of the reference frequency signal F R in the United States is 10KH Z, first minute The frequency division number of the frequency dividing circuit (3) is set. That is, by applying a control signal to a control input of the first frequency divider (3) (8), the frequency division number of the reference frequency signal F R is set.

従来、日本向けと米国向けの受信機セットを製造する
場合には、第4図(a)に示されるように、第3図に示
された回路を内蔵する半導体集積回路(9)の所定の端
子(10)を電源に接続するか接地するかによって受信機
セットの仕向け地を決定している。また、受信機セット
を仕向け地を決定せずに製造する場合には、第4図
(b)に示されるように、半導体集積回路(9)の所定
の端子(10)にスイッチ(11)を設け製造後にスイッチ
(11)の切り替えによって仕向け地を決定している。
Conventionally, when manufacturing a receiver set for Japan and the United States, as shown in FIG. 4 (a), a predetermined number of semiconductor integrated circuits (9) incorporating the circuit shown in FIG. The destination of the receiver set is determined by whether the terminal (10) is connected to the power supply or grounded. When the receiver set is manufactured without determining a destination, a switch (11) is connected to a predetermined terminal (10) of the semiconductor integrated circuit (9) as shown in FIG. 4 (b). After installation, the destination is determined by switching the switch (11).

(ハ)発明が解決しようとする課題 上述のように受信機セットを製造する場合に、仕向け
地の設定を行う工程が必要になるため作業性が悪くな
り、また、各仕向け地の生産計画を個別に立案し管理し
なければならない。
(C) Problems to be Solved by the Invention When manufacturing a receiver set as described above, a step of setting a destination is required, so that workability is deteriorated, and a production plan of each destination is required. Must be individually planned and managed.

一方、仕向け地の切り替えステップを設ける場合に
も、部品点数の増加と共に作業性の悪化となる欠点があ
る。
On the other hand, also in the case where the step of switching the destination is provided, there is a disadvantage that the workability deteriorates as the number of parts increases.

そこで、仕向け地に関係なく共通に使用できようにす
るためには、チャンネルステップを9KHZと10KHZの最大
公約数である1KHZにすることが考えられるが、この場合
には、PLL回路のループゲインが低下するため、ロック
時間が長くなり、C/N(キャリアレベル対ノイズレベ
ル)比が悪化する不都合がある。また、1KHZのチャンネ
ルステップになると、見かけ上のチャンネル数が多くな
り、オートシーク(自動的に放送局をサーチする機能)
の動作時間が長くなってしまう不都合がある。
Therefore, in order to be used in common regardless of the destination, it is conceivable that the channel step 1 kH Z is a greatest common divisor of 9KH Z and 10KH Z, in this case, the PLL circuit Since the loop gain is reduced, the lock time is prolonged, and the C / N (carrier level to noise level) ratio is disadvantageously deteriorated. Also, at the channel step of 1KH Z , the apparent number of channels will increase and auto seek (a function to automatically search for broadcast stations)
There is a disadvantage that the operation time of the device becomes long.

(ニ)課題を解決するための手段 本発明は、上述した点に鑑みて創作されたものであ
り、第1の分周回路の出力信号の周波数を第1のチャン
ネルステップ幅に設定し、第2の分周回路の分周数を順
次変えて放送局の受信動作を行い、該受信動作によって
受信を検出したときの放送局の受信周波数あるいは中間
周波数を計数し、該計数結果によって最適チャンネルス
テップを算出し、前記第1の分周回路の分周出力が前記
最適チャンネルステップの周波数になるよう設定するこ
とにより、チャンネルステップの異なる地域において自
動的にその地域のチャンネルステップが設定されるPLL
周波数シンセサイザー受信機のチャンネルステップ設定
方法を提供するものである。
(D) Means for Solving the Problems The present invention has been made in view of the above points, and sets the frequency of an output signal of a first frequency divider to a first channel step width, and The receiving operation of the broadcasting station is performed by sequentially changing the frequency division number of the frequency dividing circuit of 2, and the receiving frequency or intermediate frequency of the broadcasting station when reception is detected by the receiving operation is counted. Is calculated, and the frequency division output of the first frequency divider circuit is set to be the frequency of the optimal channel step, so that the channel step in the area where the channel step is different is automatically set.
A method of setting a channel step of a frequency synthesizer receiver is provided.

(ホ)作用 第1の分周回路に設定された第1のチャンネルステッ
プで放送局のサーチがなされ、放送信号が受信されたと
きの中間周波数を計数し、この計数された中間周波数の
偏差により、最適チャンネルステップが求められる。こ
の最適チャンネルステップを第1の分周回路に設定する
ことにより、以降の放送局受信動作をその地域の放送信
号のチャンネルステップで行うことができる。
(E) Operation A search for a broadcasting station is made in the first channel step set in the first frequency dividing circuit, the intermediate frequency when the broadcast signal is received is counted, and the deviation of the counted intermediate frequency is calculated. , The optimal channel step is required. By setting this optimal channel step in the first frequency divider circuit, the subsequent broadcast station receiving operation can be performed in the channel step of the broadcast signal in that area.

(ヘ)実施例 前述した如く、中波帯域(MW)のAM放送のチャンネル
は、日本が522KHZ〜1629KHZの9KHZステップであり、米
国が530KHZ〜1710KHZの10KHZステップである。仕向け地
を予め設定しない受信機セットは、日本あるいは米国の
いずれで使用されるかが不明であり、受信機を最初に作
動させ受信動作を行う場合には、最適チャンネルステッ
プを設定しなければならない。
As stated (f) Example above, channel AM broadcast medium wave band (MW) in Japan is 9KH Z step 522KH Z ~1629KH Z, the United States are 10KH Z step 530KH Z ~1710KH Z. It is unknown whether the receiver set that does not set the destination in advance is used in Japan or the United States, and when the receiver is operated first and the receiving operation is performed, the optimal channel step must be set .

そこで、第1図に示す本発明の実施例を示すフロー図
にしたがって、最適チャンネルステップの設定方法を第
3図を参照して説明する。
Therefore, a method for setting the optimal channel step will be described with reference to FIG. 3 in accordance with a flowchart showing the embodiment of the present invention shown in FIG.

(a)まず、電源が投入されて、選局動作の開始が指示
されると、第1の分周回路(3)の出力FRの周波数を日
本のチャンネルステップである9KHZに設定する。
(A) First, power is turned on and the start of channel selection is instructed to set the frequency of the output F R of the first frequency divider (3) to 9KH Z a Japanese channel step.

(b)次に、第2の分周回路(5)の分周数Nを109に
設定し、受信動作を行う。ここで、中波帯域(MW)の下
限周波数(バンドエッジは、日本では522KHZ、米国では
530KHZであるが、帯域を越えた受信が規制されているた
め、いづれの国においても帯域外を受信しない最小受信
周波数が設定される。即ち、N=109にすることによ
り、局部発振周波数FVCOは109×9=981KHZとなり、受
信周波数は981KHZ−450KHZ=531KHZとなる。
(B) Next, the frequency dividing number N of the second frequency dividing circuit (5) is set to 109, and the receiving operation is performed. Here, the lower limit frequency of the medium wave band (MW) (band edge is 522KH Z in Japan,
Is a 530KH Z, since the reception exceeding the bandwidth is restricted, the minimum reception frequency does not receive the out of band even in Izure country is set. That is, by the N = 109, the local oscillation frequency F VCO is 109 × 9 = 981KH Z, and the reception frequency is 981KH Z -450KH Z = 531KH Z.

(c)設定された受信周波数において放送信号があるか
否かを検出する。この検出は、中間周波増幅回路(第3
図には図示されないが、中波周波数IFを入力する回路)
から得られる出力信号SDによって検出される。即ち、放
送が存在する周波数近傍でのSDの信号レベルは、第2図
に示すごとくなり、このSDが所定のレベル以上になった
とき放送信号を受信したことが検出される。
(C) Detecting whether there is a broadcast signal at the set reception frequency. This detection is performed by the intermediate frequency amplifier circuit (third
Although not shown in the figure, a circuit for inputting the medium wave frequency IF)
Is detected by the output signal SD obtained from. That is, the signal level of the SD near the frequency at which the broadcast is present is as shown in FIG. 2, and it is detected that the broadcast signal has been received when the SD exceeds a predetermined level.

(d)上述の(c)において、SDが検出されなかった場
合には、次のチャンネルを受信するためにN+1を第2
の分周回路(5)に設定する。
(D) In the above (c), if no SD is detected, N + 1 is added to the second channel in order to receive the next channel.
Is set to the frequency dividing circuit (5).

(e)第2の分周回路(5)に設定され分周数N+1が
232であるか否かを判定する。これは、前述と同様に中
波帯域の上限を越えて受信しないようにするためであ
り、N=232、即ち、受信周波数が232×9−450=1638K
HZになった場合には、この周波数での受信を行わず、
(b)のように再度Nに109を設定して受信を行う。ま
た、Nが232に達していない場合には、(c)の如く、
受信動作を行いSDが検出されるか否か判定する。
(E) The frequency dividing number N + 1 set in the second frequency dividing circuit (5) is
It is determined whether it is 232 or not. This is to prevent reception above the upper limit of the medium wave band, as described above, and N = 232, that is, the reception frequency is 232 × 9−450 = 1438 K.
If it reaches HZ , it does not receive at this frequency,
As shown in (b), N is set to 109 again, and reception is performed. When N does not reach 232, as shown in (c),
A receiving operation is performed to determine whether or not SD is detected.

(f)次に、(c)において、放送信号が受信されSDが
検出されると、中間周波数IFを計数する。
(F) Next, in (c), when a broadcast signal is received and SD is detected, the intermediate frequency IF is counted.

(g)450KHZから中間周波数IFの計数結果を減算する。
受信周波数が最初に設定したチャンネルステップ9KHZ
整数倍である場合には、計数結果は450KHZとなるが、受
信周波数が9KHZの整数倍でない場合には計数結果は、45
0KHZからの偏差αを生じる、例えば、受信機を米国で使
用した時、550KHZに放送信号かある場合、N=111で受
信が検出され、その時の局部発振周波数FVCOは、999KHZ
である。従って、この時の中間周波数IFは、999KHZ−55
0KHZ=449KHZとなり、αは 1KHZの偏差となる。
(G) Subtract the counting result of the intermediate frequency IF from 450 KH Z.
If the reception frequency is an integer multiple of the channel step 9 KH Z set first, the counting result will be 450 KH Z , but if the reception frequency is not an integer multiple of 9 KH Z , the counting result will be 45 KH Z.
A deviation α from 0 KH Z occurs. For example, when a receiver is used in the United States, if there is a broadcast signal at 550 KH Z , reception is detected at N = 111, and the local oscillation frequency F VCO at that time is 999 KH Z
It is. Therefore, the intermediate frequency IF at this time is 999 KH Z −55
0KH Z = 449KH Z becomes, alpha is the deviation of 1 kH Z.

(h)偏差αが0か否かを判定する。即ち、偏差αが0
である場合には、チャンネルステップは9KHZの整数倍の
放送周波数であり、受信地域は日本である判断し、偏差
αが0でない場合は、米国であると判断する。
(H) Determine whether the deviation α is 0 or not. That is, the deviation α is 0
If it is, the channel step is an integer multiple of the broadcast frequency of 9KH Z, coverage is determined is Japan, if the deviation α is not 0, it is determined that there in the United States.

(i)偏差αが0の場合は、第1の分周回路(3)の出
力周波数をチャンネルステップ9KHZに設定したままと
し、日本の中波帯域の下限周波数を示す分周数NMINを10
8に設定し、上限周波数を示す分周数NMAXを231に設定す
る。以後、第2の分周回路(5)の分周数Nを設定され
た108から231の間で受動動作を行う。
If (i) the deviation α is 0, the first frequency divider outputs frequency (3) remains set to the channel step 9KH Z, the division number N MIN indicating the lower limit frequency of the Japanese medium wave band Ten
Set 8, sets the division number N MAX indicating the upper limit frequency to 231. Thereafter, the passive operation is performed between 108 and 231 where the frequency dividing number N of the second frequency dividing circuit (5) is set.

(j)偏差αが0でないときは、第1の分周回路(3)
の出力周波数を米国のチャンネルステップ10KHZに設定
し、チャンネルステップ10KHZで放送を完全に受信でき
るように、第2の分周回路(5)の分周数Nを設定し直
す。即ち、(c)において受信を検出したNの数値に基
づき、(N×9KHZ+α)/10KHZを求め第2の分周回路
(5)にセットする。前述の例の如く、550KHZの放送信
号を受信した場合は、N=111、偏差1KHZであるから、
新しい分周数Nは、(111×9KHZ+1KHZ)/10KHZ=100と
なる。さらに、米国の中波帯域の下限周波数を示す分周
数NMINを98に設定し、上限周波数を示し分周数NMAXを21
6に設定する。以降の選局動作においては、チャンネル
ステップは10KHZとなり、米国のチャンネルステップ一
致する。
(J) When the deviation α is not 0, the first frequency dividing circuit (3)
The output frequency is set to US channel step 10KH Z, so that it can completely receive the broadcast channel step 10KH Z, it resets the frequency division number N of the second frequency divider (5). That is, (N × 9 KH Z + α) / 10 KH Z is obtained based on the numerical value of N for which the reception is detected in (c), and is set in the second frequency dividing circuit (5). The example above as, when receiving a broadcast signal of 550KH Z, N = 111, since the deviation 1 kH Z,
The new frequency division number N is (111 × 9 KH Z +1 KH Z ) / 10 KH Z = 100. Further, the frequency divider N MIN indicating the lower limit frequency of the U.S. medium wave band is set to 98, and the frequency divider N MAX is set to 21 indicating the upper limit frequency.
Set to 6. In the following channel selection, channel step 10KH Z becomes consistent US channel step.

上述の実施例において、米国において、たまたま9KHZ
と10KHZの公倍数、例えば、540KHZに放送信号をがった
場合には、チャンネルステップは日本のチャンネルステ
ップ9KHZのまま変わらないが、この場合には、次の選局
動作によって第1図に示された動作が行われるため、そ
の動作でチャンネルステップが修正されるので、問題は
ない。
In the above example, in the United States, 9KH Z
When the broadcast signal is dropped to a common multiple of 10KH Z , for example, 540KH Z , the channel step remains the same as the Japanese channel step 9KH Z , but in this case, the next channel selection operation will be performed as shown in FIG. Is performed, and the channel step is corrected by the operation, so that there is no problem.

(ト)発明の効果 上述の如く、本発明によれば、選局動作を行うことに
より、放送地域に応じたチャンネルステップが、自動的
に検出されて設定されるため、受信機セットを製造する
際に仕向け地を設定して製造する必要がなく、また、そ
のための部品も不要となるため、生産計画の立案が容易
となり、また、生産工程の合理化が図れるものである。
(G) Advantages of the Invention As described above, according to the present invention, a channel set corresponding to a broadcast area is automatically detected and set by performing a channel selection operation, so that a receiver set is manufactured. There is no need to set a destination at the time of manufacture, and no parts are required for that purpose. This makes it easy to make a production plan and streamlines the production process.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の実施例を示すフロー図、第2図は放送
を受信した場合の中間周波増幅回路の出力信号SDを示す
特性図、第3図はPLL周波数シンセサイザー受信機の一
部を示すブロック図、第4図(a)(b)は従来例を示
す図である。 (1)……混合回路、(2)……電圧制御発振回路、
(3)……第1の分周回路、(5)……第2の分周回
路、(6)……位相比較回路、(7)……ローパスフィ
ルタ、(8)……制御入力端子、(9)……半導体集積
回路、(10)……端子、(11)……スイッチ。
FIG. 1 is a flowchart showing an embodiment of the present invention, FIG. 2 is a characteristic diagram showing an output signal SD of an intermediate frequency amplifier circuit when a broadcast is received, and FIG. 3 is a part of a PLL frequency synthesizer receiver. 4 (a) and 4 (b) are block diagrams showing a conventional example. (1) ... mixed circuit, (2) ... voltage controlled oscillator circuit,
(3)... First frequency divider, (5)... Second frequency divider, (6)... Phase comparator, (7)... Low-pass filter, (8). (9) ... semiconductor integrated circuit, (10) ... terminal, (11) ... switch.

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】基準発振回路の発振周波数を分周して基準
周波数信号を得る第1の分周回路と、局部発振周波数信
号を発生する電圧制御発振回路と、前記局部発振周波数
信号を分周する第2の分周回路と、前記第1の分周回路
と第2の分周回路の出力の位相を比較しその比較結果に
基づいて前記電圧制御発振回路を制御する位相比較回路
とを備えたPLL周波数シンセサイザー受信機のチャンネ
ルステップ設定方法において、 前記第1の分周回路の出力信号の周波数を所定のチャン
ネルステップ幅に設定し、前記第2の分周回路の分周数
を順次変えて放送局の受信動作を行い、 該受信動作によって受信を検出したときの放送局の受信
周波数あるいは中間周波数を計数し、該計数結果によっ
て最適チャンネルステップを算出し、 前記第1の分周回路の分周出力が前記最適チャンネルス
テップの周波数になるよう設定することを特徴とするPL
L周波数シンセサイザー受信機のチャンネルステップ設
定方法。
A first frequency dividing circuit for dividing an oscillation frequency of a reference oscillation circuit to obtain a reference frequency signal; a voltage control oscillation circuit for generating a local oscillation frequency signal; and dividing the local oscillation frequency signal. A second frequency divider circuit, and a phase comparator circuit that compares the phases of the outputs of the first frequency divider circuit and the second frequency divider circuit and controls the voltage controlled oscillator circuit based on the comparison result. In the channel step setting method of the PLL frequency synthesizer receiver, the frequency of the output signal of the first frequency divider is set to a predetermined channel step width, and the frequency division number of the second frequency divider is sequentially changed. Performing a receiving operation of the broadcasting station, counting a receiving frequency or an intermediate frequency of the broadcasting station when reception is detected by the receiving operation, calculating an optimal channel step based on the counting result, PL the divided output and sets so that the frequency of the optimum channel step
Channel step setting method for L frequency synthesizer receiver.
【請求項2】初期動作あるいは選局動作において前記第
1の分周回路の出力信号の周波数を所定のチャンネルス
テップ幅に設定した後に選局動作を行って最適チャンネ
ルステップを算出し、以降算出されたチャンネルステッ
プにより動作することを特徴とする請求項第1項記載の
PLL周波数シンセサイザー受信機のチャンネルステップ
設定方法。
2. In an initial operation or a tuning operation, a frequency of an output signal of the first frequency dividing circuit is set to a predetermined channel step width, and then a tuning operation is performed to calculate an optimal channel step. 2. The method according to claim 1, wherein the operation is performed by a channel step.
Channel step setting method for PLL frequency synthesizer receiver.
【請求項3】算出された前記最適チャンネルステップに
より、周波数帯の下限及び上限を設定することを特徴と
する請求項第1項記載のPLL周波数シンセサイザー受信
機のチャンネルステップ設定方法。
3. The method according to claim 1, wherein a lower limit and an upper limit of a frequency band are set according to the calculated optimum channel step.
JP14231090A 1990-05-31 1990-05-31 Channel step setting method for PLL frequency synthesizer receiver Expired - Fee Related JP2815980B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14231090A JP2815980B2 (en) 1990-05-31 1990-05-31 Channel step setting method for PLL frequency synthesizer receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14231090A JP2815980B2 (en) 1990-05-31 1990-05-31 Channel step setting method for PLL frequency synthesizer receiver

Publications (2)

Publication Number Publication Date
JPH0435531A JPH0435531A (en) 1992-02-06
JP2815980B2 true JP2815980B2 (en) 1998-10-27

Family

ID=15312388

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14231090A Expired - Fee Related JP2815980B2 (en) 1990-05-31 1990-05-31 Channel step setting method for PLL frequency synthesizer receiver

Country Status (1)

Country Link
JP (1) JP2815980B2 (en)

Also Published As

Publication number Publication date
JPH0435531A (en) 1992-02-06

Similar Documents

Publication Publication Date Title
CA1176767A (en) Receiver provided with a frequency synthesizer capable of storing fine tuning information
US5023938A (en) Station selecting device in tuner for automatic selection according to input information
US4232393A (en) Muting arrangement of a radio receiver with a phase-locked loop frequency synthesizer
US4245349A (en) Automatic frequency scanning radio receiver
EP0303715B1 (en) Receiver
JPH0897684A (en) Channel selection method for radio receiver and radio receiver using it
US4245351A (en) AFT Arrangement for a phase locked loop tuning system
US4344187A (en) Radio receiver with system for maintaining optimum tuning
JP2815980B2 (en) Channel step setting method for PLL frequency synthesizer receiver
JP2001285033A (en) Synthesizer receiver
KR19990063935A (en) Mixed Oscillator with Phase Directed Control Circuit for Radio Receiver
US4879757A (en) Tweet elimination, or reduction, in superheterodyne receivers
US6978026B2 (en) Circuit arrangement for gaining a stereo subcarrier and an RDS carrier
JPS5924191Y2 (en) Synthesizer-receiver AFC circuit
AU603216B2 (en) Tweet elimination, or reduction, in superheterodyne receivers
JPS5857927B2 (en) auto tune radio
KR840000227B1 (en) Tuning control apparatus of receiver
JPS6157740B2 (en)
JPS593616Y2 (en) Sweep type tuning device
JP2822378B2 (en) Automatic adjustment method of intermediate frequency of FM receiver
JPS6246337Y2 (en)
JP2557739B2 (en) PLL frequency synthesizer circuit
JPH0254705B2 (en)
JPH042006B2 (en)
JPH06104788A (en) Superheterodyne receiver

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070814

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080814

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 11

Free format text: PAYMENT UNTIL: 20090814

LAPS Cancellation because of no payment of annual fees