JP2783069B2 - Power converter - Google Patents

Power converter

Info

Publication number
JP2783069B2
JP2783069B2 JP4195276A JP19527692A JP2783069B2 JP 2783069 B2 JP2783069 B2 JP 2783069B2 JP 4195276 A JP4195276 A JP 4195276A JP 19527692 A JP19527692 A JP 19527692A JP 2783069 B2 JP2783069 B2 JP 2783069B2
Authority
JP
Japan
Prior art keywords
voltage
power converter
inverter
output
present
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4195276A
Other languages
Japanese (ja)
Other versions
JPH0646565A (en
Inventor
融真 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP4195276A priority Critical patent/JP2783069B2/en
Publication of JPH0646565A publication Critical patent/JPH0646565A/en
Application granted granted Critical
Publication of JP2783069B2 publication Critical patent/JP2783069B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Inverter Devices (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】この発明は、PWMインバータや
サイクロコンバータのような電力変換器に関し、特に電
力変換器の出力電圧を高精度でかつ歪率の低い正弦波電
圧に制御するように補助する補助用電力変換器を備えた
電力変換器に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a power converter such as a PWM inverter and a cycloconverter, and more particularly, to assist in controlling an output voltage of a power converter to a sine wave voltage with high accuracy and low distortion. The present invention relates to a power converter including an auxiliary power converter.

【0002】[0002]

【従来の技術】図12は例えばインテレック(Inte
lec)83(oct 18〜21、Tokyo)論文
集、P.205〜212、「インバータ アウトプット
ボルテージ ウェーブフォーム クローズドループ
コントロール テクニック(Inverter Out
put Voltage Waveform Clos
ed−Loop Control Techniqu
e)に示された従来のPWMインバータを、本発明と同
様の形式に書き改めたブロック図であり、1はインバー
タ主回路、2、3は交流フィルターを構成するリアクト
ルおよびコンデンサ、4は直流電源、5は負荷、101
はコンデンサ3の電圧を検出する電力変換器、301は
PWM変調回路、302は電圧制御回路、303は正弦
波の基準電圧を発生する出力基準発生回路、401は加
減算器である。図13は、PWM変調回路301の構成
を示すブロック図であり、301aは比較回路、301
bは搬送波発生回路である。
2. Description of the Related Art FIG.
lect) 83 (oct 18-21, Tokyo), p. 205-212, "Inverter Output Voltage Waveform Closed Loop
Control Techniques (Inverter Out)
put Voltage Waveform Clos
ed-Loop Control Technique
3 is a block diagram in which the conventional PWM inverter shown in e) is rewritten in the same form as the present invention, wherein 1 is an inverter main circuit, 2 and 3 are reactors and capacitors constituting an AC filter, and 4 is a DC power supply. 5 is load, 101
Is a power converter for detecting the voltage of the capacitor 3, 301 is a PWM modulation circuit, 302 is a voltage control circuit, 303 is an output reference generation circuit for generating a sine wave reference voltage, and 401 is an adder / subtractor. FIG. 13 is a block diagram showing a configuration of the PWM modulation circuit 301.
b is a carrier generation circuit.

【0003】次に、動作について説明する。インバータ
1は直流電源4の電圧を矩形波状の交流電圧に変換し、
この交流電圧はリアクトル2とコンデンサ3により高調
波が除去され、正弦波状の電圧が負荷5に給電される。
Next, the operation will be described. The inverter 1 converts the voltage of the DC power supply 4 into a rectangular wave AC voltage,
Harmonics are removed from this AC voltage by the reactor 2 and the capacitor 3, and a sinusoidal voltage is supplied to the load 5.

【0004】一方、出力電圧基準発生回路303の正弦
波基準と電圧検出器101にて検出した出力電圧信号と
の差を加減算器401にて求め、この差信号を電圧制御
回路302に入力する。電圧制御回路302はこの差信
号を増幅し、PWM変調回路301へ正弦波状の信号を
出力する。PWM変調回路301は、三角波状の搬送波
発生回路301bと比較回路301aとから構成されて
おり、電圧制御回路302からの信号にもとづき、PW
Mのスイッチング時点を決定している。
On the other hand, a difference between a sine wave reference of the output voltage reference generation circuit 303 and an output voltage signal detected by the voltage detector 101 is obtained by an adder / subtractor 401, and this difference signal is input to a voltage control circuit 302. The voltage control circuit 302 amplifies the difference signal and outputs a sine wave signal to the PWM modulation circuit 301. The PWM modulation circuit 301 includes a triangular-wave carrier wave generation circuit 301b and a comparison circuit 301a, and performs PWM based on a signal from a voltage control circuit 302.
The switching point of M is determined.

【0005】PWMインバータは、正弦波基準と出力電
圧との偏差が少なくなるようにフィードバック制御され
るが、電圧偏差が生じてから始めてそれを補正する制御
動作を行っているために、整流器などの高調波を多く発
生する負荷を接続すると、制御動作遅れにより、負荷高
調波に応じた電圧歪みが発生する。従来方式では、この
電圧歪みを少なくするために、インバータ主回路1のス
イッチング素子のスイッチング周波数を高くし、電圧制
御回路の増幅率を上げ、制御応答を高速にしていた。
The PWM inverter is feedback-controlled so that the deviation between the sine wave reference and the output voltage is reduced. However, since the PWM inverter performs a control operation to correct the deviation only after the deviation has occurred, the PWM inverter has a function such as a rectifier. When a load that generates many harmonics is connected, a voltage distortion corresponding to the load harmonics occurs due to control operation delay. In the conventional method, in order to reduce the voltage distortion, the switching frequency of the switching element of the inverter main circuit 1 is increased, the amplification factor of the voltage control circuit is increased, and the control response is made faster.

【0006】[0006]

【発明が解決しようとする課題】従来のPWMインバー
タ等の電力変換器は以上のように構成されているので、
負荷高調波に応じた電圧歪みを少なくするには、制御応
答を高速にする必要があり、このため、電力変換器のス
イッチング周波数を高くしなければならず、スイッチン
グ時の損失が増大するという問題点があった。
Since a conventional power converter such as a PWM inverter is configured as described above,
In order to reduce voltage distortion corresponding to load harmonics, it is necessary to increase the speed of the control response. For this reason, the switching frequency of the power converter must be increased, resulting in an increase in switching loss. There was a point.

【0007】この発明はかかる問題点を解決するために
なされたもので、スイッチング周波数が低い電力変換器
の制御応答を高くするため、補助的な動作をする補助用
電力変換器を備えた電力変換器を提供するものである。
SUMMARY OF THE INVENTION The present invention has been made to solve such a problem, and a power converter having an auxiliary power converter which performs an auxiliary operation in order to increase the control response of a power converter having a low switching frequency. To provide a vessel.

【0008】[0008]

【課題を解決するための手段】この発明に係る電力変換
器は、負荷端電圧が、スイッチング周波数の低い電力変
換器の出力と、スイッチング周波数の高い補助用電力変
換器の出力との合成になるように構成したものである。
In the power converter according to the present invention, the load terminal voltage is a combination of the output of the power converter having a low switching frequency and the output of the auxiliary power converter having a high switching frequency. It is configured as follows.

【0009】[0009]

【作用】この発明においては、補助用電力変換器は、負
荷端電圧の歪みが少なくなるように動作する。
In the present invention, the auxiliary power converter operates so as to reduce the distortion of the load terminal voltage.

【0010】[0010]

【実施例】実施例1.図1に本発明の一実施例を示す。
前述の図12と対応する部分には同一符号を付し、その
詳細説明は省略する。ここで、補助用インバータに関す
る主回路構成要素は10番台、センサは200番台、制
御回路構成要素は500番以降の番号として区別してい
る。
[Embodiment 1] FIG. 1 shows an embodiment of the present invention.
Parts corresponding to those in FIG. 12 described above are denoted by the same reference numerals, and detailed description thereof will be omitted. Here, the main circuit components relating to the auxiliary inverter are in the 10's, the sensors are in the 200's, and the control circuit components are in the 500's and thereafter.

【0011】図において、11は補助用インバータ、1
2,13はインバータ11に接続され、交流フィルタを
構成するリアクトルとコンデンサ、14は補助用インバ
ータ11に接続された直流電源、15は1次側が補助用
インバータ11の交流フィルタに接続され、2次側がイ
ンバータ1の交流フィルタと負荷5間に挿入された変圧
器、501はPWM変調回路、503は増幅ゲインKを
持つ増幅器、504は帯域通過フィルタである。
In the drawing, reference numeral 11 denotes an auxiliary inverter, 1
Numerals 2 and 13 are connected to the inverter 11 to form a reactor and a capacitor constituting an AC filter; 14 is a DC power supply connected to the auxiliary inverter 11; 15 is a primary side connected to the AC filter of the auxiliary inverter 11; On the side, a transformer inserted between the AC filter of the inverter 1 and the load 5, 501 is a PWM modulation circuit, 503 is an amplifier having an amplification gain K, and 504 is a band-pass filter.

【0012】次に動作について説明する。Next, the operation will be described.

【0013】インバータ1は、例えばスイッチング周波
数1kHz程度の低周波インバータで、出力容量10k
VA,補助用インバータ11はスイッチング周波数10
kHz程度の高周波インバータとする。整流器などの高
調波を多く発生する負荷を接続すると、スイッチング周
波数以上の高調波負荷電流成分による電圧歪みが発生す
る。この電圧歪みは、電圧制御系により補正されないた
め、負荷端電圧が歪み、加減算器401は出力電圧基準
と負荷端電圧の偏差を出力する。この偏差の内、低周波
インバータは出力できないが、高周波インバータでは出
力できる周波数帯域(補正周波数帯域)の電圧偏差成分
を帯域通過フィルタ504にて検出し、この信号を増幅
器503にてK倍した信号をPWM変調回路に入力する
と、高周波インバータは電圧歪みに比例した電圧を逆相
で出力する。この出力は高周波インバータ11の交流フ
ィルタによりリップルが除去され、変圧器15を介して
低周波インバータの出力電圧に加算される。従って、低
周波インバータ1のみで給電している場合より、電圧偏
差が約1/Kに減少する。また、高周波インバータは、
電圧歪みを補正するだけなので、僅かな出力容量でよ
く、例えば、電圧歪みが10%程度ならば、10kVA
×10%=1kVAとなる。
The inverter 1 is, for example, a low-frequency inverter having a switching frequency of about 1 kHz and an output capacity of 10 k.
VA, auxiliary inverter 11 has switching frequency 10
A high frequency inverter of about kHz is used. When a load that generates many harmonics, such as a rectifier, is connected, voltage distortion occurs due to a harmonic load current component higher than the switching frequency. Since this voltage distortion is not corrected by the voltage control system, the load terminal voltage is distorted, and the adder / subtractor 401 outputs a deviation between the output voltage reference and the load terminal voltage. Among these deviations, a voltage deviation component in a frequency band (correction frequency band) that cannot be output from a low-frequency inverter but can be output from a high-frequency inverter is detected by a band-pass filter 504, and a signal obtained by multiplying this signal by K by an amplifier 503 Is input to the PWM modulation circuit, the high-frequency inverter outputs a voltage proportional to the voltage distortion in a reverse phase. This output is filtered by an AC filter of the high frequency inverter 11 to remove the ripple, and is added to the output voltage of the low frequency inverter via the transformer 15. Therefore, the voltage deviation is reduced to about 1 / K as compared with the case where power is supplied only by the low frequency inverter 1. Also, the high frequency inverter
Since only voltage distortion is corrected, a small output capacitance is sufficient. For example, if the voltage distortion is about 10%, 10 kVA
× 10% = 1 kVA.

【0014】実施例2.図2はこの発明の他の実施例を
示すブロック図であり、図2において、図1と対応する
部分には同一符号を付し、その詳細説明は省略する。上
記実施例1では、帯域通過フィルタ504の入力が加減
算器401からとしたが、本実施例では電圧センサ10
1からの入力とし、帯域通過フィルタ504にて基本部
分も除去させ、負荷端電圧歪みの補正周波数帯域成分を
出力電圧から直接検出している。この検出信号は上記実
施例1と逆極性であるので、増幅器503のゲインはー
K倍となる。本実施例では、低周波インバータ1の制御
回路から高周波インバータ11の制御回路へ微小なレベ
ルの電圧偏差信号を送る必要がなくなるので、実施例1
よりもノイズ耐量が上がる。
Embodiment 2 FIG. FIG. 2 is a block diagram showing another embodiment of the present invention. In FIG. 2, parts corresponding to those in FIG. 1 are denoted by the same reference numerals, and detailed description thereof will be omitted. In the first embodiment, the input of the band-pass filter 504 is from the adder / subtractor 401.
1, the basic part is also removed by the band-pass filter 504, and the correction frequency band component of the load terminal voltage distortion is directly detected from the output voltage. Since this detection signal has a polarity opposite to that of the first embodiment, the gain of the amplifier 503 becomes -K times. In the present embodiment, there is no need to send a minute level voltage deviation signal from the control circuit of the low-frequency inverter 1 to the control circuit of the high-frequency inverter 11.
Noise tolerance is higher than that.

【0015】実施例3.図3はこの発明の更に他の実施
例を示すブロック図であり、図3において、図1と対応
する部分には同一符号を付し、その詳細説明は省略す
る。上記実施例1と異なるのは、増幅器503の出力に
応じた電圧が変圧器2次側に発生するように制御する電
圧制御ループを高周波インバータ11に持たせた点であ
る。変圧器2次側の電圧を電圧センサ201にて検出
し、この検出信号と増幅器503の出力の差を加減算器
601にて求め、この差信号を電圧制御回路502にて
増幅し、PWM変調回路501へ信号を出力しているの
で、インバータの上下アーム短絡防止時間などによるP
WM変調の非線形性を電圧制御ループが補正する。従っ
て、本実施例では、高周波インバータ11は電圧偏差信
号に応じた電圧を正確に変圧器15に発生することがで
きるので、実施例1よりも電圧歪みが少なくなる。
Embodiment 3 FIG. FIG. 3 is a block diagram showing still another embodiment of the present invention. In FIG. 3, parts corresponding to those in FIG. 1 are denoted by the same reference numerals, and detailed description thereof will be omitted. The difference from the first embodiment is that the high-frequency inverter 11 has a voltage control loop for controlling a voltage corresponding to the output of the amplifier 503 to be generated on the secondary side of the transformer. The voltage on the secondary side of the transformer is detected by the voltage sensor 201, the difference between the detection signal and the output of the amplifier 503 is obtained by the adder / subtractor 601, the difference signal is amplified by the voltage control circuit 502, and the PWM modulation circuit is obtained. Since a signal is output to the inverter 501, P
The voltage control loop corrects the nonlinearity of the WM modulation. Therefore, in the present embodiment, since the high-frequency inverter 11 can accurately generate the voltage corresponding to the voltage deviation signal in the transformer 15, the voltage distortion is smaller than in the first embodiment.

【0016】実施例4.図4はこの発明の更に他の実施
例を示すブロック図であり、図4において、図1と対応
する部分には同一符号を付し、その詳細説明は省略す
る。本実施例は、上記実施例2に対して、増幅器503
の出力に応じた電圧が変圧器2次側に発生するように制
御する電圧制御ループを高周波インバータ11に持たせ
たものである。変圧器2次側の電圧を電圧センサ201
にて検出し、この検出信号と増幅器503の出力の差を
加減算器601にて求め、この差信号を電圧制御回路5
02にて増幅し、PWM変調回路501へ信号を出力し
ているので、インバータの上下アーム短絡防止時間など
によるPWM変調の非線形性を電圧制御ループが補正す
る。従って、本実施例では、高周波インバータ11は電
圧偏差信号に応じた電圧を正確に変圧器15に発生する
ことができるので、実施例2よりも電圧歪みが少なくな
る。
Embodiment 4 FIG. FIG. 4 is a block diagram showing still another embodiment of the present invention. In FIG. 4, parts corresponding to those in FIG. 1 are denoted by the same reference numerals, and detailed description thereof will be omitted. This embodiment is different from the second embodiment in that the amplifier 503 is used.
The high frequency inverter 11 has a voltage control loop for controlling a voltage corresponding to the output of the high frequency inverter to be generated on the secondary side of the transformer. The voltage on the secondary side of the transformer is
, And the difference between this detection signal and the output of the amplifier 503 is determined by the adder / subtractor 601.
Since the signal is amplified at 02 and a signal is output to the PWM modulation circuit 501, the voltage control loop corrects the non-linearity of the PWM modulation due to the time to prevent short circuit of the upper and lower arms of the inverter. Therefore, in the present embodiment, since the high-frequency inverter 11 can accurately generate the voltage corresponding to the voltage deviation signal in the transformer 15, the voltage distortion is smaller than in the second embodiment.

【0017】実施例5.図5はこの発明の更に他の実施
例を示すブロック図であり、図5において、図1と対応
する部分には同一符号を付し、その詳細説明は省略す
る。上記実施例1と異なるのは、変圧器15の2次側を
交流出力フィルタ用コンデンサ3に直列に接続している
点であり、その他は実施例1と同様である。実施例1の
場合は変圧器15に負荷電流が流れるので、変圧器15
の電流定格は100%必要であるが、本実施例の構成で
は変圧器巻線にはフィルタ用コンデンサの電流しか流れ
ないので(PWMインバータのフィルタ用コンデンサは
一般に10〜40%程度)、変圧器15のコストを低く
できる。
Embodiment 5 FIG. FIG. 5 is a block diagram showing still another embodiment of the present invention. In FIG. 5, parts corresponding to those in FIG. 1 are denoted by the same reference numerals, and detailed description thereof will be omitted. The difference from the first embodiment is that the secondary side of the transformer 15 is connected in series to the AC output filter capacitor 3, and the other points are the same as the first embodiment. In the case of the first embodiment, since the load current flows through the transformer 15,
Is required to be 100%, but in the configuration of this embodiment, only the current of the filter capacitor flows through the transformer winding (the filter capacitor of the PWM inverter is generally about 10 to 40%). 15 can be reduced in cost.

【0018】実施例6.図6はこの発明の更に他の実施
例を示すブロック図であり、図6において、図1と対応
する部分には同一符号を付し、その詳細説明は省略す
る。本実施例は、上記実施例2に対して、変圧器15の
2次側を交流出力フィルタ用コンデンサ3に直列に接続
している点であり、その他は実施例2と同様である。実
施例2の場合は変圧器15に負荷電流が流れるので、変
圧器15の電流定格は100%必要であるが、本実施例
の構成では変圧器巻線にはフィルタ用コンデンサの電流
しか流れないので(PWMインバータのフィルタ用コン
デンサは一般に10〜40%程度)、変圧器15のコス
トを低くできる。
Embodiment 6 FIG. FIG. 6 is a block diagram showing still another embodiment of the present invention. In FIG. 6, parts corresponding to those in FIG. 1 are denoted by the same reference numerals, and detailed description thereof will be omitted. This embodiment is the same as the second embodiment except that the secondary side of the transformer 15 is connected to the AC output filter capacitor 3 in series. In the case of the second embodiment, since the load current flows through the transformer 15, the current rating of the transformer 15 needs to be 100%. However, in the configuration of the present embodiment, only the current of the filter capacitor flows through the transformer winding. Therefore (the capacitor for the filter of the PWM inverter is generally about 10 to 40%), the cost of the transformer 15 can be reduced.

【0019】実施例7.図7はこの発明の更に他の実施
例を示すブロック図であり、図7において、図1と対応
する部分には同一符号を付し、その詳細説明は省略す
る。本実施例は、上記実施例3に対して、変圧器15の
2次側を交流出力フィルタ用コンデンサ3に直列に接続
している点であり、その他は実施例3と同様である。実
施例3の場合は変圧器15に負荷電流が流れるので、変
圧器15の電流定格は100%必要であるが、本実施例
の構成では変圧器巻線にはフィルタ用コンデンサの電流
しか流れないので(PWMインバータのフィルタ用コン
デンサは一般に10〜40%程度)、変圧器15のコス
トを低くできる。
Embodiment 7 FIG. FIG. 7 is a block diagram showing still another embodiment of the present invention. In FIG. 7, parts corresponding to those in FIG. 1 are denoted by the same reference numerals, and detailed description thereof will be omitted. This embodiment is the same as the third embodiment except that the secondary side of the transformer 15 is connected in series to the AC output filter capacitor 3 in the third embodiment. In the case of the third embodiment, since the load current flows through the transformer 15, the current rating of the transformer 15 needs to be 100%. However, in the configuration of the present embodiment, only the current of the filter capacitor flows through the transformer winding. Therefore (the capacitor for the filter of the PWM inverter is generally about 10 to 40%), the cost of the transformer 15 can be reduced.

【0020】実施例8.図8はこの発明の更に他の実施
例を示すブロック図であり、図8において、図1と対応
する部分には同一符号を付し、その詳細説明は省略す
る。本実施例は、上記実施例4に対して、変圧器15の
2次側を交流出力フィルタ用コンデンサ3に直列に接続
している点であり、その他は実施例4と同様である。実
施例4の場合は変圧器15に負荷電流が流れるので、変
圧器15の電流定格は100%必要であるが、本実施例
の構成では変圧器巻線にはフィルタ用コンデンサの電流
しか流れないので(PWMインバータのフィルタ用コン
デンサは一般に10〜40%程度)、変圧器15のコス
トを低くできる。
Embodiment 8 FIG. FIG. 8 is a block diagram showing still another embodiment of the present invention. In FIG. 8, parts corresponding to those in FIG. 1 are denoted by the same reference numerals, and detailed description thereof will be omitted. This embodiment is the same as the fourth embodiment except that the secondary side of the transformer 15 is connected in series to the AC output filter capacitor 3 with respect to the fourth embodiment. In the case of the fourth embodiment, since the load current flows through the transformer 15, the current rating of the transformer 15 needs to be 100%. However, in the configuration of the present embodiment, only the current of the filter capacitor flows through the transformer winding. Therefore (the capacitor for the filter of the PWM inverter is generally about 10 to 40%), the cost of the transformer 15 can be reduced.

【0021】実施例9.図9はこの発明の更に他の実施
例を示すブロック図であり、図9において、図1と対応
する部分には同一符号を付し、その詳細説明は省略す
る。本実施例は、低周波インバータ1、高周波インバー
タ11が、ともに電流制御マイナーループを持っている
場合であり、高周波インバータ11の出力をリアクトル
12を介してリアクトル2とコンデンサ3の接続点に接
続する。又、PWM変調回路301、501の前に電流
制御回路305,505をそれぞれ設け、各電流指令と
電流センサ102,202の検出値の差をそれぞれ加減
算器402,601にて求め、この差が小さくなるよう
制御している。低周波インバータ1では、電圧制御回路
302から、出力電圧を出力電圧基準と一致させるため
に必要な電流指令が、電流制御マイナーループに与えら
れる。
Embodiment 9 FIG. FIG. 9 is a block diagram showing still another embodiment of the present invention. In FIG. 9, parts corresponding to those in FIG. 1 are denoted by the same reference numerals, and detailed description thereof will be omitted. In the present embodiment, the low-frequency inverter 1 and the high-frequency inverter 11 both have a current control minor loop, and the output of the high-frequency inverter 11 is connected via the reactor 12 to the connection point between the reactor 2 and the capacitor 3. . Also, current control circuits 305 and 505 are provided before the PWM modulation circuits 301 and 501, respectively, and the difference between each current command and the detection value of the current sensor 102 or 202 is obtained by the adder / subtractor 402 or 601 respectively. It is controlled to become. In the low-frequency inverter 1, a current command necessary for matching the output voltage with the output voltage reference is given from the voltage control circuit 302 to the current control minor loop.

【0022】高周波インバータ11では、加減算器40
1にて求められた電圧偏差を帯域通過フィルタ504を
通して、電圧偏差の補正周波数帯域成分を求め、これを
電圧/電流換算を行う伝達関数G(s)503により、
電流指令値に換算する。伝達関数G(s)503は、G
(s)=Cp・sとなる(Cpはコンデンサ3のキャパ
シタンス値、sはラプラス演算子)。従って、高周波イ
ンバータが電流指令値に追従し電流を流すことにより、
コンデンサ3には、電圧歪みに比例した電圧が逆相で発
生し、低周波インバータ1のみで給電している場合よ
り、電圧偏差が減少する。また、高周波インバータは、
電圧歪みを補正するだけなので、僅かな出力容量でよ
く、例えば、電圧歪みが10%程度ならば、10kVA
×10%=1kVAとなる。本実施例では、変圧値が不
要であるので回路が簡単になる。
In the high-frequency inverter 11, the adder / subtractor 40
The voltage deviation obtained in step (1) is passed through a band-pass filter 504 to obtain a corrected frequency band component of the voltage deviation, which is obtained by a transfer function G (s) 503 for performing voltage / current conversion.
Convert to current command value. The transfer function G (s) 503 is G
(S) = Cp · s (Cp is the capacitance value of the capacitor 3, and s is the Laplace operator). Therefore, the high-frequency inverter follows the current command value and allows the current to flow,
A voltage proportional to the voltage distortion is generated in the capacitor 3 in the opposite phase, and the voltage deviation is reduced as compared with the case where power is supplied only by the low frequency inverter 1. Also, the high frequency inverter
Since only voltage distortion is corrected, a small output capacitance is sufficient. For example, if the voltage distortion is about 10%, 10 kVA
× 10% = 1 kVA. In the present embodiment, the circuit is simplified because no transformation value is required.

【0023】実施例10.図10はこの発明の他の実施
例を示すブロック図であり、図10において、図1と対
応する部分には同一符号を付し、その詳細説明は省略す
る。本実施例は、上記実施例9に対して、帯域通過フィ
ルタ504の入力を電圧センサ101からの入力とし、
帯域通過フィルタ504にて基本波分も除去させ、負荷
端電圧歪みの補正周波数帯域成分を出力電圧から直接検
出している。この検出信号は上記実施例9と逆極性であ
るので、伝達関数G(s)503の極性は負となる。本
実施例では、低周波インバータ1の制御回路から高周波
インバータ11の制御回路へ微小なレベルの電圧偏差信
号を送る必要がなくなるので、実施例9よりもノイズ耐
量が上がる。
Embodiment 10 FIG. FIG. 10 is a block diagram showing another embodiment of the present invention. In FIG. 10, parts corresponding to those in FIG. 1 are denoted by the same reference numerals, and detailed description thereof will be omitted. This embodiment is different from the ninth embodiment in that the input of the band-pass filter 504 is the input from the voltage sensor 101,
The fundamental wave component is also removed by the band-pass filter 504, and the correction frequency band component of the load-end voltage distortion is directly detected from the output voltage. Since the detection signal has a polarity opposite to that of the ninth embodiment, the polarity of the transfer function G (s) 503 is negative. In the present embodiment, since it is not necessary to send a minute level voltage deviation signal from the control circuit of the low-frequency inverter 1 to the control circuit of the high-frequency inverter 11, noise immunity is higher than in the ninth embodiment.

【0024】実施例11.図11はこの発明の他の実施
例を示すブロック図であり、図11において、図1と対
応する部分には同一符号を付し、その詳細説明は省略す
る。本実施例は、上記実施例9に対して、加減算器40
2の出力する電流偏差を帯域通過フィルタ504を通
し、電流偏差の補正周波数帯域成分を求め、この信号を
増幅器503にてK倍し、高周波インバータ11の電流
指令値としている。低周波インバータ1の電流マイナー
ループの偏差は、高周波インバータ11により、約1/
Kに減少する。よって、電圧制御偏差も減少し、電圧歪
みが補正される。実施例9では、503が微分回路であ
るが、本実施例では503は比例ゲインでよいので、回
路が簡単になる。
Embodiment 11 FIG. FIG. 11 is a block diagram showing another embodiment of the present invention. In FIG. 11, parts corresponding to those in FIG. 1 are denoted by the same reference numerals, and detailed description thereof will be omitted. This embodiment is different from the ninth embodiment in that an adder / subtractor 40
2 is passed through a band-pass filter 504 to obtain a corrected frequency band component of the current deviation, and this signal is multiplied by K by an amplifier 503 to obtain a current command value of the high-frequency inverter 11. The deviation of the current minor loop of the low frequency inverter 1 is approximately 1 /
It decreases to K. Therefore, the voltage control deviation is also reduced, and the voltage distortion is corrected. In the ninth embodiment, reference numeral 503 denotes a differentiating circuit. However, in the present embodiment, the circuit can be simplified because 503 may be a proportional gain.

【0025】[0025]

【発明の効果】以上のように、この発明によれば、電力
変換器の出力電圧に、別の電力変換器の出力電圧を合成
することにより、電圧歪みを少なくできる効果がある。
As described above, according to the present invention, the voltage distortion can be reduced by combining the output voltage of another power converter with the output voltage of a power converter.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明の実施例1を示すブロック図である。FIG. 1 is a block diagram showing a first embodiment of the present invention.

【図2】この発明の実施例2を示すブロック図である。FIG. 2 is a block diagram showing a second embodiment of the present invention.

【図3】この発明の実施例3を示すブロック図である。FIG. 3 is a block diagram showing a third embodiment of the present invention.

【図4】この発明の実施例4を示すブロック図である。FIG. 4 is a block diagram showing Embodiment 4 of the present invention.

【図5】この発明の実施例5を示すブロック図である。FIG. 5 is a block diagram showing Embodiment 5 of the present invention.

【図6】この発明の実施例6を示すブロック図である。FIG. 6 is a block diagram showing a sixth embodiment of the present invention.

【図7】この発明の実施例7を示すブロック図である。FIG. 7 is a block diagram showing Embodiment 7 of the present invention.

【図8】この発明の実施例8を示すブロック図である。FIG. 8 is a block diagram showing Embodiment 8 of the present invention.

【図9】この発明の実施例9を示すブロック図である。FIG. 9 is a block diagram showing Embodiment 9 of the present invention.

【図10】この発明の実施例10を示すブロック図であ
る。
FIG. 10 is a block diagram showing a tenth embodiment of the present invention.

【図11】この発明の実施例11を示すブロック図であ
る。
FIG. 11 is a block diagram showing Embodiment 11 of the present invention.

【図12】従来の電力変換装置を示すブロック図であ
る。
FIG. 12 is a block diagram showing a conventional power converter.

【図13】PWM変調回路を示すブロック図である。FIG. 13 is a block diagram illustrating a PWM modulation circuit.

【符号の説明】[Explanation of symbols]

1 電力変換器 5 負荷 11 電力変換器 15 変圧器 DESCRIPTION OF SYMBOLS 1 Power converter 5 Load 11 Power converter 15 Transformer

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 負荷に交流電力を供給する変換器のう
ち、この変換器を構成するスイッチング素子が半サイク
ルの内に複数回のスイッチングを行い、任意の交流出力
を発生するように構成された電力変換器システムにおい
て、上記電力変換器とは別の電力変換器の出力電圧を、
負荷端電圧歪みの一部の周波数帯域成分に応じた電圧と
し、変圧器を介して上記電力変換器の出力電圧と合成す
るようにしたことを特徴とする電力変換器。
In a converter for supplying AC power to a load, a switching element constituting the converter performs switching a plurality of times within a half cycle to generate an arbitrary AC output. In the power converter system, the output voltage of the power converter different from the power converter,
A power converter characterized in that a voltage corresponding to a part of a frequency band component of load-end voltage distortion is combined with an output voltage of the power converter via a transformer.
【請求項2】 負荷に交流電力を供給する変換器のう
ち、この変換器を構成するスイッチング素子が半サイク
ルの内に複数回のスイッチングを行い、任意の交流出力
を発生するように構成された電力変換器システムにおい
て、上記電力変換器とは別の電力変換器の出力電流を、
負荷端電圧歪みの一部の周波数帯域成分に応じた電流と
し、リアクトルを介して上記電力変換器の出力電と合
成するようにしたことを特徴とする電力変換器。
2. A converter for supplying AC power to a load, wherein a switching element constituting the converter performs switching a plurality of times within a half cycle to generate an arbitrary AC output. In the power converter system, the output current of another power converter different from the power converter,
And current corresponding to the portion of the frequency band component of the load end voltage distortion, power converter is characterized in that so as to synthesize an output current of the power converter through a reactor.
JP4195276A 1992-07-22 1992-07-22 Power converter Expired - Fee Related JP2783069B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4195276A JP2783069B2 (en) 1992-07-22 1992-07-22 Power converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4195276A JP2783069B2 (en) 1992-07-22 1992-07-22 Power converter

Publications (2)

Publication Number Publication Date
JPH0646565A JPH0646565A (en) 1994-02-18
JP2783069B2 true JP2783069B2 (en) 1998-08-06

Family

ID=16338472

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4195276A Expired - Fee Related JP2783069B2 (en) 1992-07-22 1992-07-22 Power converter

Country Status (1)

Country Link
JP (1) JP2783069B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10008854B2 (en) 2015-02-19 2018-06-26 Enphase Energy, Inc. Method and apparatus for time-domain droop control with integrated phasor current control

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6775293B2 (en) * 2015-10-30 2020-10-28 日産自動車株式会社 Power supply
JP6421150B2 (en) * 2016-08-03 2018-11-07 株式会社三社電機製作所 Test power supply

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10008854B2 (en) 2015-02-19 2018-06-26 Enphase Energy, Inc. Method and apparatus for time-domain droop control with integrated phasor current control
US10951037B2 (en) 2015-02-19 2021-03-16 Enphase Energy, Inc. Method and apparatus for time-domain droop control with integrated phasor current control
US11355936B2 (en) 2015-02-19 2022-06-07 Enphase Energy, Inc. Method and apparatus for time-domain droop control with integrated phasor current control

Also Published As

Publication number Publication date
JPH0646565A (en) 1994-02-18

Similar Documents

Publication Publication Date Title
US7778052B2 (en) Method for operating a converter circuit and apparatus for implementing the method
JP3123079B2 (en) Control device for PWM control converter
JP2739027B2 (en) Control device for power converter
JP2008005611A (en) Inverter device
JP2783069B2 (en) Power converter
JP3082849B2 (en) Uninterruptible power system
JP3395114B1 (en) Combined AC power supply
JPH10127056A (en) Pulse width modulation converter device
JPH11164481A (en) Method for controlling active filter
JP3405538B2 (en) Piezoelectric transformer driving method and piezoelectric transformer type inverter
JP3167314B2 (en) Inverter device
EP4329125A1 (en) Electronic filter device for an electrical circuit as well as a method for controlling an electronic filter device
JPH0549172A (en) Higher harmonic compensator
JPH1066344A (en) Control circuit of power converter
JP2914127B2 (en) Control circuit of pulse width modulation power converter
JP3822754B2 (en) Power converter
JP2658620B2 (en) Power converter control circuit
JP3210900B2 (en) Three-phase inverter
JPS63245268A (en) Controlling method for current type pwm converter
JP3133772B2 (en) Inverter device
JP2000172351A (en) Switching power unit
JP2823345B2 (en) Power supply
JPH0736473Y2 (en) Inverter control device
JPH06245387A (en) Controlling method for system interconnection and system circuit apparatus
JP2003230279A (en) Ac-dc power converter

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees