JP2751819B2 - Television signal processor - Google Patents

Television signal processor

Info

Publication number
JP2751819B2
JP2751819B2 JP6029583A JP2958394A JP2751819B2 JP 2751819 B2 JP2751819 B2 JP 2751819B2 JP 6029583 A JP6029583 A JP 6029583A JP 2958394 A JP2958394 A JP 2958394A JP 2751819 B2 JP2751819 B2 JP 2751819B2
Authority
JP
Japan
Prior art keywords
signal
input
vertical
circuit
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP6029583A
Other languages
Japanese (ja)
Other versions
JPH07240902A (en
Inventor
宏治 半田
健一郎 林
定司 影山
吉雄 安本
秀世 上畠
晃 木曽田
貴也 林
康世 小方
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP6029583A priority Critical patent/JP2751819B2/en
Publication of JPH07240902A publication Critical patent/JPH07240902A/en
Application granted granted Critical
Publication of JP2751819B2 publication Critical patent/JP2751819B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)
  • Television Systems (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、現行のテレビジョン放
送方式と両立性を保持しながら、ワイドアスペクト化及
び高画質化を図る高精細テレビジョン放送方式に則った
信号を処理するテレビジョン信号処理装置に関するもの
である。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a television signal for processing a signal conforming to a high-definition television broadcasting system for achieving a wide aspect and a high image quality while maintaining compatibility with the current television broadcasting system. The present invention relates to a processing device.

【0002】[0002]

【従来の技術】現行のテレビジョン放送方式、例えばN
TSC(National Television SystemCommittee)放送
方式と両立性を保持しつつ、ワイドアスペクト化及び高
画質化を目指した高精細テレビジョン放送方式が検討さ
れている。このEDTV放送方式において、ワイドアス
ペクト化を達成する手法にレターボックス方式がある。
2. Description of the Related Art Current television broadcasting systems, for example, N
A high-definition television broadcasting system for wide aspect and high image quality while maintaining compatibility with a TSC (National Television System Committee) broadcasting system is being studied. In the EDTV broadcasting method, there is a letter box method as a method for achieving a wide aspect.

【0003】これは、例えばNTSC放送方式の場合、
1フィールドあたり約240本ある有効走査線の内、画
面中央部分の約180本(この部分を、以下では主画部
と呼ぶ)を用いてアスペクト比16:9の主信号を伝送
する。また、このとき上下に生じる、1フィールドあた
り約60本の画像の無い部分(この部分を、以下では無
画部と呼ぶ)の走査線を用いて、何らかの補強信号を伝
送することが考えられている。このような補強信号とし
て例えば、画像の水平周波数高域信号、垂直周波数高域
信号(以下では、VH信号と呼ぶ)及び垂直−時間周波
数高域信号(以下では、VT信号と呼ぶ)などが考えら
れる。
[0003] For example, in the case of the NTSC broadcasting system,
A main signal having an aspect ratio of 16: 9 is transmitted by using approximately 180 lines (hereinafter, referred to as a main image portion) in a central portion of the screen out of approximately 240 effective scanning lines per field. At this time, it is conceivable to transmit some reinforcement signal by using a scanning line of a portion having no image of about 60 lines per field generated in the vertical direction (this portion is hereinafter referred to as a non-image portion). I have. As such augmentation signals, for example, a horizontal frequency high frequency signal, a vertical frequency high frequency signal (hereinafter, referred to as a VH signal) and a vertical-time frequency high frequency signal (hereinafter, referred to as a VT signal) of an image are considered. Can be

【0004】また、VT信号としては、主としてライン
間の差分を補強信号とするLD信号と、フレーム間の差
分を補強信号とするFD信号の2種類があるが、以下の
説明においてはVT信号として前者のLD信号を用いた
場合を例にとり説明する。また、上記LD信号とVH信
号が水平方向に1/3倍に圧縮され、無画部に周波数多
重されて伝送されるものとする。また、VH信号は垂直
−時間周波数領域において垂直周波数で480/2cp
h、時間周波数で15Hzの位置にシフトされて多重さ
れているものとする。更に、Q軸位相を有した副搬送波
を上記LD、VH信号で変調して伝送するものとする
(例えば、テレビジョン学会技術報告 Vol.17,
No.65,19〜24頁及び25〜30頁)。また、
上記EDTVの信号を現行受像機で受信した際に、無画
部に生じる視覚上の妨害が問題となる。この妨害低減手
法として、主画部の信号からLD信号と相関の高い信号
信号を抽出して、上記信号をLD信号から減じて伝送す
るという手法が用いられているものとする(例えば、テ
レビジョン学会技術報告Vol.17,No.65,2
5〜30頁及び37〜41頁)。
There are two types of VT signals: an LD signal mainly using a difference between lines as a reinforcement signal and an FD signal using a difference between frames as a reinforcement signal. In the following description, the VT signal is used as a VT signal. An example in which the former LD signal is used will be described. Further, it is assumed that the LD signal and the VH signal are compressed by a factor of 3 in the horizontal direction, and are frequency-multiplexed and transmitted to a non-picture portion. The VH signal has a vertical frequency of 480/2 cp in the vertical-time frequency domain.
h, it is assumed that the multiplexed signal is shifted to the position of 15 Hz in the time frequency. Further, a subcarrier having a Q-axis phase is modulated by the LD and VH signals and transmitted (for example, Technical Report of the Institute of Television Engineers of Japan, Vol. 17,
No. 65, pages 19-24 and 25-30). Also,
When the above-mentioned EDTV signal is received by the current receiver, visual interference that occurs in a non-image portion poses a problem. As this interference reduction method, it is assumed that a method is used in which a signal signal having a high correlation with the LD signal is extracted from the signal of the main image portion, and the signal is subtracted from the LD signal and transmitted (for example, television). Society Technical Report Vol. 17, No. 65, 2
5-30 and 37-41).

【0005】以下に本発明に関わる従来のテレビジョン
信号処理装置について図面を用いて説明する。図3は、
EDTV信号を受信するテレビジョン信号処理装置の一
構成例を示したものである。
A conventional television signal processing apparatus according to the present invention will be described below with reference to the drawings. FIG.
1 illustrates an example of a configuration of a television signal processing device that receives an EDTV signal.

【0006】図3において、テレビジョン信号入力端子
301は、A/D変換器302の入力に接続される。A
/D変換器302の出力はY/C分離回路303の入力
及びLD/VH復調回路304の入力に接続される。L
D/VH復調回路304の出力は主画部相関回路305
の第一の入力に接続される。Y/C分離回路303の第
一の出力は、主画部相関回路305の第二の入力、水平
ローパスフィルタ(以下、ローパスフィルタについては
LPFと略する)307の入力及び水平ハイパスフィル
タ(以下、ハイパスフィルタについてはHPFと略す
る)310の入力に接続される。Y/C分離回路303
の第二の出力はQ復調回路317の入力及びI復調回路
322の入力に接続される。
In FIG. 3, a television signal input terminal 301 is connected to an input of an A / D converter 302. A
The output of the / D converter 302 is connected to the input of the Y / C separation circuit 303 and the input of the LD / VH demodulation circuit 304. L
The output of the D / VH demodulation circuit 304 is the main picture section correlation circuit 305
Connected to the first input of A first output of the Y / C separation circuit 303 is a second input of the main image portion correlation circuit 305, an input of a horizontal low-pass filter (hereinafter, LPF is abbreviated as LPF) 307, and a horizontal high-pass filter (hereinafter, referred to as LPF). The high pass filter is abbreviated as HPF) 310. Y / C separation circuit 303
Are connected to the input of the Q demodulation circuit 317 and the input of the I demodulation circuit 322.

【0007】主画部相関回路305の出力は、LD/V
H分離回路306の入力に接続される。LD/VH分離
回路306の第一の出力は、VH処理回路308の入力
に接続される。LD/VH分離回路306の第二の出力
は、LD処理回路309の第一の入力に接続される。水
平LPF307の出力は、LD処理回路309の第二の
入力に接続される。水平HPF310の出力は、走査線
補間回路311の入力に接続される。LD処理回路30
9の出力は、加算器312の第一の入力に接続される。
走査線補間回路311の出力は、加算器312の第二の
入力に接続される。加算器312の出力は、3→4変換
回路313の入力に接続される。VH処理回路308の
出力は、加算器314の第一の入力に接続される。3→
4変換回路313の出力は、加算器314の第二の入力
に接続される。加算器314の出力は、倍速変換回路3
15の入力に接続される。倍速変換回路315の出力
は、D/A変換器316の入力に接続される。D/A変
換器316の出力は、マトリクス回路327の第一の入
力に接続される。
The output of the main image section correlation circuit 305 is LD / V
Connected to the input of H separation circuit 306. A first output of the LD / VH separation circuit 306 is connected to an input of the VH processing circuit 308. A second output of the LD / VH separation circuit 306 is connected to a first input of the LD processing circuit 309. An output of the horizontal LPF 307 is connected to a second input of the LD processing circuit 309. The output of the horizontal HPF 310 is connected to the input of the scanning line interpolation circuit 311. LD processing circuit 30
The output of 9 is connected to a first input of adder 312.
An output of the scanning line interpolation circuit 311 is connected to a second input of the adder 312. The output of the adder 312 is connected to the input of the 3 → 4 conversion circuit 313. An output of the VH processing circuit 308 is connected to a first input of the adder 314. 3 →
The output of the four-conversion circuit 313 is connected to the second input of the adder 314. The output of the adder 314 is the double speed conversion circuit 3
Connected to 15 inputs. The output of the double speed conversion circuit 315 is connected to the input of the D / A converter 316. An output of the D / A converter 316 is connected to a first input of the matrix circuit 327.

【0008】Q復調回路317の出力は、走査線補間回
路318の入力に接続される。走査線補間回路318の
出力は、3→4変換回路319の入力に接続される。3
→4変換回路319の出力は倍速変換回路320の入力
に接続される。倍速変換回路320の出力は、D/A変
換器321の入力に接続される。D/A変換器321の
出力は、マトリクス回路327の第二の入力に接続され
る。
The output of the Q demodulation circuit 317 is connected to the input of a scanning line interpolation circuit 318. The output of the scanning line interpolation circuit 318 is connected to the input of the 3 → 4 conversion circuit 319. 3
The output of the → 4 conversion circuit 319 is connected to the input of the double speed conversion circuit 320. The output of the double speed conversion circuit 320 is connected to the input of the D / A converter 321. The output of the D / A converter 321 is connected to the second input of the matrix circuit 327.

【0009】I復調回路322の出力は、走査線補間回
路323の入力に接続される。走査線補間回路323の
出力は、3→4変換回路324の入力に接続される。3
→4変換回路324の出力は倍速変換回路325の入力
に接続される。倍速変換回路325の出力は、D/A変
換器326の入力に接続される。D/A変換器326の
出力は、マトリクス回路327の第三の入力に接続され
る。マトリクス回路327の第一、第二及び第三の出力
は、表示器328の第一、第二及び第三の入力に接続さ
れる。
The output of the I demodulation circuit 322 is connected to the input of a scanning line interpolation circuit 323. The output of the scanning line interpolation circuit 323 is connected to the input of the 3 → 4 conversion circuit 324. 3
The output of the → 4 conversion circuit 324 is connected to the input of the double speed conversion circuit 325. The output of the double speed conversion circuit 325 is connected to the input of the D / A converter 326. An output of the D / A converter 326 is connected to a third input of the matrix circuit 327. First, second, and third outputs of the matrix circuit 327 are connected to first, second, and third inputs of the display 328.

【0010】以下に、図3を用いてEDTV信号を受信
するテレビジョン信号処理装置の動作を説明する。A/
D変換器302は、入力されたテレビジョン信号をディ
ジタル信号に変換する。Y/C分離回路303は、入力
されたテレビジョン信号を輝度信号及び色信号に分離
し、それぞれ第一及び第二の出力から出力する。LD/
VH復調回路304は、入力されたテレビジョン信号中
の無画部に多重された補強信号を、Q軸位相を有した副
搬送波を用いて復調して出力する。主画部相関回路30
5は、主画部の信号からLD信号と相関の高い信号を抽
出し、この信号を復調した補強信号に加算して出力す
る。LD/VH分離回路306は、補強信号をVH信号
とLD信号に分離して、それぞれ第一及び第二の出力か
ら出力する。VH処理回路308は、入力されたVH信
号を垂直−時間周波数領域においてシフトし、水平3倍
伸張し、仮想的に0を挿入して垂直周波数低域信号を抽
出する。更に、抽出された信号を垂直周波数高域にシフ
トし、480本の順次走査信号として出力する。
The operation of the television signal processing device for receiving an EDTV signal will be described below with reference to FIG. A /
The D converter 302 converts the input television signal into a digital signal. The Y / C separation circuit 303 separates the input television signal into a luminance signal and a chrominance signal, and outputs the signals from the first and second outputs, respectively. LD /
The VH demodulation circuit 304 demodulates the reinforced signal multiplexed in the non-image portion in the input television signal using a subcarrier having a Q-axis phase, and outputs the demodulated signal. Main image section correlation circuit 30
Reference numeral 5 extracts a signal having a high correlation with the LD signal from the signal of the main image section, adds this signal to the demodulated reinforcing signal, and outputs the result. The LD / VH separation circuit 306 separates the reinforcement signal into a VH signal and an LD signal, and outputs the separated signals from the first and second outputs, respectively. The VH processing circuit 308 shifts the input VH signal in the vertical-time frequency domain, expands it by three times in the horizontal direction, and virtually inserts 0 to extract a vertical frequency low frequency signal. Further, the extracted signal is shifted to a high vertical frequency band and output as 480 sequential scanning signals.

【0011】水平LPF307は、輝度信号の水平周波
数低域信号を抽出して出力する。LD信号処理回路30
9は、入力されたLD信号を水平3倍伸張し、仮想的に
0挿入し垂直周波数高域信号を抽出する。更に、入力さ
れた輝度信号の水平周波数低域信号に0挿入して垂直周
波数低域信号を抽出し、これを上記のLD信号と加算す
ることで、水平周波数低域信号に関しては折り返しのな
い順次走査信号を出力する。
The horizontal LPF 307 extracts and outputs a horizontal frequency low frequency signal of a luminance signal. LD signal processing circuit 30
Reference numeral 9 expands the input LD signal three times horizontally and virtually inserts 0 to extract a vertical frequency high band signal. Further, by inserting 0 into the horizontal frequency low band signal of the input luminance signal to extract the vertical frequency low band signal and adding this to the above-mentioned LD signal, the horizontal frequency low band signal is not sequentially turned back. Output a scanning signal.

【0012】水平HPF310は、入力された輝度信号
の水平周波数高域信号を出力する。走査線補間回路31
1は、主画部の輝度信号の水平周波数高域信号を走査線
補間することにより順次走査化した輝度信号を出力す
る。加算器312は、LD処理回路309が出力する輝
度信号の水平周波数低域信号と、走査線補間回路311
が出力する水平周波数高域信号を加算し出力する。3→
4変換回路313は、入力された360本の輝度信号を
480本の輝度信号に変換する。加算器314は、入力
された輝度信号とVH信号を加算して出力する。倍速変
換回路315は、入力された輝度信号を倍速変換し出力
する。D/A変換器316は、入力された輝度信号をア
ナログ信号に変換して、マトリクス回路327の第一の
入力に出力する。
The horizontal HPF 310 outputs a horizontal frequency high band signal of the input luminance signal. Scan line interpolation circuit 31
Reference numeral 1 outputs a luminance signal which is sequentially scanned by performing horizontal interpolation on a horizontal frequency high frequency signal of the luminance signal of the main image portion. The adder 312 controls the horizontal frequency low band signal of the luminance signal output from the LD processing circuit 309 and the scanning line interpolation circuit 311.
Add the horizontal frequency high-frequency signal output by. 3 →
The four-conversion circuit 313 converts the input 360 luminance signals into 480 luminance signals. The adder 314 adds the input luminance signal and VH signal and outputs the result. The double speed conversion circuit 315 doubles the speed of the input luminance signal and outputs the result. The D / A converter 316 converts the input luminance signal into an analog signal and outputs the analog signal to a first input of the matrix circuit 327.

【0013】Q復調回路317は、入力された色信号を
Q軸位相を有した副搬送波を用いて復調する。走査線補
間回路318は、入力されたQ信号を走査線補間し、3
60本の順次走査信号に変換する。3→4変換回路31
9は、360本のQ信号を480本のQ信号に変換す
る。倍速変換回路320は、入力されたQ信号を倍速変
換し出力する。D/A変換器321は、入力されたQ信
号をアナログ信号に変換し、マトリクス回路の第二の入
力に出力する。
[0013] The Q demodulation circuit 317 demodulates the input color signal using a subcarrier having a Q-axis phase. The scanning line interpolation circuit 318 performs scanning line interpolation on the input Q signal,
It is converted into 60 sequential scanning signals. 3 → 4 conversion circuit 31
9 converts 360 Q signals into 480 Q signals. The double speed conversion circuit 320 doubles the speed of the input Q signal and outputs the result. The D / A converter 321 converts the input Q signal into an analog signal and outputs the analog signal to a second input of the matrix circuit.

【0014】I復調回路322は、入力された色信号を
I軸位相を有した副搬送波を用いて復調する。走査線補
間回路323は、入力されたI信号を走査線補間し、3
60本の順次走査信号に変換する。3→4変換回路32
4は、360本のI信号を480本のI信号に変換す
る。倍速変換回路325は、入力されたI信号を倍速変
換し出力する。D/A変換器326は、入力されたI信
号をアナログ信号に変換し、マトリクス回路の第三の入
力に出力する。マトリクス回路327は、輝度信号、I
信号及びQ信号をR、G、B信号に変換し、表示器32
8に出力する。
The I demodulation circuit 322 demodulates the input color signal using a subcarrier having an I-axis phase. The scanning line interpolation circuit 323 performs a scanning line interpolation on the input I signal,
It is converted into 60 sequential scanning signals. 3 → 4 conversion circuit 32
4 converts 360 I signals into 480 I signals. The double speed conversion circuit 325 converts the input I signal to double speed and outputs it. The D / A converter 326 converts the input I signal into an analog signal and outputs the analog signal to a third input of the matrix circuit. The matrix circuit 327 includes a luminance signal, I
The signal and the Q signal are converted into R, G, and B signals, and the
8 is output.

【0015】[0015]

【発明が解決しようとする課題】しかしながら上記の従
来の構成例では、各機能毎に完結した構成になっている
ために、現行放送方式対応の受像機と比較して、構成が
複雑になりコストがかかるという問題点を有していた。
However, in the above-mentioned conventional configuration example, since the configuration is completed for each function, the configuration becomes complicated and the cost becomes lower than that of a receiver compatible with the current broadcasting system. However, there was a problem that it took.

【0016】本発明は上記従来の問題点を解決するもの
で、各機能を実現する為の部品を共用することにより、
従来よりも低コストでEDTV放送方式にも対応しうる
テレビジョン信号処理装置を提供することを目的とす
る。
The present invention solves the above-mentioned conventional problems, and by sharing parts for realizing each function,
It is an object of the present invention to provide a television signal processing device which can cope with the EDTV broadcasting system at a lower cost than before.

【0017】さらに、補強信号を時分割多重することに
よりメモリ等の配線数を削減することを目的とする。
It is another object of the present invention to reduce the number of wires of a memory or the like by time-division multiplexing the reinforcement signal.

【0018】[0018]

【課題を解決するための手段】この目的を達成するため
に本発明の第一のテレビジョン信号処理装置は、高精細
テレビジョン信号の無画部に多重された少なくとも2種
類の補強信号を分離する処理と、主画部の信号を輝度信
号と色信号とに分離する処理とを、一つの信号処理回路
で実現する。
In order to achieve this object, a first television signal processing apparatus according to the present invention separates at least two kinds of reinforcement signals multiplexed in a non-picture portion of a high definition television signal. And a process of separating the signal of the main image portion into a luminance signal and a chrominance signal are realized by one signal processing circuit.

【0019】また、本発明の第二のテレビジョン信号処
理装置は、高精細テレビジョン信号の主画部で伝送され
た輝度信号に0挿入して垂直周波数低域信号を抽出し、
更に無画部に多重された前記垂直−時間周波数高域信号
に0挿入して垂直周波数高域信号を抽出し、前記垂直周
波数低域信号と前記垂直周波数高域信号を加算する処理
と、入力テレビジョン信号を順次走査化する処理とを
つの信号処理回路で実現する。
The second television signal processing apparatus of the present invention transmits a high-definition television signal in a main picture portion.
The vertical frequency low-frequency signal is extracted by inserting 0 into the
Further, the vertical-time frequency high band signal multiplexed in the non-image portion
To the vertical frequency, and extract the vertical frequency high-frequency signal.
Processing for adding a wave number low frequency signal and the vertical frequency high frequency signal
And the process of sequentially scanning the input television signal are realized by one signal processing circuit.

【0020】[0020]

【0021】[0021]

【0022】[0022]

【0023】[0023]

【作用】この構成によって、本発明の第一のテレビジョ
ン信号処理装置は、高精細テレビジョン信号の無画部に
多重された少なくとも2種類の補強信号を分離する処理
において用いるフレーム遅延回路と、主画部の信号を輝
度信号と色信号とに分離する処理において用いるフレー
ム遅延回路とを共用する。
With this configuration, the first television signal processing apparatus of the present invention provides a frame delay circuit used in a process of separating at least two types of reinforcement signals multiplexed in a non-picture portion of a high-definition television signal; The frame delay circuit used in the process of separating the signal of the main image into a luminance signal and a color signal is shared.

【0024】また、本発明の第二のテレビジョン信号処
理装置は、高精細テレビジョン信号の主画部で伝送され
た輝度信号に0挿入して垂直周波数低域信号を抽出し、
更に無画部に多重された前記垂直−時間周波数高域信号
に0挿入して垂直周波数高域信号を抽出し、前記垂直周
波数低域信号と前記垂直周波数高域信号を加算する処理
において用いる垂直ローパスフィルタと、入力テレビジ
ョン信号を順次走査化する処理において用いる垂直ロー
パスフィルタとを共用する。
The second television signal processing apparatus of the present invention transmits a high-definition television signal in a main picture portion.
The vertical frequency low-frequency signal is extracted by inserting 0 into the
Further, the vertical-time frequency high band signal multiplexed in the non-image portion
To the vertical frequency, and extract the vertical frequency high-frequency signal.
Processing for adding a wave number low frequency signal and the vertical frequency high frequency signal
Vertical low-pass filter used in
Vertical row used in the process of sequentially scanning location signals.
Shared with pass filter.

【0025】[0025]

【0026】[0026]

【0027】以上のことより、各機能を実現する為の部
品を共用することにより、メモリ等の個数を減らし、受
像機のコスト低減を実現する。
As described above, by sharing parts for realizing each function, the number of memories and the like can be reduced, and the cost of the receiver can be reduced.

【0028】[0028]

【0029】[0029]

【実施例】以下に、第一の実施例〜第二の実施例を示す
が、これらの第一の実施例〜第二の実施例において入力
される信号は、従来例において既述したレターボックス
方式の高精細テレビジョン放送方式に則った信号である
ものとする。また、VT信号としては、主としてライン
間の差分を補強信号とするLD信号と、フレーム間の差
分を補強信号とするFD信号の2種類があるが、以下の
説明においてはVT信号として前者のLD信号を用いた
場合を例にとり説明する。また、上記LD信号とVH信
号が水平方向に1/3倍に圧縮され、無画部において周
波数多重されて伝送されるものとする。また、VH信号
は垂直−時間周波数領域において垂直周波数で480/
2cph、時間周波数で15Hzの位置にシフトされて
多重されているものとする。更に、Q軸位相を有した副
搬送波を上記LD、VH信号で変調して伝送するものと
する。また、上記高精細テレビジョン信号を現行受像機
で受信した際に、無画部に生じる視覚上の妨害が問題と
なるが、この妨害低減手法として、主画部の信号から伝
送するLD信号と相関の高い信号を抽出して、上記信号
をLD信号から減じて伝送するという手法が用いられて
いるものとする。また、以下の実施例において、従来例
と同じ符号を有する構成要素は、従来例と同じ動作をす
るものとする。以下に本発明に関わるテレビジョン信号
処理装置について図面を用いて説明する。
EXAMPLES Hereinafter, although showing a first embodiment to the second embodiment, the signal inputted in the first embodiment to the second embodiment, letterbox already described in the conventional example It is assumed that the signal conforms to the high definition television broadcasting system. In addition, there are two types of VT signals: an LD signal that mainly uses a difference between lines as a reinforcement signal, and an FD signal that uses a difference between frames as a reinforcement signal. In the following description, the VT signal is used as the VT signal. The case where a signal is used will be described as an example. Further, it is assumed that the LD signal and the VH signal are compressed by a factor of 3 in the horizontal direction, and are frequency-multiplexed and transmitted in a non-picture portion. The VH signal has a vertical frequency of 480 / in the vertical-time frequency domain.
It is assumed that the multiplex is shifted to the position of 2 Hz and 15 Hz in the time frequency. Further, it is assumed that a subcarrier having a Q-axis phase is modulated by the LD and VH signals and transmitted. In addition, when the high-definition television signal is received by a current receiver, visual interference that occurs in a non-image portion becomes a problem. As an interference reduction method, an LD signal transmitted from a signal in a main image portion is used. It is assumed that a technique of extracting a signal having a high correlation and transmitting the signal by subtracting the signal from the LD signal is used. In the following embodiments, components having the same reference numerals as those of the conventional example operate in the same manner as the conventional example. Hereinafter, a television signal processing device according to the present invention will be described with reference to the drawings.

【0030】図1は、本発明のテレビジョン信号処理装
置の第一の実施例のブロック図を示したものである。図
1において、テレビジョン信号入力端子301はA/D
変換器302の入力に接続され、A/D変換器302の
出力はLD/VH復調回路107の入力に接続される。
LD/VH復調回路107の出力は主画部相関回路30
5の第一の入力に接続される。主画部相関回路305の
出力は、Y/C/LD/VH分離回路101のテレビジ
ョン信号入力端子102に接続される。
FIG. 1 is a block diagram showing a first embodiment of the television signal processing apparatus according to the present invention. In FIG. 1, a television signal input terminal 301 has an A / D
The output of the A / D converter 302 is connected to the input of the LD / VH demodulation circuit 107.
The output of the LD / VH demodulation circuit 107 is output from the main image section correlation circuit 30.
5 connected to the first input. The output of the main picture section correlation circuit 305 is connected to the television signal input terminal 102 of the Y / C / LD / VH separation circuit 101.

【0031】Y/C/LD/VH分離回路101の輝度
信号出力端子105は、主画部相関回路305の第二の
入力、水平LPF307の入力及び水平HPF310の
入力に接続される。Y/C/LD/VH分離回路101
の色信号出力端子106はQ復調回路317の入力及び
I復調回路322の入力に接続される。Y/C/LD/
VH分離回路101のVH信号出力端子103はVH処
理回路308の入力に接続され、Y/C/LD/VH分
離回路101のLD信号出力端子104はLD処理回路
309の第一の入力に接続される。水平LPF307の
出力は、LD処理回路309の第二の入力に接続され
る。
The luminance signal output terminal 105 of the Y / C / LD / VH separation circuit 101 is connected to the second input of the main picture section correlation circuit 305, the input of the horizontal LPF 307, and the input of the horizontal HPF 310. Y / C / LD / VH separation circuit 101
Is connected to the input of the Q demodulation circuit 317 and the input of the I demodulation circuit 322. Y / C / LD /
The VH signal output terminal 103 of the VH separation circuit 101 is connected to the input of the VH processing circuit 308, and the LD signal output terminal 104 of the Y / C / LD / VH separation circuit 101 is connected to the first input of the LD processing circuit 309. You. An output of the horizontal LPF 307 is connected to a second input of the LD processing circuit 309.

【0032】水平HPF310の出力は、走査線補間回
路311の入力に接続される。LD処理回路309の出
力は、加算器312の第一の入力に接続される。走査線
補間回路311の出力は加算器312の第二の入力に接
続され、加算器312の出力は3→4変換回路313の
入力に接続される。VH処理回路308の出力は、加算
器314の第一の入力に接続される。3→4変換回路3
13の出力は、加算器314の第二の入力に接続され
る。加算器314の出力は倍速変換回路315の入力に
接続され、倍速変換回路315の出力はD/A変換器3
16の入力に接続される。D/A変換器316の出力
は、マトリクス回路327の第一の入力に接続される。
The output of the horizontal HPF 310 is connected to the input of the scanning line interpolation circuit 311. An output of the LD processing circuit 309 is connected to a first input of the adder 312. The output of the scanning line interpolation circuit 311 is connected to the second input of the adder 312, and the output of the adder 312 is connected to the input of the 3 → 4 conversion circuit 313. An output of the VH processing circuit 308 is connected to a first input of the adder 314. 3 → 4 conversion circuit 3
The output of 13 is connected to a second input of adder 314. The output of the adder 314 is connected to the input of the double speed conversion circuit 315, and the output of the double speed conversion circuit 315 is the D / A converter 3
Connected to 16 inputs. An output of the D / A converter 316 is connected to a first input of the matrix circuit 327.

【0033】Q復調回路317の出力は、走査線補間回
路318の入力に接続される。走査線補間回路318の
出力は、3→4変換回路319の入力に接続される。3
→4変換回路319の出力は倍速変換回路320の入力
に接続される、倍速変換回路320の出力はD/A変換
器321の入力に接続される。D/A変換器321の出
力は、マトリクス回路327の第二の入力に接続され
る。
The output of the Q demodulation circuit 317 is connected to the input of a scanning line interpolation circuit 318. The output of the scanning line interpolation circuit 318 is connected to the input of the 3 → 4 conversion circuit 319. 3
The output of the 4-speed conversion circuit 319 is connected to the input of the double-speed conversion circuit 320, and the output of the double-speed conversion circuit 320 is connected to the input of the D / A converter 321. The output of the D / A converter 321 is connected to the second input of the matrix circuit 327.

【0034】I復調回路322の出力は、走査線補間回
路323の入力に接続される。走査線補間回路323の
出力は、3→4変換回路324の入力に接続される。3
→4変換回路324の出力は倍速変換回路325の入力
に接続される。倍速変換回路325の出力はD/A変換
器326の入力に接続される。D/A変換器326の出
力は、マトリクス回路327の第三の入力に接続され
る。マトリクス回路327の第一、第二及び第三の出力
は、表示器328の第一、第二及び第三の入力に接続さ
れる。
An output of the I demodulation circuit 322 is connected to an input of the scanning line interpolation circuit 323. The output of the scanning line interpolation circuit 323 is connected to the input of the 3 → 4 conversion circuit 324. 3
The output of the → 4 conversion circuit 324 is connected to the input of the double speed conversion circuit 325. The output of the double speed conversion circuit 325 is connected to the input of the D / A converter 326. An output of the D / A converter 326 is connected to a third input of the matrix circuit 327. First, second, and third outputs of the matrix circuit 327 are connected to first, second, and third inputs of the display 328.

【0035】次に、図1を用いて本実施例のテレビジョ
ン信号処理装置の動作について説明する。図1におい
て、A/D変換器302は、入力されたテレビジョン信
号をディジタル信号に変換する。LD/VH復調回路1
07は、Q軸位相を有する副搬送波を用いて、無画部に
多重されたLD/VH信号を復調する。主画部相関回路
305は、主画部の信号からLD信号と相関の高い信号
を抽出し、この信号を復調した補強信号に加算して出力
する。
Next, the operation of the television signal processing apparatus according to this embodiment will be described with reference to FIG. In FIG. 1, an A / D converter 302 converts an input television signal into a digital signal. LD / VH demodulation circuit 1
Reference numeral 07 demodulates the LD / VH signal multiplexed in the non-picture part using the subcarrier having the Q-axis phase. The main image part correlation circuit 305 extracts a signal having a high correlation with the LD signal from the signal of the main image part, adds this signal to the demodulated reinforcement signal, and outputs the result.

【0036】Y/C/LD/VH分離回路101は、入
力されたテレビジョン信号のうち、主画部の信号を輝度
信号及び色信号に、無画部の信号をLD信号及びVH信
号にそれぞれ分離して、輝度信号を輝度信号出力端子1
05に、また色信号を色信号出力端子106に、LD信
号をLD信号出力端子104に、VH信号をVH信号出
力端子103にそれぞれ出力する。VH処理回路308
は、入力されたVH信号を垂直−時間周波数領域におい
てシフトし水平方向に3倍伸張して、仮想的に0挿入し
垂直LPFで垂直周波数低域信号を抽出する。更に、抽
出された信号を垂直周波数高域にシフトし、480本の
順次走査信号として出力する。水平LPF307は、輝
度信号の水平周波数低域信号を抽出して出力する。LD
処理回路309は、入力されたLD信号を水平3倍伸張
し、仮想的に0挿入し垂直周波数高域信号を抽出する。
更に、入力された輝度信号の水平周波数低域信号に0挿
入して垂直周波数低域信号を抽出し、これを上記のLD
信号と加算することで、水平周波数低域信号に関しては
折り返しのない順次走査信号を出力する。
The Y / C / LD / VH separation circuit 101 converts the main picture signal into a luminance signal and a chrominance signal, and converts the non-picture signal into an LD signal and a VH signal. Separate and output the luminance signal to the luminance signal output terminal 1
05, a color signal to a color signal output terminal 106, an LD signal to an LD signal output terminal 104, and a VH signal to a VH signal output terminal 103, respectively. VH processing circuit 308
Shifts the input VH signal in the vertical-time frequency domain, expands it three times in the horizontal direction, virtually inserts 0, and extracts the vertical frequency low-frequency signal by the vertical LPF. Further, the extracted signal is shifted to a high vertical frequency band and output as 480 sequential scanning signals. The horizontal LPF 307 extracts and outputs a horizontal frequency low band signal of the luminance signal. LD
The processing circuit 309 expands the input LD signal by three times in the horizontal direction, virtually inserts 0, and extracts a vertical frequency high frequency signal.
Further, 0 is inserted into the horizontal frequency low frequency signal of the input luminance signal to extract the vertical frequency low frequency signal, and this is inserted into the above LD.
By adding the horizontal scanning signal to the horizontal scanning signal, a progressive scanning signal without aliasing is output.

【0037】水平HPF310は、入力された輝度信号
の水平周波数高域信号を抽出し、出力する。走査線補間
回路311は、水平HPF310が出力した輝度信号の
水平周波数高域信号を走査線補間により順次走査化す
る。加算器312は、輝度信号の上記水平周波数低域信
号と、上記水平周波数高域信号を加算する。3→4変換
回路313は、入力された360本の輝度信号を480
本の輝度信号に変換する。加算器314は、入力された
輝度信号とVH信号を加算して出力する。倍速変換回路
315は、入力された輝度信号を倍速変換し出力する。
D/A変換器316は、入力された輝度信号をアナログ
信号に変換してマトリクス回路327の第一の入力に出
力する。
The horizontal HPF 310 extracts a horizontal frequency high band signal of the input luminance signal and outputs it. The scanning line interpolation circuit 311 sequentially scans the horizontal frequency high band signal of the luminance signal output from the horizontal HPF 310 by scanning line interpolation. The adder 312 adds the horizontal frequency low frequency signal and the horizontal frequency high frequency signal of the luminance signal. The 3 → 4 conversion circuit 313 converts the inputted 360 luminance signals into 480 luminance signals.
The luminance signal of the book is converted. The adder 314 adds the input luminance signal and VH signal and outputs the result. The double speed conversion circuit 315 doubles the speed of the input luminance signal and outputs the result.
The D / A converter 316 converts the input luminance signal into an analog signal and outputs the analog signal to a first input of the matrix circuit 327.

【0038】Q復調回路317は、入力された色信号を
Q軸位相を有する副搬送波を用いて復調する。走査線補
間回路318は、入力されたQ信号を走査線補間し、3
60本の順次走査信号に変換する。3→4変換回路31
9は、360本のQ信号を480本のQ信号に変換す
る。倍速変換回路320は、入力されたQ信号を倍速変
換し出力する。D/A変換器321は、入力されたQ信
号をアナログ信号に変換し、マトリクス回路の第二の入
力に出力する。
The Q demodulation circuit 317 demodulates the input chrominance signal using a subcarrier having a Q-axis phase. The scanning line interpolation circuit 318 performs scanning line interpolation on the input Q signal,
It is converted into 60 sequential scanning signals. 3 → 4 conversion circuit 31
9 converts 360 Q signals into 480 Q signals. The double speed conversion circuit 320 doubles the speed of the input Q signal and outputs the result. The D / A converter 321 converts the input Q signal into an analog signal and outputs the analog signal to a second input of the matrix circuit.

【0039】I復調回路322は、入力された色信号を
I軸位相を有した副搬送波を用いて復調する。走査線補
間回路323は、入力されたI信号を走査線補間し、3
60本の順次走査信号に変換する。3→4変換回路32
4は、360本のI信号を480本のI信号に変換す
る。倍速変換回路325は、入力されたI信号を倍速変
換し出力する。D/A変換器326は、入力されたI信
号をアナログ信号に変換し、マトリクス回路327の第
三の入力に出力する。マトリクス回路327は、輝度信
号、I信号及びQ信号をR、G、B信号に変換し、表示
器328に出力する。
The I demodulation circuit 322 demodulates the input color signal using a subcarrier having an I-axis phase. The scanning line interpolation circuit 323 performs a scanning line interpolation on the input I signal,
It is converted into 60 sequential scanning signals. 3 → 4 conversion circuit 32
4 converts 360 I signals into 480 I signals. The double speed conversion circuit 325 converts the input I signal to double speed and outputs it. The D / A converter 326 converts the input I signal into an analog signal and outputs the analog signal to a third input of the matrix circuit 327. The matrix circuit 327 converts the luminance signal, the I signal, and the Q signal into R, G, and B signals, and outputs the signals to the display 328.

【0040】図2は、図1に示したY/C/LD/VH
分離回路101の一構成例を示したものである。テレビ
ジョン信号入力端子102は、加算器203の第一の入
力、及び1ライン遅延回路201の入力、及び加算器2
06の第一の入力、及び加算器213の第一の入力、及
び動き検出回路210の入力、及び加算器212の第一
の入力に接続される。1ライン遅延回路201の出力
は、524ライン遅延回路202の入力、及び加算器2
03の第二の入力に接続される。524ライン遅延回路
202の出力は、加算器206の第二の入力に接続され
る。加算器203の出力は、係数器204の入力に接続
される。係数器204の出力は、水平BPF205の入
力に接続される。水平BPF205の出力は、ミキサ2
09の第一の入力に接続される。加算器206の出力
は、係数器207の入力に接続される。係数器207の
出力は、水平BPF208の入力及び係数器211の第
一の入力に接続される。水平BPF208の出力は、ミ
キサ209の第二の入力に接続される。
FIG. 2 shows Y / C / LD / VH shown in FIG.
2 shows a configuration example of a separation circuit 101. The television signal input terminal 102 has a first input of the adder 203, an input of the one-line delay circuit 201, and an adder 2
06, the first input of the adder 213, the input of the motion detection circuit 210, and the first input of the adder 212. The output of the one-line delay circuit 201 is the input of the 524-line delay circuit 202 and the adder 2
03 is connected to the second input. The output of the 524 line delay circuit 202 is connected to a second input of the adder 206. The output of the adder 203 is connected to the input of the coefficient unit 204. The output of the coefficient unit 204 is connected to the input of the horizontal BPF 205. The output of the horizontal BPF 205 is
09 is connected to the first input. The output of the adder 206 is connected to the input of the coefficient unit 207. An output of the coefficient unit 207 is connected to an input of the horizontal BPF 208 and a first input of the coefficient unit 211. An output of the horizontal BPF 208 is connected to a second input of the mixer 209.

【0041】動き検出回路210の出力は、係数器21
1の第二の入力及びミキサ209の第三の入力に接続さ
れる。ミキサ209の出力は、色信号出力端子106及
び加算器213の第二の入力に接続される。加算器21
3の出力は、輝度信号出力端子105に接続される。係
数器211の出力は、VH信号出力端子103及び加算
器212の第二の入力に接続される。加算器212の出
力は、LD信号出力端子104に接続される。
The output of the motion detection circuit 210 is
1 and a third input of the mixer 209. The output of the mixer 209 is connected to the color signal output terminal 106 and the second input of the adder 213. Adder 21
The output of No. 3 is connected to the luminance signal output terminal 105. The output of the coefficient unit 211 is connected to the VH signal output terminal 103 and the second input of the adder 212. The output of the adder 212 is connected to the LD signal output terminal 104.

【0042】次に、図2を用いて第一の実施例に係るY
/C/LD/VH分離回路101の動作について説明す
る。動き検出回路210は、入力テレビジョン信号から
周知の回路構成にて動き信号を抽出し、動き情報K(静
止ではK=0、動きではK=1で、0≦K≦1)を出力
する。1ライン遅延回路201、524ライン遅延回路
202、加算器206及び係数器207から構成される
フレームくしフィルタは、時間周波数15Hz近傍の信
号を抽出する。係数器211は、上記時間周波数15H
z近傍の信号に(1−K)を乗算する処理を施して、V
H信号として加算器212及びVH信号出力端子103
に出力する。加算器212は、入力された信号からVH
信号を減算することにより、補強信号からLD信号を抽
出し、LD信号出力端子104からLD信号を出力す
る。以上説明した機能は、図3の従来例においてLD/
VH分離回路306に相当する。
Next, with reference to FIG. 2, Y according to the first embodiment will be described.
The operation of the / C / LD / VH separation circuit 101 will be described. The motion detection circuit 210 extracts a motion signal from the input television signal using a known circuit configuration, and outputs motion information K (K = 0 for stationary, K = 1 for motion, and 0 ≦ K ≦ 1). The frame comb filter including the one-line delay circuit 201, the 524-line delay circuit 202, the adder 206, and the coefficient unit 207 extracts a signal having a time frequency around 15 Hz. The coefficient unit 211 has the time frequency 15H
The signal near z is multiplied by (1-K), and
Adder 212 and VH signal output terminal 103 as H signal
Output to The adder 212 calculates VH from the input signal.
By subtracting the signal, the LD signal is extracted from the reinforcement signal, and the LD signal is output from the LD signal output terminal 104. The function described above is equivalent to the LD / LD in the conventional example of FIG.
This corresponds to the VH separation circuit 306.

【0043】1ライン遅延回路201、加算器203及
び係数器204により構成されるラインくしフィルタ
は、動画の場合に色信号を抽出する。また、上記のフレ
ームくしフィルタにより、静止画の場合に色信号を抽出
する。ミキサ209は、動き検出回路210が出力した
上記動き情報Kを用いて、水平BPF205が出力する
動画処理して抽出された色信号に動き情報Kを乗算した
信号と、水平BPF208が出力する静止画処理して抽
出された色信号に(1−K)を乗算した信号とを加算し
て、3次元Y/C分離された色信号を色信号出力端子1
06より出力する。加算器213は、ミキサ209が出
力した色信号を、入力テレビジョン信号から減算するこ
とにより輝度信号を抽出し、輝度信号出力端子105か
ら輝度信号を出力する。以上の機能は、図3の従来例に
おいてY/C分離回路303の機能に相当する。
A line comb filter composed of a one-line delay circuit 201, an adder 203 and a coefficient unit 204 extracts a color signal in the case of a moving image. Further, the above-described frame comb filter extracts a color signal in the case of a still image. The mixer 209 uses the motion information K output from the motion detection circuit 210 to multiply a color signal extracted by performing moving image processing output from the horizontal BPF 205 by motion information K, and a still image output from the horizontal BPF 208. A signal obtained by multiplying the processed and extracted color signal by (1-K) is added, and the three-dimensional Y / C-separated color signal is added to the color signal output terminal 1.
It outputs from 06. The adder 213 extracts a luminance signal by subtracting the color signal output from the mixer 209 from the input television signal, and outputs a luminance signal from the luminance signal output terminal 105. The above functions correspond to the functions of the Y / C separation circuit 303 in the conventional example of FIG.

【0044】なお、本実施例において、図2の中で示し
たY/C分離回路は一例であって、他の構成のY/C分
離回路であっても、LD/VH分離部分と、Y/C分離
部分とのメモリ等の共用化を目的とする構成であれば構
わない。
In this embodiment, the Y / C separation circuit shown in FIG. 2 is an example, and even if the Y / C separation circuit has another configuration, the LD / VH separation portion and the Y / C separation Any configuration may be used as long as it is intended to share a memory and the like with the / C separation portion.

【0045】[0045]

【0046】[0046]

【0047】[0047]

【0048】[0048]

【0049】[0049]

【0050】[0050]

【0051】[0051]

【0052】[0052]

【0053】[0053]

【0054】[0054]

【0055】[0055]

【0056】[0056]

【0057】[0057]

【0058】[0058]

【0059】[0059]

【0060】[0060]

【0061】図4は、本発明のテレビジョン信号処理装
置の第二の実施例のブロック図を示したものである。
において、テレビジョン信号入力端子301は、A/
D変換器302の入力に接続される。A/D変換器30
2の出力はY/C分離回路303の入力及びLD/VH
復調回路304の入力に接続される。LD/VH復調回
路304の出力はLD/VH分離回路306の入力に接
続される。LD/VH分離回路306の第二の出力は、
主画面相間&輝度処理回路1001のLD信号入力端子
1002に接続される。LD/VH分離回路306の第
一の出力は、VH処理回路308の入力に接続される。
Y/C分離回路303の第一の出力は、主画部相関&輝
度処理回路1001の輝度信号入力端子1003に接続
される。Y/C分離回路303の第二の出力はQ復調回
路317の入力及びI復調回路322の入力に接続され
る。
FIG . 4 is a block diagram showing a second embodiment of the television signal processing apparatus according to the present invention. Figure
4 , the television signal input terminal 301 has an A /
Connected to the input of D converter 302. A / D converter 30
2 is the input of the Y / C separation circuit 303 and the LD / VH
Connected to the input of demodulation circuit 304. An output of the LD / VH demodulation circuit 304 is connected to an input of the LD / VH separation circuit 306. The second output of the LD / VH separation circuit 306 is
It is connected to the LD signal input terminal 1002 of the main screen phase & brightness processing circuit 1001. A first output of the LD / VH separation circuit 306 is connected to an input of the VH processing circuit 308.
A first output of the Y / C separation circuit 303 is connected to a luminance signal input terminal 1003 of the main image portion correlation & luminance processing circuit 1001. A second output of the Y / C separation circuit 303 is connected to an input of the Q demodulation circuit 317 and an input of the I demodulation circuit 322.

【0062】主画部相関&輝度処理回路1001の輝度
信号出力端子1004及び1005は、3→4変換回路
313の入力に接続される。VH処理回路308の出力
は、加算器314の第一の入力に接続される。3→4変
換回路313の出力は、加算器314の第二の入力に接
続される。加算器314の出力は、倍速変換回路315
の入力に接続される。倍速変換回路315の出力は、D
/A変換器316の入力に接続される。D/A変換器3
16の出力は、マトリクス回路327の第一の入力に接
続される。
The luminance signal output terminals 1004 and 1005 of the main image portion correlation & luminance processing circuit 1001 are connected to the input of the 3 → 4 conversion circuit 313. An output of the VH processing circuit 308 is connected to a first input of the adder 314. An output of the 3 → 4 conversion circuit 313 is connected to a second input of the adder 314. The output of the adder 314 is supplied to a double-speed conversion circuit 315.
Connected to the input of The output of the double speed conversion circuit 315 is D
/ A converter 316 is connected to the input. D / A converter 3
The 16 outputs are connected to a first input of a matrix circuit 327.

【0063】Q復調回路317の出力は、走査線補間回
路318の入力に接続される。走査線補間回路318の
出力は、3→4変換回路319の入力に接続される。3
→4変換回路319の出力は倍速変換回路320の入力
に接続される。倍速変換回路320の出力は、D/A変
換器321の入力に接続される。D/A変換器321の
出力は、マトリクス回路327の第二の入力に接続され
る。
The output of the Q demodulation circuit 317 is connected to the input of the scanning line interpolation circuit 318. The output of the scanning line interpolation circuit 318 is connected to the input of the 3 → 4 conversion circuit 319. 3
The output of the → 4 conversion circuit 319 is connected to the input of the double speed conversion circuit 320. The output of the double speed conversion circuit 320 is connected to the input of the D / A converter 321. The output of the D / A converter 321 is connected to the second input of the matrix circuit 327.

【0064】I復調回路322の出力は、走査線補間回
路323の入力に接続される。走査線補間回路323の
出力は、3→4変換回路324の入力に接続される。3
→4変換回路324の出力は倍速変換回路325の入力
に接続される。倍速変換回路325の出力は、D/A変
換器326の入力に接続される。D/A変換器326の
出力は、マトリクス回路327の第三の入力に接続され
る。マトリクス回路327の第一、第二及び第三の出力
は、表示器328の第一、第二及び第三の入力に接続さ
れる。
The output of the I demodulation circuit 322 is connected to the input of the scanning line interpolation circuit 323. The output of the scanning line interpolation circuit 323 is connected to the input of the 3 → 4 conversion circuit 324. 3
The output of the → 4 conversion circuit 324 is connected to the input of the double speed conversion circuit 325. The output of the double speed conversion circuit 325 is connected to the input of the D / A converter 326. An output of the D / A converter 326 is connected to a third input of the matrix circuit 327. First, second, and third outputs of the matrix circuit 327 are connected to first, second, and third inputs of the display 328.

【0065】次に、図4を用いて本実施例のテレビジョ
ン信号処理装置の動作について説明する。図4におい
て、A/D変換器302は入力テレビジョン信号をディ
ジタル信号に変換する。LD/VH復調回路304はQ
軸位相を有する副搬送波を用いてLD/VH信号を復調
する。LD/VH分離回路306は、復調されたLD/
VH信号をVH信号とLD信号に分離して、それぞれ第
一及び第二の出力から出力する。主画部相関&輝度処理
回路1001は、LD信号入力端子1002に入力され
たLD信号に主画部相関処理を施す。更に、上記LD信
号に0挿入し、垂直周波数高域信号を抽出する。また、
Y/C分離回路303が出力する輝度信号に0挿入し垂
直周波数低域信号を抽出し、上記LD信号と加算するこ
とで、水平周波数低域信号においては、折返しのない順
次走査信号を生成する。さらに水平周波数高域信号に関
しては、走査線補間して補間走査線を生成し順次走査信
号を出力する。以後の動作は従来例と同一であるので説
明を省略する。
Next, the operation of the television signal processing apparatus of this embodiment will be described with reference to FIG. 4 , an A / D converter 302 converts an input television signal into a digital signal. LD / VH demodulation circuit 304 has Q
The LD / VH signal is demodulated using the subcarrier having the axial phase. The LD / VH separation circuit 306 outputs the demodulated LD /
The VH signal is separated into a VH signal and an LD signal, and output from the first and second outputs, respectively. The main image part correlation & brightness processing circuit 1001 performs main image part correlation processing on the LD signal input to the LD signal input terminal 1002. Further, 0 is inserted into the LD signal to extract a vertical frequency high band signal. Also,
By inserting 0 into the luminance signal output by the Y / C separation circuit 303 to extract the vertical frequency low-frequency signal and adding it to the LD signal, a horizontal scanning low-frequency signal generates a sequential scanning signal without aliasing. . Further, with respect to the horizontal frequency high frequency signal, a scanning line interpolation is performed to generate an interpolated scanning line, and a sequential scanning signal is output. Subsequent operations are the same as those of the conventional example, and thus description thereof is omitted.

【0066】図5は、図4における主画部相関輝度処理
回路1001の一構成例を示したものである。図5にお
いて、輝度信号入力端子1003は、1ライン遅延回路
1101の入力、加算器1103の第一の入力、動き検
出回路1129の入力、及び制御信号発生回路1113
の入力に接続される。1ライン遅延回路1101の出力
は、セレクタ1112の第一の入力、260ライン遅延
回路1102の入力、加算器1103の第二の入力及び
加算器1121の第一の入力に接続される。260ライ
ン遅延回路1102の出力は、係数器1108の入力及
び1ライン遅延回路1105の入力に接続される。1ラ
イン遅延回路1105の出力は、係数器1109の入力
及び1ライン遅延回路1106の入力に接続される。1
ライン遅延回路1106の出力は、係数器1110の入
力及びミキサ1107の第一の入力に接続される。
[0066] Figure 5 is a diagram showing an example of a configuration of a main picture portion correlation luminance processing circuit 1001 in FIG. In FIG. 5 , a luminance signal input terminal 1003 includes an input of a one-line delay circuit 1101, a first input of an adder 1103, an input of a motion detection circuit 1129, and a control signal generation circuit 1113.
Connected to the input of The output of the one-line delay circuit 1101 is connected to the first input of the selector 1112, the input of the 260-line delay circuit 1102, the second input of the adder 1103, and the first input of the adder 1121. The output of the 260-line delay circuit 1102 is connected to the input of the coefficient unit 1108 and the input of the one-line delay circuit 1105. The output of the one-line delay circuit 1105 is connected to the input of the coefficient unit 1109 and the input of the one-line delay circuit 1106. 1
The output of the line delay circuit 1106 is connected to the input of the coefficient unit 1110 and the first input of the mixer 1107.

【0067】係数器1108の出力は、加算器1111
の第一の入力に接続される。係数器1109の出力は、
加算器1111の第二の入力に接続される。係数器11
10の出力は、加算器1111の第三の入力に接続され
る。加算器1111の出力は、水平LPF1115の入
力に接続される。水平LPF1115の出力は、加算器
1116の第一の入力に接続される。
The output of coefficient unit 1108 is added to adder 1111
Connected to the first input of The output of the coefficient unit 1109 is
Connected to the second input of adder 1111. Coefficient unit 11
The output of 10 is connected to a third input of adder 1111. The output of the adder 1111 is connected to the input of the horizontal LPF 1115. The output of the horizontal LPF 1115 is connected to a first input of the adder 1116.

【0068】LD信号入力端子1002は、3倍伸長回
路1114の入力に接続される。3倍伸長回路1114
の出力は、加算器1116の第二の入力に接続される。
加算器1116の出力は、1ライン遅延回路1117の
入力及び係数器1122の入力に接続される。1ライン
遅延回路1117の出力は、1ライン遅延回路1118
の入力、加算器1119の第一の入力及び係数器112
3の入力に接続される。1ライン遅延回路1118の出
力は、加算器1119の第二の入力及び係数器1124
の入力に接続される。係数器1122の出力は、加算器
1125の第一の入力に接続される。係数器1123の
出力は、加算器1125の第二の入力に接続される。係
数器1124の出力は、加算器1125の第三の入力に
接続される。加算器1125の出力は、加算器1126
の第一の入力に接続される。
The LD signal input terminal 1002 is connected to the input of the triple expansion circuit 1114. Triple expansion circuit 1114
Is connected to the second input of adder 1116.
The output of the adder 1116 is connected to the input of the one-line delay circuit 1117 and the input of the coefficient unit 1122. The output of the one-line delay circuit 1117 is
, The first input of the adder 1119 and the coefficient unit 112
3 input. The output of the one-line delay circuit 1118 is supplied to a second input of an adder 1119 and a coefficient unit 1124.
Connected to the input of An output of the coefficient unit 1122 is connected to a first input of the adder 1125. The output of the coefficient unit 1123 is connected to the second input of the adder 1125. An output of the coefficient unit 1124 is connected to a third input of the adder 1125. The output of the adder 1125 is
Connected to the first input of

【0069】加算器1103の出力は、係数器1104
の入力に接続される。係数器1104の出力は、ミキサ
1107の第二の入力及び水平LPF1130の入力に
接続される。水平LPF1130の出力は、加算器11
26の第二の入力に接続される。動き検出回路1129
の出力はミキサ1107の第三の入力に接続される。加
算器1119の出力は、係数器1120の入力に接続さ
れる。係数器1120の出力は、加算器1121の第二
の入力に接続される。加算器1121の出力は、セレク
タ1112の第二の入力に接続される。
The output of the adder 1103 is supplied to a coefficient unit 1104
Connected to the input of The output of the coefficient unit 1104 is connected to the second input of the mixer 1107 and the input of the horizontal LPF 1130. The output of the horizontal LPF 1130 is
26 is connected to the second input. Motion detection circuit 1129
Is connected to the third input of mixer 1107. The output of the adder 1119 is connected to the input of the coefficient unit 1120. An output of the coefficient unit 1120 is connected to a second input of the adder 1121. An output of the adder 1121 is connected to a second input of the selector 1112.

【0070】制御信号発生回路1113の第一の出力
は、セレクタ1112の第三の入力に接続される。セレ
クタ1112の出力は、現ライン信号出力端子1004
に接続される。ミキサ1107の出力は、セレクタ11
31の第一の入力、及び水平HPF1128の入力に接
続される。加算器1126の出力は、加算器1127の
第一の入力に接続される。水平HPF1128の出力
は、加算器1127の第二の入力に接続される。加算器
1127の入力は、セレクタ1131の第二の入力に接
続される。制御信号発生回路の第二の出力は、セレクタ
1331の第三の入力に接続される。セレクタ1331
の出力は、補間ライン出力端子1005に接続される。
A first output of the control signal generation circuit 1113 is connected to a third input of the selector 1112. The output of the selector 1112 is the current line signal output terminal 1004
Connected to. The output of the mixer 1107 is
31 and to the input of the horizontal HPF 1128. The output of adder 1126 is connected to a first input of adder 1127. The output of the horizontal HPF 1128 is connected to a second input of the adder 1127. The input of the adder 1127 is connected to the second input of the selector 1131. A second output of the control signal generation circuit is connected to a third input of the selector 1331. Selector 1331
Is connected to an interpolation line output terminal 1005.

【0071】次に、図5及び図6を用いて回路の動作に
ついて説明する。また、本実施例の如き受信側のフィル
タとしては、一例として主画部信号抽出用に3タップの
垂直LPF、LD信号抽出用に5タップの垂直HPFを
用いている。この図5に示した主画部相関&輝度処理回
路1001は、図3の従来例において、それぞれ独立し
た機能を有する主画部相関回路305、水平LPF30
7、水平HPF10、LD処理回路309、走査線補間
回路311及び加算器312をメモリ等を共用すること
により、一回路に集約して簡略化したものである。
[0071] Next, the operation of the circuit will be described with reference to FIGS. As a filter on the receiving side as in this embodiment, for example, a 3-tap vertical LPF is used for extracting a main image signal, and a 5-tap vertical HPF is used for extracting an LD signal. The main image portion correlation & luminance processing circuit 1001 shown in FIG. 5 is different from the conventional example of FIG. 3 in that the main image portion correlation circuit 305 and the horizontal LPF 30 each have independent functions.
7, the horizontal HPF 10, the LD processing circuit 309, the scanning line interpolating circuit 311 and the adder 312 share a memory and the like, and are simplified by being integrated into one circuit.

【0072】図6は、垂直−時間方向における走査線と
フィールドとの関係を図示したものである。また、図6
のa〜e及びx、y、zはそれぞれ図5における記号と
対応しており、図6中の○印は、主画部により伝送され
る走査線を示しており、×印は、受信側で補間される補
間走査線を示している。3倍伸張回路1114は、無画
部のLD信号を、水平3倍伸張して、フィールド120
1の走査線xの位置に配置するものとする。図5におい
て、1ライン遅延回路1105及び1106、係数器1
108、1109及び1110、加算器1111から垂
直BPFが構成される。この垂直BPFは、図6におい
て、フィールド1201の前フィールド1202の走査
線c、d、eの信号を用いて主画部の輝度信号から、L
D信号と相関の高い信号を抽出する。加算器1116に
おいて、LD信号xに受信側で上記のLD信号と相関の
高い信号を加算することで、送信側において主画部相関
処理されたLD信号を再生する。以上の機能は、従来例
の図3において、主画部相関回路305に相当するもの
である。
FIG . 6 illustrates the relationship between scanning lines and fields in the vertical-time direction. FIG.
A to e and x, y, and z correspond to the symbols in FIG. 5, respectively . A circle in FIG. 6 indicates a scanning line transmitted by the main image unit, and a cross indicates a receiving side. 2 shows an interpolation scanning line to be interpolated. The triple expansion circuit 1114 horizontally expands the LD signal of the non-image part by three times,
It is assumed that they are arranged at the position of one scanning line x. In FIG. 5 , one-line delay circuits 1105 and 1106, coefficient unit 1
108, 1109 and 1110 and the adder 1111 constitute a vertical BPF. In FIG. 6 , the vertical BPF is calculated from the luminance signal of the main image portion using the signals of the scanning lines c, d, and e in the field 1202 preceding the field 1201 by using the L signal.
A signal having a high correlation with the D signal is extracted. The adder 1116 adds the above signal having a high correlation with the LD signal on the reception side to the LD signal x, thereby reproducing the LD signal subjected to the main image portion correlation processing on the transmission side. The above functions correspond to the main image section correlation circuit 305 in FIG.

【0073】次に、本実施例において、図3の走査線補
間回路311に相当する機能について説明する。入力テ
レビジョン信号が静止画の場合には、図6において現フ
ィールド1201の走査線bに対し262ライン前の前
フィールド1202の走査線eを補間信号として使用し
(フィールド間補間)、動画の場合には現フィールド1
201の走査線aと走査線bとから補間走査線を生成す
る(ライン間補間)。動き検出回路1129は、動きに
応じて動き情報Kを出力する。ミキサ1107は、前記
のフィールド間補間及びライン間補間により得られた信
号を、動き情報K(0≦K≦1)に応じてミックスして
補間走査線として出力する。以上までの機能が図3の従
来例の走査線補間回路311に相当するものである。
Next, in this embodiment, a function corresponding to the scanning line interpolation circuit 311 in FIG. 3 will be described. When the input television signal is a still image, using a scanning line e of the previous field 1202 of 262 lines prior to the scanning line b of the current field 1201 in FIG. 6 as the interpolation signal (inter-field interpolation), for moving Has the current field 1
An interpolated scanning line is generated from the scanning line a and the scanning line b of 201 (inter-line interpolation). The motion detection circuit 1129 outputs the motion information K according to the motion. The mixer 1107 mixes the signals obtained by the above-described inter-field interpolation and inter-line interpolation in accordance with the motion information K (0 ≦ K ≦ 1) and outputs the resulting signal as an interpolated scanning line. The functions described above correspond to the conventional scanning line interpolation circuit 311 in FIG.

【0074】次に、図3におけるLD処理回路309に
対応する機能の説明を行う。図5において、1ライン遅
延回路1118、加算器1119及び係数器1120で
構成されるフィルタ及び1ライン遅延回路1117、1
ライン遅延回路1118、係数器1122、係数器11
23、係数器1124及び加算器1125で構成される
フィルタが、LD信号に0挿入し、垂直周波数高域信号
を抽出する5タップの垂直HPFに相当する。また、1
ライン遅延回路1101の出力及び1ライン遅延回路1
101、加算器1103、係数器1104で構成される
フィルタが、輝度信号に0挿入し、垂直周波数低域を抽
出する3タップの垂直LPFに相当する。そして、加算
器1121及び加算器1126においてこれらの信号を
加算することにより、水平周波数低域信号に関しては折
り返しのない順次走査信号を出力する。
Next, a function corresponding to the LD processing circuit 309 in FIG. 3 will be described. In FIG. 5 , a filter including a one-line delay circuit 1118, an adder 1119, and a coefficient unit 1120, and a one-line delay circuit 1117,
Line delay circuit 1118, coefficient unit 1122, coefficient unit 11
23, a filter composed of a coefficient unit 1124 and an adder 1125 is equivalent to a 5-tap vertical HPF that inserts 0 into the LD signal and extracts a vertical frequency high band signal. Also, 1
Output of line delay circuit 1101 and one-line delay circuit 1
A filter composed of 101, an adder 1103, and a coefficient unit 1104 is equivalent to a 3-tap vertical LPF that inserts 0 into a luminance signal and extracts a low vertical frequency band. Then, the adder 1121 and the adder 1126 add these signals to output a horizontal scanning low-frequency signal without aliasing.

【0075】水平HPF1128は、動き適応処理によ
り走査線補間された輝度信号の水平周波数高域信号を出
力する。加算器1127は、上記の輝度信号の補間走査
線の水平周波数高域信号とLD信号を用いて順次走査化
された輝度信号の水平周波数低域信号を加算する。ま
た、制御信号発生回路1113は、入力テレビジョン信
号の識別制御信号から現行NTSC信号かまたは高精細
テレビジョン信号かを識別し、制御信号を出力する。セ
レクタ1112及び1131は、制御信号発生回路11
13からの出力に応じて現行NTSC信号を順次走査化
した信号もしくは、LD信号を用いて順次走査化した信
号を出力する。
The horizontal HPF 1128 outputs a horizontal frequency high band signal of a luminance signal interpolated by the scanning line by the motion adaptive processing. The adder 1127 adds the horizontal frequency low band signal of the luminance signal sequentially scanned by using the horizontal frequency high band signal of the interpolation scanning line of the luminance signal and the LD signal. Further, the control signal generation circuit 1113 identifies the current NTSC signal or the high definition television signal from the identification control signal of the input television signal, and outputs a control signal. The selectors 1112 and 1131 are connected to the control signal generation circuit 11
A signal obtained by sequentially scanning the current NTSC signal or a signal obtained by sequentially scanning using the LD signal is output in accordance with the output from the control circuit 13.

【0076】なお、本実施例においては受信側の輝度信
号の復調に際して、垂直3タップ及び垂直5タップの組
のフィルタを用いたが、これはあきまでも一例であっ
て、これ以外のタップ数の組でもよいことは言うまでも
ない。
In the present embodiment, a set of filters having three vertical taps and five vertical taps is used for demodulating the luminance signal on the receiving side. However, this is merely an example, and the number of taps other than this is used. It goes without saying that the set of "?"

【0077】[0077]

【0078】[0078]

【0079】[0079]

【0080】[0080]

【0081】[0081]

【0082】[0082]

【0083】[0083]

【0084】[0084]

【0085】[0085]

【0086】[0086]

【発明の効果】以上のように、本発明のテレビジョン信
号処理装置は、多重された補強信号を分離する補強信号
分離回路と、主画部の信号を輝度信号と色信号とに分離
するY/C分離回路とを一つの回路で構成する、また
は、主画部で伝送された輝度信号に0挿入して垂直周波
数低域信号を抽出し、更に無画部に多重された前記垂直
−時間周波数高域信号に0挿入して垂直周波数高域信号
を抽出し、前記垂直周波数低域信号と前記垂直周波数高
域信号を加算する回路と、入力テレビジョン信号を順次
走査化する回路とを一つの回路で構成することにより、
各機能を実現する為の部品を共用し、従来よりも低コス
トでEDTV放送方式等にも対応しうるテレビジョン信
号処理装置を提供することが可能となる。
As described above, the television signal processing apparatus according to the present invention comprises a reinforcing signal separating circuit for separating a multiplexed reinforcing signal, and a Y for separating a signal of a main picture portion into a luminance signal and a chrominance signal. / C separation circuit as one circuit, or by inserting 0 into the luminance signal transmitted in the main
The low-frequency signal is extracted, and the vertical
-Vertical frequency high frequency signal by inserting 0 into time frequency high frequency signal
To extract the vertical frequency low band signal and the vertical frequency high
Circuit for summing the input signals and the input television signal
By configuring the scanning circuit and one circuit ,
It is possible to provide a television signal processing device that shares components for realizing each function and that can cope with the EDTV broadcasting system at a lower cost than before.

【0087】[0087]

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第一の実施例におけるテレビジョン信
号処理装置を示したブロック図
FIG. 1 is a block diagram showing a television signal processing device according to a first embodiment of the present invention.

【図2】本発明の第一の実施例に係るY/C/LD/V
H分離回路の一構成例を示したブロック図
FIG. 2 shows Y / C / LD / V according to the first embodiment of the present invention.
Block diagram showing one configuration example of the H separation circuit

【図3】従来例におけるテレビジョン信号処理装置を示
したブロック図
FIG. 3 is a block diagram showing a conventional television signal processing device.

【図4】本発明の第二の実施例におけるテレビジョン信
号処理装置を示したブロック図
FIG. 4 is a block diagram showing a television signal processing device according to a second embodiment of the present invention.

【図5】本発明の第二の実施例に係る主画部相関&輝度
処理回路の一構成例を示したブロック図
FIG. 5 is a main image area correlation & luminance according to the second embodiment of the present invention .
Block diagram showing one configuration example of a processing circuit

【図6】本発明の第二の実施例に係る主画部相関&輝度
処理回路における走査線とフィールドとの関係を示した
模式図
FIG. 6 shows a main image area correlation and luminance according to the second embodiment of the present invention .
Illustrated the relationship between scanning lines and fields in processing circuits
Pattern diagram

【符号の説明】[Explanation of symbols]

101 Y/C/LD/VH分離回路 301 テレビジョン信号入力端子 302 A/D変換器 303 Y/C分離回路 304 LD/VH復調回路 305 主画部相関回路 306 LD/VH分離回路 307 水平LPF 308 VH処理回路 309 LD処理回路 310 水平HPF 311,318,323 走査線補間回路 312 加算器 313,319,324 3→4変換回路 314 加算器 315,320,325 倍速変換回路 316,321,326 D/A変換器 317 Q復調回路 322 I復調回路 327 マトリクス回路 328 表示器 1001 主画部相関&輝度処理回路 Reference Signs List 101 Y / C / LD / VH separation circuit 301 Television signal input terminal 302 A / D converter 303 Y / C separation circuit 304 LD / VH demodulation circuit 305 Main picture section correlation circuit 306 LD / VH separation circuit 307 Horizontal LPF 308 VH processing circuit 309 LD processing circuit 310 Horizontal HPF 311, 318, 323 Scan line interpolation circuit 312 Adder 313, 319, 324 3 → 4 conversion circuit 314 Adder 315, 320, 325 Double speed conversion circuit 316, 321, 326 D / A converter 317 Q demodulation circuit 322 I demodulation circuit 327 Matrix circuit 328 Display 1001 Main picture area correlation & brightness processing circuit

───────────────────────────────────────────────────── フロントページの続き (72)発明者 安本 吉雄 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (72)発明者 上畠 秀世 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (72)発明者 木曽田 晃 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (72)発明者 林 貴也 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (72)発明者 小方 康世 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (56)参考文献 特開 平6−125531(JP,A) ──────────────────────────────────────────────────の Continuing from the front page (72) Yoshio Yasumoto, Inventor 1006 Kazuma Kadoma, Osaka Prefecture Inside Matsushita Electric Industrial Co., Ltd. In-company (72) Inventor Akira Kisoda 1006 Kadoma Kadoma, Osaka Pref. Matsushita Electric Industrial Co., Ltd. (72) Inventor Takaya Hayashi 1006 Odaka Kadoma, Kadoma-shi Osaka Pref. Inventor Yasuyo Ogata 1006 Kazuma Kadoma, Kadoma, Osaka Prefecture Inside Matsushita Electric Industrial Co., Ltd. (56) References JP-A-6-1255531 (JP, A)

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】現行の4:3のアスペクト比を有する画像
表示領域の中心部(主画部)に、前記4:3のアスペク
ト比より大きなアスペクト比を有する画像を配置し、前
記現行画像表示領域の残りの表示領域(無画部)に画質
改善のための補強信号として少なくとも垂直−時間周波
数高域信号を多重して伝送する高精細テレビジョン放送
方式に則った信号を処理する受信側の処理装置であっ
て、 前記主画部で伝送された輝度信号に0挿入して垂直周波
数低域信号を抽出し、更に無画部に多重された前記垂直
−時間周波数高域信号に0挿入して垂直周波数高域信号
を抽出し、前記垂直周波数低域信号と前記垂直周波数高
域信号を加算する処理と、入力テレビジョン信号を順次
走査化する処理とを一つの信号処理回路で実現すること
を特徴とするテレビジョン信号処理装置。
An image having an aspect ratio larger than the 4: 3 aspect ratio is arranged at the center (main image portion) of the current image display region having an aspect ratio of 4: 3. A receiving side for processing a signal conforming to a high-definition television broadcasting system in which at least a vertical-time frequency high band signal is multiplexed and transmitted as a reinforcement signal for improving image quality in the remaining display region (non-image portion) of the region. A processing device, wherein 0 is inserted into the luminance signal transmitted by the main image section to extract a vertical frequency low frequency signal, and further 0 is inserted into the vertical-time frequency high frequency signal multiplexed in the non-image area. A single signal processing circuit for extracting a vertical frequency high frequency signal and adding the vertical frequency low frequency signal and the vertical frequency high frequency signal, and sequentially scanning an input television signal. Characterized by Revision signal processing device.
【請求項2】信号処理回路は、主画部で伝送された輝度
信号に0挿入して垂直周波数低域信号を抽出し、更に無
画部に多重された前記垂直−時間周波数高域信号に0挿
入して垂直周波数高域信号を抽出し、前記垂直周波数低
域信号と前記垂直周波数高域信号を加算する処理におい
て用いる垂直ローパスフィルタと、入力テレビジョン信
号を順次走査化する処理において用いる垂直ローパスフ
ィルタとを共用することを特徴とする請求項1記載のテ
レビジョン信号処理装置。
2. A signal processing circuit for inserting a zero into a luminance signal transmitted in a main picture section to extract a vertical frequency low-frequency signal, and further adding the vertical-time frequency high-frequency signal multiplexed in a non-picture section to the vertical signal. A vertical low-pass filter used in a process of extracting the vertical frequency high band signal by inserting 0 and adding the vertical frequency low band signal and the vertical frequency high band signal, and a vertical low pass filter used in a process of sequentially scanning the input television signal. The television signal processing apparatus according to claim 1, wherein the television signal processing apparatus shares a low-pass filter.
【請求項3】信号処理回路は、主画部で伝送された輝度
信号に0挿入して垂直周波数低域信号を抽出し、更に無
画部に多重された前記垂直−時間周波数高域信号に0挿
入して垂直周波数高域信号を抽出し、前記垂直周波数低
域信号と前記垂直周波数高域信号を加算する処理におい
て用いる垂直ローパスフィルタを構成する少なくとも一
つの1ライン遅延回路と、入力テレビジョン信号を順次
走査化する処理において用いる垂直ローパスフィルタを
構成する少なくとも一つの1ライン遅延回路とを共用す
ることを特徴とする請求項1記載のテレビジョン信号処
理装置。
3. The signal processing circuit extracts a vertical frequency low-frequency signal by inserting 0 into a luminance signal transmitted in a main picture section, and further extracts the vertical-time frequency high-frequency signal multiplexed in a non-picture section. At least one one-line delay circuit constituting a vertical low-pass filter used in a process of inserting a vertical frequency high-frequency signal by inserting a zero and inserting the vertical frequency low-frequency signal and the vertical frequency high-frequency signal; 2. The television signal processing apparatus according to claim 1, wherein at least one one-line delay circuit constituting a vertical low-pass filter used in a process of sequentially scanning signals is shared.
JP6029583A 1994-02-28 1994-02-28 Television signal processor Expired - Lifetime JP2751819B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6029583A JP2751819B2 (en) 1994-02-28 1994-02-28 Television signal processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6029583A JP2751819B2 (en) 1994-02-28 1994-02-28 Television signal processor

Publications (2)

Publication Number Publication Date
JPH07240902A JPH07240902A (en) 1995-09-12
JP2751819B2 true JP2751819B2 (en) 1998-05-18

Family

ID=12280111

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6029583A Expired - Lifetime JP2751819B2 (en) 1994-02-28 1994-02-28 Television signal processor

Country Status (1)

Country Link
JP (1) JP2751819B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100446291B1 (en) 2001-11-07 2004-09-01 삼성전자주식회사 Delay locked loop circuit capable of adjusting locking resolution using CAS latency

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06125531A (en) * 1992-10-13 1994-05-06 Nippon Hoso Kyokai <Nhk> Signal multiplex transmitting method

Also Published As

Publication number Publication date
JPH07240902A (en) 1995-09-12

Similar Documents

Publication Publication Date Title
US5128750A (en) Television signal converter for converting a high definition television signal into a television signal for display by a standard television receiver
JP2751819B2 (en) Television signal processor
JP3258999B2 (en) Scanning line converter
US5510847A (en) TV signal decoding apparatus using luminance and color signal selection
JPH0787418A (en) Demodulation system for edtv vertical reinforcing signal
JPH07154758A (en) Television signal processor
JP3361143B2 (en) Television signal processing circuit and television signal processing device
JP3185544B2 (en) High definition wide aspect television decoder and color demodulation circuit used therefor
JP2848946B2 (en) Television signal processing circuit
JPH06292239A (en) Television signal processing unit
JP2751844B2 (en) Wide television signal processing device and wide television signal receiving device
JP2913948B2 (en) Television signal synthesis method
JPH06350975A (en) Method for constituting television signal
JP2685542B2 (en) Chroma signal processing circuit
JPH07143258A (en) Television signal processor
JPH04339487A (en) Television receiver
JPH0813122B2 (en) Scan line interpolation circuit
JPH06350976A (en) Television receiver
JPH07203388A (en) Multiple signal correcting circuit
JPH07245744A (en) Television signal processing unit
JPH0851602A (en) Television signal receiver
JPH07327177A (en) Television signal decoder
JPH06311489A (en) Scanning line converter
JPH0583687A (en) Transferring system for television signal
JPH05161122A (en) Vertical non-picture portion information transmission equipment