JP2702562B2 - Line printer - Google Patents

Line printer

Info

Publication number
JP2702562B2
JP2702562B2 JP26847389A JP26847389A JP2702562B2 JP 2702562 B2 JP2702562 B2 JP 2702562B2 JP 26847389 A JP26847389 A JP 26847389A JP 26847389 A JP26847389 A JP 26847389A JP 2702562 B2 JP2702562 B2 JP 2702562B2
Authority
JP
Japan
Prior art keywords
line
selector
block
shift register
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP26847389A
Other languages
Japanese (ja)
Other versions
JPH03128258A (en
Inventor
要 伊賀
敏行 田村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tec Corp
Original Assignee
Tec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tec Corp filed Critical Tec Corp
Priority to JP26847389A priority Critical patent/JP2702562B2/en
Publication of JPH03128258A publication Critical patent/JPH03128258A/en
Application granted granted Critical
Publication of JP2702562B2 publication Critical patent/JP2702562B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Dot-Matrix Printers And Others (AREA)
  • Electronic Switches (AREA)
  • Printers Or Recording Devices Using Electromagnetic And Radiation Means (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明はラインプリンタに関するものである。Description: TECHNICAL FIELD The present invention relates to a line printer.

従来の技術 近年、電子写真法を利用するなどして開発されたプリ
ンタの一つにラインプリンタが存している。このライン
プリンタとは、感光ドラムの周面上に帯電器、ラインヘ
ッド、現像器、転写器等の装置を近接配置したものであ
り、帯電器の印加電圧で帯電した感光ドラムの周面に、
ラインヘッドに連設された発光素子の選択的な発光で露
光を行なって潜像を形成し、この潜像を現像器から供給
されるトナーで現像して転写器で印刷用紙に転写するも
のである。
2. Description of the Related Art In recent years, a line printer has been one of printers developed using electrophotography or the like. This line printer is a device in which devices such as a charger, a line head, a developing device, and a transfer device are arranged close to each other on the peripheral surface of a photosensitive drum, and on the peripheral surface of the photosensitive drum charged by the applied voltage of the charger,
A latent image is formed by performing exposure with selective light emission of a light emitting element connected to a line head, and the latent image is developed with toner supplied from a developing device and transferred to printing paper by a transfer device. is there.

上述のようなラインヘッドの発光素子としてはLEDな
どが使用されているが、これは発光強度と応答性とを両
立させることが困難である等の課題を有している。そこ
で、現在ではラインヘッドの発光素子として端面発光型
EL素子を使用することが考えられている。そこで、この
端面発光型EL素子を利用したラインヘッドを第5図及び
第6図に基づいて説明する。このラインヘッド1の端面
発光型EL素子2は、第6図に例示するように、活性元素
を含む硫化亜鉛等からなる薄膜状の活性層3を上下から
誘電体層4,5で囲み、これら誘電体層4,5の上下面に平板
電極6,7を形成し、前記活性層3の端面から極扁平な光
を出射するもので、上面が発光する従来のELに比して10
0倍程の発光強度を得ることが可能である。そして、第
5図に例示するように、上記構造の端面発光型EL素子2
を薄膜技術などで基板8上に連設してロッドレンズアレ
イ(図示せず)等を取付けることで前記ラインヘッド1
が形成される。
Although an LED or the like is used as a light emitting element of the above-described line head, it has a problem that it is difficult to achieve both light emission intensity and responsiveness. Therefore, at present, the end-face light emitting type is used as the light emitting element of the line head.
The use of EL elements has been considered. Therefore, a line head using this edge emitting EL element will be described with reference to FIGS. 5 and 6. FIG. As shown in FIG. 6, the edge emitting EL element 2 of the line head 1 has a thin active layer 3 made of zinc sulfide or the like containing an active element surrounded by dielectric layers 4 and 5 from above and below. Plate electrodes 6 and 7 are formed on the upper and lower surfaces of the dielectric layers 4 and 5, and extremely flat light is emitted from the end surface of the active layer 3, which is 10 times smaller than the conventional EL in which the upper surface emits light.
It is possible to obtain an emission intensity about 0 times. Then, as exemplified in FIG. 5, the edge emitting EL element 2 having the above structure
Are connected to the substrate 8 by a thin film technique or the like, and a rod lens array (not shown) or the like is attached to the line head 1.
Is formed.

そこで、例えば、各端面発光型EL素子2毎にスイッチ
ング素子を介して交流電源9を接続するなどしたライン
ヘッド1を、帯電器や現像器及び転写器等と共に感光体
である感光ドラムの周面上に近接配置することで、電子
写真方式のラインプリンタ等(図示せず)を製作するこ
とができる。だが、このようなラインプリンタを実施す
る場合、端面発光型EL素子2は出射光のビーム形状の縦
横比が極度に大きく扁平なので、これを補正する手段が
必要である。
Therefore, for example, a line head 1 in which an AC power supply 9 is connected via a switching element to each of the edge emitting EL elements 2 is mounted on a peripheral surface of a photosensitive drum which is a photosensitive member together with a charger, a developing device, and a transfer device. By arranging them close to each other, an electrophotographic line printer or the like (not shown) can be manufactured. However, when such a line printer is implemented, the edge emitting EL element 2 has an extremely large and flat aspect ratio of the beam shape of the emitted light, and therefore, a means for correcting this is necessary.

そこで、上述のような課題を解決したものとしては、
本出願人により特願平1−97081号として提案された装
置が存する。そこで、この装置をラインプリンタの先行
技術として第7図ないし第9図に基づいて説明する。こ
のラインプリンタである端面発光型ELプリンタ10では、
他機器等のプリンタコントローラ11が接続されるインタ
ーフェイス12に、二個のアドレスカウンタ13,14と基準
クロック15とが接続されたコントロール回路16を介して
タイミングコントローラ17が接続されている。また、前
記インターフェイス12は、各々スリーステート18〜21が
入出力部に接続されたラインメモリである二個のRAM22,
23に第一のデータ処理回路24を介して接続されており、
前記RAM22,23にはコントロール回路16と前記アドレスカ
ウンタ13,14とがセレクタ25を介して接続されている。
さらに、前記RAM22,23は、前記タイミングローラ17が接
続された第二のデータ処理回路26に前記スリーステート
20,21を介して接続されている。また、前記データ処理
回路26は、各々ラッチ271〜27mとドライバ281〜28mとを
介して、ラインヘッド29のブロック電極301〜30nに接続
されたシフトレジスタ311〜31mにパラレルに接続されて
いる。さらに、前記タイミングコントローラ17は、前記
ラインヘッド29のコモン電極321〜32mに接続されたコモ
ンドライバ33と、前記ラッチ271〜27m及びシフトレジス
タ311〜31mに接続されている。
Therefore, as a solution to the above problems,
There is an apparatus proposed by the present applicant as Japanese Patent Application No. 1-97081. Therefore, this apparatus will be described with reference to FIGS. 7 to 9 as a prior art of a line printer. In the edge emitting EL printer 10, which is a line printer,
A timing controller 17 is connected to an interface 12 to which a printer controller 11 such as another device is connected via a control circuit 16 to which two address counters 13 and 14 and a reference clock 15 are connected. Further, the interface 12 has two RAMs 22, each of which is a line memory in which the three-states 18 to 21 are connected to the input / output unit.
23 is connected via a first data processing circuit 24,
A control circuit 16 and the address counters 13 and 14 are connected to the RAMs 22 and 23 via a selector 25.
Further, the RAMs 22 and 23 store the three-state data in the second data processing circuit 26 to which the timing roller 17 is connected.
Connected via 20,21. Further, the data processing circuit 26, respectively via the latch 27 1 ~27m and driver 28 1 ~28m, connected to the shift register 31 1 ~31m in parallel connected to the block electrodes 30 1 ~30n line head 29 Have been. Further, the timing controller 17 is connected to a common driver 33 connected to common electrodes 32 1 to 32 m of the line head 29, and to the latches 27 1 to 27 m and shift registers 31 1 to 31 m.

なお、前記ブロック電極301〜30nに接続された各電子
部品27,38,31等の数は、前記コモン電極321〜32mと同数
のm個になっており、前記ラインヘッド29にはm×n個
の端面発光型EL素子2が連設されている。
The number of such electronic components 27,38,31 which are connected to the block electrodes 30 1 ~30n, said has become equal number of m and the common electrode 32 1 ~32m, the said line head 29 m × n edge emitting EL elements 2 are provided in series.

このような構成において、この端面発光型ELプリンタ
10では、プリンタコントローラ11からインターフェイス
12を介して入力されたクロック信号を含む印刷データ
が、一主走査ライン毎に第一のデータ処理回路24で並び
換え等の処理により圧縮される。
In such a configuration, this edge emitting EL printer
In 10, interface from printer controller 11
The print data including the clock signal input via 12 is compressed by the first data processing circuit 24 by a process such as rearrangement for each main scanning line.

そこで、この圧縮された印刷データは、RAM22,23の一
方に一主走査ラインの印刷時間中に一時記憶され、同時
に、他方のRAM23,22からは事前に一時記憶した印刷デー
タが高速に出力される。
Therefore, the compressed print data is temporarily stored in one of the RAMs 22 and 23 during the printing time of one main scan line, and at the same time, the print data temporarily stored in advance is output from the other RAM 23 and 22 at high speed. You.

ここで、印刷データを一時記憶するRAM22,23の選択
は、プリンタコントローラ11からアドレスカウンタ13に
入力されたタイミングに従って動作するセレクタ25によ
り行なわれる。また、RAM23,22からの印刷データ出力
は、基準クロック15から発せられる高速出力用の基準ク
ロック信号に同期して動作するコントロール回路16及び
アドレスカウンタ14に従って行なわれる。
Here, the selection of the RAMs 22 and 23 for temporarily storing the print data is performed by the selector 25 that operates according to the timing input from the printer controller 11 to the address counter 13. Print data output from the RAMs 23 and 22 is performed in accordance with the control circuit 16 and the address counter 14 which operate in synchronization with a high-speed output reference clock signal generated from the reference clock 15.

そこで、この出力された印刷データは第二のデータ処
理回路26で印刷に適した形態に再処理され、シフトレジ
スタ311〜31mに順次出力されてラッチ271〜27mにより保
持される。そして、これら部材31,27とコモンドライバ3
3とがタイミングコントローラ17に制御され、ブロック
電極301〜30nとコモン電極321〜32mとから各々低電圧高
電圧の駆動パルスがラインヘッド29に所定回数繰返し出
力される。
Then, the output print data is reprocessed by the second data processing circuit 26 into a form suitable for printing, sequentially output to the shift registers 31 1 to 31 m, and held by the latches 27 1 to 27 m. Then, these members 31, 27 and the common driver 3
3 are controlled by the timing controller 17, and low-voltage and high-voltage drive pulses are repeatedly output to the line head 29 a predetermined number of times from the block electrodes 30 1 to 30 n and the common electrodes 32 1 to 32 m.

そこで、この端面発光型ELプリンタ10では、第8図に
例示するタイムチャートのように、上述の動作が一主走
査ラインの印刷時間T0中に四回行なわれ、ラインヘッド
29は一主走査ライン分の幅にライン発光を四回繰返すこ
とになる。このようにして印刷されたラインは、第9図
に例示するように、縁部のギザ状のずれが微小になって
美麗であり、しかも、四回の発光動作で一つの画素を形
成するので副走査方向に白抜けが生じることも防止され
る。
Therefore, in the edge emission type EL printer 10, as in the time chart illustrated in FIG. 8, carried out four times during the printing time T 0 of the above-described operation is one main scanning line, the line head
Reference numeral 29 indicates that line emission is repeated four times within the width of one main scanning line. As illustrated in FIG. 9, the line printed in this manner is beautiful because the edge has a small jagged shift and is beautiful, and one pixel is formed by four light emission operations. The occurrence of white spots in the sub-scanning direction is also prevented.

発明が解決しようとする課題 上述のような端面発光型ELプリンタ10は、一主走査ラ
インを複数回のライン発光で形成するので、出射光が扁
平な端面発光型EL素子2からなるラインヘッド29を使用
しても印刷画像が美麗であり、しかも、このようにライ
ン発光を繰返す構造としても、複数個のRAM22,23を切替
えて一時記憶した印刷データを順次出力するので、印刷
データの入力を遅滞させることなく同一の印刷データを
繰返し出力することができる。
The edge-emitting EL printer 10 as described above forms one main scanning line by a plurality of line emissions, so that the line head 29 composed of the edge-emitting EL element 2 whose emission light is flat. The print image is beautiful even if the print data is used.Moreover, even with such a structure in which the line light emission is repeated, since the plurality of RAMs 22 and 23 are switched and the temporarily stored print data is sequentially output, the input of the print data can be performed. The same print data can be repeatedly output without delay.

だが、この端面発光型ELプリンタ10は、上述のような
動作を実現するために複数個のRAM22,23を印刷データを
出力するものと一時記憶するものとに切替える必要があ
り、その制御が複雑で装置の信頼性が低下する懸念が存
する。
However, in order to realize the above-described operation, the edge-emitting EL printer 10 needs to switch a plurality of RAMs 22 and 23 between a type that outputs print data and a type that temporarily stores the print data, and the control is complicated. Therefore, there is a concern that the reliability of the device is reduced.

課題を解決するための手段 請求項1記載の発明は、1ブロックにm個の発光素子
を備えたn個のブロックを配列してm×n個の発光素子
からなるラインヘッドを形成し、このラインヘッドの各
ブロックにそれぞれ接続されたn個のブロック電極と各
ブロックのi番目(i=1〜m)の発光素子を共通接続
したm個のコモン電極とで前記ラインヘッドをマトリク
ス状に配線し、セレクタ信号により選択される二つの入
力端子を備えたセレクタを設け、一個のセレクタの出力
端子とmビットのシフトレジスタの入力端子とを接続す
るとともにこのシフトレジスタの最終段の出力端子と前
記セレクタの一方の入力端子とを接続して形成したデー
タ保持回路をn個設け、該データ保持回路のシフトレジ
スタからの出力端子を前記ブロック電極に各々接続し、
シリアルパラレル変換回路のn個の出力端子を前記デー
タ保持回路の各セレクタの他方の入力端子にそれぞれ接
続して対応するブロックのデータを出力し、前記シリア
ルパラレル変換回路の入力端子に印刷データを一主走査
ライン毎に出力する一個のラインメモリの出力端子を接
続した。
Means for Solving the Problems According to the invention of claim 1, n blocks having m light emitting elements in one block are arranged to form a line head composed of m × n light emitting elements. The line head is wired in a matrix by n block electrodes connected to each block of the line head and m common electrodes commonly connecting the i-th (i = 1 to m) light emitting elements of each block. A selector having two input terminals selected by a selector signal is provided, an output terminal of one selector is connected to an input terminal of an m-bit shift register, and an output terminal of the last stage of the shift register is connected to the output terminal of the shift register. N data holding circuits formed by connecting to one input terminal of the selector are provided, and output terminals from the shift register of the data holding circuit are connected to the block electrodes, respectively. And,
The n output terminals of the serial / parallel conversion circuit are connected to the other input terminals of the selectors of the data holding circuit, respectively, to output the data of the corresponding block, and the print data is input to the input terminal of the serial / parallel conversion circuit. The output terminal of one line memory for outputting each main scanning line was connected.

請求項2記載の発明は、1ブロックにm個の発光素子
を備えたn個のブロックを配列してm×n個の発光素子
からなるラインヘッドを形成し、このラインヘッドの各
ブロックにそれぞれ接続されたn個のブロック電極と各
ブロックのi番目(i=1〜m)の発光素子を共通接続
したm個のコモン電極とで前記ラインヘッドをマトリク
ス状に配線し、セレクタ信号により選択される二つの入
力端子を備えたセレクタを設け、一個のセレクタの出力
端子と一個のレジスタの入力端子とを接続し、かつ、該
レジスタの出力端子と(m−1)ビットのシフトレジス
タの入力端子とを接続し、かつ、該シフトレジスタの最
終段の出力端子と前記セレクタの一方の入力端子とを接
続して形成したデータ保持回路をn個設け、該データ保
持回路のシフトレジスタからの出力端子を前記ブロック
電極に各々接続し、前記セレクタの他方の入力端子はラ
インメモリの出力端子もしくは前段のデータ保持回路の
レジスタの出力端子と接続されており、かつ、前記レジ
スタ及び前記シフトレジスタが共にデータシフト信号の
入力手段を有する。
According to a second aspect of the present invention, a line head including m × n light emitting elements is formed by arranging n blocks each having m light emitting elements in one block, and each block of the line head is provided with m light emitting elements. The line heads are wired in a matrix with n connected block electrodes and m common electrodes connecting the i-th (i = 1 to m) light emitting elements of each block in common, and are selected by a selector signal. A selector having two input terminals is provided, an output terminal of one selector is connected to an input terminal of one register, and an output terminal of the register is connected to an input terminal of a (m-1) -bit shift register. And n data holding circuits formed by connecting the output terminal of the last stage of the shift register and one input terminal of the selector are provided, and the shift register of the data holding circuit An output terminal from the selector is connected to the block electrode, and the other input terminal of the selector is connected to an output terminal of a line memory or an output terminal of a register of a data holding circuit in a preceding stage, and the register and the Both shift registers have input means for a data shift signal.

作用 請求項1記載の発明は、ループ状に接続された一個の
セレクタとmビットのシフトレジスタとからなるn個の
データ保持回路をブロック電極に各々接続し、データ保
持回路のセレクタに各々接続されると共に互いに順次接
続されたn個のレジスタからなるシリアルパラレル変換
回路を形成し、このシリアルパラレル変換回路に印刷デ
ータを一主走査ライン毎に出力する一個のラインメモリ
を接続したことにより、ラインメモリから出力される一
主走査ライン分の印刷データは、シリアルパラレル変換
回路の各レジスタから各データ保持回路のシフトレジス
タへと入力され、このシフトレジスタに入力された印刷
データがセレクタに切替えにより繰返し出力されるの
で、所定回数のライン発光で一主走査ラインを形成して
高品質な画像形成を行なうことができ、それでいて、上
述のような動作を実現するために複数個のラインメモリ
を切替えるような複雑な制御は要しない。
According to the first aspect of the present invention, n data holding circuits each composed of one selector and an m-bit shift register connected in a loop are connected to the block electrodes, respectively, and connected to the selectors of the data holding circuit. And a serial-to-parallel conversion circuit composed of n registers sequentially connected to each other, and a line memory for outputting print data for each main scanning line is connected to the serial-to-parallel conversion circuit. Is output from each register of the serial / parallel conversion circuit to the shift register of each data holding circuit, and the print data input to this shift register is repeatedly output by switching to the selector. To form one main scanning line with a predetermined number of line emission However, complicated control such as switching between a plurality of line memories to realize the above-described operation is not required.

また、請求項2記載の発明は、ループ状に接続された
一個のセレクタと一個のレジスタと(m−1)ビットの
シフトレジスタとからなるn個のデータ保持回路をブロ
ック電極に各々接続し、データ保持回路のレジスタを順
次接続したシリアルパラレル変換回路を形成し、印刷デ
ータを一主走査ライン毎に出力する一個のラインメモリ
をデータ保持回路のセレクタに接続したことにより、シ
リアルパラレル変換回路を形成するレジスタがデータ保
持も行なうので、請求項1記載の発明のラインヘッドに
比して素子数を低減することが可能である。
According to a second aspect of the present invention, n data holding circuits each including one selector, one register, and a (m-1) -bit shift register connected in a loop are connected to the block electrodes, respectively. A serial-parallel conversion circuit is formed by sequentially connecting the registers of the data holding circuit, and a single line memory that outputs print data for each main scanning line is connected to the selector of the data holding circuit, forming a serial-parallel conversion circuit. Since the register performs data holding, the number of elements can be reduced as compared with the line head according to the first aspect of the present invention.

実施例 請求項1記載の発明の実施例を第1図及び第2図に基
づいて説明する。なお、第7図に例示した端面発光型EL
プリンタ10と同一の部分は同一の名称及び符号を用いて
説明も省略する。このラインプリンタである端面発光型
ELプリンタ34では、ループ状に接続された一個のセレク
タ35とmビットのシフトレジスタ36とでn個のデータ保
持回路371〜37nが形成され、これらのデータ保持回路37
1〜37nがブロック電極301〜30nにドライバ281〜28nを介
して各々接続されている。そして、前記データ保持回路
371〜37nに各々接続されたn個のレジスタ381〜38nから
なるシリアルパラレル変換回路39が、一個のラインメモ
リであるRAM40に接続されている。なお、本実施例の端
面発光型ELプリンタ34では、前記RAM40の容量がxビッ
トとすると、上記回路部品35〜38がIC化されるなどして
x個の回路群411〜41xとなっている。また、この端面発
光型ELプリンタ34では、前記シフトレジスタ36は、順次
接続されたm個のレジスタ421〜42mで各々形成されてい
る。
Embodiment An embodiment of the present invention will be described with reference to FIGS. 1 and 2. FIG. Note that the edge-emitting EL illustrated in FIG. 7 is used.
The same parts as those of the printer 10 are denoted by the same names and reference numerals, and the description is omitted. This line printer is an edge emitting type
In the EL printer 34, n data holding circuits 371 to 37n are formed by one selector 35 and an m-bit shift register 36 connected in a loop, and these data holding circuits 37 1 to 37n are formed.
1 ~37N are respectively connected via a driver 28 1 ~28n the block electrodes 30 1 ~30n. And the data holding circuit
37 1 ~37n each consisting of connected n registers 38 1 ~38n to the serial-parallel conversion circuit 39 is connected to a single line memories RAM 40. In the edge-emitting EL printer 34 according to the present embodiment, if the capacity of the RAM 40 is x bits, the circuit components 35 to 38 are integrated into an IC and become x circuit groups 41 1 to 41 x. I have. Further, in the edge emission type EL printer 34, the shift register 36 are respectively formed by sequentially connected m number of registers 42 1 ~42m.

そして、この端面発光型ELプリンタ34では、RAM40が
一個なので複数個のRAM22,23を切替えるセレクタ25等の
回路部品が廃されている。
Since the edge emitting EL printer 34 has one RAM 40, circuit components such as the selector 25 for switching between the plurality of RAMs 22 and 23 are eliminated.

このような構成において、この端面発光型ELプリンタ
34では、まず、プリンタコントローラ11のページメモリ
(図示せず)から出力されてデータ処理回路24で編集さ
れた印刷データが、一主走査ライン毎にRAM40に一時記
憶され、この一主走査ライン分の印刷データはタイミン
グコントローラ17から出力される各信号に従って回路群
411〜41xにラッチされる。そこで、これらの回路群411
〜41xが接続されたドライバ281〜28nとコモンドライバ3
3とがタイミングコントローラ17により同期制御される
ことで、前述の端面発光型ELプリンタ10と同様にライン
ヘッド29がライン発光を四回繰返すなどして画像形成が
行なわれる。
In such a configuration, this edge emitting EL printer
In 34, first, print data output from a page memory (not shown) of the printer controller 11 and edited by the data processing circuit 24 is temporarily stored in the RAM 40 for each main scanning line. The print data of the circuit group according to each signal output from the timing controller 17
Latched to 41 1 to 41x. Therefore, these circuit groups 41 1
Drivers 28 1 to 28n connected to ~ 41x and common driver 3
3 is synchronously controlled by the timing controller 17, so that the line head 29 repeats line emission four times to form an image as in the case of the above-described end-face emission type EL printer 10.

なお、第2図に例示するように、上述のRAM40から回
路群411〜41xへのデータ転送は一主走査ラインの印刷時
間T0の1/4の時間T1中に行なわれ、回路群411〜41xから
ラインヘッド29に印刷データが繰返し出力されている3T
1の間にRAM40は次の印刷データを一時記憶するようにな
っている。
As shown in FIG. 2, the data transfer from the RAM 40 to the circuit groups 41 1 to 41 x is performed during a time T 1 which is / 4 of the printing time T 0 of one main scanning line. 3T in which print data is repeatedly output to line head 29 from 41 1 to 41x
During one , the RAM 40 temporarily stores the next print data.

そこで、上述のような動作の内容を以下に詳述する。
まず、RAM40に一時記憶された一主走査ライン分の印刷
データは、タイミングコントローラ17から出力されるシ
フトクロック信号(SCK)に従ってシリアルパラレル変
換回路39の各レジスタ381〜38nに順次シフトされて入力
される。そこで、各回路群411〜41xのレジスタ381〜38n
に印刷データがラッチされると、これがラッチ信号(LA
TCH)に従って各データ保持回路371〜37nのシフトレジ
スタ36へとセレクタ35を介して入力される。そして、上
述の動作がm回繰返されてシフトレジスタ36のm個のレ
ジスタ421〜42mに一主走査ライン分のmビットの印刷デ
ータが一時記憶され、これと同時に印刷データは逐次ド
ライバ281〜28nに転送されて一回のライン発光に供され
る。
Therefore, the contents of the above-described operation will be described in detail below.
First, print data for one main scan line stored temporarily in the RAM40 is sequentially shifted in the registers 38 1 ~38n the serial-parallel conversion circuit 39 in accordance with a shift clock signal outputted from the timing controller 17 (SCK) input Is done. Therefore, for each circuit group 41 1 ~41x register 38 1 ~38n
When the print data is latched at the latch signal (LA
Input through the selector 35 to the shift register 36 of the data holding circuits 37 1 ~37n according TCH). The above operation is repeated m times, and m bits of print data for one main scan line are temporarily stored in the m registers 421 to 42m of the shift register 36, and at the same time, the print data is sequentially transferred to the driver 28 1 N28n and used for one line emission.

つまり、上述の動作は一主走査ラインの印刷時間T0
1/4の時間T1中に行なわれ、この間、セレクタ35は入力
されるセレクタ信号(SELECT)がLであることでレジス
タ38へのゲートが開いてループを形成するゲートは閉じ
ている。
That is, the above operation of the print time T 0 of the first main scan line
Performed during 1 1/4 time T, during which the selector 35 is the gate of the selector signal input (SELECT) to form a loop gate of the register 38 is opened by a L is closed.

そして、上述の動作が完了すると、各セレクタ35は入
力されるセレクタ信号がHになってレジスタ38へのゲー
トが閉じてループを形成するゲートが開く。そこで、各
データ保持回路371〜37nでは、引続き入力されるラッチ
信号に従って各シフトレジスタ36内のレジスタ421〜42m
に一時記憶されたmビットの印刷データがループ内を順
次シフトされて巡回し、これと同時に印刷データが適宜
ドライバ281〜28nに転送されて一回のライン発光に供さ
れる。
When the above operation is completed, the selector signal input to each selector 35 becomes H, the gate to the register 38 closes, and the gate forming a loop opens. Therefore, in the data holding circuit 37 1 ~37N, register 42 1 in each of the shift register 36 in accordance with a latch signal subsequently inputted ~42m
Print data temporarily stored m bits are cyclically shifted sequentially in a loop, and at the same time the print data is subjected to the line emission of one is transferred to the appropriate driver 28 1 ~28n to.

この時、RAM40は、一主走査ライン分の印刷データを
データ保持回路371〜37nに転送し終っており、次の一主
走査ラインの印刷データを一時記憶することになる。
In this case, RAM 40 is finished to transfer the print data for one main scanning line in the data holding circuit 37 1 ~37n, so that temporarily stores print data of the next one main scanning line.

そこで、この端面発光型ELプリンタ34では、一主走査
ラインの印刷時間T0の1/4の時間T1中に行なわれる上述
の動作が三回繰返され、前述の端面発光型ELプリンタ10
と同様に四回のライン発光で一主走査ラインを形成して
高品質な画像形成を行なうことができる。
Therefore, in the edge emission type EL printer 34, the above-described operations performed in 1/4 time T 1 of the first main scanning line printing time T 0 it is repeated three times, edge emission type EL printer 10 of the above
In the same manner as in the first embodiment, one main scanning line is formed by four line emission operations, and a high-quality image can be formed.

すなわち、この端面発光型ELプリンタ34は、各ブロッ
ク電極301〜30nに接続された端面発光型EL素子2の数
は、コモン電極321〜32mと同数のm個なので、各ブロッ
ク電極301〜30nにmビットのシフトレジスタ36からなる
データ保持回路371〜37nを接続することで、一主走査ラ
イン分の印刷データをラッチして繰返し出力できるよう
にしている。
That is, the edge emission type EL printer 34, the number of edge emission type EL devices 2 connected to the respective block electrodes 30 1 ~30N is because the m equal to the common electrode 32 1 ~32M, each block electrode 30 1 ~30n to by connecting the data holding circuit 37 1 ~37n of m-bit shift register 36, it is to be repeatedly output latches the print data for one main scanning line.

ここで、上述のような端面発光型ELプリンタ34を実際
に製作する場合を想定して各数値を算定する。例えば、
3272個(=n×m)の端面発光型EL素子2が8本(=
m)のコモン電極32と409本(=n)のブロック電極30
とで配線されており、ラインメモリ40の容量が7ビット
(=x)とすると、回路群41の数は7個(=x)であ
り、各回路群41内のデータ保持回路37やレジスタ38の数
は64個(≒n/x)となる。
Here, each numerical value is calculated on the assumption that the above-described edge-emitting EL printer 34 is actually manufactured. For example,
Eight 3272 (= n × m) edge-emitting EL elements 2 (=
m) common electrodes 32 and 409 (= n) block electrodes 30
If the capacity of the line memory 40 is 7 bits (= x), the number of the circuit groups 41 is 7 (= x), and the data holding circuit 37 and the register 38 in each circuit group 41 are provided. Is 64 (≒ n / x).

なお、上記数値を逆算して全データ保持回路37等の数
(=n)を算出すると、64×7=448となってブロック
電極30の数(=n)より多くなるが、これは7番目の回
路群41内のデータ保持回路37やレジスタ38の数を低減す
ることで簡易に実施される。
When the number (= n) of all the data holding circuits 37 and the like is calculated by back-calculating the above numerical values, 64 × 7 = 448, which is larger than the number of block electrodes 30 (= n). This is easily performed by reducing the number of data holding circuits 37 and registers 38 in the circuit group 41 of FIG.

つぎに、請求項2記載の発明の実施例を第3図及び第
4図に基づいて説明する。このラインプリンタである端
面発光型ELプリンタ43では、ループ状に接続された一個
のセレクタ44と一個のレジスタ45及び(m−1)ビット
のシフトレジスタ46でn個のデータ保持回路471〜47nが
形成されている。ここで、これらのデータ保持回路471
〜47nは、各々前記レジスタ45が順次接続されてシリア
ルパラレル変換回路48が形成される共に、前記セレクタ
44が一個のRAM40に接続されている。そして、この端面
発光型ELプリンタ43では、タイミングコントローラ17の
シフトクロック信号とラッチ信号との出力線がアンドゲ
ート49を介して各データ保持回路471〜47nのレジスタ45
に接続されている。なお、この端面発光型ELプリンタ43
でも、前記シフトレジスタ46は(m−1)個のレジスタ
501〜50m-1で形成され、上記回路部品44〜47はx個の回
路群511〜51xとして形成されている。
Next, an embodiment of the present invention will be described with reference to FIGS. 3 and 4. FIG. In the edge emission type EL printer 43 which is a line printer, one selector 44 and one register 45 and a (m-1) bit shift register 46 connected in a loop form n data holding circuits 47 1 to 47 n. Are formed. Here, these data holding circuits 47 1
To 47n, the registers 45 are sequentially connected to form a serial / parallel conversion circuit 48, and the selector
44 is connected to one RAM 40. In the edge emitting EL printer 43, the output lines of the shift clock signal and the latch signal of the timing controller 17 are connected to the registers 45 of the data holding circuits 47 1 to 47n via the AND gate 49.
It is connected to the. Note that this edge-emitting EL printer 43
However, the shift register 46 has (m-1) registers.
Formed by 50 1 50 m -1, the circuit components 44 to 47 are formed as x number of circuits 51 1 ~51x.

このような構成において、この端面発光型ELプリンタ
43は、前述の端面発光型ELプリンタ34と略同様に機能す
る。ここで、この端面発光型ELプリンタ43では、RAM40
から出力される一主走査ライン分の印刷データは、セレ
クタ44を介してシリアルパラレル変換回路48の各レジス
タ45に順次シフトされて入力され、この印刷データが適
宜シフトレジスタ46へと入力されてゆく。そこで、各デ
ータ保持回路471〜47nにはレジスタ45とデータシフト信
号(ラッチ信号)の入力手段を備えた(m−1)ビット
のシフトレジスタ46とにより一主走査ライン分のmビッ
トの印刷データが一時記憶されることになる。
In such a configuration, this edge emitting EL printer
Reference numeral 43 functions in substantially the same manner as the above-described edge-emitting EL printer. Here, in this edge emitting EL printer 43, the RAM 40
Print data for one main scanning line is sequentially shifted and input to each register 45 of the serial / parallel conversion circuit 48 via the selector 44, and the print data is input to the shift register 46 as appropriate. . Therefore, the printing of the m bits of the first main scanning line by an input means comprising a (m-1) bits of the shift register 46 of the data holding circuit 47 1 in ~47n register 45 and a data shift signal (latch signal) The data will be temporarily stored.

そこで、前述の端面発光型ELプリンタ10,34と同様
に、上述の動作中に印刷データは逐次転送されて一回の
ライン発光に供され、以下はセレクタ44が切替わってデ
ータ保持回路471〜47nから繰返し印刷データが出力され
て所定回数のランイン発光による高品質な画像形成が行
なわれる。
Therefore, similarly to the above-described edge-emitting EL printers 10 and 34, the print data is sequentially transferred during the above-described operation and provided for one line emission, and thereafter the selector 44 is switched to the data holding circuit 47 1. The print data is repeatedly output from .about.47n, and high-quality image formation is performed by a predetermined number of run-in emissions.

なお、この端面発光型ELプリンタ43では、レジスタ45
がシリアルパラレル変換とデータ保持とを行なうので、
このレジスタ45にはシフトクロック信号とラッチ信号と
がアンドゲート49で合成されて入力されるようになって
おり、このレジスタ45は、データシフト信号(ラッチ信
号)の入力手段を備えている。
Note that, in this edge-emitting EL printer 43, the register 45
Performs serial-to-parallel conversion and data retention,
A shift clock signal and a latch signal are synthesized by an AND gate 49 and input to the register 45, and the register 45 includes input means for a data shift signal (latch signal).

また、上述のようにシリアルパラレル変換回路48を形
成するレジスタ45が、データ保持用のシフトレジスタ46
と共用されているので、このシフトレジスタ46のビット
数は(m−1)でよく、第1図に例示した端面発光型EL
プリンタ34に比してシフトレジスタ46内のレジスタ50が
一個少ない。ここで、前述した実際に製作する場合を想
定した概算値では、ブロック電極301〜30nの数n=409
なので、この端面発光型ELプリンタ43は前述の端面発光
型ELプリンタ34に比して素子数を400個ほど低減できる
ことになり、装置の生産性が良好である。
As described above, the register 45 forming the serial / parallel conversion circuit 48 is provided with a data holding shift register 46.
The number of bits of the shift register 46 may be (m-1), and the edge emitting type EL illustrated in FIG.
The number of registers 50 in the shift register 46 is one less than that of the printer 34. Here, the approximate value assumed that actually manufactured as described above, the number of blocks electrodes 30 1 ~30n n = 409
Therefore, the edge emission type EL printer 43 can reduce the number of elements by about 400 as compared with the edge emission type EL printer 34 described above, and the productivity of the apparatus is good.

発明の効果 請求項1記載の発明は上述のように、1ブロックにm
個の発光素子を備えたn個のブロックを配列してm×n
個の発光素子からなるラインヘッドを形成し、このライ
ンヘッドの各ブロックにそれぞれ接続されたn個のブロ
ック電極と各ブロックのi番目(i=1〜m)の発光素
子を共通接続したm個のコモン電極とで前記ラインヘッ
ドをマトリクス状に配線し、セレクタ信号により選択さ
れる二つの入力端子を備えたセレクタを設け、一個のセ
レクタの出力端子とmビットのシフトレジスタの入力端
子とを接続するとともにこのシフトレジスタの最終段の
出力端子と前記セレクタの一方の入力端子とを接続して
形成したデータ保持回路をn個設け、該データ保持回路
のシフトレジスタからの出力端子を前記ブロック電極に
各々接続し、シリアルパラレル変換回路のn個の出力端
子を前記データ保持回路の各セレクタの他方の入力端子
にそれぞれ接続して対応するブロックのデータを出力
し、前記シリアルパラレル変換回路の入力端子に印刷デ
ータを一主走査ライン毎に出力する一個のラインメモリ
の出力端子を接続したことにより、ラインメモリから出
力される一主走査ライン分の印刷データは、シリアルパ
ラレル変換回路の各レジスタから各データ保持回路のシ
フトレジスタへと入力され、このシフトレジスタに入力
された印刷データがセレクタに切替えにより繰返し出力
されるので、所定回数のライン発光で一主走査ラインを
形成して高品質な画像形成を行なうことができ、それで
いて、上述のような動作を実現するために複数個のライ
ンメモリを切替えるような複雑な制御は要せず、その制
御が簡易で装置の信頼性が高く、また、請求項2記載の
発明は上述のように、1ブロックにm個の発光素子を備
えたn個のブロックを配列してm×n個の発光素子から
なるラインヘッドを形成し、このラインヘッドの各ブロ
ックにそれぞれ接続されたn個のブロック電極と各ブロ
ックのi番目(i=1〜m)の発光素子を共通接続した
m個のコモン電極とで前記ラインヘッドをマトリクス上
に配線し、セレクタ信号により選択される二つの入力端
子を備えたセレクタを設け、一個のセレクタの出力端子
と一個のレジスタの入力端子とを接続し、かつ、該レジ
スタの出力端子と(m−1)ビットのシフトレジスタの
入力端子とを接続し、かつ、該シフトレジスタの最終段
の出力端子と前記セレクタの一方の入力端子とを接続し
て形成したデータ保持回路をn個設け、該データ保持回
路のシフトレジスタからの出力端子を前記ブロック電極
に各々接続し、前記セレクタの他方の入力端子はライン
メモリの出力端子もしくは前段のデータ保持回路のレジ
スタの出力端子と接続されており、かつ、前記レジスタ
及び前記シフトレジスタが共にデータシフト信号の入力
手段を有することにより、シリアルパラレル変換回路を
形成するレジスタがデータ保持も行なうので、請求項1
記載の発明のラインヘッドに比して素子数を低減するこ
とができ、装置の生産性を向上させることが可能である
等の効果を有するものである。
According to the first aspect of the present invention, as described above, m is included in one block.
M × n by arranging n blocks having light emitting elements
A line head composed of a plurality of light emitting elements is formed, and n block electrodes connected to each block of the line head and m light emitting elements (i = 1 to m) of each block are connected in common. The line head is wired in a matrix with the common electrode, a selector having two input terminals selected by a selector signal is provided, and the output terminal of one selector is connected to the input terminal of the m-bit shift register. At the same time, n data holding circuits formed by connecting the output terminal of the last stage of the shift register to one input terminal of the selector are provided, and the output terminal of the data holding circuit from the shift register is connected to the block electrode. And the n output terminals of the serial / parallel conversion circuit are connected to the other input terminals of the selectors of the data holding circuit, respectively. By connecting the output terminal of one line memory that outputs the data of the corresponding block and outputs the print data for each main scanning line to the input terminal of the serial / parallel conversion circuit, one output from the line memory is output. The print data for the scan line is input from each register of the serial / parallel conversion circuit to the shift register of each data holding circuit, and the print data input to this shift register is repeatedly output by switching to the selector. It is possible to form a single main scanning line by line emission and to form a high-quality image. However, complicated control such as switching a plurality of line memories in order to realize the above-described operation is required. In addition, the control is simple and the reliability of the apparatus is high. Are arranged to form a line head composed of m × n light emitting elements, and n block electrodes connected to each block of the line head and i of each block are formed. The line head is wired on a matrix with m common electrodes to which the (i = 1 to m) light emitting elements are commonly connected, and a selector having two input terminals selected by a selector signal is provided. And the input terminal of one register is connected to the input terminal of the shift register, and the output terminal of the register is connected to the input terminal of the (m-1) -bit shift register. And n data holding circuits formed by connecting an output terminal of the selector to one input terminal of the selector, and an output terminal from the shift register of the data holding circuit is connected to the block electrode. And the other input terminal of the selector is connected to an output terminal of a line memory or an output terminal of a register of a preceding data holding circuit, and both the register and the shift register are provided with a data shift signal input means. The register forming the serial / parallel conversion circuit also holds data.
The number of elements can be reduced as compared with the line head according to the described invention, and the productivity of the apparatus can be improved.

【図面の簡単な説明】[Brief description of the drawings]

第1図は請求項1記載の発明の実施例を示すブロック
図、第2図はタイムチャート、第3図は請求項2記載の
発明の実施例を示すブロック図、第4図はタイムチャー
ト、第5図は端面発光型EL素子アレイの斜視図、第6図
は端面発光型EL素子の斜視図、第7図は本出願人により
「特願平1−97081号」として出願された端面発光型EL
プリンタの回路構造を示すブロック図、第8図はタイム
チャート、第9図は印刷画像の説明図である。 2……発光素子、29……ラインヘッド、31……レジス
タ、34,43……ラインプリンタ、35,44……セレクタ、3
6,46……シフトレジスタ、37,47……データ保持回路、3
8,45……レジスタ、39,48……シリアルパラレル変換回
路、40……ラインメモリ
FIG. 1 is a block diagram showing an embodiment of the invention described in claim 1, FIG. 2 is a time chart, FIG. 3 is a block diagram showing an embodiment of the invention described in claim 2, FIG. FIG. 5 is a perspective view of an edge-emitting EL element array, FIG. 6 is a perspective view of an edge-emitting EL element, and FIG. 7 is edge-emitting light filed by the present applicant as Japanese Patent Application No. 1-97081. Type EL
FIG. 8 is a block diagram showing a circuit structure of the printer, FIG. 8 is a time chart, and FIG. 9 is an explanatory diagram of a print image. 2 ... Light-emitting element, 29 ... Line head, 31 ... Register, 34,43 ... Line printer, 35,44 ... Selector, 3
6,46 shift register, 37,47 data holding circuit, 3
8,45… register, 39, 48… serial-parallel conversion circuit, 40… line memory

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】1ブロックにm個の発光素子を備えたn個
のブロックを配列してm×n個の発光素子からなるライ
ンヘッドを形成し、このラインヘッドの各ブロックにそ
れぞれ接続されたn個のブロック電極と各ブロックのi
番目(i=1〜m)の発光素子を共通接続したm個のコ
モン電極とで前記ラインヘッドをマトリクス状に配線
し、セレクタ信号により選択される二つの入力端子を備
えたセレクタを設け、一個のセレクタの出力端子とmビ
ットのシフトレジスタの入力端子とを接続するとともに
このシフトレジスタの最終段の出力端子と前記セレクタ
の一方の入力端子とを接続して形成したデータ保持回路
をn個設け、該データ保持回路のシフトレジスタからの
出力端子を前記ブロック電極に各々接続し、シリアルパ
ラレル変換回路のn個の出力端子を前記データ保持回路
の各セレクタの他方の入力端子にそれぞれ接続して対応
するブロックのデータを出力し、前記シリアルパラレル
変換回路の入力端子に印刷データを一主走査ライン毎に
出力する一個のラインメモリの出力端子を接続したこと
を特徴とするラインプリンタ。
1. A line head comprising m × n light emitting elements is formed by arranging n blocks each having m light emitting elements in one block, and connected to each block of the line head. n block electrodes and i of each block
The line head is wired in a matrix with m common electrodes to which the light-emitting elements (i = 1 to m) are commonly connected, and a selector having two input terminals selected by a selector signal is provided. And n data holding circuits formed by connecting the output terminal of the selector and the input terminal of the m-bit shift register and connecting the output terminal of the last stage of the shift register to one input terminal of the selector. The output terminals from the shift register of the data holding circuit are connected to the block electrodes, respectively, and the n output terminals of the serial / parallel conversion circuit are connected to the other input terminals of the selectors of the data holding circuit, respectively. One line for outputting print data to the input terminal of the serial / parallel conversion circuit for each main scanning line. Line printer, characterized in that connected to the output terminal of the memory.
【請求項2】1ブロックにm個の発光素子を備えたn個
のブロックを配列してm×n個の発光素子からなるライ
ンヘッドを形成し、このラインヘッドの各ブロックにそ
れぞれ接続されたn個のブロック電極と各ブロックのi
番目(i=1〜m)の発光素子を共通接続したm個のコ
モン電極とで前記ラインヘッドをマトリクス状に配線
し、セレクタ信号により選択される二つの入力端子を備
えたセレクタを設け、一個のセレクタの出力端子と一個
のレジスタの入力端子とを接続し、かつ、該レジスタの
出力端子と(m−1)ビットのシフトレジスタの入力端
子とを接続し、かつ、該シフトレジスタの最終段の出力
端子と前記セレクタの一方の入力端子とを接続して形成
したデータ保持回路をn個設け、該データ保持回路のシ
フトレジスタからの出力端子を前記ブロック電極に各々
接続し、前記セレクタの他方の入力端子はラインメモリ
の出力端子もしくは前段のデータ保持回路のレジスタの
出力端子と接続されており、かつ、前記レジスタ及び前
記シフトレジスタが共にデータシフト信号の入力手段を
有することを特徴とするラインプリンタ。
2. A line head comprising m × n light emitting elements is formed by arranging n blocks each having m light emitting elements in one block, and connected to each block of the line head. n block electrodes and i of each block
The line head is wired in a matrix with m common electrodes to which the light-emitting elements (i = 1 to m) are commonly connected, and a selector having two input terminals selected by a selector signal is provided. And the input terminal of one register is connected to the input terminal of the shift register, and the output terminal of the register is connected to the input terminal of the (m-1) -bit shift register. N data holding circuits formed by connecting an output terminal of the selector and one input terminal of the selector are provided, an output terminal from a shift register of the data holding circuit is connected to the block electrode, and the other of the selectors Is connected to the output terminal of the line memory or the output terminal of the register of the data holding circuit in the preceding stage, and the register and the shift register Line printer, characterized in that it comprises an input means of the data shift signal to.
JP26847389A 1989-10-16 1989-10-16 Line printer Expired - Lifetime JP2702562B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26847389A JP2702562B2 (en) 1989-10-16 1989-10-16 Line printer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26847389A JP2702562B2 (en) 1989-10-16 1989-10-16 Line printer

Publications (2)

Publication Number Publication Date
JPH03128258A JPH03128258A (en) 1991-05-31
JP2702562B2 true JP2702562B2 (en) 1998-01-21

Family

ID=17458991

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26847389A Expired - Lifetime JP2702562B2 (en) 1989-10-16 1989-10-16 Line printer

Country Status (1)

Country Link
JP (1) JP2702562B2 (en)

Also Published As

Publication number Publication date
JPH03128258A (en) 1991-05-31

Similar Documents

Publication Publication Date Title
JP2702562B2 (en) Line printer
JPH05500146A (en) Method and apparatus for printing gray levels using a binary architecture printhead
EP0416121B1 (en) Printer that effects gradation recording
JPS6064870A (en) Optical printer
JP2648400B2 (en) Image processing device
JP2534364B2 (en) Driving method of line head
JPS62267168A (en) Apparatus for transposition processing of matrix data
JPS61234163A (en) Character printing control system for led printer
KR940005320B1 (en) Edge emission type el printer
JP2838015B2 (en) Print head
JPH0557955A (en) Line printer
JPS6349463A (en) Gradation recorder
JPH03101976A (en) Line printer
JPH06270471A (en) Printing density correcting method and led printer in which correcting method is incorporated
JPH04163065A (en) Line printer
EP0466478A2 (en) Printer system
JPH11170598A (en) Image forming apparatus
JPH03219975A (en) Line printer
JP2539938B2 (en) Line printer
JPH1127484A (en) Write device
JPH04135766A (en) Line printer
JPH0469257A (en) Printer system
JPH0516424A (en) End luminescent el head and end luminescent el printer
JPH03173658A (en) Driving method of edge emission type el printer
JPH04286463A (en) Halftone printer and display device