JP2588226B2 - 時分割多重装置 - Google Patents

時分割多重装置

Info

Publication number
JP2588226B2
JP2588226B2 JP63000022A JP2288A JP2588226B2 JP 2588226 B2 JP2588226 B2 JP 2588226B2 JP 63000022 A JP63000022 A JP 63000022A JP 2288 A JP2288 A JP 2288A JP 2588226 B2 JP2588226 B2 JP 2588226B2
Authority
JP
Japan
Prior art keywords
unit
data
address
terminal adapter
multiplexing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63000022A
Other languages
English (en)
Other versions
JPH01176129A (ja
Inventor
正勝 布川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Shibaura Electric Co Ltd filed Critical Tokyo Shibaura Electric Co Ltd
Priority to JP63000022A priority Critical patent/JP2588226B2/ja
Publication of JPH01176129A publication Critical patent/JPH01176129A/ja
Application granted granted Critical
Publication of JP2588226B2 publication Critical patent/JP2588226B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) この発明は時分割多重通信で用いられる時分割多重装
置に関するものである。
(従来の技術) 従来の時分割多重装置を第4図を参照して説明する。
時分割多重装置1001,1002は同一の構成を有するもので
あり、これらは高速回線1によって接続されている。実
際上は、高速回線1には多重化部2が接続されている。
また、多重化部2には内部バス3を介して端末アダプタ
41〜4mが接続され、端末アダプタ41〜4mには夫々抵速回
線511〜51n,…,5m1〜5mnが接続されて夫々端末に接続可
能となっている。
このような時分割多重装置1001,1002では、多重化部
2は端末アダプタ4から取込んだデータを所定チャネル
に入れて高速回線1へ送出し、逆に、高速回線1介して
送られてきた多重化されたデータを分離して各チャネル
のデータを対応する端末アダプタ4へ送出する。この場
合、多重化部2は多重化及び分離を行う場合に、自装置
内の所定端末アダプタと相手装置内の所定端末アダプタ
とが一対となってデータを交換できるようにチャネルを
固定してデータ伝送を行うようになっていた。即ち、時
分割多重装置100相互はポイントツウポイントで接続さ
れ、データ伝送を行うのが基本となっていた。
このため、必要時に通信する相手を変更したい場合に
簡単に対処することができないという問題があった。
(発明が解決しようとする問題点) 上記のように従来の時分割多重装置では、ポイントツ
ウポイントで接続されて通信を行うことが基本であり、
多重化部は自装置内の所定端末アダプタと相手装置内の
所定端末アダプタとが一対でデータを交換するように固
定的に構成されており、必要時に通信する相手を変更し
たい場合に簡単に対処できないという問題点があった。
本発明はこのような従来の時分割多重装置の問題点を
解せんとしてなされたもので、その目的は通信する相手
を変更することが容易で、所望相手とデータ通信を行い
得る時分割多重装置を提供することである。
[発明の構成] (問題点を解決するための手段) 本発明では、端末アダプタに接続されるとともに複数
の高速回線に接続される多重化部と、前記複数の高速回
線のうち前記多重化部で使用される一つの高速回線とこ
の高速回線に接続された相手側多重化部に属する端末ア
ダプタとの組合せを示すグループ情報を設定する設定手
段とを具備させ、前記多重化部を、この設定手段で設定
されたグループ情報に対応する高速回線を選択し相手側
多重化部に属する端末アダプタに対して通信を行うよう
に構成して、時分割多重装置とした。
(作用) 上記構成によると、多重化部が複数の高速回線に接続
され、この多重化部で使用する一つの高速回線とこの高
速回線に接続された相手側多重化部に属する端末アダプ
タと組合せを示すグループ情報を設定できるので、いず
れかの高速回線を使用して通信可能となり、通信相手を
選択することが簡単にできるようになる。
(実施例) 以下、図面を参照して本発明の一実施例を説明する。
第1図は本発明の一実施例のブロック図である。同図に
おいて、第4図と同一の構成要素には同一の番号を付
し、その説明を省略する。
20は多重化部を示し、この多重化部20は複数の高速回
線に接続され、設定手段であるアドレス設定部6及び制
御部7によって与えられる制御信号に基づいて上記複数
の高速回線中の一つの高速回線を選択して相手側多重化
部に属する端末アダプタに対して通信を行う。アドレス
設定部6にはアドレス設定スイッチ61(ディップスイッ
チ)が設けられ、多重化部20で使用される一つの高速回
線とこの高速回線に接続された相手側多重化部に属する
端末アダプタとの組合せを示すグループ情報が入力可能
となっている。アドレス設定スイッチ61の出力はアドレ
ス生成部62へ出力され、アドレス生成部62は与えられた
アドレス設定スイッチ61の出力に基づきデータ系アドレ
ス及び制御系アドレスを夫々データ系アドレス判定部6
3、制御部アドレス判定部64へ送出する。データ系アド
レス判定部63は高速回線を介して多重化部20へ到来し分
離化された所定端末アダプタに向けられて送出されたデ
ータをアドレス生成部62より与えられるデータ系アドレ
スに基づくタイムスロットに入換え等を行ってアダプタ
データゲート65を介してデータバス31へ送出し、逆に端
末アダプタ41〜4mからデータバス31、アダプタデータゲ
ート65を介して到来したデータを上記と逆の入換え等を
行って多重化部20へ送出する。制御部7はシステムの動
作開始時及び必要時に多重化部20または端末アダプタ41
〜4mに対し所望の制御信号を与え、逆に送られてくる制
御信号を受取る。制御系アドレス判定部64は制御部7か
ら送出される制御信号をアドレス生成部62より出力され
ている制御系アドレスに基づき所定のタイムスロットに
入れ多重化部制御ゲート66またはアダプタ制御ゲート67
を介して、夫々多重化部20へ、または制御バス32を介し
て端末アダプタ41へ送出し、また、逆に送られてきた制
御信号の取込みを行う。このように構成されている結
果、アドレス設定スイッチ61にて所望のグループ情報を
設定すると、アドレス生成部62が対応するデータ系アド
レスと制御系アドレスとを出力する。これにより、制御
部7よりの制御信号で制御系アドレス判定部64からグル
ープ情報に対応する一つの高速回線を示す信号が多重化
部20へ与えられ、これに基づき多重化部20が対応高速回
線を選択して多重通信を行う。このとき、多重化部20は
固定アサイン方式で多重通信を行うのであるが、データ
系アドレス判定部63がデータのタイムスロットの入換え
を行ってアドレス生成部62から出力されるデータ系アド
レスに対応するように端末アダプタ41〜4mと多重化部20
との伝送を制御し、結局、端末アダプタ41〜4mと相手側
多重化部の端末アダプタとが夫々グループ情報により1
対1に対応付けられる。
このような時分割多重装置を用いた通信システムの例
を第2図に示す。多重化部201は、回線11,12を介して多
重化部202,203に接続されている。多重化部201はアドレ
ス設定部61を介して端末アダプタa〜cに接続され、多
重化部202はアドレス設定部62を介して端末アダプタd
〜fに接続され、多重化部203はアドレス設定部63を介
して端末アダプタg〜iに接続されている。尚、夫々の
時分割多重装置には第1図の制御部7に相当するものが
設けられているが、図示していない。また、アドレス設
定部62,63では、グループ情報として夫々高速回線11,12
及び多重化部201端末アダプタa〜cを示す情報が設定
され変更されぬものとして説明する。
当初において、アドレス設定部61では、グループアド
レス情報としてjがアドレス設定スイッチ61により設定
され、アドレス生成部62では第3図(i)に示すように
定義テーブルAで示す関係で通信を行うように、データ
系アドレスと制御系アドレスとを発生する。これによっ
て、多重化部201は高速回線11を選択して、固定アサイ
ン方式でデータの多重化部及び分離化を行う。アドレス
設定部61のデータ系アドレス判定部63が、第3図(i)
の定義テーブルAで示されるように自装置の端末アダプ
タa〜cのデータのタイムスロットと宛先装置の端末ア
ダプタd〜fのデータのタイムスロットとの入換え(必
要なときのみ行い、多重化部201による通信のタイムス
ロットと一致すれば、行わない。)を行う。所望のと
き、高速回線11及び端末アダプタg〜iを示すグループ
情報kをアドレス設定部61のアドレス設定スイッチ61に
設定されたとする。すると、アドレス生成部62では第3
図(ii)に示すように定義テーブルBで通信を行うよう
に、データ系アドレスと制御系アドレスとを発生する。
これによって、多重化部202は高速回線1002を選択して
固定アサイン方式(上記と同じ)でデータの多重化及び
分離化を行う。しかし、アドレス設定部61をデータ系ア
ドレス判定部63が、第3図(ii)の定義テーブルBで示
されるように自装置の端末アダプタa〜cのデータのタ
イムスロットと宛先装置の端末アダプタg〜iのデータ
のタイムスロットとの入換えを行う。このため、多重化
部201は複数の高速回線のうち一つの高速回線に対し固
定アサイン方式で時分割多重通信を行うが、データ系ア
ドレス判定部63はアドレス生成部62から出力されるデー
タ系アドレスによって当該多重化部201と端末アダプタ
a〜c間の経路のアイムスロット入れるデータを制御し
て、相手側の端末アダプタと自装置の端末アダプタとの
所望の端末アダプタ相互のデータ通信が可能となる。
尚、本実施例では一つの高速回線に対し、一つのグル
ープ情報があるように説明したが、一つの高速回線に複
数のグループ情報があるようにすると、多重化部は同じ
アサイン方式で時分割多重を行うが、アドレス設定部で
タイムスロットのデータの入れ換えが行われ、所望の端
末アダプタ間でのデータ通信が可能となる。また、既述
のように制御信号のタイムスロットの管理は、上記制御
系アドレス判定部によってデータ系アドレス判定部と同
様に行われる。
[発明の効果] 以上説明したように本発明によれば、多重化部が複数
の高速回線に接続され、この多重化部で使用する一つの
高速回線とこの高速回線に接続された相手側多重化部に
属する端末アダプタとの組合せを示すグループ情報を設
定できるので、このグループ情報を変えることにより、
必要時に簡単に通信の相手を変更することができること
になる。
【図面の簡単な説明】
第1図は本発明の一実施例に係る時分割多重装置のブロ
ック図、第2図は本発明の一実施例に係る時分割多重装
置を用いた通信システムのブロック図、第3図はアドレ
ス設定部で用いられる定義テーブルの例を示す図、第4
図は従来の時分割多重装置のブロック図である。 4……端末アダプタ 6……アドレス設定部 7……制御部 20……多重化部 61……アドレス設定スイッチ 62……アドレス生成部 63……データ系アドレス判定部 64……制御系アドレス判定部 65……アダプタデータゲート 66……多重化部制御ゲート 67……アダプタ制御ゲート 100……高速回線

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】端末アダプタに接続されるとともに複数の
    高速回線に接続される多重化部と、 前記複数の高速回線のうち前記多重化部で使用される一
    つの高速回線とこの高速回線に接続された相手側多重化
    部に属する端末アダプタとの組合せを示すグループ情報
    を設定する設定手段と を有し、前記多重化部は、この設定手段で設定されたグ
    ループ情報に対応する高速回線を選択して相手側多重化
    部に属する端末アダプタに対して通信を行うことを特徴
    とする時分割多重装置。
JP63000022A 1988-01-04 1988-01-04 時分割多重装置 Expired - Lifetime JP2588226B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63000022A JP2588226B2 (ja) 1988-01-04 1988-01-04 時分割多重装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63000022A JP2588226B2 (ja) 1988-01-04 1988-01-04 時分割多重装置

Publications (2)

Publication Number Publication Date
JPH01176129A JPH01176129A (ja) 1989-07-12
JP2588226B2 true JP2588226B2 (ja) 1997-03-05

Family

ID=11462775

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63000022A Expired - Lifetime JP2588226B2 (ja) 1988-01-04 1988-01-04 時分割多重装置

Country Status (1)

Country Link
JP (1) JP2588226B2 (ja)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58106699A (ja) * 1981-12-18 1983-06-25 日立電子株式会社 テレメ−タシステム
JPH0758951B2 (ja) * 1986-06-13 1995-06-21 株式会社東芝 時分割多重化装置

Also Published As

Publication number Publication date
JPH01176129A (ja) 1989-07-12

Similar Documents

Publication Publication Date Title
US5343464A (en) Switching system between working transmission lines and protection transmission line
CA1266536A (en) High speed bit interleaved time division multiplexer for multinode communication systems
JPS61501543A (ja) 広帯域ディジタル伝送方法および装置
US5757806A (en) Data multiplexing system having at least one low-speed interface circuit connected to a bus
CA1270575A (en) I/o handler
JP2588226B2 (ja) 時分割多重装置
JPH0591081A (ja) 交換機における転送制御方法およびその装置
JPH07193554A (ja) 多重化装置
JPH08265286A (ja) 同期信号源選択方式
JP2630214B2 (ja) 時分割多重化装置
JP2654027B2 (ja) ディジタルボタン電話装置
JPS62131641A (ja) 同時通信方式
KR100379254B1 (ko) 분기 결합용 광 가입자 전송장치
JPH04199925A (ja) シリアル情報転送方法
JPS6145649A (ja) 回線多重型ル−プ状ネツトワ−クに於けるマルチドロツプ通信方式
JPH02218246A (ja) 速度可変端末インタフェース回路
JPH0522289A (ja) 同報通信制御方式
JPH088556B2 (ja) 時分割多重化装置
JPS5975734A (ja) 伝送路アクセス装置
JPS63131736A (ja) ト−タルマルチフレ−ム方式
JPH0342838B2 (ja)
JP2001054180A (ja) 多重化処理装置
JPS62190939A (ja) 多重チヤンネル時間順序制御方式
JPH0520011B2 (ja)
JPH01204540A (ja) 制御信号伝送方式