JP2576160B2 - Plasma display device - Google Patents

Plasma display device

Info

Publication number
JP2576160B2
JP2576160B2 JP62289905A JP28990587A JP2576160B2 JP 2576160 B2 JP2576160 B2 JP 2576160B2 JP 62289905 A JP62289905 A JP 62289905A JP 28990587 A JP28990587 A JP 28990587A JP 2576160 B2 JP2576160 B2 JP 2576160B2
Authority
JP
Japan
Prior art keywords
voltage
period
electrode
scanning
pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP62289905A
Other languages
Japanese (ja)
Other versions
JPH01130194A (en
Inventor
寛 羽田
邁 平山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP62289905A priority Critical patent/JP2576160B2/en
Publication of JPH01130194A publication Critical patent/JPH01130194A/en
Application granted granted Critical
Publication of JP2576160B2 publication Critical patent/JP2576160B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、プラズマディスプレイの装置に関し、特
に、ACリフレッシュ形プラズマディスプレイ(PDP)の
装置に関するものである。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display device, and more particularly, to an AC refresh type plasma display (PDP) device.

〔従来の技術〕[Conventional technology]

従来、この種のACリフレッシュ形プラズマディスプレ
イ(PDP)の装置として、絶縁体及び、放電空間を介し
て互いに対向する外部電極群のいずれか一方の電極群に
印加される電圧波形が、時分割されたパルス状であり、
他方の電極群には、前記一方の電極群に印加された電圧
波形に対して、点灯させる時には、逆位相のパルス電圧
を印加し、点灯させない時には、同位相の電圧を印加す
ることによって安定な動作を示すことが特公昭55−4831
8に開示されている。
Conventionally, as an apparatus of this type of AC refresh type plasma display (PDP), a voltage waveform applied to one of an insulator and an external electrode group facing each other via a discharge space is time-divided. Pulsed,
To the other electrode group, the pulse waveform of the opposite phase is applied when lighting the voltage waveform applied to the one electrode group, and the same phase voltage is applied when the lighting is not performed. The operation is shown in Japanese Patent Publication 55-4831
8 is disclosed.

〔発明が解決しようとする問題点〕[Problems to be solved by the invention]

上述した従来の装置では、同一絶縁体上に形成された
電極群の各々の電極に点灯,非点灯に対応して逆位相,
同位相のパルス電圧を印加して駆動するため、電気的に
は、各々の電極間のストレー容量を介して駆動回路が結
合され、点灯,非点灯の状態が隣接した電極間に生じた
場合に、隣接電極の駆動回路の消費電力は最大になる。
さらに、ACリフレッシュPDPの輝度は、単位時間に含ま
れるパルスの数によって決るが、パルスの数を増加させ
ると駆動回路の消費電力が、増大するので、駆動周波数
が制限され、充分な輝度を得ることが困難である欠点が
あった。
In the above-described conventional device, the respective electrodes of the electrode group formed on the same insulator have opposite phases corresponding to lighting and non-lighting.
In order to drive by applying the same phase pulse voltage, the driving circuit is electrically coupled via the stray capacitance between each electrode, and when the lighting or non-lighting state occurs between the adjacent electrodes, In addition, the power consumption of the driving circuit for the adjacent electrode is maximized.
Further, the brightness of the AC refresh PDP is determined by the number of pulses included in a unit time. However, if the number of pulses is increased, the power consumption of the drive circuit is increased, so that the drive frequency is limited and sufficient brightness is obtained. There were drawbacks that made it difficult.

一方、走査電極群とデータ電極群に印加される高周波
パルス間に時間的なずれが生じると、特公昭55−48318
で開示されている場合と異なる動作を示し、装置の駆動
電圧範囲が狭くなる欠点があった。
On the other hand, if a time lag occurs between the high-frequency pulses applied to the scanning electrode group and the data electrode group, the Japanese Patent Publication No.
However, there is a drawback that the operation is different from the case disclosed in the above, and the drive voltage range of the device is narrowed.

さらに、データ側電極に透明電極が用いられている場
合には、この透明電極と電極間のストレー容量による分
布定数回路が形成され、駆動回路の出力と、透明電極と
の先端の部分での波形、及び電圧が異なるため、輝度ム
ラを生じる欠点があった。
Furthermore, when a transparent electrode is used for the data side electrode, a distributed constant circuit is formed by the stray capacitance between the transparent electrode and the electrode, and the output of the driving circuit and the waveform at the tip of the transparent electrode are formed. , And the voltage are different from each other, so that there is a disadvantage of causing uneven brightness.

〔問題点を解決するための手段〕[Means for solving the problem]

本発明は、上述した従来のACリフレッシュ形プラズマ
ディスプレイのフェーズセレクト駆動の欠点を除去し輝
度が高く、消費電力が少く動作範囲が広いプラズマディ
スプレイ装置を提供するものである。
An object of the present invention is to provide a plasma display device which eliminates the above-mentioned drawbacks of the phase select driving of the conventional AC refresh type plasma display, has high luminance, consumes little power, and has a wide operating range.

即ち、表示の有無によって、従来のフェーズセレクト
法と同様に走査電極に印加される電圧の波形と逆相,同
相の波形電圧がデータ側電極に印加される期間と走査電
極に印加される電圧の波形と全く関係のない電圧が走査
電極に印加される期間とを、走査期間に含んでおり、従
来のフェーズセレクト法と同様の電圧が印加される期間
に消費される電力は、従来のフェーズセレクト法と同一
であるが、走査電極に印加される電圧の波形と全く関係
のない電圧、即ち直流電圧がデータ側電極に印加されて
いる期間に消費される電力は、データ側電極間に消費さ
れる電力が無視できる程度になるため、著しく少なくな
る。
That is, depending on the presence or absence of the display, as in the conventional phase select method, the period in which the waveform voltage applied to the scan electrode is opposite or in phase with the waveform applied to the scan electrode and the voltage applied to the scan electrode The scan period includes a period in which a voltage having no relation to the waveform is applied to the scan electrode, and the power consumed in the period in which a voltage similar to that in the conventional phase select method is applied is determined by the conventional phase select method. Is the same as the method, but a voltage completely unrelated to the waveform of the voltage applied to the scan electrodes, that is, the power consumed during the period when the DC voltage is applied to the data electrodes is consumed between the data electrodes. Power is negligible and therefore significantly reduced.

さらに、フェーズセレクト法と同じ駆動を行っている
期間の駆動周波数を下げデータ側電極に直流電圧が印加
されている期間の周波数を上げていることによって、駆
動を安定にし、さらに消費電極を下げることができる。
さらに、後述するごとく、各走査電極が選択されている
期間を二走査期間としており、表示期間が長くなって輝
度を大とすることができる。本発明のACリフレッシュ形
プラズマディスプレイの駆動方式はガラス板上に電極群
が形成され、その電極群が誘電体で被覆されたガラス板
二枚を、誘電体が相対し、適当な間隔を保って配置し、
その周囲をガラスフリットで気密に封止して、中にネオ
ンガスを封入した構造を有するプラズマディスプレイパ
ネルの電極間に、パルス状電圧を印加して駆動するにあ
たって、一方の電極のみにパルス電圧を印加して他方の
電極を0電位に保って、電極間で放電を起こさせる時
に、プラズマディスプレイパネル内の一つの放電セル
が、放電する電圧を最小単方放電開始電圧(VDmin)、
プラズマディスプレイパネルの全てのセルが、放電する
電圧を最大放電開始電圧(VDmax)と定義した場合、プ
ラズマディスプレイの一方の電極にVDminよりも高く、V
Dmaxよりも低いパルス状電圧(V0)を印加しておき、他
方の電極に、それと逆相,同相のパルス状電圧(V1)を
印加すると、VDmin>|V0|−|V1|の条件が満たされると
放電は停止しVDmax<|V0|+|V1|の条件が満たされると
放電を開始することを利用して駆動することを特徴とし
ていた装置を改良したものである。
In addition, by lowering the driving frequency during the same driving as in the phase select method and increasing the frequency during the period when the DC voltage is applied to the data side electrode, the driving is stabilized and the consumption electrode is further reduced. Can be.
Further, as will be described later, the period in which each scanning electrode is selected is defined as two scanning periods, and the display period is lengthened and the luminance can be increased. In the driving method of the AC refresh type plasma display of the present invention, an electrode group is formed on a glass plate, and the electrode group is covered with a dielectric, and two dielectric plates are opposed to each other with an appropriate distance therebetween. Place,
A pulse voltage is applied to only one of the electrodes when driving by applying a pulsed voltage between the electrodes of a plasma display panel having a structure in which neon gas is sealed inside and sealing the surroundings with a glass frit. When the other electrode is kept at zero potential to cause a discharge between the electrodes, one discharge cell in the plasma display panel reduces the discharge voltage to a minimum unidirectional discharge start voltage (VDmin),
When the discharge voltage of all cells of the plasma display panel is defined as the maximum discharge starting voltage (VDmax), one electrode of the plasma display is higher than VDmin and V
When a pulse-like voltage (V 0 ) lower than Dmax is applied and a pulse-like voltage (V 1 ) having the opposite phase and the same phase as the other electrode is applied to the other electrode, VDmin> | V 0 | − | V 1 | Discharge is stopped when the condition of VDmax <| V 0 | + | V 1 | is satisfied, and the device is characterized in that the device is driven by utilizing the start of discharge when the condition of VDmax <| V 0 | + | V 1 | is satisfied. .

最大単方放電開始電圧より高いパルス状電圧を、一方
の電極に印加し、他方の電極に直流電圧を印加すると、
パネル内の全てのセルは放電を開始するが、電圧が印加
されてから放電が開始するまでは時間を要し、印加電圧
によっても異なるが、一般にACリフレッシュ方式での放
電遅れ時間は5マイクロ秒以上になる。一方、放電が開
始されてからの放電の応答は非常に速く、100ナノ秒以
下である。
When a pulse-like voltage higher than the maximum unilateral discharge start voltage is applied to one electrode and a DC voltage is applied to the other electrode,
All cells in the panel start discharging, but it takes time from the application of voltage to the start of discharging, and depending on the applied voltage, the discharge delay time in the AC refresh method is generally 5 microseconds. That is all. On the other hand, the response of the discharge after the start of the discharge is very fast, less than 100 nanoseconds.

本発明のACリフレッシュ形プラズマディスプレイ装置
は、この放電遅れ現象を利用したもので、一方の電極に
単方放電開始電圧より高いパルス状電圧を印加し、従来
のフェーズセレクト法と同様に表示の有無に従って、他
方の電極に同相,逆相のパルス状電圧を印加し、放電さ
せるべき放電セルは放電させ、放電させない放電セルは
放電させない状態を予め作り、続いて他方の電極のパル
ス状電圧を除去して、一方の電極のみに印加されるパル
ス状電圧で、その状態を持続させ、一方の電極のパルス
状電圧で非点灯セルが点灯する前に、従来のフェーズセ
レクト法と同様の状態に戻すことを繰り返すことによっ
て、PDPが駆動されていることを特徴とした装置であ
る。
The AC refresh type plasma display device of the present invention utilizes this discharge delay phenomenon, and applies a pulse-like voltage higher than the unidirectional discharge start voltage to one of the electrodes to determine whether or not to display as in the conventional phase select method. In accordance with the above, a pulsed voltage of the same phase and opposite phase is applied to the other electrode, a discharge cell to be discharged is discharged, and a discharge cell which is not discharged is prepared in a state of not discharging, and then the pulsed voltage of the other electrode is removed. Then, the state is maintained by the pulsed voltage applied to only one electrode, and before the non-lighted cell is turned on by the pulsed voltage of one electrode, the state is returned to the same state as the conventional phase select method. By repeating this, the PDP is driven.

即ち、従来のフェーズセレクト方式で駆動されている
状態をアドレスモード、一方の電極へのパルス状電圧の
印加でアドレスモードが保たれている状態をホールドモ
ードと定義すれば、本発明の装置はアドレスモード,ホ
ールドモードを交互に繰り返すことを特徴としている。
さらに本発明においては、隣り合う2個の走査電極を同
時に選択することによって、各走査電極が選択されてい
る期間を二走査期間としており、表示期間を2倍とする
ことを特徴としている。一方の走査電極がアドレスモー
ドであるとき、他方の走査電極には直流電圧が印加さ
れ、従ってアドレスモードとならず、前の表示状態が維
持されるごとく駆動される。
That is, if the state driven by the conventional phase select method is defined as an address mode, and the state in which the address mode is maintained by applying a pulse-like voltage to one electrode is defined as a hold mode, the device of the present invention can address the The mode and the hold mode are alternately repeated.
Further, the present invention is characterized in that by selecting two adjacent scanning electrodes at the same time, the period in which each scanning electrode is selected is set as two scanning periods, and the display period is doubled. When one of the scan electrodes is in the address mode, a DC voltage is applied to the other scan electrode, so that the scan electrode is not driven in the address mode, and is driven as if the previous display state was maintained.

〔実施例〕〔Example〕

次に、図面を参照して詳細に説明する。 Next, a detailed description will be given with reference to the drawings.

第1図は、本発明の第1の実施例の電圧配置のタイミ
ングチャートである。
FIG. 1 is a timing chart of the voltage arrangement according to the first embodiment of the present invention.

第2図は、走査電極に印加されるパルス状電圧のタイ
ミングを説明するためのタイミングチャートである。
FIG. 2 is a timing chart for explaining the timing of the pulse voltage applied to the scanning electrode.

本発明の装置に用いられるプラズマディスプレイパネ
ルは誘電体で被覆された電極群をもつ二枚のガラス板
を、電極群が互いに対向し、それぞれの電極群は直交
し、交点が表示の発光点となるように設計されている。
プラズマディスプレイパネルを駆動するために、第2図
の2−Dに示されている水平同期信号の周期Hに対し2
−Aに示されるように第1行の走査電極が2H期間選択さ
れる。つぎに、2−Bに示されるように1H後に第2行の
水平電極が2H期間選択され、以下これを1Hごとにくり返
し、2−Cの垂直同期信号によって第1行の走査電極が
ふたたび選択される。データ側電極には、走査電極の走
査と対応してデータ信号を印加することによってプラズ
マディスプレイパネル上に所望の表示を得る。
The plasma display panel used in the apparatus of the present invention has two glass plates having an electrode group covered with a dielectric, the electrode groups are opposed to each other, each electrode group is orthogonal, and the intersection is the emission point of the display. Designed to be.
In order to drive the plasma display panel, the period H of the horizontal synchronization signal shown in 2-D of FIG.
As shown in -A, the scanning electrodes in the first row are selected for the 2H period. Next, as shown in 2-B, after 1H, the horizontal electrodes in the second row are selected for 2H periods, and thereafter, this is repeated every 1H, and the scanning electrodes in the first row are selected again by the 2-C vertical synchronization signal. Is done. A desired display is obtained on the plasma display panel by applying a data signal to the data side electrode in correspondence with the scanning of the scanning electrode.

第1図1−Aは第1行の走査電極に印加されるパルス
状電圧を示し1−C,1−Dはそれぞれ第m列,n列のデー
タ側電極に印加されるパルス状電圧を示したものであ
る。1−E,1−Gは、それぞれ第1行の走査電極と第m
列,第n列のデータ側電極との交点を形成される放電発
光点(1行,m列)セル,(1行,n列)セルに印加される
電圧波形を示したものである。第m列のデータ側電極に
印加されている電圧波形は、第1行の走査電極に印加さ
れている電圧波形と逆相であるから(1行,m列)のセル
は点灯モードである。一方第n列電極に印加されている
パルス状電圧は第1行電圧に印加されているパルス状電
圧と同相であるから(1行,n列)セルは非点灯モード、
即ち、消灯モードである。
FIG. 1-A shows pulse-like voltages applied to the first row of scan electrodes, and 1-C and 1-D show pulse-like voltages applied to the m-th and n-th columns of data-side electrodes, respectively. It is a thing. 1-E and 1-G are the scanning electrode of the first row and the m-th scanning electrode, respectively.
FIG. 9 shows voltage waveforms applied to discharge light emitting point (1 row, m column) cells and (1 row, n column) cells forming intersections with the data side electrodes in the column and nth column. Since the voltage waveform applied to the data-side electrode in the m-th column has a phase opposite to that of the voltage waveform applied to the scan electrodes in the first row, the (1st row, m-th column) cell is in the lighting mode. On the other hand, the pulse voltage applied to the n-th column electrode has the same phase as the pulse voltage applied to the first row voltage (1 row, n column).
That is, the light-off mode is set.

(1行,m列)セルに印加されるパルス状電圧は、第1
行の走査電極と第m列のデータ側電極に印加されるパル
ス状電圧の電位差で表され、第1図の1−Eの波形とな
る。
(1 row, m column) The pulsed voltage applied to the cell is the first
It is represented by the potential difference between the pulse-like voltage applied to the scanning electrode in the row and the data-side electrode in the m-th column, and has a waveform 1-E in FIG.

(1行,n列)セルに印加されるパルス状電圧も同様に
電位差で表すと第1図1−Gのようになる。
Similarly, the pulse voltage applied to the (1 row, n column) cell is represented by a potential difference as shown in FIG. 1-G.

本発明によるプラズマディスプレイ装置は、1−Aに
示すごとく走査電極が選択されている2H期間中、データ
側電極に表示の有無にしたがって、第1のパルス状電圧
が印加されるa期間と、第2のパルス状電圧が印加され
るb期間と直流電圧が印加されるc期間とを有し、一方
走査電極には前記aおよびc期間には第1のパルス状電
圧と同期し表示の有無に応じて逆相又は同相のパルス状
電圧を印加し、b期間には直流電圧が印加される。
In the plasma display device according to the present invention, during the 2H period in which the scanning electrode is selected as shown in 1-A, an a period during which a first pulse-like voltage is applied according to the presence or absence of display on the data side electrode; 2 during which a pulsed voltage is applied and a c period during which a DC voltage is applied. On the other hand, during the periods a and c, the scanning electrodes are synchronized with the first pulsed voltage to determine whether or not to display. A pulse voltage of opposite phase or in phase is applied accordingly, and a DC voltage is applied during period b.

2H期間中のa期間の動作は特公昭55−48318と全く同
じであり、この期間を本発明ではアドレスモードと定義
する。一方、2H期間中のb期間に点灯セル,消灯セルに
印加される電圧は第1図1−E,1−Gで示されるよう
に、点灯,消灯に関係なく全く同じであり、この期間を
ホールドモードと定義する。
The operation in the period a during the 2H period is exactly the same as that in Japanese Patent Publication No. 55-48318, and this period is defined as the address mode in the present invention. On the other hand, as shown in FIGS. 1-E and 1-G, the voltages applied to the light-on and light-off cells during the period b in the 2H period are completely the same irrespective of light-on and light-off. Defined as hold mode.

まず、アドレス状態における動作は、 VDmax<|V1|+|V0| ……(1) VDmin>|V0|−|V1| ……(2) (1),(2)の条件が満たされれば、点灯させるべ
きセルは点灯し、点灯させるべきでないセルは消灯す
る。
First, in the operation in the address state, VDmax <| V 1 | + | V 0 | (1) VDmin> | V 0 | − | V 1 | (2) (1), (2) If so, the cells to be lit are turned on and the cells not to be lit are turned off.

ホールドモードは、第1図1−E,1−Gの(a)期間
の電圧波形で示されているように振幅が(V0)であるパ
ルス状電圧が点灯,消灯に関係なく印加され、ホールド
モードに先行して印加されるアドレスモードで作り出さ
れた状態を、この期間中維持して、表示を行なおうとす
るものである。
In the hold mode, a pulse-like voltage having an amplitude (V 0 ) is applied irrespective of lighting and extinguishing as shown by the voltage waveform in the period (a) of FIGS. 1-E and 1-G. The state created in the address mode applied prior to the hold mode is maintained during this period to perform display.

即ち、アドレスモードで点灯状態の(1行,m列)のセ
ルは、(a)期間中に放電し、放電で発生した荷電粒子
でセル中が満たされているため、アドレスモードよりも
低い電圧が印加されているホールドモードでも容易に放
電が起動する。
That is, the cell in the lighting state (1 row, m column) in the address mode discharges during the period (a) and is filled with charged particles generated by the discharge. The discharge is easily started even in the hold mode in which is applied.

一方アドレスモードで非点灯状態の(1行,n列)セル
はアドレスモード期間に印加電圧が放電開始電圧よりも
低く、(1行,n列)のセルには荷電粒子はなく、放電は
a期間中に開始しないで、続くb期間中に印加されてい
る電圧で放電を開始するまでにはある時間が必要であ
り、b期間を適当に選択するとホールドモードで放電開
始しない電圧を定めることができる。
On the other hand, in the (non-lighting) cell in the address mode, the applied voltage is lower than the discharge starting voltage during the address mode period, and the (1 row, n column) cell has no charged particles and the discharge is a. A certain period of time is required before the discharge is started with the voltage applied during the period b without starting during the period b. If the period b is appropriately selected, the voltage at which the discharge does not start in the hold mode can be determined. it can.

つぎに、第1行の走査電極の2Hめの選択期間中には、
第2行の走査電極が同時に選択される。
Next, during the 2H-th selection period of the scanning electrodes in the first row,
The scan electrodes in the second row are simultaneously selected.

第2行の走査電極がアドレスモード状態にあるとき即
ち1−AのC期間中は第1行の走査電極にはパルス状電
圧は印加されず直流電圧が印加されてアドレスモードと
はならない。
When the scan electrodes in the second row are in the address mode state, that is, during the period 1-A, no pulse voltage is applied to the scan electrodes in the first row and a DC voltage is applied, and the address mode is not set.

このとき、第1の走査電極の点灯セル部には前のb期
間の放電によって生じた荷電粒子が残留しており、つぎ
のb期間のホールドモードには再び放電し点灯が維持さ
れる。
At this time, charged particles generated by the discharge in the previous b period remain in the lighting cell portion of the first scan electrode, and discharge is performed again in the hold mode in the next b period to maintain lighting.

又、第1の走査電極の消灯セル部には荷電粒子がな
く、C期間の前後のホールドモード期間を一定期間内に
制御することによって消灯状態を維持させることができ
る。
Further, there is no charged particle in the light-off cell portion of the first scan electrode, and the light-off state can be maintained by controlling the hold mode period before and after the period C within a certain period.

以上、説明したように本発明のPDPでは輝度,消費電
力,動作電圧範囲で著じるしく改善された。
As described above, in the PDP of the present invention, the luminance, power consumption, and operating voltage range have been significantly improved.

次に本発明によるPDP装置についてのべる。第3図は
本発明にPDP装置のブロック図を示したものであり、プ
ラズマディスプレイ1と行電極群の駆動回路2と、列電
極群駆動駆動回路3と、データを貯えるラッチ4と、一
時的にデータを貯えるためのシフトレジスター5と行電
極を順次シフトさせるためのシフトレジスター6から構
成されている。
Next, the PDP device according to the present invention will be described. FIG. 3 is a block diagram of a PDP device according to the present invention, which includes a plasma display 1, a driving circuit 2 for a row electrode group, a driving circuit 3 for a column electrode group, a latch 4 for storing data, and a temporary memory. And a shift register 6 for sequentially shifting the row electrodes.

行電極に印加されるパルス状電圧は駆動回路2の最終
段のコンプリメンタルな回路で作り出され、波高値V0
もっている。この回路の入力信号は、シフトレジスター
6の出力と外部から入力される高周波パルス10とがアン
ドゲートで混合される。外部から入力される高周波パル
スと最終団の駆動回路の出力回路は逆相となるが周波数
は同一であり、この高周波パルスを適当に選ぶことによ
って任意のパルス状電圧をパネルに印加することが可能
である。
Pulsed voltage applied to the row electrodes produced by completion mental circuit of the final stage of the drive circuit 2, it has a peak value V 0. In the input signal of this circuit, the output of the shift register 6 and the high frequency pulse 10 input from the outside are mixed by an AND gate. The high-frequency pulse input from the outside and the output circuit of the driving circuit of the final unit are in opposite phase, but the frequency is the same. By selecting this high-frequency pulse appropriately, any pulse voltage can be applied to the panel It is.

シフトレジスター6には走査データ11,走査クロック1
2が入力され、走査データ11が走査クロックで順次転送
され順次駆動部2のアンドゲートに送られる。
Scan data 11 and scan clock 1 are stored in the shift register 6.
2, the scan data 11 is sequentially transferred by the scan clock, and is sequentially sent to the AND gate of the drive unit 2.

一方、列電極用駆動回路もコンプリメンタル回路で構
成され、エクスルーシブオア回路の出力が入力され、駆
動回路でインバートされる。
On the other hand, the column electrode drive circuit is also formed of a complementary circuit, and the output of the exclusive OR circuit is input and inverted by the drive circuit.

ドットデータ入力17はデータシフトクロック18でシフ
トレジスター5に入力され、ラッチパルス16でラッチ4
に転送される。それぞれのラッチ出力は駆動回路3中の
エクスクルーシブオア回路に入力され、外部から入力さ
れる高周波パルス15と混合される。ラッチ4の出力がな
い場合にはエクスクルーシブオア回路の出力は外部から
入力される高周波パルス15と逆相になり、出力回路のパ
ルス電圧は同相になる。反対にラッチ4の出力がある場
合にはエクスクルーシブオア回路の出力は外部から入力
される高周波パルス15と同相になり出力回路のパルス電
圧は逆相となる。
The dot data input 17 is input to the shift register 5 by the data shift clock 18, and the latch 4 is input by the latch pulse 16.
Is forwarded to Each latch output is input to an exclusive OR circuit in the drive circuit 3 and mixed with a high frequency pulse 15 input from the outside. When there is no output from the latch 4, the output of the exclusive OR circuit has the opposite phase to the high frequency pulse 15 input from the outside, and the pulse voltage of the output circuit becomes the same phase. Conversely, when there is an output from the latch 4, the output of the exclusive OR circuit has the same phase as the high frequency pulse 15 input from the outside, and the pulse voltage of the output circuit has the opposite phase.

ホールドモードで必要なDC電圧は高周波パルス15を直
流にすることによって得られる。
The DC voltage required in the hold mode can be obtained by converting the high-frequency pulse 15 to DC.

ホールドモードで必要な周波数変換は外部から入力さ
れる高周波パルス10の周波数を切りかえることによって
実現できる。
The necessary frequency conversion in the hold mode can be realized by switching the frequency of the high frequency pulse 10 input from the outside.

〔発明の効果〕〔The invention's effect〕

以上説明したように本発明のPDPでは輝度,消費電
力,動作電圧範囲が著しく改善された。
As described above, the brightness, power consumption, and operating voltage range of the PDP of the present invention are significantly improved.

【図面の簡単な説明】[Brief description of the drawings]

第1図は、本発明の実施例の印加電圧波形を示したもの
である。 第1図1−A,1−Bはそれぞれは第1行,第2行の走査
電極に印加されるパルス電圧を示し、第1図1−Cは第
m列データ側電極、第1図1−Dは第n列データ電極に
印加されるパルス状波形をそれぞれ示したものである。 第1図1−E,1−F,1−G,1−Fはそれぞれ、(一行,m
列)(2行,m列)(1行,n列)(2行,n列)、セルの印
加される電圧の状態を示したものである。 第2図は走査電極に印加されるパルス状電圧の様子を示
したものである。 第3図は本発明のプラズマディスプレイ装置のブロック
図を示したものである。
FIG. 1 shows an applied voltage waveform according to an embodiment of the present invention. FIGS. 1-A and 1-B show pulse voltages applied to the scanning electrodes in the first and second rows, respectively. FIG. 1-C shows the m-th column data side electrode, and FIG. -D shows a pulse-like waveform applied to the n-th column data electrode, respectively. 1-E, 1-F, 1-G, and 1-F are respectively (one line, m
(Column) (2 rows, m columns) (1 row, n columns) (2 rows, n columns), showing the state of the voltage applied to the cell. FIG. 2 shows a state of a pulse voltage applied to the scanning electrode. FIG. 3 shows a block diagram of the plasma display device of the present invention.

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】電極が誘電体で被覆されているプラズマデ
ィスプレイパネルの走査電極群に一走査期間ごとに時分
割的に順次電圧を印加し、走査しておき、それぞれの走
査電極に印加される電圧に同期して、データ側電極群に
データの有無にしたがって電圧を印加して駆動されてい
るプラズマディスプレイに於いて、一つの走査電極が選
択されている期間を第1走査期間と第2走査期間とから
なる二走査期間として表示期間を2倍とし、かつ隣接す
る二つの走査電極の一方の第2走査期間と他方の走査電
極の第1走査期間とが同時に選択され、各走査電極が選
択されている二走査期間中に選択された走査電極には、
前記第1走査期間において第1のパルス状電圧と前記第
1のパルス状電圧とは周波数の異なる第2のパルス状電
圧とが印加されるとともに前記第2走査期間において前
記第1のパルス状電圧と直流電圧とが印加され、それぞ
れのデータ側電極には前記走査電極に第1のパルス状電
圧および直流電圧が印加されている期間には第1のパル
ス状電圧と同期して、表示が有るときは逆相、表示の無
いときは同相のパルス状電圧がそれぞれ印加され、前記
走査電極に第2のパルス状電圧が印加されている期間に
は直流電圧が印加されるごとき手段によって駆動するこ
とを特徴とするプラズマディスプレイ装置。
1. A voltage is sequentially applied to a scanning electrode group of a plasma display panel whose electrodes are coated with a dielectric in a time-division manner for each scanning period, and scanning is performed, and the voltage is applied to each scanning electrode. In a plasma display driven by applying a voltage to the data side electrode group in accordance with the presence or absence of data in synchronization with a voltage, a period in which one scan electrode is selected is defined as a first scan period and a second scan period. The display period is doubled as two scanning periods including the first scanning period, and the second scanning period of one of two adjacent scanning electrodes and the first scanning period of the other scanning electrode are simultaneously selected, and each scanning electrode is selected. The scanning electrodes selected during the two scanning periods are:
In the first scanning period, a first pulse voltage and a second pulse voltage having a different frequency from the first pulse voltage are applied, and the first pulse voltage is applied in the second scanning period. And a DC voltage is applied, and each data side electrode has a display in synchronization with the first pulsed voltage during a period in which the first pulsed voltage and the DC voltage are applied to the scan electrodes. When the display is not performed, a pulse voltage having the same phase is applied when there is no display, and driving is performed by means such that a DC voltage is applied during the period when the second pulse voltage is applied to the scan electrode. A plasma display device characterized by the above-mentioned.
【請求項2】特許請求の範囲第1項の走査電極に印加さ
れる第1のパルス状電圧と無関係の直流電圧がデータ側
電極に印加されている期間に走査電極に印加される第2
のパルス状電圧の周波数を増加させて駆動することを特
徴とした上記プラズマディスプレイ装置。
A second pulse applied to the scan electrode during a period in which a DC voltage unrelated to the first pulse voltage applied to the scan electrode is applied to the data electrode;
The plasma display device described above, wherein the driving is performed by increasing the frequency of the pulse voltage.
JP62289905A 1987-11-16 1987-11-16 Plasma display device Expired - Fee Related JP2576160B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62289905A JP2576160B2 (en) 1987-11-16 1987-11-16 Plasma display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62289905A JP2576160B2 (en) 1987-11-16 1987-11-16 Plasma display device

Publications (2)

Publication Number Publication Date
JPH01130194A JPH01130194A (en) 1989-05-23
JP2576160B2 true JP2576160B2 (en) 1997-01-29

Family

ID=17749286

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62289905A Expired - Fee Related JP2576160B2 (en) 1987-11-16 1987-11-16 Plasma display device

Country Status (1)

Country Link
JP (1) JP2576160B2 (en)

Also Published As

Publication number Publication date
JPH01130194A (en) 1989-05-23

Similar Documents

Publication Publication Date Title
KR100917372B1 (en) Method for driving a plasma display panel
US7123218B2 (en) Method for driving plasma display panel
US5231382A (en) Plasma display apparatus
JPS6329797A (en) Plasma display device
US6232935B1 (en) Plasma display panel and method for driving the same
JP2576159B2 (en) Plasma display device
JP3070893B2 (en) Liquid crystal drive
US6373451B1 (en) Method for driving AC plasma display panel
JPH10319900A (en) Driving method of plasma display device
JP2576160B2 (en) Plasma display device
JP2745548B2 (en) Driving method of plasma display
JP2576112B2 (en) Plasma display device
JP2576158B2 (en) Driving method of plasma display
JP2576157B2 (en) Driving method of plasma display
JPH087770A (en) Surface discharge ac plasma display panel and display device using this
JPS63237091A (en) Driving of plasma display device
JP2751266B2 (en) Driving method of plasma display
JPS6329796A (en) Driving of plasma display
JP2003029701A (en) Plasma display device
JPH0648427B2 (en) Driving method for plasma display
JPH0216595A (en) Plasma display device
JP2003140606A (en) Controller for planar display panel and its driving method
JPS6327892A (en) Driving of plasma display device
EP0775993A2 (en) Method of driving a DC plasma display panel
JPH03238496A (en) Driving method for plasma display panel

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees