JP2568677B2 - 不平衡型送信装置 - Google Patents

不平衡型送信装置

Info

Publication number
JP2568677B2
JP2568677B2 JP1043734A JP4373489A JP2568677B2 JP 2568677 B2 JP2568677 B2 JP 2568677B2 JP 1043734 A JP1043734 A JP 1043734A JP 4373489 A JP4373489 A JP 4373489A JP 2568677 B2 JP2568677 B2 JP 2568677B2
Authority
JP
Japan
Prior art keywords
transistor
diode
signal
transmission medium
output circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP1043734A
Other languages
English (en)
Other versions
JPH02222322A (ja
Inventor
彰夫 黒部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP1043734A priority Critical patent/JP2568677B2/ja
Publication of JPH02222322A publication Critical patent/JPH02222322A/ja
Application granted granted Critical
Publication of JP2568677B2 publication Critical patent/JP2568677B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)
  • Dc Digital Transmission (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、複極信号をパルストランスを使わずに情報
伝送媒体に送出する送信装置に関するものである。
従来の技術 従来複極信号を不平衡ケーブルに送信する場合、回路
側にセンタータップを持つパルストランスを使い、不平
衡ケーブル側のパルストランスの巻線の一端を接地して
いた。
第3図は、従来の送信装置の一実施例である。第3図
において、37は直流電流であり、この送信装置に電源を
供給している。38は不平衡ケーブルの伝送媒体であり複
極信号が伝送される。39は送信信号電流の経路となる負
荷抵抗である。30は信号出力回路であり、出力端子30a
および30bからそれぞれ伝送媒体38上に負のパルスと正
のパルスを送出するためのディシタル信号が出力され
る。31はトランジスタでありベースが抵抗34を介して信
号出力回路30の出力端子30aに接続されている。32はト
ランジスタであり、ベースが抵抗35を介して信号出力回
路30の出力端子30bに接続されている。33は2次側コイ
ルにセンタータップを持つパルストランスであり、1次
側は伝送媒体38に接続されている。2次側コイルのセン
タータップ33cは、直流電源37の正極に接続されてお
り、2次側コイルの一端33aは、トランジスタ31のコレ
クタに接続され、2次側コイルの他端33bはトランジス
タ32のコレクタに接続されている。トランジスタ31,32
のエミッタはともに直流電源37の接地ラインに接続され
ている。
次に第3図の従来例の送信装置の動作について説明す
る。信号出力回路30の出力端子30a及び30bは、通常ロー
レベルである。伝送媒体38に負極性のパルスを送出した
いときは出力端子30bがハイレベルになり、トランジス
タ32をオンさせる。トランジスタ32がオンすると、パル
ストランス33の2次側に、端子33cから端子33cの方向に
電流が流れ、誘導により1次側に36aに向きの電流が流
れる。逆に伝送媒体38に正極性のパルスを送出したいと
きは、出力端子30aがバイレベルになり、トランジスタ3
1がオンする。トランジスタ31がオンすると、パルスト
ランス33の2次側に端子33cから端子33aの方向に電流が
流れ、誘導により1次側に36bの向きの電流が流れる。
従って出力端子30a又は30bに一定時間正の信号を出力す
ることにより、伝送媒体38に負のパルス又は正のパルス
を送出することができる。
発明が解決しようとする課題 このような従来の送信装置は、パルストランスを使っ
ているため、次のような問題点があった。
伝送媒体上には、同じ構成の送信装置が複数台接続さ
れ、例えばN台接続された場合には、パルストランス1
個あたりのインダクタンスをLした場合、伝送媒体上の
インダクタンスはL/Nになり、接続台数が増えるほど複
極信号波形(第4図A)が第4図Bのように微分され
る。微分によりパルス振幅の減少(サグ)やパルス次ビ
ットにおける逆起電力の発生(バックスイング)が受信
回路のスレッシュホールドレベルを越えるとビット誤り
を起してしまう。サグやバックスイッグの大きさはパル
ス幅に比例することから伝送速度は同じでもパルスデュ
ーティレシオを小さくしてサグやバックスイングを抑制
することができるが、パルス幅が小さい分だけ伝送遅延
時間の許容量が小さくなり、システム規模が減少され
る。パルストランス1個当りのインダクタンスLを大き
くすることも考えられるが、透磁率の高いコアは高価に
なるし、巻数の増加は形状の拡大、出力インピーダンス
の増加の他、パルストランスの線間容量が増大し、複極
信号波形の立ち上りをなまらせる。複極信号波形の立ち
上りがなまると所定のスレッシュホールドレベルで復調
した受信波形に遅延が生じ伝送遅延時間が増大してしま
う(第5図B)。本発明は上記問題点を解決したバイポ
ーラ符号の伝送を実現できる不平衡型送信装置を提供す
ることを目的とする。
課題を解決するための手段 本発明は、伝送媒体に正極性のパルスと負極性のパル
スを発生させるための信号を出力する信号出力回路と、
コンデンサ,ダイオード,スイッチング素子で送信装置
を構成し、スイッチング素子を信号出力回路の出力と同
期して制御するものである。
作 用 本発明は、上記した構成により、パルストランスを使
うことなく、不平衡伝送路上にバイポーラ符号を送信す
ることを可能とし、パルストランスを使用した不平衡ケ
ーブル用の送信装置が持つ数数の欠点、形状の大きさや
波形ひずみ、伝送遅延等を改善できる。
実施例 第1図は本発明の送信装置の一実施例である。1は直
流電源、2は信号出力回路、3はコンデンサ回路であ
り、信号出力回路2の出力端子2cに一端が接続され、他
端がダイオード4のアノード及びスイッチング素子であ
るトランジスタ5のエミッタに接続されている。トラン
ジスタ5はNPNタイプである。ダイオード4のカソード
は接続ラインに接続されている。トランジスタ5のコレ
クタは、伝送媒体6の芯線に接続されている。伝送媒体
6の外被は接地されている。7は負荷抵抗である。同様
に8はコンデンサであり、接地ラインに一端に接続さ
れ、他端がダイオード9のカソード並びにスイッチング
素子であるトランジスタ10のエミッタに接続されてい
る。トランジスタ10は、PNPタイプであり、ダイオード
9のアノードは信号出力回路2の出力端子2eに接続され
ている。トランジスタ10のコレクタは、トランジスタ5
のコレクタと同じく伝送媒体6の芯線に接続されてい
る。11はインバータであり、信号出力回路2の出力端子
2fの信号を反転させて、抵抗13を介してトランジスタ10
のベースに接続している。トランジスタ5のベースは抵
抗12を介して信号出力回路2の出力端子2dに接続してい
る。出力端子2dは信号出力回路2の信号端子2aに接続し
ており、他に抵抗14を介してPNPトランジスタ17のベー
スと、抵抗15を介してNPNトランジスタ18のベースが接
続している。トランジスタ17のコレクタとトランジスタ
18のコレクタは伴に出力端子2cに接続しており、トラン
ジスタ18のエミッタはアースラインに接地している。出
力端子2fは信号出力回路の信号端子2bに接続しており、
他に抵抗16を介してPNPトランジスタ19のベースが接続
している。トランジスタ17及びトランジスタ19のエミッ
タは伴に直流電源1の正極に接続しており、トランジス
タ19のコレクタは出力端子2eに接続している。
次に動作について説明する。信号端子2aは通常ローレ
ベルを出力(イ)しており、トランジスタ17がオン、ト
ランジスタ18はオフしてコンデンサ3はダイオード4を
通る矢印20の電流で充電されている。又、トランジスタ
5は出力端子2dがローレベルであるため、エミッターコ
レクタ間はオフしている。このとき信号端子2aがハイレ
ベルになると、トランジスタ17はオフ、トランジスタ18
がオンして出力端子2cはローレベルとなり、同時にトラ
ンジスタ5がオンしてコンデンサ3に充電されていた電
荷が矢印21のように放電され、その結果、伝送媒体6に
負のパルスが送出される。同様に信号端子2bは通常ロー
レベルでありトランジスタ19はオンしており、コンデン
サ8はダイオード9を通る矢印22の電流で充電されてい
る。このときインバータ11の出力はハイレベルであり、
トランジスタ10はオフしている。このとき信号端子2bが
ハイレベルになると、トランジスタ19はオフすると同時
にインバータ11の出力がローレベルになることによりト
ランジスタ10がオンし、コンデンサ8に矢印23の方向の
放電電流が流れる。その結果、伝送媒体6に正のパルス
が送出される。以上の動作を第2図(イ)〜(ホ)に示
す。
この方式によれば、同種の送真装置を伝送媒体にいく
ら多く接続しても、波形が微分されることがないし、波
形のなまりも軽減される。さらに、集積化することも可
能であり、パルストランスの外形よりも小さくできる。
なお、ダイオード9はダイオード4と同等の電圧降下を
示すインピーダンス源であればよく、抵抗素子でもよ
い。この場合、より小型、低価格化が可能となる。
発明の効果 以上のように本発明によればきわめて簡単な手段によ
り、パルストランスを使った送信装置の数数の欠点を解
消することができる。
【図面の簡単な説明】
第1図は本発明の一実施例の送信装置の構成図、第2図
は同装置の動作波形図、第3図は従来例の送信装置の構
成図、第4図,第5図は従来の問題点の説明図である。 1……直流電源、2……信号出力回路、3,8……コンデ
ンサ、4,9……ダイオード、5,10……トランジスタ、6
……伝送媒体、7……負荷抵抗、11……インバータ。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】伝送媒体に正極性のパルスと負極性のパル
    スを発生させるための信号を出力する信号出力回路と、
    前記信号出力回路の第1の出力に接続された第1のコン
    デンサと、前記第1のコンデンサの他端にアノードを接
    続しカソードを電源回路の接地ラインに接続した第1の
    ダイオードと、前記信号出力回路の第2の出力にアノー
    ドを接続した前記第1のダイオードの電圧降下と等しい
    電圧降下を持つ第2のダイオードまたはインピーダンス
    源と、前記第2のダイオードのカソードに一端を接続
    し、他端を電源回路の接地ラインに接続した第2のコン
    デンサと、前記第1のダイオードのアノードと情報伝送
    媒体との間で開閉する第1のスイッチング素子と、前記
    第2のダイオードのカソードまたはインピーダンス源と
    情報伝送媒体との間で開閉する第2のスイッチング素子
    とを具備し、第1のスイッチング素子は前記信号出力回
    路の第1の出力と同期して制御し、前記第2のスイッチ
    ング素子は前記信号出力回路の第2の出力と同期して制
    御することによってバイポーラ符号を得ることを特徴と
    する不平衡型送信装置。
JP1043734A 1989-02-23 1989-02-23 不平衡型送信装置 Expired - Fee Related JP2568677B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1043734A JP2568677B2 (ja) 1989-02-23 1989-02-23 不平衡型送信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1043734A JP2568677B2 (ja) 1989-02-23 1989-02-23 不平衡型送信装置

Publications (2)

Publication Number Publication Date
JPH02222322A JPH02222322A (ja) 1990-09-05
JP2568677B2 true JP2568677B2 (ja) 1997-01-08

Family

ID=12672013

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1043734A Expired - Fee Related JP2568677B2 (ja) 1989-02-23 1989-02-23 不平衡型送信装置

Country Status (1)

Country Link
JP (1) JP2568677B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005348054A (ja) * 2004-06-02 2005-12-15 Murata Mfg Co Ltd 平衡型クロック信号出力回路およびこれを用いた高周波発振器
JP5230146B2 (ja) * 2007-08-29 2013-07-10 三菱電機株式会社 空気調和機、空調システム、通信装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS602080A (ja) * 1983-06-17 1985-01-08 Hitachi Ltd 高電圧パルス電源
JPS6257437B2 (ja) * 1984-08-07 1987-12-01 Kenkichi Suzuki

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6257437U (ja) * 1985-09-28 1987-04-09

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS602080A (ja) * 1983-06-17 1985-01-08 Hitachi Ltd 高電圧パルス電源
JPS6257437B2 (ja) * 1984-08-07 1987-12-01 Kenkichi Suzuki

Also Published As

Publication number Publication date
JPH02222322A (ja) 1990-09-05

Similar Documents

Publication Publication Date Title
AU625274B2 (en) Isdn interface circuit and system using the same
JP2848623B2 (ja) 二進―三進変換器
US4716358A (en) Constant current circuits
JP2568677B2 (ja) 不平衡型送信装置
US4032838A (en) Device for generating variable output voltage
EP0436771B1 (en) Unbalanced transmitter and receiver for bipolar signals
EP3435551B1 (en) Current pulse transformer for isolating electrical signals
EP0237652B1 (en) Ac current sensing circuit
JPS6091426A (ja) 電源装置
JP3056499B2 (ja) 通信用アダプタ装置
JPS63193745A (ja) 不平衡型送信装置
JPS63193746A (ja) 平衡ケ−ブル用送信装置
US4774419A (en) Transformer coupled drive circuit
JPS63194413A (ja) パルス信号送出回路
SU610316A1 (ru) Входное телеграфное устройство
EP0206104A2 (en) FET gate driver circuit
JPS58205357A (ja) 線路駆動回路
JPH0720283B2 (ja) ホ−ムバスシステム用受電装置
EP0109705A1 (en) Subscriber circuit for a telephone network
GB2090507A (en) Cathode ray tube display device
JPS6310628B2 (ja)
JPH0419868Y2 (ja)
JPH0342791Y2 (ja)
JPH04103045U (ja) ラインドライバ回路
SU1116561A1 (ru) Устройство двухсторонней межприборной св зи

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees