JP2536007B2 - ル―ティング情報生成方式 - Google Patents

ル―ティング情報生成方式

Info

Publication number
JP2536007B2
JP2536007B2 JP63011944A JP1194488A JP2536007B2 JP 2536007 B2 JP2536007 B2 JP 2536007B2 JP 63011944 A JP63011944 A JP 63011944A JP 1194488 A JP1194488 A JP 1194488A JP 2536007 B2 JP2536007 B2 JP 2536007B2
Authority
JP
Japan
Prior art keywords
information
time slot
subframes
routing information
divided
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63011944A
Other languages
English (en)
Other versions
JPH01188058A (ja
Inventor
洋 清水
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP63011944A priority Critical patent/JP2536007B2/ja
Publication of JPH01188058A publication Critical patent/JPH01188058A/ja
Application granted granted Critical
Publication of JP2536007B2 publication Critical patent/JP2536007B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はルーティング情報生成方式に関し、特にユー
ザ情報にアドレスを付加しセル化して通信を行なう通信
システムのルーティング情報の生成方式に関する。
〔従来の技術〕
ユーザ情報を短い情報単位に分割し、これにアドレス
を付加したセルを単位にしてネットワーク内をアクセス
する方式が各種検討されている。その一つに第3図に示
すフレーム単位のセル多重方式がある。第3図はこの方
式に用いる伝送フレームの構成例を示す図である。この
方式は第3図(a)に示すセルをタイムスロット毎に分
割し(1タイムスロット分の情報をワードと呼ぶ)、フ
レームの最初のサブフレームの割り当てられたタイムス
ロットにセルの最初のワード、この場合アドレス情報の
第1ワードをのせ、以降このセルの分割されたワードを
最初のサブフレームで与えられたタイムスロット位置と
同じタイムスロット位置にのせる方式である。第3図
(b)には各サブフレームの2番目のタイムスロットに
セルが分割され多重されている状態を示す。従って、サ
ブフレームのタイムスロット多重数のセルがフレーム内
で多重される。かかる方式においても、他のセル型の通
信システムと同様アドレス情報から網内アクセスのため
のルーティング情報を生成する必要がある。本例のよう
に、アドレスが複数のワード、ここでは2ワードを用い
て伝送される場合、第4図に示す生成方式によりルーテ
ィング情報が生成されている。
第4図は、従来のルーティング情報生成方式の一例を
示すブロック図で、伝送フレームのアドレス情報はすべ
て記憶回路1′に記憶される。第3図で言えばフレーム
先頭の2サブフレームの情報が記憶される。記憶された
アドレス情報は3番目のサブフレームの各タイムスロッ
トにおいて2ワードの対応するアドレス情報が記憶回路
1′から読み出される。最初に読み出された1ワードの
アドレス情報はラッチ回路4に保持され次に読み出され
たもう1ワードのアドレス情報と共にルーティング情報
を生成するテーブル回路2に供給され、このセルのルー
ティング情報が生成される。
本発明の目的は、より低速で動作し、記憶容量の少な
いルーティング情報生成方式を提供することにある。
〔発明が解決しようとする問題点〕
上述した従来例においては、記憶回路1′からアドレ
ス情報を1タイムスロットの間に2ワード分のアドレス
情報を読み出す必要があり、高速の記憶回路を必要とす
る。また、記憶回路は2サブフレーム分の情報を蓄積す
る必要があるという問題点があった。
〔問題点を解決するための手段〕
本発明によれば、一つのフレームを複数のサブフレー
ムに分割し更に各フレームを複数のタイムスロットに分
割し、前記フレームの先頭の複数N個(N>1)の前記
サブフレームをルーティングを与えるアドレス情報に用
いるとともに残りの前記サブフレームをユーザ情報に用
い、前記アドレス情報と前記ユーザ情報とから構成され
るセルをタイムスロット単位に分割し、この分割された
セルを最初の前記サブフレームに多重されたタイムスロ
ット位置と同じタイムスロット位置で残る前記サブフレ
ームに多重して通信を行なう通信システムにおいて、先
頭の(N−1)個の前記サブフレームを記憶する記憶回
路とN番目の前記サブフレームの各タイムスロットにお
いてそのタイムスロットに多重された前記セルの(N−
1)タイムスロット分のルーティングアドレス情報を前
記記憶回路から読み出して得られた(N−1)タイムス
ロット分の前記アドレス情報とN番目の前記タイムスロ
ット情報とからルーティング情報を生成することを特徴
とするルーティング情報生成方式が得られる。
〔実施例〕
次に本発明について第1図〜第3図を参照して説明す
る。
第1図は本発明のルーティング情報生成方式の一実施
例を示す方式ブロック図、第2図は第1図における詳細
例を示す回路ブロック図である。各セルのアドレス情報
の長さは第3図に示すような2ワードを例にして説明す
る。本実施例は記憶回路1とテーブル回路2とを備え、
記憶回路1はメモリ3とアドレスカウンタ5とを有して
いる。伝送フレームの最初のサブフレームの情報は記憶
回路1に記憶される。第2図においては、サブフレーム
周期で動作するアドレスカウンタ5に基づいてメモリ3
にワード単位に格納される。次のサブフレームにおいて
は、アドレスカウンタ5に基づいて格納されたアドレス
の第1ワードが読み出され、ルーティング情報を生成す
るテーブル回路2に供給される。同時に、伝送フレーム
上のアドレスの第2ワードはテーブル回路2に供給され
る。テーブル回路2は2ワードのアドレス情報に基づき
ルーティング情報を生成する。
このような構成にすると記憶回路1内のメモリ3は1
タイムスロットに1回読出しを行なえばよい。また記憶
回路1はアドレスNワードに対し(N−1)ワード分の
情報を記憶すればよい。
〔発明の効果〕
以上説明したように本発明は、記憶回路内のメモリは
1タイムスロットに1回読出しを行なえばよいので動作
速度を低速化することができる。また、記憶回路はアド
レスNワードに対し(N−1)ワード分の情報を記憶す
ればよいので小規模化とさらには低消費電力化とを実現
することができるという効果を有する。
【図面の簡単な説明】
第1図は本発明のルーティング情報生成方式の一実施例
を示す方式ブロック図、第2図は第1図における詳細例
を示す回路ブロック図、第3図はルーティング情報生成
方式に用いる伝送フレームの構成例を示す図、第4図は
従来のルーティング情報生成方式の一例を示すブロック
図である。 1,1′……記憶回路、2……テーブル回路、3……メモ
リ、4……ラッチ回路、5……アドレスカウンタ。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】一つのフレームを複数のサブフレームに分
    割し更に各フレームを複数のタイムスロットに分割し、
    前記フレームの先頭の複数N個(N>1)の前記サブフ
    レームをルーティングを与えるアドレス情報に用いると
    ともに残りの前記サブフレームをユーザ情報に用い、前
    記アドレス情報と前記ユーザ情報とから構成されるセル
    をタイムスロット単位に分割し、この分割されたセルを
    最初の前記サブフレームに多重されたタイムスロット位
    置と同じタイムスロット位置で残る前記サブフレームに
    多重して通信を行なう通信システムにおいて、先頭の
    (N−1)個の前記サブフレームを記憶する記憶回路と
    N番目の前記サブフレームの各タイムスロットにおいて
    そのタイムスロットに多重された前記セルの(N−1)
    タイムスロット分のルーティングアドレス情報を前記記
    憶回路から読み出して得られた(N−1)タイムスロッ
    ト分の前記アドレス情報とN番目の前記タイムスロット
    情報とからルーティング情報を生成することを特徴とす
    るルーティング情報生成方式。
JP63011944A 1988-01-21 1988-01-21 ル―ティング情報生成方式 Expired - Lifetime JP2536007B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63011944A JP2536007B2 (ja) 1988-01-21 1988-01-21 ル―ティング情報生成方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63011944A JP2536007B2 (ja) 1988-01-21 1988-01-21 ル―ティング情報生成方式

Publications (2)

Publication Number Publication Date
JPH01188058A JPH01188058A (ja) 1989-07-27
JP2536007B2 true JP2536007B2 (ja) 1996-09-18

Family

ID=11791758

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63011944A Expired - Lifetime JP2536007B2 (ja) 1988-01-21 1988-01-21 ル―ティング情報生成方式

Country Status (1)

Country Link
JP (1) JP2536007B2 (ja)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5310906A (en) * 1976-07-19 1978-01-31 Hitachi Ltd Information storage exchange unit
JPS54146517A (en) * 1978-05-09 1979-11-15 Fujitsu Ltd Digital multiplication transmission system
JPS54147617A (en) * 1978-05-10 1979-11-19 Sadao Kandabashi Method of executing roof
JPS62206938A (ja) * 1986-03-06 1987-09-11 Nec Corp タイムスロツト自動割付方式
JPS62272626A (ja) * 1986-05-20 1987-11-26 Fujitsu Ltd 直列/並列変換回路

Also Published As

Publication number Publication date
JPH01188058A (ja) 1989-07-27

Similar Documents

Publication Publication Date Title
US4771420A (en) Time slot interchange digital switched matrix
KR100315884B1 (ko) 데이타전송방법및장치
US4686670A (en) Method of switching time slots in a TDM-signal and arrangement for performing the method
JP2536007B2 (ja) ル―ティング情報生成方式
DE69629430D1 (de) Austausch-Halbleiterfestwertspeicher
JPS6219120B2 (ja)
JPH0466156B2 (ja)
JP2970475B2 (ja) 時分割スイッチ
JPH0936868A (ja) Atmスイッチのアドレス生成回路
KR920001858B1 (ko) 타임 스위치
JPS6138912B2 (ja)
JP2914289B2 (ja) 時分割スイッチの制御方式
JP2590695B2 (ja) 時分割スイッチ回路
JPS61121597A (ja) 時分割通話路方式及び装置
JP2508861B2 (ja) ワ―ド多重時間スイッチ
JP2969645B2 (ja) タイムスロット入替回路
JP2725700B2 (ja) 時分割多元交換方式
JPH05268269A (ja) ブロック化装置
JPS6047380U (ja) チヤネル変換制御装置
JPH0276068A (ja) 表形式データの格納方式
JPS5567264A (en) Folded switching system of time division exchange
JPS6174496A (ja) 回線編集方式
JP2000032511A (ja) 多面構成時分割スイッチ
JP2001016670A (ja) 時間スイッチlsi
JPS6223298A (ja) 通話路集線装置