JP2507336B2 - Data processing device - Google Patents

Data processing device

Info

Publication number
JP2507336B2
JP2507336B2 JP61174634A JP17463486A JP2507336B2 JP 2507336 B2 JP2507336 B2 JP 2507336B2 JP 61174634 A JP61174634 A JP 61174634A JP 17463486 A JP17463486 A JP 17463486A JP 2507336 B2 JP2507336 B2 JP 2507336B2
Authority
JP
Japan
Prior art keywords
power supply
local memory
timer
power
data processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61174634A
Other languages
Japanese (ja)
Other versions
JPS6329822A (en
Inventor
知至 松村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Shibaura Electric Co Ltd filed Critical Tokyo Shibaura Electric Co Ltd
Priority to JP61174634A priority Critical patent/JP2507336B2/en
Publication of JPS6329822A publication Critical patent/JPS6329822A/en
Application granted granted Critical
Publication of JP2507336B2 publication Critical patent/JP2507336B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) 本発明は、遠隔電源制御機械を備えたデータ処理装置
に関する。
DETAILED DESCRIPTION OF THE INVENTION Object of the Invention (Field of Industrial Application) The present invention relates to a data processing device equipped with a remote power control machine.

(従来の技術) データ処理装置において、その電源を時間設定により
自動的に立上げる制御が知られている。従来は、外付け
のタイムスイッチ装置によりデータ処理装置のAC入力を
開閉することにより行なっていたものである。
(Prior Art) In a data processing device, control for automatically starting up its power supply by time setting is known. Conventionally, this is done by opening and closing the AC input of the data processing device by an external time switch device.

(発明が解決しようとする問題点) 上記が時間設定による電源の自動立上げ制御である
が、これによれば以下に列拳する欠点を有していた。
(Problems to be Solved by the Invention) The above is the automatic start-up control of the power supply by the time setting, but according to this, there is a drawback that the following line up.

(1)タイムスイッチ装置が高価で、且つ、設置スペー
スを取る。
(1) The time switch device is expensive and requires a large installation space.

(2)タイムスイッチ装置の時間設定はオンラインで行
われるため、データ処理装置のプログラムと連動した複
雑な動作モードを実現出来ない。
(2) Since the time of the time switch device is set online, a complicated operation mode linked with the program of the data processing device cannot be realized.

本発明はこのことに鑑みてなされたものであり、少量
のハードウェアを追加することにより、安値・省スペー
ス・高機能のタイマによる自動電源制御機構を実現した
データ処理装置を提供することを目的とする。
The present invention has been made in view of the above circumstances, and an object of the present invention is to provide a data processing device that realizes an automatic power supply control mechanism with a low-cost, space-saving, and highly functional timer by adding a small amount of hardware. And

[発明の構成] (問題点を解決するための手段と作用) 本発明は上述した自動電源制御を実現するため、バッ
テリバックアップされた刻時機構ならびにメインのCPU
とは別に、サブCPUならびにサブCPUが用いるローカルメ
モリを付加し、ここで刻時機構の時刻データを読取り、
その値に従い電源起動信号を生成し、この電源起動信号
によりAC入力ラインを開閉して予め設定された時刻にシ
ステムの電源を立上げる構成とした。
[Configuration of Invention] (Means and Actions for Solving Problems) In order to realize the above-described automatic power supply control, the present invention has a battery-backed clock mechanism and a main CPU.
Separately, a sub CPU and a local memory used by the sub CPU are added, and the time data of the clock mechanism is read here,
A power supply startup signal is generated according to the value, and the power supply startup signal is used to open and close the AC input line to start up the system power supply at a preset time.

ローカルメモリに上述した動作をプログラミングする
ことにより、外付けのタイムスイッチの装置が不要とな
り、プログラムを変更することにより多様な動作モード
の設定が可能となる。
By programming the above-mentioned operation in the local memory, an external time switch device is not required, and various operation modes can be set by changing the program.

(実施例) 以下、本発明の実施例について詳細に説明する。第1
図は本発明の実施例を示すブロック図である。図におい
て、11はデータ処理装置が持つRS232Cインターフェース
回路である。12はサブCPU、13はローカルメモリであり
このローカルメモリ13に記憶したプログラムをサブCPU1
2が読出し実行する。このサブCPU12、ローカルメモリ13
は後述する電源装置14の補助電源部142により、システ
ムが非通電中であっても通電され常に動作状態となって
いる。14は電源装置であって、主電源部141、補助電源
部142、リレー制御部143、リレー144から成る。補助電
源部142は上述した様に常時データ処理装置内の一部に
通電を行う。144はAC入力の断続を行うリレーであり、
リレー制御部143によりそのリレー開閉が行なわれる。
主電源部141は、AC電源が供給されると、DC電源電圧を
出力しシステム全体を動作状態とするものである。18
は、バッテリ19によりバックアップされ常に動作状態と
なっているリアルタイマである。このリアルタイマ18に
よる刻時情報はサブCPU12が入出力バス103を介して読取
り、あるいは時間設定される。尚、15はメインCPU、16
はメインメモリであり、上述したRS232Cインタフェース
回路11、サブCPU12、リアルタイマ18と共にアドレスデ
ータ・コントロールのためのラインが複数本から成るシ
ステムバス17に共通に接続される。
(Example) Hereinafter, the Example of this invention is described in detail. First
The figure is a block diagram showing an embodiment of the present invention. In the figure, 11 is an RS232C interface circuit that the data processing device has. 12 is a sub CPU, 13 is a local memory, and programs stored in this local memory 13 are stored in the sub CPU 1
2 reads and executes. This sub CPU 12, local memory 13
The auxiliary power supply unit 142 of the power supply device 14, which will be described later, always energizes the system even if the system is not energized. Reference numeral 14 denotes a power supply device, which includes a main power supply unit 141, an auxiliary power supply unit 142, a relay control unit 143, and a relay 144. The auxiliary power supply unit 142 always energizes a part of the data processing device as described above. 144 is a relay for connecting and disconnecting the AC input,
The relay control unit 143 opens and closes the relay.
When the AC power is supplied, the main power supply unit 141 outputs the DC power supply voltage to bring the entire system into an operating state. 18
Is a real timer that is backed up by the battery 19 and is always in operation. The sub CPU 12 reads the time information from the real timer 18 via the input / output bus 103 or sets the time. 15 is the main CPU, 16
Is a main memory, and is commonly connected to the above-mentioned RS232C interface circuit 11, sub CPU 12, real timer 18, and a system bus 17 including a plurality of lines for address data control.

第2図はローカルメモリにプログラムされた内容をメ
モリ展開して示した概念図である。
FIG. 2 is a conceptual diagram showing the contents programmed in the local memory expanded in memory.

以下、本発明実施例の動作について説明する。 The operation of the embodiment of the present invention will be described below.

まず、サブCPU12はローカルメモリ13内のデータ部に
予め電源を立上げたい時刻TMRDを書き込む。(第2図)
これは、通常メインCPU15からシステムバス17を介して
発せられる指令により行われる。従って時刻の設定方法
はキーボード(図示せず)からのオペレータの操作やア
プリケーションプログラムの指定によるもの等、任意で
ある。
First, the sub CPU 12 writes the time TMRD at which the power is to be turned on in advance in the data section in the local memory 13. (Fig. 2)
This is normally done by a command issued from the main CPU 15 via the system bus 17. Therefore, the method of setting the time is arbitrary, such as the operation of an operator from a keyboard (not shown) or the designation of an application program.

データ処理装置が非通電状態でも、サブCPU12とロー
カルメモリ13は補助電源部142により通電されるため動
作状態に置かれる。サブCPU12はローカルメモリ13の制
御プログラム部内の制御プログラムを順次実行するが、
その中にタイマ制御プログラムがあり、以下の動作を行
なう。
Even when the data processing device is in a non-energized state, the sub CPU 12 and the local memory 13 are energized by the auxiliary power supply unit 142, and thus are placed in an operating state. The sub CPU 12 sequentially executes the control programs in the control program section of the local memory 13,
There is a timer control program in it, which performs the following operations.

まず、リアルタイマ18の時刻データを読み出す。次
に、上記の値とデータTMRDの値を比較する。両者が等し
くない場合は何もせず次のステップへ進む。即ち、デー
タTMRDに設定された時刻までリアルタイマ値を監視する
のみで何もしない。両者が等しい、即ち設定された時刻
に達すると電源起動信号(ライン102)をサブCPU12の入
出力ポートを介して立上げる。この結果、電源起動信号
(ライン102)は電源装置14内のリレー制御部143を駆動
してリレー144を閉じ、AC入力を主電源部(141)に供給
する。この結果、主電源部141は+5Vを始めとする各種D
C出力を発生しデータ処理装置全体を通電状態にし、タ
イマによる自動電源立上げを完了する。
First, the time data of the real timer 18 is read. Next, the above value is compared with the value of the data TMRD. If they are not equal, do nothing and proceed to the next step. That is, only the real timer value is monitored until the time set in the data TMRD, and nothing is done. When they are equal to each other, that is, when the set time is reached, the power supply activation signal (line 102) is activated via the input / output port of the sub CPU 12. As a result, the power supply activation signal (line 102) drives the relay control unit 143 in the power supply device 14 to close the relay 144 and supply the AC input to the main power supply unit (141). As a result, the main power supply unit 141 is various D including the + 5V
The C output is generated and the entire data processing device is turned on, and the automatic power-on by the timer is completed.

[発明の効果] 以上説明の様に本発明に従えば以下に挙する効果が得
られる。
[Effects of the Invention] According to the present invention as described above, the following effects can be obtained.

(1)データ処理装置本体の電源装置に比較的少量のハ
ードウェアを付加することにより安価にタイマによる自
動電源制御を実現することが出来る。
(1) By adding a relatively small amount of hardware to the power supply device of the data processing device main body, automatic power supply control by a timer can be realized at low cost.

(2)タイムスイッチ装置が不要となるため、スペース
の削減がはかれる。
(2) Since the time switch device is unnecessary, the space can be reduced.

(3)ローカルメモリ内のプログラム内容は任意である
ため複雑な制御を行うことが可能となる。
(3) Since the program content in the local memory is arbitrary, complicated control can be performed.

(4)ローカルメモリ内のプログラムを書き換えること
により、多様な動作モードを設定できる。
(4) By rewriting the program in the local memory, various operation modes can be set.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明の実施例を示すブロック図、第2図はロ
ーカルメモリにプログラムされた内容をメモリ上に展開
して示した概念図である。 12……サブCPU、13……ローカルメモリ、18……リアル
タイマ、19……バッテリ。
FIG. 1 is a block diagram showing an embodiment of the present invention, and FIG. 2 is a conceptual diagram showing the contents programmed in a local memory expanded on the memory. 12 …… Sub CPU, 13 …… Local memory, 18 …… Real timer, 19 …… Battery.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】システムに電源を供給する電源装置と、 システムバスと、 このシステムバスに接続されたメインCPUと、 バックアップ電源が供給され、常に動作状態となってい
るリアルタイマと、 バックアップ電源が供給され、電源立上げ時刻データお
よびタイマ制御プログラムが格納されたローカルメモリ
と、 バックアップ電源が供給され、前記ローカルメモリに接
続されるとともに入出力バスを介して前記リアルタイマ
に接続され、前記ローカルメモリに格納されたタイマ制
御プログラムに従い、前記入出力バスを介してリアルタ
イマ値を読み出し、前記ローカルメモリに格納された前
記電源立上げ時刻データと前記リアルタイマ値とを比較
し、前記電源立上げ時刻データと前記リアルタイマ値と
が等しい際に電源起動信号を出力するサブCPUと、 前記サブCPUから出力される電源起動信号により前記電
源装置にAC電源を供給させるスイッチ手段と を具備し、予め設定された時刻にシステムの電源を立ち
上げることを特徴とするデータ処理装置。
1. A power supply device for supplying power to a system, a system bus, a main CPU connected to the system bus, a backup timer, a real timer that is always in operation, and a backup power supply. A local memory, which is supplied with the power-on time data and the timer control program, and a backup power supply, which is connected to the local memory and also to the real timer via an input / output bus. According to the timer control program stored in, the real timer value is read through the input / output bus, the power-up time data stored in the local memory is compared with the real timer value, and the power-up time is read. A server that outputs a power supply start-up signal when the data and the real timer value are equal. A data processing device comprising a CPU and a switch means for supplying AC power to the power supply device by a power supply start signal output from the sub CPU, and powering up the system at a preset time. .
JP61174634A 1986-07-24 1986-07-24 Data processing device Expired - Lifetime JP2507336B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61174634A JP2507336B2 (en) 1986-07-24 1986-07-24 Data processing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61174634A JP2507336B2 (en) 1986-07-24 1986-07-24 Data processing device

Publications (2)

Publication Number Publication Date
JPS6329822A JPS6329822A (en) 1988-02-08
JP2507336B2 true JP2507336B2 (en) 1996-06-12

Family

ID=15982021

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61174634A Expired - Lifetime JP2507336B2 (en) 1986-07-24 1986-07-24 Data processing device

Country Status (1)

Country Link
JP (1) JP2507336B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06230862A (en) * 1993-02-03 1994-08-19 Shinko Seisakusho Co Ltd Terminal equipment on/off time reserving system device and automatic power supply control device
JP4720346B2 (en) * 2005-08-03 2011-07-13 船井電機株式会社 Electronics

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59140529A (en) * 1983-01-31 1984-08-11 Canon Inc Small-sized electronic apparatus
JPS6081626A (en) * 1983-10-12 1985-05-09 Sanyo Electric Co Ltd Personal computer
JPS6168619A (en) * 1985-09-04 1986-04-09 Hitachi Ltd Automatic powering-on mechanism

Also Published As

Publication number Publication date
JPS6329822A (en) 1988-02-08

Similar Documents

Publication Publication Date Title
EP1008928A4 (en) Disk drive and computer
KR960035229A (en) Computer system and its control method
JP2507336B2 (en) Data processing device
JPS6385913A (en) Automatic power source control system
JPS6329821A (en) Automatic power supply control system
JPS5818644B2 (en) Data processing system operation control method
JPH10283172A (en) Flash rom data rewrite system
JPH05298217A (en) Information processor
JPH0219902A (en) Programmable controller
JP2529707B2 (en) Blackout detection method
JP3130312B2 (en) Storage device programming device
JPS63224696A (en) Controller for motor
JPH1078812A (en) Method for transferring data and device for controlling data transfer
JPH05265765A (en) Power-on device
JP3341165B2 (en) Programmable controller
KR20000000888A (en) Memory program changing and reading method
JPH0475145A (en) Hardware checking system for computer
JPH04248602A (en) Controller
JPS63123112A (en) Automatic operation control device
JPH0559533U (en) ROM switching device for IPL of information processing device
JP2834960B2 (en) Power control device
JPH11149371A (en) Information processor and its control method
JPH05233107A (en) Power source controller
JPH08200233A (en) Supply water pump control device
KR19990051334A (en) Power control device with automatic power on function in computer system and method thereof