JP2023060104A - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP2023060104A
JP2023060104A JP2023032104A JP2023032104A JP2023060104A JP 2023060104 A JP2023060104 A JP 2023060104A JP 2023032104 A JP2023032104 A JP 2023032104A JP 2023032104 A JP2023032104 A JP 2023032104A JP 2023060104 A JP2023060104 A JP 2023060104A
Authority
JP
Japan
Prior art keywords
conductive film
transistor
film
display
oxide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2023032104A
Other languages
English (en)
Inventor
亮 初見
Akira Hatsumi
哲二 石谷
Tetsuji Ishitani
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2023060104A publication Critical patent/JP2023060104A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/13338Input devices, e.g. touch panels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Thin Film Transistor (AREA)
  • Geometry (AREA)

Abstract

【課題】タッチセンサを有するディスプレイモジュールの製造コストの増大を抑える。【解決手段】第1の基板と、第2の基板と、前記第1の基板と前記第2の基板との間の液晶と、を有する表示装置において、当該表示装置は、表示部を有し、当該表示部は、センサユニットと、画素とを有し、当該センサユニットは、第1のトランジスタと、第1のトランジスタのゲートと電気的に接続される第1の導電膜と、第2の導電膜と、を有し、当該第1の導電膜の少なくとも一部は、当該第2の導電膜の少なくとも一部と、重なる部分を有し、当該画素は、第2のトランジスタと、当該第2のトランジスタに電気的に接続される画素電極と、を有し、当該画素電極の少なくとも一部は、当該第1の導電膜と少なくとも一部が重なる部分を有する表示装置。【選択図】図2

Description

本発明の一態様は、タッチセンサに関する。また、本発明の他の一態様は、タッチセン
サ、ディスプレイパネル、または、タッチセンサとディスプレイパネルとを一体形成した
表示装置に関する。
なお、本明細書等において、ディスプレイパネルとは、液晶パネル、有機ELパネル、
無機ELパネルなど表示装置全般を指す。また、半導体装置とは、半導体特性を利用する
ことで機能しうる装置全般を指す。トランジスタなどの半導体素子をはじめ、半導体回路
、演算装置、記憶装置は、半導体装置の一態様である。撮像装置、表示装置、液晶表示装
置、発光装置、電気光学装置、及び電子機器は、半導体装置を有している場合がある。ま
た、タッチセンサおよびディスプレイパネルを備える表示装置をディスプレイモジュール
と呼ぶ場合がある。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明
の一態様は、物、方法、又は、製造方法に関する。本発明の一態様は、プロセス、マシン
、マニュファクチャ、又は、組成物(コンポジション・オブ・マター)に関する。そのた
め、より具体的に本明細書で開示する本発明の一態様の技術分野としては、半導体装置、
表示装置、発光装置、電子機器、入力装置、入出力装置、それらの駆動方法、又は、それ
らの製造方法、を一例として挙げることができる。
フラットパネルディスプレイとして液晶を用いた表示装置が知られている。また、当該
表示装置を表示部に用いた電子機器が知られている。このような電子機器には、電子機器
の操作を行うためなどに用いられる入力部が設けられる。
当該入力部の一例として、タッチセンサが知られている。ディスプレイパネルに重ねて
タッチセンサを設け、該タッチセンサを用いて入力を行い、表示画像を変化させることが
可能な電子機器が望まれている。このタッチセンサは、入力信号の検出方式として、静電
容量方式、抵抗膜方式、及び、光方式などが知られている。
特開平09-281508号公報
タッチセンサを有するディスプレイモジュールを作製しようとした場合、ディスプレイ
パネルに存在する画像が表示される表示部面と、入力信号を検出するタッチセンサの検出
面の距離が離れてしまう。なぜなら、ディスプレイパネルの上に、接着層を設け、この上
に、タッチパネルを重ねるためである。この結果、入力がスムーズに行えないなどの不都
合が生じていた。具体的には、斜めからタッチセンサ越しに表示面をみた場合、表示面に
表示されたアイコンと、タッチパネル上のセンシング位置との間にずれが生じてしまい、
正確な入力の妨げになっていた。
上記のような技術背景のもと、本発明の一態様は、誤入力を低減することを可能とした
タッチセンサを有するディスプレイモジュールの提供を課題の一つとする。または、本発
明の一態様は、タッチセンサを有するディスプレイモジュールの信頼性の向上を課題の一
つとする。
また、タッチセンサを有するディスプレイモジュールを作製しようとした場合、タッチ
センサとディスプレイパネルを重ねるため、その薄型化を妨げていた。本発明の一態様は
、タッチセンサを有するディスプレイモジュールの薄型化を課題の一つとする。または、
本発明の一態様は、タッチセンサを有するディスプレイモジュールの軽量化を課題の一つ
とする。
また、タッチセンサを有するディスプレイモジュールを作製しようとした場合、タッチ
センサとディスプレイパネルを別々に作製し、組み付ける必要があるため、製造コストの
増大を招いていた。本発明の一態様は、タッチセンサを有するディスプレイモジュールの
製造コストの増大を抑えることを、課題の一つとする。
また、本発明の一態様は、タッチセンサを有するディスプレイモジュールの新規な構成
を提供することを課題の一つとする。また、本発明の一態様は、新規なタッチセンサを提
供することを課題の一つとする。また、本発明の一態様は、新規なディスプレイを提供す
ることを課題の一つとする。また、本発明の一態様は、新規なディスプレイモジュールを
提供することを課題の一つとする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の
一態様は、必ずしも、これらの課題の全てを解決する必要はない。なお、これら以外の課
題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、
図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
本発明の一態様は、第1の基板と、第2の基板と、前記第1の基板と前記第2の基板と
の間の液晶と、を有する表示装置において、表示部を有し、当該表示部は、センサユニッ
トと、画素とを有し、当該センサユニットは、第1のトランジスタと、第1のトランジス
タのゲートと電気的に接続される第1の導電膜と、第2の導電膜と、を有し、当該第1の
導電膜の少なくとも一部は、当該第2の導電膜の少なくとも一部と、重なる部分を有し、
当該画素は、第2のトランジスタと、当該第2のトランジスタに電気的に接続される画素
電極と、を有し、当該画素電極の少なくとも一部は、当該第1の導電膜と少なくとも一部
が重なる部分を有する表示装置である。
また、本発明の他の一態様は、第1の基板と、第2の基板と、前記第1の基板と前記第
2の基板との間の液晶と、を有する表示装置において、表示部を有し、当該表示部は、セ
ンサユニットと、画素とを有し、当該センサユニットは、第1のトランジスタと、第1の
トランジスタのゲートと電気的に接続される第1の導電膜と、第2の導電膜と、を有し、
当該第1の基板と当該液晶との間に、当該第1のトランジスタと、当該第1の導電膜と、
を有し、当該第1の導電膜と、当該第1の基板を介して対向する当該第2の導電膜を有し
、当該第1の導電膜の少なくとも一部は、当該第2の導電膜の少なくとも一部と、重なる
部分を有し、当該画素は、第2のトランジスタと、前記第2のトランジスタに電気的に接
続される画素電極と、を有し、当該画素電極の少なくとも一部は、当該第1の導電膜と少
なくとも一部が重なる部分を有する表示装置である。
また、本発明の他の一態様は、第1の基板と、第2の基板と、前記第1の基板と前記第
2の基板との間の液晶と、を有する表示装置において、表示部を有し、当該表示部は、セ
ンサユニットと、画素とを有し、当該センサユニットは、第1のトランジスタと、第1の
トランジスタのゲートと電気的に接続される第1の導電膜と、第2の導電膜と、を有し、
当該第1の基板と当該液晶との間に、当該第1のトランジスタと、当該第1の導電膜と、
を有し、当該第1の導電膜と、前記液晶を介して対向する当該第2の導電膜を有し、当該
第1の導電膜の少なくとも一部は、当該第2の導電膜の少なくとも一部と、重なる部分を
有し、当該画素は、第2のトランジスタと、当該第2のトランジスタに電気的に接続され
る画素電極と、を有し、当該画素電極の少なくとも一部は、当該第1の導電膜と少なくと
も一部が重なる部分を有する表示装置である。
また、本発明の他の一態様は、第1の基板と、第2の基板と、前記第1の基板と前記第
2の基板との間の液晶と、を有する表示装置において、当該表示装置は、表示部を有し、
当該表示部は、センサユニットと、画素とを有し、当該センサユニットは、第1のトラン
ジスタと、第1のトランジスタのゲートと電気的に接続される第1の導電膜と、第2の導
電膜と、を有し、当該第1の導電膜の少なくとも一部は、当該第2の導電膜の少なくとも
一部と、近接する部分を有し、当該画素は、第2のトランジスタと、当該第2のトランジ
スタに電気的に接続される画素電極と、を有し、当該画素電極の少なくとも一部は、当該
第1の導電膜と少なくとも一部が重なる部分を有する表示装置である。
上記において、第1のトランジスタと第2のトランジスタとは、同じ製造工程から同時
に作製されることが好ましい。
本発明の一態様によれば、センサユニットと、画素を同時に形成することができるため
、センサ一体形成の表示装置の製造コストを低減させることができる。または、センサ一
体形成の表示装置の厚さを薄くすることが可能となる。または、センサ一体形成の表示装
置を軽量化することが可能となる。または、アクティブマトリクス型センサを一体形成し
た表示装置を軽量化、薄型化することが可能となる。または、センサの検出感度を向上さ
せ、信頼性の高いセンサ一体形成した表示装置を提供することができる。また、本発明の
一態様によれば、タッチセンサを有するディスプレイモジュールの新規な構成を提供する
ことができる。また、本発明の一態様は、新規なタッチセンサを提供することができる。
また、本発明の一態様は、新規なディスプレイを提供することができる。また、本発明の
一態様は、新規なディスプレイモジュールを提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の
一態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果
は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図
面、請求項などの記載から、これら以外の効果を抽出することが可能である。
表示装置の構成例を説明する図。 表示装置の構成例を説明する図。 表示装置の構成例を説明する図。 駆動方法の例を説明する図。 駆動方法の例を説明する図。 回路の構成例を説明する図。 駆動方法の例を説明する図。 回路の構成例を説明する図。 回路の構成例を説明する図。 表示装置の構成例を説明する図。 回路の構成例を説明する図。 回路の構成例を説明する図。 CAAC-OSの断面におけるCs補正高分解能TEM像、およびCAAC-OSの断面模式図。 CAAC-OSの平面におけるCs補正高分解能TEM像。 CAAC-OSおよび単結晶酸化物半導体のXRDによる構造解析を説明する図。 CAAC-OSの電子回折パターンを示す図。 In-Ga-Zn酸化物の電子照射による結晶部の変化を示す図。 電子機器の例を説明する図。 表示装置の構成例を説明する図。 表示装置の構成例を説明する図。
以下では、本発明の実施の形態について詳細に説明する。ただし、本発明の説明に限定
されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更
することは、当業者であれば容易に理解される。したがって、本発明は、以下に示す実施
の形態の内容に限定して解釈されるものではない。
なお、以下に説明する発明の構成において、同一部分又は同様な機能を有する部分には
同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。また、同様
の機能を指す場合には、ハッチパターンを同じくし、特に符号を付さない場合がある。
なお、本明細書で説明する各図において、各構成の大きさ、膜の厚さ、または領域は、
明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されな
い。
なお、本明細書等における「第1」、「第2」等の序数詞は、構成要素の混同を避ける
ために付すものであり、数的に限定するものではない。
トランジスタは半導体素子の一種であり、電流や電圧の増幅や、導通または非導通を制
御するスイッチング動作などを実現することができる。本明細書におけるトランジスタは
、IGFET(Insulated Gate Field Effect Trans
istor)や薄膜トランジスタ(TFT:Thin Film Transistor
)を含む。
また、トランジスタのソースとは、半導体膜の一部であるソース領域、或いは上記半導
体膜に接続されたソース電極を意味する。同様に、トランジスタのドレインとは、上記半
導体膜の一部であるドレイン領域、或いは上記半導体膜に接続されたドレイン電極を意味
する。また、ゲートはゲート電極を意味する。
トランジスタが有するソースとドレインは、トランジスタの導電型及び各端子に与えら
れる電位の高低によって、その呼び方が入れ替わる。一般的に、nチャネル型トランジス
タでは、低い電位が与えられる端子がソースと呼ばれ、高い電位が与えられる端子がドレ
インと呼ばれる。また、pチャネル型トランジスタでは、低い電位が与えられる端子がド
レインと呼ばれ、高い電位が与えられる端子がソースと呼ばれる。本明細書では、便宜上
、ソースとドレインとが固定されているものと仮定して、トランジスタの接続関係を説明
する場合があるが、実際には上記電位の関係に従ってソースとドレインの呼び方が入れ替
わる。
また、回路図上は独立している構成要素どうしが接続されている場合であっても、実際
には、例えば配線の一部が電極としても機能する場合など、一の導電膜が、複数の構成要
素の機能を併せ持っている場合もある。本明細書において接続とは、このような、一の導
電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
(実施の形態1)
本実施の形態では、本発明の一態様のタッチセンサ、及び、タッチセンサを一体形成す
る液晶表示装置について説明する(図1(A)、(B))。
図1(A)に本発明の一態様のアクティブマトリクス型タッチセンサを一体形成する表
示装置の模式図を示す。本発明の一態様のアクティブマトリクス型タッチセンサを一体形
成する表示装置10は、表示領域100を有し、表示領域100に設けられるゲート線1
04と、ゲート線104と電気的に接続されるゲート線駆動回路20を有し、表示領域1
00に設けられるソース線105と、ソース線105と電気的に接続されるソース線駆動
回路30を有し、表示領域100に設けられるバス線102と、バス線102と電気的に
接続されるアクティブマトリクス型タッチセンサ用のセンサユニット駆動回路40を有し
、表示領域100に設けられるバス線103と、バス線103と電気的に接続されるアク
ティブマトリクス型タッチセンサ用の変換回路50を有する。また、表示装置10は、F
PC(Flexible printed circuit)60を有する。
センサユニット駆動回路40と、変換回路50と、ソース線駆動回路30の、実装方式
にはCOG(Chip On Glass)方式を用いてもよい。センサユニット駆動回
路40と、変換回路50と、ソース線駆動回路30を一つのIC Chipに形成しても
よいし、それぞれを別のIC Chipとしてもよい。また、センサユニット駆動回路4
0の回路の全部又は一部を表示装置10の上に薄膜トランジスタを用いて形成してもよい
。また、変換回路50の回路の全部又は一部を表示装置10の上に薄膜トランジスタを用
いて形成してもよい。また、ソース線駆動回路30の回路の全部又は一部を表示装置10
の上に薄膜トランジスタを用いて形成してもよい。
図1(B)にアクティブマトリクス型タッチセンサを一体形成する表示装置の表示領域
100の模式図を示す。表示領域100は、少なくともアクティブマトリクス型タッチセ
ンサと、ゲート線104と、ソース線105と、トランジスタ106と、画素電極107
と、を有する。トランジスタ106のゲートは、ゲート線104と電気的に接続される。
トランジスタ106のソース又はドレインの一方は、ソース線105と電気的に接続され
る。トランジスタ106のソース又はドレインの他方は、画素電極107と電気的に接続
される。アクティブマトリクス型タッチセンサは、バス線102、バス線103、センサ
ユニット101、を有する。バス線102はセンサユニット101と電気的に接続される
。バス線103は、センサユニット101と電気的に接続される。バス線102には、例
えば、配線VRES、配線RES、走査線GL(k)、配線CS、配線VPIなどが含ま
れる(図6参照)。バス線103には、例えば、信号線DL(n)などが含まれる(図6
参照)。
本発明の一態様に適用することができるアクティブマトリクス型タッチセンサは、セン
サユニット101を有する。センサユニット101は、第1のトランジスタと、第1の容
量素子を有する。第1の容量素子は、例えば、第1の電極と、第2の電極と、これらの間
に設けられた誘電体と、を有する。第1の容量素子の第2の電極の少なくとも一部は、画
素電極の一部と重なるように配置される。また、第1の基板上にトランジスタ106と同
時に形成することができるトランジスタを、第1のトランジスタに用いることができる。
第1の基板上に、第1のトランジスタとトランジスタ106を形成することにより、タッ
チパネル製造工程を簡略化し、製造コストを低減することが可能となる。
図2に、本発明の一態様に適用することができるアクティブマトリクス型タッチセンサ
を一体形成する液晶表示装置の断面図を示す。図2のa-a’断面は、表示素子の一部を
示す。b-b’断面は、センサユニットの一部を示す。c-c’断面は、回路の一部を示
す。
本発明の一態様に適用することができるアクティブマトリクス型タッチセンサを一体形
成する液晶表示装置は、基板201上に、導電膜202、203、204、205を有す
る。導電膜202、203、205はトランジスタのゲート電極として機能することがで
きる。導電膜202、203、204、205上に絶縁膜206を有する。絶縁膜206
の一部は、トランジスタのゲート絶縁膜として機能することができる。絶縁膜206上に
半導体膜207、208、209を有する。半導体膜207上に、導電膜210、211
を有する。半導体膜208上に、導電膜212、213を有する。半導体膜209上に導
電膜214、215を有する。導電膜210、211、212、213、214、215
は、トランジスタのソース又はドレインとして機能することができる。導電膜210、2
11、212、213、214、215上に、絶縁膜216、217、218を有する。
絶縁膜218には、平坦性を有する絶縁体を用いることが好ましい。絶縁膜216、21
7、218に、開口219、220を有する。絶縁膜218上に、導電膜221を有する
。導電膜221は、開口220を介して、導電膜204と電気的に接続される。また、導
電膜221の少なくとも一部は、コモン電極として機能する。導電膜221上に絶縁膜2
22を有する。絶縁膜222に開口223を有する。絶縁膜222上に導電膜224を有
する。導電膜224は、開口223を介して、導電膜211と電気的に接続される。導電
膜224の少なくとも一部は、画素電極として機能することができる。導電膜224は、
少なくとも一つのスリットを有し、導電膜221との間で発生する電界によって、液晶を
制御することができる。また、導電膜221の少なくとも一部は、絶縁膜222を介して
、導電膜224の少なくとも一部と重なるように配置され、画素電極の電位を一定期間保
持するための保持容量素子を構成する電極として機能する。導電膜224上に液晶層22
6を有する。液晶層226上に、着色膜227及び遮光膜228を有する。着色膜227
としては、R(赤)、G(緑)、B(青)のカラーフィルタを用いることができる。また
、これらの色に加えてW(白)、やY(黄)を組み合わせてもよい。着色膜227及び遮
光膜228上に基板229を有する。また、基板201の下に導電膜225を有する。導
電膜225は、少なくとも基板201を介して導電膜221と対向し、且つ、センサユニ
ット101の第1の容量素子として機能する。また、導電膜221、224、225には
、透明導電材料を用いることが好ましい。
導電膜221の少なくとも一部は、導電膜225の少なくとも一部と、間に誘電体を挟
んで重なり、容量素子を形成する。本発明の一態様に用いられるアクティブマトリクス型
タッチセンサは、指やスタイラス等の被検出体と、導電膜221との間に形成される容量
を検出することで、タッチ動作を検出することができる。具体的には、導電膜221と導
電膜225との間に所定の電位差が与えられていた時に、タッチ動作により被検出体と導
電膜221との間に生じた容量により、導電膜221の電位の変化を検出することで、タ
ッチ動作を検出することができる。
導電膜221の少なくとも一部は、画素電極の電圧を一定期間保持するための保持容量
素子を構成する電極としても機能し、さらに、タッチ動作を検出するためのセンサユニッ
ト101に設けられている第1の容量素子を構成する電極としても機能する。
本発明の一態様のアクティブマトリクス型タッチセンサ一体形成の液晶表示装置は、タ
ッチ動作が行われた際の容量の変化に基づく位置情報を検出することができる。また、表
示領域に画像を表示することができる。また、基板201に、アクティブマトリクス型タ
ッチセンサと、ゲート線104と、ソース線105と、トランジスタ106と、画素電極
107と、を形成するため、アクティブマトリクス型タッチセンサ一体形成の液晶表示装
置を薄く、軽量に形成することができる。また、アクティブマトリクス型タッチセンサに
用いられるトランジスタと、画素のトランジスタ106とを同時に作製することができる
ため、製造工程を簡略化でき、製造コストを低減することができる。
なお、本発明の一態様のアクティブマトリクス型タッチセンサを一体形成する液晶表示
装置に用いられるトランジスタの構造は、特に限定されず、様々な構造のトランジスタを
用いることができる。本実施の形態では、ボトムゲート型のトランジスタで示したが、こ
れに限定されない。例えば、トップゲート型のトランジスタを用いてもよい。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
(実施の形態2)
図3に、本発明の一態様に適用することができるアクティブマトリクス型タッチセンサ
を一体形成する液晶表示装置の断面図を示す。図3のa-a’断面は、表示素子の一部を
示す。b-b’断面は、センサユニットの一部を示す。c-c’断面は、回路の一部を示
す。
図2では、導電膜225を基板201の下に有する構成を説明したが、図3では、図2
では導電膜225に相当する導電膜301を基板229側に有する例を説明する。図3で
は、基板201に設けられる構造は、導電膜225以外、図2と同様なので説明を省略す
る。図3では、液晶の上に導電膜301を有する例を説明する。
本発明の一態様では、導電膜301を、液晶層226を介して導電膜224と対向する
ように配置する。図3の構成では、導電膜224と、導電膜221と、導電膜301とを
用いて液晶を制御する。当該液晶に用いられる、液晶材料の固有抵抗率は1.0×10
Ω・cm以上、好ましくは1.0×1015Ω・cm以上であることが好ましい。また
、当該液晶にはネガ型の液晶材料を用いることが好ましい。このような構成とすることで
、一定期間内における画像信号の書き込み回数を少なくしても、液晶の透過率の変動が少
なく、液晶表示装置の視認者にとって、画像のちらつきが抑制された液晶表示装置とする
ことができる。具体的には、導電膜224と導電膜221との間に発生する電界により液
晶分子を制御するが、導電膜301を用いることでより液晶の配向状態を安定的に制御す
ることができる。また、導電膜301の電位を導電膜221と同じにすることがより好ま
しい。なお、導電膜301には透明導電材料を用いることが好ましい。
なお、本発明の一態様のアクティブマトリクス型タッチセンサを一体形成する液晶表示
装置に用いられるトランジスタの構造は、特に限定されず、様々な構造のトランジスタを
用いることができる。本実施の形態では、ボトムゲート型のトランジスタで示したが、こ
れに限定されない。例えば、トップゲート型のトランジスタを用いてもよい。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
(実施の形態3)
本実施の形態では、本発明の一態様に適用することができる液晶の駆動方法として、画
面の書き換えを可能な限り少なくする駆動方法について説明する。
当該駆動方法を適用した液晶表示装置は、少なくとも2つの駆動方法(モード)で表示
を行う。1つは、画面の書き換えを、逐次、行う駆動方法である。これを”通常駆動”と
呼ぶ。もう1つは、画面の書き込み処理を実行した後、画面の書き込みを停止する駆動方
法である。これを”アイドリング・ストップ(IDS)駆動”と呼ぶ。また、通常駆動、
IDS駆動で液晶表示装置が動作しているモードを、それぞれ、通常モード(状態)、I
DSモード(状態)と呼ぶ。
動画の表示は、通常駆動により行われる。静止画の表示は、通常駆動またはIDS駆動
により行われる。静止画表示は、同じ画像を表示するため、画面の書き換えを逐次行う必
要はない。そこで、静止画を表示する際は、液晶表示装置をIDS駆動で動作させること
で、画面のちらつきを低減することが可能となる。また、消費電力を削減することができ
る。以下、図4(A)、(B)及び図5(A)、(B)を用いて通常動作及びIDS駆動
を説明する。
図4(A)は、通常駆動による静止画の表示方法を説明する図であり、図4(B)は、
IDS駆動による静止画の表示方法を説明する図である。
図5(A)に通常駆動、図5(B)にIDS駆動のタイミングチャートの例を示す。図
5においてVideoは液晶表示装置に入力される画像信号であり、ソース線駆動回路か
らソース線へ供給される画像のデータ信号である。GVDDは、ゲート線駆動回路の高電
位側の電源電圧である。
通常駆動では、逐次画面(データ)の書き換えが行われる。例えば、フレーム周波数が
60Hzの場合、1フレーム期間が、約1/60秒となり、約1/60秒ごとに画面の書
き換えが行われる。
IDS駆動では、タイミングチャートに示すように行われる処理が、データ書き換え処
理(または、書き込み処理とも呼ぶこともできる。)と、データ保持に分かれる。
データ書き換え期間において、通常駆動と同じ1フレーム期間(間隔Tpd)にデータ
の書き換えが1回実行され、画素にデータが書き込まれる。データ書き込み後、データの
書き換えを停止する。画素トランジスタがオフ状態となり、データ保持状態となる。
1回のデータの書き換え処理中の書き換え回数は、1回でもよいし、複数回でもよい。
図4(B)及び図5(B)ではデータ書き換え回数が3回の例を示した。
データの書き換え回数は、1フレーム期間の長さに応じて考慮し、設定すればよい。デ
ータ書き換え時間は、最長1秒間とし、0.5秒以下または0.2秒以下程度とすること
が好ましい。
また、データ保持期間に画素で保持されるVideo信号の極性は、直前のデータ保持
期間で画素に保持していたVideo信号の極性とは逆の極性になるようにデータ書き込
み回数を調節することが好ましい。これにより、IDS駆動による液晶の劣化を抑制する
ことができる。
図4(A)、(B)及び図5(A)、(B)から明らかなように、IDSモードによる
静止画表示は、通常モードよりもデータの書き換え回数を非常に少なくすることができる
。よってIDSモードで静止画を表示することで、画面のちらつきが抑えられるため目の
疲れを抑制することができる。また、データ保持期間中は、ゲート線駆動回路、ソース線
駆動回路の動作も停止するため、消費電力も削減できる。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
(実施の形態4)
本実施の形態では、本発明の一態様のタッチセンサの構成例と、その駆動方法の例につ
いて、図面を参照して説明する。
図6に、本発明の一態様としてアクティブマトリクス型タッチセンサを有する表示部の
回路図を示す。また、図7に、図6に示す回路に入力することができる信号の一例につい
て示す。
図6に示した表示部は、センサユニットと画素とを少なくとも有する。センサユニット
は、容量C1と、トランジスタM1、M2、M3を少なくとも有する。画素は、液晶素子
LCと、容量Clcと、トランジスタMpを少なくとも有する。
ゲート線Gpixel(l)は、トランジスタMpのゲートと電気的に接続される。ソ
ース線Spixel(o)は、トランジスタMpのソース又はドレインの一方と電気的に
接続される(lおよびoはそれぞれ1以上の整数)。トランジスタMpのソース又はドレ
インの他方は、画素電極と電気的に接続され、容量Clcの第1電極と電気的に接続され
る。
走査線GL(k)は、トランジスタM2のゲートと電気的に接続される。配線DL(n
)は、トランジスタM2のソース又はドレインの一方と電気的に接続される(kおよびn
はそれぞれ1以上の整数)。配線VRESは、トランジスタM3のソース又はドレインの
一方と電気的に接続される。配線RESは、トランジスタM3のゲートと電気的に接続さ
れる。配線VPIは、トランジスタM1のソース又はドレインの一方に電気的に接続され
る。配線CSは、容量C1の第2電極と電気的に接続される。
トランジスタM2のソース又はドレインの他方と、トランジスタM1のソース又はドレ
インの他方とは、電気的に接続される。トランジスタM1のゲートは、トランジスタM3
のソース又はドレインの他方と容量C1の第1電極と電気的に接続される。
液晶素子LCを構成するコモン電極COMは、トランジスタM1のゲートと電気的に接
続される。画素部の容量Clcの第2電極は、トランジスタM1のゲートと電気的に接続
される。
ゲート線Gpixelは、ゲート線駆動回路と電気的に接続される。ソース線Spix
elは、ソース線駆動回路と電気的に接続される。配線VRESは、センサユニット駆動
回路と電気的に接続される。配線RESは、センサユニット駆動回路と電気的に接続され
る。配線CS及び配線VPIは、それぞれセンサユニット駆動回路と電気的に接続されて
もよいし、FPCとセンサユニット駆動回路を介さずに互いに電気的に接続されてもよい
配線DLは、変換回路と電気的に接続される。変換回路としては、さまざまな回路を用
いることが可能であるが、一例を図8に示す。
センサユニットは、容量C1を含み、容量C1は第1電極及び第2電極を有する。図2
では、導電膜225が第2電極に相当し、導電膜221が第1電極に相当する。また、図
3では、導電膜301が第2電極に相当し、導電膜221が第1電極に相当する。
図6、7を用いて駆動方法について説明する。
1フレーム期間のタイミングチャートを図7に示す。1フレームは書き込み期間とセン
シング期間とを有する。書き込み期間は、表示部の各画素へ映像信号を書き込む期間であ
る。センシング期間は、センサユニットからタッチ動作を検出する期間である。
[書き込み期間]
[第1ステップ]
配線RESに制御信号が入力され、配線RESが選択された時に、配線RESと電気的
に接続されるトランジスタM3は、導通状態となる。配線VRESには、低電位が供給さ
れ、導通状態のトランジスタM3を介して、コモン電極COMには配線VRESに供給さ
れている電位が供給される。このようにして書き込み期間中、画素のコモン電極は、配線
VRESと電気的に接続され、一定の電位とする。
[第2ステップ]
ゲート線Gpixelを選択する。選択されたゲート線Gpixelに接続されている
トランジスタMpは導通状態になり、ソース線Spixelに供給される映像信号が、ト
ランジスタMpを介して、画素電極、及び、容量Clcに供給される。このようにして、
ゲート線Gpixelを最初の一行目から最終行目まで順次選択し、各画素電極及び各容
量Clcへ映像信号を書き込む。図7には、一例としてGpixel(l)からGpix
el(l+m)(mは1以上の整数)のタイミングチャートを示した。
[センシング期間]
[第3ステップ]
センシング期間中、全てのゲート線Gpixelは、非選択状態とし、トランジスタM
pは非導通状態とする。
[第4ステップ]
配線VPIと配線CSを低電位とする。配線RESを選択し、トランジスタM3を導通
状態とする。配線VRESに高電位を供給し、トランジスタM1のゲートに高電位を供給
する。このとき、配線CSと電気的に接続される容量C1の第2の電極には低電位が、ト
ランジスタM1のゲートと電気的に接続される容量C1の第1の電極には、高電位が供給
されている。例えば、低電位が0V、高電位が5Vの場合、容量C1の第2の電位と第1
の電位の間には5Vの電圧がかかる。その後、配線RESを非選択とし、トランジスタM
3を非導通状態とし、容量C1の両端の電圧を保持する。
[第5ステップ]
容量C1が大気中に置かれている場合、大気よりも誘電率の高いもの、例えば、人間の
指901が、容量C1の第1の電極に近接して配置された場合、容量C1の第1の電極と
指の間に容量C2が発生する(図9参照)。その状態で、配線CSの電位を低電位から高
電位へ変化させる。大気よりも誘電率の高いもの、例えば、人間の指が、容量C1の第1
の電極に近接して配置されている部分のトランジスタM1のゲート電位は、大気よりも誘
電率の高いもの、例えば、人間の指が、容量C1の第1の電極に近接していない部分のト
ランジスタM1のゲート電位と比較して、電位の変化が小さくなる。この差を検出するこ
とで、例えば人間の指の位置を特定する。この差を検出する際、例えば、図8に示す変換
回路を用いることができる。
図8に示す変換回路50を用いた場合、センサユニットのトランジスタM2が非導通状
態の期間に、変換回路のトランジスタM4を配線VPO及び配線BRから供給される信号
によって導通状態にし、配線DLを一定の電位に設定し、その後トランジスタM4を非導
通状態にする。その後、センサユニットのトランジスタM2を導通状態にし、配線DLの
電位の変化を検出する。一画面分の検出が終了したのち、配線CSの電位を低電位に変化
させる。
以上のように1フレーム内の動作には、第1乃至第5ステップを含む。
なお、実施の形態3に示す、IDS駆動を組み合わせてもよい。
なお、本実施の形態において、本発明の一態様のタッチセンサの例について述べた。た
だし、本発明の一態様は、これらに限定されない。例えば、本発明の一態様のタッチセン
サとして、抵抗膜方式、表面弾性波方式、赤外線方式、電磁誘導方式、表面型静電容量方
式、投影型静電容量方式、などを用いてもよい。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
(実施の形態5)
図10に、本発明の一態様に適用することができるアクティブマトリクス型タッチセン
サを一体形成する液晶表示装置の断面図を示す。図10のa-a’断面は、表示素子の一
部を示す。b-b’断面は、センサユニットの一部を示す。c-c’断面は、回路の一部
を示す。
図2では、導電膜225を基板201の下に有する構成を説明したが、図10では、導
電膜225の層を設けない例を示す。導電膜225は、図6に示しめす回路図では、配線
CSに相当する。図10の様に、図2に示す導電膜225に相当する層を設けない場合の
表示部の回路図を、図11に示す。センサユニットは、容量C1を含み、容量C1は第1
の電極及び第2の電極を有する。図10では、導電膜221が第1の電極に相当し、セン
サユニットのトランジスタと接続されない導電膜221が第2の電極に相当する。図10
は、導電膜225以外の積層構造は、図2と同様なので説明を省略する。
図11では、一部の画素のコモン電極が配線CSとして機能する。つまり、図2では、
配線CSとして用いるために、導電膜225を設けているが、図11では、コモン電極と
して機能する導電膜221の一部をパターニングし、当該一部を配線CSとして用いるた
め、配線CS用として導電膜225を設けなくてよい。図12に導電膜221のレイアウ
トの一例を示す。図12に示す例では、電極1201が容量C1の第2電極に相当する。
電極1202が容量C1の第1電極に相当する。
図11に、本発明の一態様としてアクティブマトリクス型タッチセンサを有する表示部
の回路図を示す。図11に示す回路に入力することができる信号の一例のタイミングチャ
ートを、図7に示す。
なお、実施の形態3に示す、IDS駆動を組み合わせてもよい。
なお、本実施の形態において、本発明の一態様のタッチセンサの例について述べた。た
だし、本発明の一態様は、これらに限定されない。例えば、本発明の一態様のタッチセン
サとして、抵抗膜方式、表面弾性波方式、赤外線方式、電磁誘導方式、表面型静電容量方
式、投影型静電容量方式、などを用いてもよい。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
(実施の形態6)
本実施の形態では、本発明の一態様の半導体装置に好適に用いることのできる絶縁体、
半導体、導電体及びそれらの形成方法、加工方法について説明する。
絶縁体としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン
、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウム
などを用いればよく、積層または単層で設けることができる。
絶縁体として用いることのできる高誘電率物質(high-k材料ともいう)としては
、タンタル酸化物、酸化ハフニウム、酸化ハフニウムシリケート、酸化ジルコニウム、酸
化アルミニウム、酸化チタンなどの金属酸化物、または酸化ランタンなどの希土類酸化物
等を用いることができる。
また、半導体に酸化物半導体を用いる場合には、当該酸化物半導体に接する絶縁体には
、加熱により一部の酸素が脱離する酸化物材料を用いることが好ましい。加熱により酸素
を脱離する酸化物材料として、例えば、化学量論的組成を満たす酸素よりも多くの酸素を
含む酸化物を用いることが好ましい。化学量論的組成を満たす酸素よりも多くの酸素を含
む酸化物膜は、昇温脱離ガス分光法(TDS:Thermal Desorption
Spectroscopy)分析にて膜の表面温度が100℃以上700℃以下、または
100℃以上500℃以下の範囲において、酸素原子に換算しての酸素の脱離量が1.0
×1018atoms/cm以上、好ましくは3.0×1020atoms/cm
上である酸化物膜である。例えばこのような材料として、酸化シリコンまたは酸化窒化シ
リコンを含む材料を用いることが好ましい。または、金属酸化物を用いることもできる。
なお、本明細書中において、酸化窒化シリコンとは、その組成として窒素よりも酸素の含
有量が多い材料を指し、窒化酸化シリコンとは、その組成として、酸素よりも窒素の含有
量が多い材料を示す。
絶縁体の形成方法としては、例えば、スパッタリング法、CVD(Chemical
Vapor Deposition)法(熱CVD法、MOCVD(Metal Org
anic CVD)法、PECVD(Plasma Enhanced CVD)法等を
含む)、MBE(Molecular Beam Epitaxy)法、ALD(Ato
mic Layer Deposition)法、またはPLD(Pulsed Las
er Deposition)法等などを用いることができる。
また、平坦性を有する絶縁体としては、ポリイミド、アクリル、ベンゾシクロブテン系
樹脂、ポリアミド、エポキシ等の、耐熱性を有する有機材料を用いることができる。また
、上記有機材料のほかにシロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロ
ンガラス)等を用いることができる。なお、これらの材料を複数積層させてもよい。また
、絶縁体の形成には、その材料に応じて、CVD法、スパッタ法、SOG法、スピンコー
ト、ディップ、スプレー塗布、液滴吐出法(インクジェット法等)、印刷法(スクリーン
印刷、オフセット印刷等)の方法、ドクターナイフ、ロールコーター、カーテンコーター
、ナイフコーター等の設備を用いることができる。
また、上記以外の平坦性を有する絶縁体の作成方法としては、CMP(Chemica
l Mechanical Polishing)法を用いる方法がある。絶縁体を形成
後、その表面にCMP処理を施すことで平坦な面を得ることができる。
半導体としては、多結晶半導体、微結晶半導体、非晶質半導体、化合物半導体などの半
導体を用いることができる。例えば、非晶質シリコン、多結晶シリコン、単結晶シリコン
又はこれらにリンに代表される15族元素をドーピングしたものを用いてもよい。また、
In-Ga-Zn-O系などの酸化物半導体を用いることができる。
導電体としては、アルミニウム、チタン、クロム、ニッケル、銅、イットリウム、ジル
コニウム、モリブデン、銀、タンタル、ニオブ、またはタングステンからなる金属、また
はこれらの金属を主成分とする合金材料若しくは化合物材料を用いることができる。また
、リン等の不純物を添加した多結晶シリコンを用いることができる。また、単層構造とし
てもよいし、複数の材料を用いて積層構造としてもよい。例えば、シリコンを含むアルミ
ニウム膜の単層構造、チタン膜上にアルミニウム膜を積層する二層構造、タングステン膜
上にアルミニウム膜を積層する二層構造、銅-マグネシウム-アルミニウム合金膜上に銅
膜を積層する二層構造、チタン膜上に銅膜を積層する二層構造、タングステン膜上に銅膜
を積層する二層構造、チタン膜または窒化チタン膜と、そのチタン膜または窒化チタン膜
上に重ねてアルミニウム膜または銅膜を積層し、さらにその上にチタン膜または窒化チタ
ン膜を形成する三層構造、モリブデン膜または窒化モリブデン膜と、そのモリブデン膜ま
たは窒化モリブデン膜上に重ねてアルミニウム膜または銅膜を積層し、さらにその上にモ
リブデン膜または窒化モリブデン膜を形成する三層構造等がある。金属窒化物膜を設ける
ことにより、金属膜の密着性を向上させることができ、剥離を防止することができる。な
お、酸化インジウム、酸化錫または酸化亜鉛を含む透明導電材料を用いてもよい。
導電体の形成方法としては、スパッタリング法、蒸着法、CVD法などを用いることが
できる。なお、CVD法は、プラズマを利用するプラズマCVD(PECVD:Plas
ma Enhanced CVD)法、熱を利用する熱CVD(TCVD:Therma
l CVD)法などに分類できる。さらに用いる原料ガスによって金属CVD(MCVD
:Metal CVD)法、有機金属CVD(MOCVD:Metal Organic
CVD)法に分けることができる。プラズマCVD法は、比較的低温で高品質の膜が得
られる。熱CVD法は、プラズマを用いないため、プラズマダメージが生じず、欠陥の少
ない膜が得られる。
被加工膜の加工方法について説明する。被加工膜を微細に加工する場合には、様々な微
細加工技術を用いることができる。例えば、フォトリソグラフィ法等で形成したレジスト
マスクに対してスリミング処理を施す方法を用いてもよい。また、フォトリソグラフィ法
等でダミーパターンを形成し、当該ダミーパターンにサイドウォールを形成した後にダミ
ーパターンを除去し、残存したサイドウォールをレジストマスクとして用いて被加工膜を
エッチングしてもよい。また、被加工膜のエッチングとして、高いアスペクト比を実現す
るために、異方性のドライエッチングを用いることが好ましい。また、無機膜または金属
膜からなるハードマスクを用いてもよい。
レジストマスクの形成に用いる光は、例えばi線(波長356nm)、g線(波長43
6nm)、h線(波長405nm)、またはこれらを混合させた光を用いることができる
。そのほか、KrFレーザ、またはArFレーザ等を用いることができる。また、液浸露
光技術により露光を行ってもよい。また、露光に用いる光として、極端紫外線(EUV:
Extreme Ultra-violet)やX線を用いてもよい。また、露光に用い
る光に換えて、電子ビームを用いることもできる。極端紫外光、X線または電子ビームを
用いると、極めて微細な加工が可能となるため好ましい。なお、電子線ビームなどのビー
ムを走査することにより露光を行う場合には、フォトマスクは不要である。
また、レジストマスクとなるレジスト膜を形成する前に、被加工膜とレジスト膜との密
着性を改善する機能を有する有機樹脂膜を形成してもよい。当該有機樹脂膜は、例えば、
スピンコート法などにより、その下層に段差を被膜して表面を平坦化するように形成する
ことがき、当該有機樹脂膜の上層に設けられるレジストマスクの厚さのばらつきを低減で
きる。また、特に微細な加工を行う場合には、当該有機樹脂膜として露光に用いる光に対
する反射防止膜として機能する材料を用いることが好ましい。このような機能を有する有
機樹脂膜としては、例えばBARC(Bottom Anti-Reflection
Coating)膜などがある。当該有機樹脂膜は、レジストマスクの除去を同時に除去
するか、レジストマスクを除去した後に除去すればよい。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
(実施の形態7)
本実施の形態では、本発明の一態様の半導体膜に好適に用いることのできる酸化物半導
体について説明する。
酸化物半導体は、エネルギーギャップが3.0eV以上と大きく、酸化物半導体を適切
な条件で加工し、そのキャリア密度を十分に低減して得られた酸化物半導体膜が適用され
たトランジスタにおいては、オフ状態でのソースとドレイン間のリーク電流(オフ電流)
を、従来のシリコンを用いたトランジスタと比較して極めて低いものとすることができる
適用可能な酸化物半導体としては、少なくともインジウム(In)あるいは亜鉛(Zn
)を含むことが好ましい。特にInとZnを含むことが好ましい。また、該酸化物半導体
を用いたトランジスタの電気特性のばらつきを減らすためのスタビライザとして、それら
に加えてガリウム(Ga)、スズ(Sn)、ハフニウム(Hf)、ジルコニウム(Zr)
、チタン(Ti)、スカンジウム(Sc)、イットリウム(Y)、ランタノイド(例えば
、セリウム(Ce)、ネオジム(Nd)、ガドリニウム(Gd))から選ばれた一種、ま
たは複数種が含まれていることが好ましい。
例えば、酸化物半導体として、酸化インジウム、酸化スズ、酸化亜鉛、In-Zn系酸
化物、Sn-Zn系酸化物、Al-Zn系酸化物、Zn-Mg系酸化物、Sn-Mg系酸
化物、In-Mg系酸化物、In-Ga系酸化物、In-Ga-Zn系酸化物(IGZO
とも表記する)、In-Al-Zn系酸化物、In-Sn-Zn系酸化物、Sn-Ga-
Zn系酸化物、Al-Ga-Zn系酸化物、Sn-Al-Zn系酸化物、In-Hf-Z
n系酸化物、In-Zr-Zn系酸化物、In-Ti-Zn系酸化物、In-Sc-Zn
系酸化物、In-Y-Zn系酸化物、In-La-Zn系酸化物、In-Ce-Zn系酸
化物、In-Pr-Zn系酸化物、In-Nd-Zn系酸化物、In-Sm-Zn系酸化
物、In-Eu-Zn系酸化物、In-Gd-Zn系酸化物、In-Tb-Zn系酸化物
、In-Dy-Zn系酸化物、In-Ho-Zn系酸化物、In-Er-Zn系酸化物、
In-Tm-Zn系酸化物、In-Yb-Zn系酸化物、In-Lu-Zn系酸化物、I
n-Sn-Ga-Zn系酸化物、In-Hf-Ga-Zn系酸化物、In-Al-Ga-
Zn系酸化物、In-Sn-Al-Zn系酸化物、In-Sn-Hf-Zn系酸化物、I
n-Hf-Al-Zn系酸化物を用いることができる。
ここで、In-Ga-Zn系酸化物とは、InとGaとZnを主成分として有する酸化
物という意味であり、InとGaとZnの比率は問わない。また、InとGaとZn以外
の金属元素が入っていてもよい。
また、酸化物半導体として、In1+α1-α(ZnO)(-1≦α≦1、m
>0、且つ、mは整数でない)で表記される材料を用いてもよい。なお、Mは、Ga、F
e、Mn及びCoから選ばれた一の金属元素または複数の金属元素、若しくは上記のスタ
ビライザとしての元素を示す。また、酸化物半導体として、InSnO(ZnO)
(n>0、且つ、nは整数)で表記される材料を用いてもよい。
例えば、In:Ga:Zn=1:1:1、In:Ga:Zn=1:3:2、In:Ga
:Zn=1:3:4、In:Ga:Zn=1:3:6、In:Ga:Zn=3:1:2あ
るいはIn:Ga:Zn=2:1:3の原子数比のIn-Ga-Zn系酸化物やその組成
の近傍の酸化物を用いるとよい。
酸化物半導体膜に水素が多量に含まれると、酸化物半導体と結合することによって、水
素の一部がドナーとなり、キャリアである電子を生じてしまう。これにより、トランジス
タのしきい値電圧がマイナス方向にシフトしてしまう。そのため、酸化物半導体膜の形成
後において、脱水化処理(脱水素化処理)を行い酸化物半導体膜から、水素、又は水分を
除去して不純物が極力含まれないように高純度化することが好ましい。
なお、酸化物半導体膜への脱水化処理(脱水素化処理)によって、酸化物半導体膜から
酸素も同時に減少してしまうことがある。よって、酸化物半導体膜への脱水化処理(脱水
素化処理)によって増加した酸素欠損を補填するために酸素を酸化物半導体に加える処理
を行うことが好ましい。本明細書等において、酸化物半導体膜に酸素を供給する場合を、
加酸素化処理と記す場合がある、または酸化物半導体膜に含まれる酸素を化学量論的組成
よりも多くする場合を過酸素化処理と記す場合がある。
このように、酸化物半導体膜は、脱水化処理(脱水素化処理)により、水素または水分
が除去され、加酸素化処理により酸素欠損を補填することによって、i型(真性)化また
はi型に限りなく近く実質的にi型(真性)である酸化物半導体膜とすることができる。
なお、実質的に真性とは、酸化物半導体膜中にドナーに由来するキャリアが極めて少なく
(ゼロに近く)、キャリア密度が1×1017/cm以下、1×1016/cm以下
、1×1015/cm以下、1×1014/cm以下、1×1013/cm以下で
あることをいう。
またこのように、i型又は実質的にi型である酸化物半導体膜を備えるトランジスタは
、極めて優れたオフ電流特性を実現できる。例えば、酸化物半導体膜を用いたトランジス
タがオフ状態のときのドレイン電流を、室温(25℃程度)にて1×10-18A以下、
好ましくは1×10-21A以下、さらに好ましくは1×10-24A以下、または85
℃にて1×10-15A以下、好ましくは1×10-18A以下、さらに好ましくは1×
10-21A以下とすることができる。なお、トランジスタがオフ状態とは、nチャネル
型のトランジスタの場合、ゲート電圧がしきい値電圧よりも十分小さい状態をいう。具体
的には、ゲート電圧がしきい値電圧よりも1V以上、好ましくは2V以上または3V以上
小さければ、トランジスタはオフ状態となる。
<酸化物半導体の構造>
以下では、酸化物半導体の構造について説明する。
酸化物半導体は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体とに分けら
れる。非単結晶酸化物半導体としては、CAAC-OS(C Axis Aligned
Crystalline Oxide Semiconductor)、多結晶酸化物
半導体、nc-OS(nanocrystalline Oxide Semicond
uctor)、擬似非晶質酸化物半導体(a-like OS:amorphous l
ike Oxide Semiconductor)、非晶質酸化物半導体などがある。
また別の観点では、酸化物半導体は、非晶質酸化物半導体と、それ以外の結晶性酸化物
半導体とに分けられる。結晶性酸化物半導体としては、単結晶酸化物半導体、CAAC-
OS、多結晶酸化物半導体、nc-OSなどがある。
非晶質構造の定義としては、一般に、準安定状態で固定化していないこと、等方的であ
って不均質構造を持たないことなどが知られている。また、結合角度が柔軟であり、短距
離秩序性は有するが、長距離秩序性を有さない構造と言い換えることもできる。
逆の見方をすると、本質的に安定な酸化物半導体の場合、完全な非晶質(comple
tely amorphous)酸化物半導体と呼ぶことはできない。また、等方的でな
い(例えば、微小な領域において周期構造を有する)酸化物半導体を、完全な非晶質酸化
物半導体と呼ぶことはできない。ただし、a-like OSは、微小な領域において周
期構造を有するものの、鬆(ボイドともいう。)を有し、不安定な構造である。そのため
、物性的には非晶質酸化物半導体に近いといえる。
<CAAC-OS>
まずは、CAAC-OSについて説明する。
なお、本明細書において、「平行」とは、二つの直線が-10°以上10°以下の角度
で配置されている状態をいう。したがって、-5°以上5°以下の場合も含まれる。また
、「略平行」とは、二つの直線が-30°以上30°以下の角度で配置されている状態を
いう。また、「垂直」とは、二つの直線が80°以上100°以下の角度で配置されてい
る状態をいう。したがって、85°以上95°以下の場合も含まれる。また、「略垂直」
とは、二つの直線が60°以上120°以下の角度で配置されている状態をいう。
また、本明細書において、結晶が三方晶または菱面体晶である場合、六方晶系として表
す。
CAAC-OSは、c軸配向した複数の結晶部(ペレットともいう。)を有する酸化物
半導体の一つである。
透過型電子顕微鏡(TEM:Transmission Electron Micr
oscope)によって、CAAC-OSの明視野像と回折パターンとの複合解析像(高
分解能TEM像ともいう。)を観察すると、複数のペレットを確認することができる。一
方、高分解能TEM像ではペレット同士の境界、即ち結晶粒界(グレインバウンダリーと
もいう。)を明確に確認することができない。そのため、CAAC-OSは、結晶粒界に
起因する電子移動度の低下が起こりにくいといえる。
以下では、TEMによって観察したCAAC-OSについて説明する。図13(A)に
、試料面と略平行な方向から観察したCAAC-OSの断面の高分解能TEM像を示す。
高分解能TEM像の観察には、球面収差補正(Spherical Aberratio
n Corrector)機能を用いた。球面収差補正機能を用いた高分解能TEM像を
、特にCs補正高分解能TEM像と呼ぶ。Cs補正高分解能TEM像の取得は、例えば、
日本電子株式会社製原子分解能分析電子顕微鏡JEM-ARM200Fなどによって行う
ことができる。
図13(A)の領域(1)を拡大したCs補正高分解能TEM像を図13(B)に示す
。図13(B)より、ペレットにおいて、金属原子が層状に配列していることを確認でき
る。金属原子の各層の配列は、CAAC-OSの膜を形成する面(被形成面ともいう。)
または上面の凹凸を反映しており、CAAC-OSの被形成面または上面と平行となる。
図13(B)に示すように、CAAC-OSは特徴的な原子配列を有する。図13(C
)は、特徴的な原子配列を、補助線で示したものである。図13(B)および図13(C
)より、ペレット一つの大きさは1nm以上3nm以下程度であり、ペレットとペレット
との傾きにより生じる隙間の大きさは0.8nm程度であることがわかる。したがって、
ペレットを、ナノ結晶(nc:nanocrystal)と呼ぶこともできる。また、C
AAC-OSを、CANC(C-Axis Aligned nanocrystals
)を有する酸化物半導体と呼ぶこともできる。
ここで、Cs補正高分解能TEM像をもとに、基板5120上のCAAC-OSのペレ
ット5100の配置を模式的に示すと、レンガまたはブロックが積み重なったような構造
となる(図13(D)参照。)。図13(C)で観察されたペレットとペレットとの間で
傾きが生じている箇所は、図13(D)に示す領域5161に相当する。
また、図14(A)に、試料面と略垂直な方向から観察したCAAC-OSの平面のC
s補正高分解能TEM像を示す。図14(A)の領域(1)、領域(2)および領域(3
)を拡大したCs補正高分解能TEM像を、それぞれ図14(B)、図14(C)および
図14(D)に示す。図14(B)、図14(C)および図14(D)より、ペレットは
、金属原子が三角形状、四角形状または六角形状に配列していることを確認できる。しか
しながら、異なるペレット間で、金属原子の配列に規則性は見られない。
次に、X線回折(XRD:X-Ray Diffraction)によって解析したC
AAC-OSについて説明する。例えば、InGaZnOの結晶を有するCAAC-O
Sに対し、out-of-plane法による構造解析を行うと、図15(A)に示すよ
うに回折角(2θ)が31°近傍にピークが現れる場合がある。このピークは、InGa
ZnOの結晶の(009)面に帰属されることから、CAAC-OSの結晶がc軸配向
性を有し、c軸が被形成面または上面に略垂直な方向を向いていることが確認できる。
なお、CAAC-OSのout-of-plane法による構造解析では、2θが31
°近傍のピークの他に、2θが36°近傍にもピークが現れる場合がある。2θが36°
近傍のピークは、CAAC-OS中の一部に、c軸配向性を有さない結晶が含まれること
を示している。より好ましいCAAC-OSは、out-of-plane法による構造
解析では、2θが31°近傍にピークを示し、2θが36°近傍にピークを示さない。
一方、CAAC-OSに対し、c軸に略垂直な方向からX線を入射させるin-pla
ne法による構造解析を行うと、2θが56°近傍にピークが現れる。このピークは、I
nGaZnOの結晶の(110)面に帰属される。CAAC-OSの場合は、2θを5
6°近傍に固定し、試料面の法線ベクトルを軸(φ軸)として試料を回転させながら分析
(φスキャン)を行っても、図15(B)に示すように明瞭なピークは現れない。これに
対し、InGaZnOの単結晶酸化物半導体であれば、2θを56°近傍に固定してφ
スキャンした場合、図15(C)に示すように(110)面と等価な結晶面に帰属される
ピークが6本観察される。したがって、XRDを用いた構造解析から、CAAC-OSは
、a軸およびb軸の配向が不規則であることが確認できる。
次に、電子回折によって解析したCAAC-OSについて説明する。例えば、InGa
ZnOの結晶を有するCAAC-OSに対し、試料面に平行にプローブ径が300nm
の電子線を入射させると、図16(A)に示すような回折パターン(制限視野透過電子回
折パターンともいう。)が現れる場合がある。この回折パターンには、InGaZnO
の結晶の(009)面に起因するスポットが含まれる。したがって、電子回折によっても
、CAAC-OSに含まれるペレットがc軸配向性を有し、c軸が被形成面または上面に
略垂直な方向を向いていることがわかる。一方、同じ試料に対し、試料面に垂直にプロー
ブ径が300nmの電子線を入射させたときの回折パターンを図16(B)に示す。図1
6(B)より、リング状の回折パターンが確認される。したがって、電子回折によっても
、CAAC-OSに含まれるペレットのa軸およびb軸は配向性を有さないことがわかる
。なお、図16(B)における第1リングは、InGaZnOの結晶の(010)面お
よび(100)面などに起因すると考えられる。また、図16(B)における第2リング
は(110)面などに起因すると考えられる。
上述したように、CAAC-OSは結晶性の高い酸化物半導体である。酸化物半導体の
結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、逆の見方をす
るとCAAC-OSは不純物や欠陥(酸素欠損など)の少ない酸化物半導体ともいえる。
なお、不純物は、酸化物半導体の主成分以外の元素で、水素、炭素、シリコン、遷移金
属元素などがある。例えば、シリコンなどの、酸化物半導体を構成する金属元素よりも酸
素との結合力の強い元素は、酸化物半導体から酸素を奪うことで酸化物半導体の原子配列
を乱し、結晶性を低下させる要因となる。また、鉄やニッケルなどの重金属、アルゴン、
二酸化炭素などは、原子半径(または分子半径)が大きいため、酸化物半導体の原子配列
を乱し、結晶性を低下させる要因となる。
酸化物半導体が不純物や欠陥を有する場合、光や熱などによって特性が変動する場合が
ある。例えば、酸化物半導体に含まれる不純物は、キャリアトラップとなる場合や、キャ
リア発生源となる場合がある。また、酸化物半導体中の酸素欠損は、キャリアトラップと
なる場合や、水素を捕獲することによってキャリア発生源となる場合がある。
不純物および酸素欠損の少ないCAAC-OSは、キャリア密度の低い酸化物半導体で
ある。具体的には、8×1011/cm未満、好ましくは1×1011/cm未満、
さらに好ましくは1×1010/cm未満であり、1×10-9/cm以上のキャリ
ア密度の酸化物半導体とすることができる。そのような酸化物半導体を、高純度真性また
は実質的に高純度真性な酸化物半導体と呼ぶ。CAAC-OSは、不純物濃度が低く、欠
陥準位密度が低い。即ち、安定な特性を有する酸化物半導体であるといえる。
<nc-OS>
次に、nc-OSについて説明する。
nc-OSは、高分解能TEM像において、結晶部を確認することのできる領域と、明
確な結晶部を確認することのできない領域と、を有する。nc-OSに含まれる結晶部は
、1nm以上10nm以下、または1nm以上3nm以下の大きさであることが多い。な
お、結晶部の大きさが10nmより大きく100nm以下である酸化物半導体を微結晶酸
化物半導体と呼ぶことがある。nc-OSは、例えば、高分解能TEM像では、結晶粒界
を明確に確認できない場合がある。なお、ナノ結晶は、CAAC-OSにおけるペレット
と起源を同じくする可能性がある。そのため、以下ではnc-OSの結晶部をペレットと
呼ぶ場合がある。
nc-OSは、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上
3nm以下の領域)において原子配列に周期性を有する。また、nc-OSは、異なるペ
レット間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。し
たがって、nc-OSは、分析方法によっては、a-like OSや非晶質酸化物半導
体と区別が付かない場合がある。例えば、nc-OSに対し、ペレットよりも大きい径の
X線を用いた場合、out-of-plane法による解析では、結晶面を示すピークは
検出されない。また、nc-OSに対し、ペレットよりも大きいプローブ径(例えば50
nm以上)の電子線を用いる電子回折を行うと、ハローパターンのような回折パターンが
観測される。一方、nc-OSに対し、ペレットの大きさと近いかペレットより小さいプ
ローブ径の電子線を用いるナノビーム電子回折を行うと、スポットが観測される。また、
nc-OSに対しナノビーム電子回折を行うと、円を描くように(リング状に)輝度の高
い領域が観測される場合がある。さらに、リング状の領域内に複数のスポットが観測され
る場合がある。
このように、ペレット(ナノ結晶)間では結晶方位が規則性を有さないことから、nc
-OSを、RANC(Random Aligned nanocrystals)を有
する酸化物半導体、またはNANC(Non-Aligned nanocrystal
s)を有する酸化物半導体と呼ぶこともできる。
nc-OSは、非晶質酸化物半導体よりも規則性の高い酸化物半導体である。そのため
、nc-OSは、a-like OSや非晶質酸化物半導体よりも欠陥準位密度が低くな
る。ただし、nc-OSは、異なるペレット間で結晶方位に規則性が見られない。そのた
め、nc-OSは、CAAC-OSと比べて欠陥準位密度が高くなる。
<a-like OS>
a-like OSは、nc-OSと非晶質酸化物半導体との間の構造を有する酸化物
半導体である。
a-like OSは、高分解能TEM像において鬆が観察される場合がある。また、
高分解能TEM像において、明確に結晶部を確認することのできる領域と、結晶部を確認
することのできない領域と、を有する。
鬆を有するため、a-like OSは、不安定な構造である。以下では、a-lik
e OSが、CAAC-OSおよびnc-OSと比べて不安定な構造であることを示すた
め、電子照射による構造の変化を示す。
電子照射を行う試料として、a-like OS(試料Aと表記する。)、nc-OS
(試料Bと表記する。)およびCAAC-OS(試料Cと表記する。)を準備する。いず
れの試料もIn-Ga-Zn酸化物である。
まず、各試料の高分解能断面TEM像を取得する。高分解能断面TEM像により、各試
料は、いずれも結晶部を有することがわかる。
なお、どの部分を一つの結晶部と見なすかの判定は、以下のように行えばよい。例えば
、InGaZnOの結晶の単位格子は、In-O層を3層有し、またGa-Zn-O層
を6層有する、計9層がc軸方向に層状に重なった構造を有することが知られている。こ
れらの近接する層同士の間隔は、(009)面の格子面間隔(d値ともいう。)と同程度
であり、結晶構造解析からその値は0.29nmと求められている。したがって、格子縞
の間隔が0.28nm以上0.30nm以下である箇所を、InGaZnOの結晶部と
見なすことができる。なお、格子縞は、InGaZnOの結晶のa-b面に対応する。
図17は、各試料の結晶部(22箇所から45箇所)の平均の大きさを調査した例であ
る。ただし、上述した格子縞の長さを結晶部の大きさとしている。図17より、a-li
ke OSは、電子の累積照射量に応じて結晶部が大きくなっていくことがわかる。具体
的には、図17中に(1)で示すように、TEMによる観察初期においては1.2nm程
度の大きさだった結晶部(初期核ともいう。)が、累積照射量が4.2×10/n
においては2.6nm程度の大きさまで成長していることがわかる。一方、nc-O
SおよびCAAC-OSは、電子照射開始時から電子の累積照射量が4.2×10
/nmまでの範囲で、結晶部の大きさに変化が見られないことがわかる。具体的には、
図17中の(2)および(3)で示すように、電子の累積照射量によらず、nc-OSお
よびCAAC-OSの結晶部の大きさは、それぞれ1.4nm程度および2.1nm程度
であることがわかる。
このように、a-like OSは、電子照射によって結晶部の成長が見られる場合が
ある。一方、nc-OSおよびCAAC-OSは、電子照射による結晶部の成長がほとん
ど見られないことがわかる。即ち、a-like OSは、nc-OSおよびCAAC-
OSと比べて、不安定な構造であることがわかる。
また、鬆を有するため、a-like OSは、nc-OSおよびCAAC-OSと比
べて密度の低い構造である。具体的には、a-like OSの密度は、同じ組成の単結
晶の密度の78.6%以上92.3%未満となる。また、nc-OSの密度およびCAA
C-OSの密度は、同じ組成の単結晶の密度の92.3%以上100%未満となる。単結
晶の密度の78%未満となる酸化物半導体は、成膜すること自体が困難である。
例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、
菱面体晶構造を有する単結晶InGaZnOの密度は6.357g/cmとなる。よ
って、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体におい
て、a-like OSの密度は5.0g/cm以上5.9g/cm未満となる。ま
た、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において
、nc-OSの密度およびCAAC-OSの密度は5.9g/cm以上6.3g/cm
未満となる。
なお、同じ組成の単結晶が存在しない場合がある。その場合、任意の割合で組成の異な
る単結晶を組み合わせることにより、所望の組成における単結晶に相当する密度を見積も
ることができる。所望の組成の単結晶に相当する密度は、組成の異なる単結晶を組み合わ
せる割合に対して、加重平均を用いて見積もればよい。ただし、密度は、可能な限り少な
い種類の単結晶を組み合わせて見積もることが好ましい。
以上のように、酸化物半導体は、様々な構造をとり、それぞれが様々な特性を有する。
なお、酸化物半導体は、例えば、非晶質酸化物半導体、a-like OS、nc-OS
、CAAC-OSのうち、二種以上を有する積層膜であってもよい。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
(実施の形態8)
本発明の一態様に係る半導体装置は、表示機器、パーソナルコンピュータ、記録媒体を
備えた画像再生装置(代表的にはDVD:Digital Versatile Dis
c等の記録媒体を再生し、その画像を表示しうるディスプレイを有する装置)に用いるこ
とができる。その他に、本発明の一態様に係る半導体装置を用いることができる電子機器
として、携帯電話、携帯型を含むゲーム機、携帯情報端末、電子書籍端末、ビデオカメラ
、デジタルスチルカメラ等のカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプ
レイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、デジタルオーディオ
プレイヤー等)、複写機、ファクシミリ、プリンタ、プリンタ複合機、現金自動預け入れ
払い機(ATM)、自動販売機、医療機器などが挙げられる。これら電子機器の具体例を
図18に示す。
図18(A)は携帯型ゲーム機であり、筐体5001、筐体5002、表示部5003
、表示部5004、マイクロホン5005、スピーカー5006、操作キー5007、ス
タイラス5008等を有する。本発明の一態様にかかる半導体装置は、携帯型ゲーム機の
各種集積回路に用いることができる。なお、図18(A)に示した携帯型ゲーム機は、2
つの表示部5003と表示部5004とを有しているが、携帯型ゲーム機が有する表示部
の数は、これに限定されない。
図18(B)は携帯情報端末であり、第1筐体5601、第2筐体5602、第1表示
部5603、第2表示部5604、接続部5605、操作キー5606、生態認証装置5
607等を有する。本発明の一態様にかかる半導体装置は、携帯情報端末の各種集積回路
に用いることができる。第1表示部5603は第1筐体5601に設けられており、第2
表示部5604は第2筐体5602に設けられている。そして、第1筐体5601と第2
筐体5602とは、接続部5605により接続されており、第1筐体5601と第2筐体
5602の間の角度は、接続部5605により変更が可能である。第1表示部5603に
おける映像を、接続部5605における第1筐体5601と第2筐体5602との間の角
度に従って、切り替える構成としても良い。
図18(C)はノート型パーソナルコンピュータであり、筐体5401、表示部540
2、キーボード5403、ポインティングデバイス5404、生態認証装置5405等を
有する。本発明の一態様にかかる半導体装置は、ノート型パーソナルコンピュータの各種
集積回路に用いることができる。
図18(D)は手鏡であり、第1筐体5301、第2筐体5302、鏡5303、接続
部5304、スイッチ5305等を有する。第1筐体5301と第2筐体5302とは、
接続部5304により接続されており、第1筐体5301と第2筐体5302の間の角度
は、接続部5304により変更が可能である。そして、第1筐体5301及び第2筐体5
302には、照明装置が用いられる。スイッチ5305は、上記照明装置の調光及びON
、OFF等を制御する。上記照明装置は、面状の発光素子を有しており、当該発光素子は
、接続部5304における第1筐体5301と第2筐体5302の間の角度に従って、発
光の状態と非発光の状態とが切り替えられる構成を有していても良い。本発明の一態様に
かかる半導体装置は、照明装置の動作を制御するための各種集積回路に用いることができ
る。
図18(E)は表示装置であり、曲面を有する筐体5701、表示部5702等を有す
る。本発明の一態様にかかる半導体装置は、表示部5702に用いられる表示装置の動作
を制御するための各種集積回路に用いることができる。
図18(F)は携帯電話であり、曲面を有する筐体5901に、表示部5902、マイ
ク5907、スピーカー5904、カメラ5903、外部接続部5906、操作用のボタ
ン5905が設けられている。本発明の一態様にかかる半導体装置は、表示部5902に
用いられる表示装置の動作を制御するための各種集積回路に用いることができる。
(実施の形態9)
図19は、本発明の一態様に適用することができるアクティブマトリクス型タッチセン
サを一体形成する液晶表示装置の断面図を示す。図19のa-a’断面は、表示素子の一
部を示す。b-b’断面は、センサユニットの一部を示す。c-c’断面は、回路の一部
を示す。
図19は、図3の導電膜221の形状を変更した例を示す。図3では、導電膜221に
スリットを設けない形状を示したが、図19では導電膜221にスリットを設ける構造を
示す。図19の構造は、導電膜221の形状以外、図3と同様なので説明を省略する。
図20は、本発明の一態様に適用することができるアクティブマトリクス型タッチセン
サを一体形成する液晶表示装置の断面図を示す。図20のa-a’断面は、表示素子の一
部を示す。b-b’断面は、センサユニットの一部を示す。c-c’断面は、回路の一部
を示す。
図20は、図3の導電膜224と導電膜221とを絶縁膜218上に、形成する例を示
す。図20では、図に示すように導電膜224と導電膜221とを同一表面上に形成する
例を示す。
なお、本発明の一態様のアクティブマトリクス型タッチセンサを一体形成する液晶表示
装置に用いられるトランジスタの構造は、特に限定されず、様々な構造のトランジスタを
用いることができる。本実施の形態では、ボトムゲート型のトランジスタで示したが、こ
れに限定されない。例えば、トップゲート型のトランジスタを用いてもよい。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
10 表示装置
20 ゲート線駆動回路
30 ソース線駆動回路
40 センサユニット駆動回路
50 変換回路
60 FPC
100 表示領域
101 センサユニット
102 バス線
103 バス線
104 ゲート線
105 ソース線
106 トランジスタ
107 画素電極
201 基板
202 導電膜
203 導電膜
204 導電膜
205 導電膜
206 絶縁膜
207 半導体膜
208 半導体膜
209 半導体膜
210 導電膜
211 導電膜
212 導電膜
213 導電膜
214 導電膜
215 導電膜
216 絶縁膜
217 絶縁膜
218 絶縁膜
219 開口
220 開口
221 導電膜
222 絶縁膜
223 開口
224 導電膜
225 導電膜
226 液晶層
227 着色膜
228 遮光膜
229 基板
301 導電膜
901 指
1201 電極
1202 電極
5001 筐体
5002 筐体
5003 表示部
5004 表示部
5005 マイクロホン
5006 スピーカー
5007 操作キー
5008 スタイラス
5100 ペレット
5120 基板
5161 領域
5301 筐体
5302 筐体
5303 鏡
5304 接続部
5305 スイッチ
5401 筐体
5402 表示部
5403 キーボード
5404 ポインティングデバイス
5405 生態認証装置
5601 筐体
5602 筐体
5603 表示部
5604 表示部
5605 接続部
5606 操作キー
5607 生態認証装置
5701 筐体
5702 表示部
5901 筐体
5902 表示部
5903 カメラ
5904 スピーカー
5905 ボタン
5906 外部接続部
5907 マイク

Claims (1)

  1. 第1の基板と、第2の基板と、前記第1の基板と前記第2の基板との間の液晶と、を有する表示装置において、
    表示部を有し、
    前記表示部は、センサユニットと、画素とを有し、
    前記センサユニットは、スリットを有する第1の導電膜と、第2の導電膜と、を有し、
    前記画素は、トランジスタと、前記トランジスタに電気的に接続される画素電極と、を有し、
    前記第1の導電膜は、前記第2の導電膜と重なる領域を有し、
    前記第1の導電膜と前記第2の導電膜とは、前記液晶を介して対向しており、
    前記第1の基板と前記液晶との間に、前記トランジスタと、前記画素電極と、前記第1の導電膜と、を有し、
    前記トランジスタと前記画素電極との間に、前記第1の導電膜を有し、
    前記第1の導電膜は、前記画素電極と重なる領域を有する表示装置。
JP2023032104A 2014-12-02 2023-03-02 表示装置 Pending JP2023060104A (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2014243995 2014-12-02
JP2014243995 2014-12-02
JP2020079050A JP6949171B2 (ja) 2014-12-02 2020-04-28 表示装置
JP2021153384A JP2022003403A (ja) 2014-12-02 2021-09-21 表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2021153384A Division JP2022003403A (ja) 2014-12-02 2021-09-21 表示装置

Publications (1)

Publication Number Publication Date
JP2023060104A true JP2023060104A (ja) 2023-04-27

Family

ID=56079120

Family Applications (4)

Application Number Title Priority Date Filing Date
JP2015227289A Expired - Fee Related JP6698321B2 (ja) 2014-12-02 2015-11-20 表示装置
JP2020079050A Active JP6949171B2 (ja) 2014-12-02 2020-04-28 表示装置
JP2021153384A Withdrawn JP2022003403A (ja) 2014-12-02 2021-09-21 表示装置
JP2023032104A Pending JP2023060104A (ja) 2014-12-02 2023-03-02 表示装置

Family Applications Before (3)

Application Number Title Priority Date Filing Date
JP2015227289A Expired - Fee Related JP6698321B2 (ja) 2014-12-02 2015-11-20 表示装置
JP2020079050A Active JP6949171B2 (ja) 2014-12-02 2020-04-28 表示装置
JP2021153384A Withdrawn JP2022003403A (ja) 2014-12-02 2021-09-21 表示装置

Country Status (2)

Country Link
US (4) US10031362B2 (ja)
JP (4) JP6698321B2 (ja)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016189426A1 (ja) 2015-05-28 2016-12-01 株式会社半導体エネルギー研究所 タッチパネル
KR102619052B1 (ko) 2015-06-15 2023-12-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR102365490B1 (ko) 2016-07-13 2022-02-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 입출력 패널, 입출력 장치, 반도체 장치
WO2018038038A1 (ja) * 2016-08-22 2018-03-01 シャープ株式会社 タッチパネル付き表示装置
KR20180051692A (ko) 2016-11-07 2018-05-17 삼성디스플레이 주식회사 지문 센서, 표시 장치 및 표시 장치의 제조 방법
CN109244089B (zh) * 2017-07-10 2021-08-17 京东方科技集团股份有限公司 一种感测基板及其制作方法、显示装置
KR102374755B1 (ko) * 2017-09-27 2022-03-15 엘지디스플레이 주식회사 터치 구조물을 포함하는 디스플레이 장치
US20190129223A1 (en) * 2017-10-30 2019-05-02 Wuhan China Star Optoelectronics Technology Co., Ltd. In-cell touch panel and electronic device
KR102599913B1 (ko) 2017-12-22 2023-11-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
US10910413B2 (en) * 2018-10-10 2021-02-02 HKC Corporation Limited Method of manufacturing array substrate and array substrate
KR20210138211A (ko) * 2020-05-11 2021-11-19 삼성디스플레이 주식회사 표시 패널 및 이를 구비하는 표시 장치
CN111638606B (zh) * 2020-06-11 2021-12-03 武汉华星光电技术有限公司 显示面板
CN111983843B (zh) * 2020-08-31 2022-03-08 武汉华星光电技术有限公司 显示面板和电子设备

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009116058A (ja) * 2007-11-07 2009-05-28 Epson Imaging Devices Corp 液晶装置および電子機器
KR20110105136A (ko) * 2010-03-18 2011-09-26 엘지디스플레이 주식회사 터치인식 횡전계형 액정표시장치 및 이의 제조 방법
US20130257794A1 (en) * 2012-03-29 2013-10-03 Lg Display Co., Ltd. Liquid crystal display device and method of manufacturing the same
JP2013231894A (ja) * 2012-05-01 2013-11-14 Japan Display Inc タッチパネル内蔵型液晶表示装置
JP2014095895A (ja) * 2012-10-12 2014-05-22 Semiconductor Energy Lab Co Ltd 液晶表示装置、タッチパネル
JP2014095892A (ja) * 2012-10-12 2014-05-22 Semiconductor Energy Lab Co Ltd 液晶表示装置及びその作製方法
JP2014103390A (ja) * 2012-10-24 2014-06-05 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09281508A (ja) 1996-04-12 1997-10-31 Semiconductor Energy Lab Co Ltd 液晶表示装置およびその作製方法
JP4507480B2 (ja) 2001-12-27 2010-07-21 ソニー株式会社 表示装置
CN101322066B (zh) 2005-12-05 2011-12-14 株式会社半导体能源研究所 液晶显示器
US8106865B2 (en) 2006-06-02 2012-01-31 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
CN102937846B (zh) 2006-06-09 2015-07-01 苹果公司 触摸屏液晶显示器
US8259078B2 (en) 2006-06-09 2012-09-04 Apple Inc. Touch screen liquid crystal display
JP2008158461A (ja) * 2006-12-26 2008-07-10 Optrex Corp 光学表示装置
JP4899856B2 (ja) * 2006-12-27 2012-03-21 セイコーエプソン株式会社 液晶装置及び電子機器
JP4957597B2 (ja) 2007-05-18 2012-06-20 セイコーエプソン株式会社 センシング回路、その駆動方法、表示装置および電子機器
JP4816668B2 (ja) 2008-03-28 2011-11-16 ソニー株式会社 タッチセンサ付き表示装置
JP5407368B2 (ja) * 2008-05-16 2014-02-05 セイコーエプソン株式会社 液晶表示装置、その駆動方法および電子機器
TW201013495A (en) 2008-09-30 2010-04-01 Hannstar Display Corp In-cell capacitive type sensing input display device
KR101524449B1 (ko) * 2011-12-22 2015-06-02 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
JP2013246289A (ja) 2012-05-25 2013-12-09 Panasonic Liquid Crystal Display Co Ltd 液晶表示装置
CN102768604A (zh) 2012-06-29 2012-11-07 京东方科技集团股份有限公司 一种电容式内嵌触摸屏、其触摸定位方法及显示装置
KR101902929B1 (ko) * 2012-07-25 2018-10-01 삼성전자주식회사 터치 패널, 터치 스크린 장치 및 이의 구동 방법
KR101349915B1 (ko) * 2012-09-07 2014-01-15 실리콘 디스플레이 (주) 정전용량 터치 센서를 내장한 박막 트랜지스터 액정 디스플레이
CN103150069B (zh) 2013-03-01 2016-08-17 合肥京东方光电科技有限公司 一种电容式内嵌触摸屏及显示装置
KR102141459B1 (ko) 2013-03-22 2020-08-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치
WO2015162522A1 (en) 2014-04-23 2015-10-29 Semiconductor Energy Laboratory Co., Ltd. Input/output device and method for driving input/output device
JP6518133B2 (ja) 2014-05-30 2019-05-22 株式会社半導体エネルギー研究所 入力装置
JP2016027464A (ja) 2014-05-30 2016-02-18 株式会社半導体エネルギー研究所 入力装置、情報処理装置
US9455281B2 (en) 2014-06-19 2016-09-27 Semiconductor Energy Laboratory Co., Ltd. Touch sensor, touch panel, touch panel module, and display device

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009116058A (ja) * 2007-11-07 2009-05-28 Epson Imaging Devices Corp 液晶装置および電子機器
KR20110105136A (ko) * 2010-03-18 2011-09-26 엘지디스플레이 주식회사 터치인식 횡전계형 액정표시장치 및 이의 제조 방법
US20130257794A1 (en) * 2012-03-29 2013-10-03 Lg Display Co., Ltd. Liquid crystal display device and method of manufacturing the same
JP2013231894A (ja) * 2012-05-01 2013-11-14 Japan Display Inc タッチパネル内蔵型液晶表示装置
JP2014095895A (ja) * 2012-10-12 2014-05-22 Semiconductor Energy Lab Co Ltd 液晶表示装置、タッチパネル
JP2014095892A (ja) * 2012-10-12 2014-05-22 Semiconductor Energy Lab Co Ltd 液晶表示装置及びその作製方法
JP2014103390A (ja) * 2012-10-24 2014-06-05 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法

Also Published As

Publication number Publication date
US20230359076A1 (en) 2023-11-09
JP2022003403A (ja) 2022-01-11
JP2016110112A (ja) 2016-06-20
JP2020160451A (ja) 2020-10-01
JP6949171B2 (ja) 2021-10-13
US20210033905A1 (en) 2021-02-04
US11698547B2 (en) 2023-07-11
US20160154263A1 (en) 2016-06-02
JP6698321B2 (ja) 2020-05-27
US10031362B2 (en) 2018-07-24
US10809556B2 (en) 2020-10-20
US20180321531A1 (en) 2018-11-08

Similar Documents

Publication Publication Date Title
JP6949171B2 (ja) 表示装置
JP7289948B2 (ja) 液晶表示装置
JP6714744B2 (ja) 液晶表示装置
KR20120101693A (ko) 액정 표시 장치, 액정 표시 장치의 구동 방법, 및 이 액정 표시 장치를 구비하는 전자기기
TW202032242A (zh) 半導體裝置
JP2023090731A (ja) 液晶表示装置
WO2020089762A1 (ja) 半導体装置
JP6845290B2 (ja) 表示装置
TW202111767A (zh) 半導體裝置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20230303

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20231121

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20240514