JP2022127792A - 電気光学装置、及び電子機器 - Google Patents

電気光学装置、及び電子機器 Download PDF

Info

Publication number
JP2022127792A
JP2022127792A JP2021025981A JP2021025981A JP2022127792A JP 2022127792 A JP2022127792 A JP 2022127792A JP 2021025981 A JP2021025981 A JP 2021025981A JP 2021025981 A JP2021025981 A JP 2021025981A JP 2022127792 A JP2022127792 A JP 2022127792A
Authority
JP
Japan
Prior art keywords
layer
insulating layer
region
electro
light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2021025981A
Other languages
English (en)
Other versions
JP2022127792A5 (ja
Inventor
陽平 杉本
Yohei Sugimoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2021025981A priority Critical patent/JP2022127792A/ja
Priority to US17/676,774 priority patent/US11609468B2/en
Publication of JP2022127792A publication Critical patent/JP2022127792A/ja
Publication of JP2022127792A5 publication Critical patent/JP2022127792A5/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136209Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1218Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78633Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a light shield
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133302Rigid substrates, e.g. inorganic substrates

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Thin Film Transistor (AREA)

Abstract

【課題】表示品位を向上させることが可能な電気光学装置、及び電子機器を提供する。【解決手段】走査線3と重なる位置に一方のソースドレイン領域s1、一方のLDD領域s2、チャネル領域s3、他方のLDD領域s4、及び他方のソースドレイン領域s5の第1部分が第1方向に沿って延在し、データ線6と重なる位置に他方のソースドレイン領域s5の第2部分が第2方向に沿って延在する、半導体層30Sを有するTFT30と、データ線6と重なる位置において、少なくとも他方のソースドレイン領域s5の第2部分を含んで構成された容量素子16と、を備え、第1方向に沿って延在する一方のLDD領域s2及び他方のLDD領域s4の両側に遮光壁7a,7bが配置され、基板10sは、遮光壁7a,7bと重なる領域に凹部17a、17bを有し、遮光壁7a,7bの一部は、凹部17a、17bの側面及び底面に沿って配置されている。【選択図】図5

Description

本発明は、電気光学装置、及び電子機器に関する。
特許文献1には、画素電極に画像信号を供給するためのトランジスターと、画像信号を一定期間だけ保持するための保持容量と、を備えた電気光学装置としての液晶装置が開示されている。例えば、トランジスター及び保持容量は、同じ半導体層の一部によって構成されている。また、トランジスターは、保持容量の確保と開口率を向上させるために、走査線に沿って配置されている。
特開2001-66633号公報
しかしながら、走査線に沿って配置されるトランジスターでは、画素を通る光がトランジスターに入射しやすく、表示品位に影響を与えかねないという課題がある。即ち、高開口率とともに、遮光性の確保、保持容量の確保が求められている。
電気光学装置は、基板と、第1方向に延在する走査線と、前記第1方向と交差する第2方向に延在するデータ線と、前記走査線と重なる位置に一方のソースドレイン領域、一方のLDD領域、チャネル領域、他方のLDD領域、及び他方のソースドレイン領域の第1部分が前記第1方向に沿って延在し、前記データ線と重なる位置に前記他方のソースドレイン領域の第2部分が前記第2方向に沿って延在する、半導体層を有するトランジスターと、前記データ線と重なる位置において、少なくとも前記第2部分を含んで構成された容量素子と、を備え、前記第1方向に沿って延在する前記一方のLDD領域及び前記他方のLDD領域の両側に遮光壁が配置され、前記基板は、前記遮光壁と重なる領域に凹部を有し、前記遮光壁の一部は、前記凹部の側面及び底面に沿って配置されている。
電子機器は、上記に記載の電気光学装置を備える。
電気光学装置としての液晶装置の構成を示す概略平面図。 図1に示す液晶装置のH-H’線に沿う断面図。 液晶装置の電気的な構成を示す等価回路図。 画素の配置を示す概略平面図。 素子基板の構造を示す模式断面図。 液晶装置の製造方法のうち、素子基板の製造方法を示す工程フロー図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 素子基板の製造方法を示す模式断面図。 素子基板の製造方法を示す概略平面図。 電子機器としての投射型表示装置の構成を示す概略図。
以下の各図においては、必要に応じて、相互に直交する座標軸としてXYZ軸を付し、各矢印が指す方向を+方向とし、+方向と反対の方向を-方向とする。なお、+Z方向を上方、-Z方向を下方ということもあり、+Z方向から見ることを平面視あるいは平面的という。さらに、以下の説明において、例えば基板に対して、「基板上に」との記載は、基板の上に接して配置される場合、基板の上に他の構造物を介して配置される場合、または基板の上に一部が接して配置され、一部が他の構造物を介して配置される場合のいずれかを表すものとする。
本実施形態では、電気光学装置として、画素ごとにトランジスターとしての薄膜トランジスター(Thin Film Transistor)を備えたアクティブ駆動型の液晶装置を例示する。なお、以降、薄膜トランジスターをTFTと略していう。この液晶装置は、例えば、後述する電子機器としての投射型表示装置において、光変調装置として好適に用いることが可能である。
まず、図1~図3を参照しながら、液晶装置100の構成について説明する。
図1及び図2に示すように、本実施形態の液晶装置100は、素子基板10と、素子基板10と対向配置された対向基板20と、素子基板10と対向基板20との間に挟持された液晶を含む液晶層50と、を備えている。
素子基板10の基板10sには、例えば、ガラス基板、石英基板などの基板が用いられる。対向基板20の基板20sには、例えば、ガラス基板、石英基板などの透明基板が用いられる。
素子基板10は、平面視における形状が対向基板20よりも大きい。素子基板10と対向基板20とは、対向基板20の外縁に沿って配置されたシール材40を介して接合されている。素子基板10と対向基板20との隙間に、正または負の誘電異方性を有する液晶が封入されて、液晶層50が設けられている。
シール材40の内側には、マトリクス状に配列した複数の画素Pを含む表示領域Eが設けられている。シール材40と表示領域Eとの間には、表示領域Eを取り囲んで見切り部24が設けられている。表示領域Eの周囲には、表示に寄与しない、図示しないダミー画素領域が設けられている。
素子基板10には、複数の外部接続端子104が配列した端子部が設けられている。該端子部に沿った第1辺部とシール材40との間にデータ線駆動回路101が設けられている。また、第1辺部に対向する第2辺部に沿ったシール材40と表示領域Eとの間に検査回路103が設けられている。
第1辺部と直交し、互いに対向する第3辺部および第4辺部に沿ったシール材40と表示領域Eとの間には、走査線駆動回路102が設けられている。また、第2辺部のシール材40と検査回路103との間には、2つの走査線駆動回路102をつなぐ複数の配線107が設けられている。
これらデータ線駆動回路101、走査線駆動回路102につながる配線は、第1辺部に沿って配列した複数の外部接続端子104に接続されている。なお、検査回路103の配置は上記に限定されない。
ここで、本明細書では、第1辺部に沿う方向が第1方向としての±X方向である。また、第1方向と交差する第2方向は、第1辺部と直交し、互いに対向する第3辺部および第4辺部に沿う方向である±Y方向となる。また、±X方向および±Y方向と直交し、素子基板10および対向基板20の法線方向が±Z方向となる。
図2に示すように、基板10sの液晶層50側の表面には、画素Pごとに設けられた透光性の画素電極15およびスイッチング素子である、トランジスターとしてのTFT30と、信号配線と、これらを被覆する配向膜18とが設けられている。TFT30および画素電極15は、画素Pの構成要素である。素子基板10は、基板10s、基板10s上に設けられた画素電極15、TFT30、信号配線および配向膜18を含む。画素電極15は、TFT30に対応して設けられる。
基板20sの液晶層50側の表面には、見切り部24と、これを被覆して成膜された絶縁層25と、絶縁層25を被覆して設けられた共通電極としての対向電極21と、対向電極21を被覆する配向膜22とが設けられている。本実施形態における対向基板20は、少なくとも見切り部24、対向電極21、及び配向膜22を含む。なお、本実施形態では、共通電極を対向電極21として対向基板20側に配置した例を示したが、これに限定されない。
図1に示すように、見切り部24は、表示領域Eを取り囲むと共に、平面的に走査線駆動回路102および検査回路103と重なる位置に設けられている。これにより、対向基板20側からこれらの回路に入射する光が遮蔽されて、光の入射による回路の誤動作が防止される。また、不必要な迷光が表示領域Eに入射しないように遮蔽されて、表示領域Eの表示において高いコントラストが確保される。
絶縁層25は、例えば、光透過性を有する酸化シリコンなどの無機材料から成る。絶縁層25は、見切り部24を被覆すると共に、液晶層50側の表面が平坦となるように設けられている。
対向電極21は、例えばITO(Indium Tin Oxide)やIZO(Indium Zinc Oxide)などの透明導電膜から成り、絶縁層25を被覆すると共に、対向基板20の四隅に設けられた上下導通部106に電気的に接続されている。上下導通部106は、素子基板10側の配線に電気的に接続されている。
画素電極15を被覆する配向膜18、及び対向電極21を被覆する配向膜22は、液晶装置100の光学設計に基づいて選定される。配向膜18,22の形成材料としては、酸化シリコンなどの無機配向膜、ポリイミドなどの有機配向膜が挙げられる。
このような液晶装置100は、例えば透過型であって、電圧が印加されない時の画素Pの透過率が、電圧印加時の透過率よりも大きいノーマリーホワイトモードや、電圧が印加されない時の画素Pの透過率が、電圧印加時の透過率よりも小さいノーマリーブラックモードの光学設計が採用される。素子基板10と対向基板20とを含む液晶パネルにおいて、光の入射側と出射側とにそれぞれ偏光素子が光学設計に応じて配置されている。
本実施形態では、以降、配向膜18,22として前述した無機配向膜と、負の誘電異方性を有する液晶とを用い、ノーマリーブラックモードの光学設計が適用された例について説明する。
次に、図3を参照しながら、液晶装置100の電気的な構成について説明する。
図3に示すように、液晶装置100は、少なくとも表示領域Eにおいて互いに絶縁されて直交する信号配線として、走査線3、データ線6、データ線6に沿って平行に配置された容量線8を、それぞれ複数有している。走査線3は、第1方向としての±X方向に延在している。データ線6は、第1方向と交差する第2方向としての±Y方向に延在している。なお、図3では、容量線8が延在する方向を±Y方向としたが、これに限定されない。
走査線3、データ線6、及び容量線8と、これらの信号配線類とにより区分された領域に、画素電極15、TFT30、及び容量素子16が設けられ、これらが画素Pの画素回路を構成している。画素電極15、TFT30、及び容量素子16は、画素Pごとに配置されている。
走査線3は、TFT30のゲートに電気的に接続される。詳しくは、データ線6は、TFT30における一方のソースドレイン領域であるデータ線側ソースドレイン領域に電気的に接続されている。走査線3は、同一行に設けられたTFT30のオン、オフを一斉に制御する機能を有している。画素電極15は、TFT30における他方のソースドレイン領域である画素電極側ソースドレイン領域に電気的に接続される。TFT30のソースドレイン領域を含む半導体層については後述する。
データ線6は、上述したデータ線駆動回路101に電気的に接続されて、データ線駆動回路101から供給される画像信号D1,D2,…,Dnを画素Pに供給する。走査線3は、上述した走査線駆動回路102に電気的に接続されて、走査線駆動回路102から供給される走査信号SC1,SC2,…,SCmを各画素Pに供給する。
データ線駆動回路101からデータ線6に供給される画像信号D1から画像信号Dnは、この順番に線順次にて供給されてもよく、互いに隣り合う複数のデータ線6同士に対してグループごとに供給されてもよい。走査線駆動回路102は、走査線3に対して、走査信号SC1から走査信号SCmを所定のタイミングでパルス的に線順次にて供給する。
液晶装置100においては、スイッチング素子であるTFT30は、走査信号SC1から走査信号SCmの入力によって一定期間だけオン状態とされる。これにより、データ線6から供給される画像信号D1から画像信号Dnが、所定のタイミングで画素電極15に書き込まれる。画素電極15には、画像信号Dnに応じたドレイン電位が供給される。そして、画素電極15を介して液晶層50に書き込まれた所定レベルの画像信号D1から画像信号Dnは、画素電極15と、液晶層50を介して対向配置された対向電極21との間で一定期間保持される。
保持された画像信号D1から画像信号Dnがリークするのを防止するため、画素電極15と対向電極21との間に設けられた液晶容量に対して、並列に容量素子16が電気的に接続される。半導体層および容量素子16の詳細については後述する。
ここで、図3では図示を省略しているが、データ線6には、上述した検査回路103が接続される。そのため、液晶装置100の製造工程において、検査回路103を介して上記画像信号を検出し、液晶装置100の動作不具合などを確認することが可能である。
次に、図4を参照しながら、液晶装置100における画素Pの構成について説明する。
図4に示すように、液晶装置100における画素Pは、表示領域Eにおいて±X方向及び±Y方向にマトリクス状に配置されている。画素Pは、例えば、平面視で略四角形の開口領域OPを有している。開口領域OPは、±X方向および±Y方向に延在し、格子状に設けられた遮光性の非開口領域CLに囲まれている。
±X方向に延在する非開口領域CLには、上述した走査線3が設けられている。走査線3には遮光性の導電部材が用いられており、走査線3によって非開口領域CLの一部が構成されている。
±Y方向に延在する非開口領域CLには、上述したデータ線6が設けられている。データ線6にも遮光性の導電部材が用いられており、データ線6によって非開口領域CLの一部が構成されている。
非開口領域CLは、素子基板10に設けられた、走査線3、データ線6、TFT30、及び容量線8などによって構成される。さらに、非開口領域CLは、対向基板20において、図2に示した見切り部24と同層に設けられ、格子状にパターニングされたブラックマトリクスである遮光部を含んでもよい。
±X方向に延在する非開口領域CLにおいて、各画素Pに対応する±X方向の中程には、上述したTFT30が設けられている。また、±Y方向に延在する非開口領域CLにおいて、隣り合う画素Pの間には、容量素子16が設けられている。コンタクトホールや容量素子16を含む画素Pの詳細な構造については後述する。
画素Pごとに、平面視で略正方形の画素電極15が設けられている。画素電極15は、外縁が非開口領域CLと重なるように開口領域OPに設けられている。画素電極15は、画素Pに対応して、マトリクス状に複数配置されている。
本実施形態の液晶装置100は、上述したように透過型であって、対向基板20側から光が入射することを前提としている。そのため、素子基板10は、TFT30に対して、直接的に入射する光のみならず、入射光に由来する回折光や反射光などをも低減する構造を備えている。また、液晶装置100は保持容量が増大した容量素子16を備えている。
なお、液晶装置100への光の入射方向は、対向基板20側からに限定されず、素子基板10側からとしてもよい。また、液晶装置100は、入射する光を画素Pごとに集光させるマイクロレンズなどの集光手段を、光が入射する側の基板に備える構成であってもよい。
次に、図5を参照しながら、液晶装置100の素子基板10を断面視したときの構成について説明する。なお、図5では、図4におけるA1-A2線、C1-C2線、B1-B2、及びD1-D2線の各々を含み、±Z方向に沿う4つの断面を並べて示している。また、図5では、配向膜18の図示を省略している。
図5に示すように、液晶装置100の素子基板10は、基板10s、走査線3、半導体層30S及びゲート電極30Gを含むTFT30、容量素子16、データ線6、及び複数の層間絶縁層を備えている。素子基板10の基板10sは、トレンチTRを有している。基板10s上には、複数の層として、第1層から第6層が積層されている。
素子基板10における複数の層は、下方から順に、走査線3を含む第1層、半導体層30Sを含む第2層、ゲート電極30Gを含む第3層、データ線6を含む第4層、容量配線としての容量線8を含む第5層、画素電極15を含む第6層を有している。
第1層と第2層との間には第1層間絶縁層11aが、第2層と第3層との間にはゲート絶縁層11bおよび容量絶縁層16bが、第3層と第4層との間には第2層間絶縁層11cが、第4層と第5層との間には第3層間絶縁層12が、第5層と第6層との間には第4層間絶縁層13が、それぞれ設けられている。これによって、各層間における短絡の発生が防止される。
基板10s上の第1層には、走査線3が設けられている。走査線3は、平面視にて図4に示した非開口領域CLに設けられている。走査線3は、±X方向に延在する部位と該部位から±Y方向に突出する部位とを有している。
走査線3には、遮光性および導電性を有する公知の形成材料が採用可能である。そのため、走査線3は、主に下方から半導体層30Sに入射する光を遮光する機能を有している。本実施形態では、走査線3の形成材料としてタングステンシリサイドを用いる。走査線3の厚さは、例えば約150nmである。なお、本明細書においては、±Z方向における各層の厚さを単に厚さともいう。
走査線3と第2層との間には、第1層間絶縁層11aが設けられている。第1層間絶縁層11aは、走査線3と半導体層30Sとを絶縁する。第1層間絶縁層11aの形成材料には、シリコン系酸化膜などが採用される。該形成材料としては、例えば、酸化シリコン(None-doped Silicate Glass:NSG)や窒化シリコンなどが挙げられる。本実施形態では、第1層間絶縁層11aの形成材料として酸化シリコンを用いる。第1層間絶縁層11aの厚さは、例えば約200nmである。
第1層上の第2層及び第3層には、TFT30、及び容量素子16が設けられている。TFT30は、第2層に設けられた半導体層30Sと、第3層に設けられたゲート電極30Gと、を有している。TFT30の半導体層30Sには、LDD(Lightly Doped Drain)構造が形成されている。
半導体層30Sは、平面視にて図4に示した非開口領域CLに設けられている。詳しくは、半導体層30Sは、非開口領域CLにおける±X方向と±Y方向とが交差する部位に対応して、±X方向から±Y方向に屈曲している(図12参照)。半導体層30Sのうち、一方のソースドレイン領域s1、一方のLDD領域s2、チャネル領域s3、他方のLDD領域s4、および一部の他方のソースドレイン領域s5は、平面視にて走査線3と重なる位置に±X方向に沿って延在している。
半導体層30Sのうち、他方のソースドレイン領域s5は、平面視にて±X方向から±Y方向へと屈曲して±Y方向に沿って延在している(図16参照)。他方のソースドレイン領域s5は、第1部分s5a及び第2部分s5bを含む。第1部分s5aは、±Y方向に延在する他方のソースドレイン領域s5の部位の一部であり、平面視にてデータ線6と重なる位置にあり、後述するトレンチTRの内部にも設けられている。第2部分s5bは、±Y方向に延在する他方のソースドレイン領域s5の一部であり、容量素子16の下部容量電極としても機能する。
半導体層30Sは、チャネル領域s3を挟んで電気的に抵抗が高いLDD領域s2,s4を有している。これにより、オフ時のリーク電流が抑制される。オフ時におけるリーク電流抑制の観点では、容量素子16や画素電極15が電気的に接続される他方のソースドレイン領域s5とチャネル領域s3との接合部分に、LDD領域s4が含まれる構成とすればよい。半導体層30Sは、例えば、非晶質シリコン膜に、結晶化処理が施されたポリシリコン膜から成る。半導体層30Sの厚さは、例えば約50nmである。
半導体層30Sを被覆してゲート絶縁層11bが設けられている。ゲート絶縁層11bは、半導体層30Sとゲート電極30Gとの間にあって、半導体層30Sとゲート電極30Gとを絶縁する。ゲート絶縁層11bは、例えば、2種類の酸化シリコンから成る2重構造である。ゲート絶縁層11bの厚さは、例えば約75nmである。
ゲート絶縁層11bの一部、及び他方のソースドレイン領域s5の一部を被覆して容量絶縁層16bが設けられている。容量絶縁層16bのうち、平面視にてチャネル領域s3と重なる部位は、ゲート絶縁層11bと共に、半導体層30Sとゲート電極30Gとを絶縁する。容量絶縁層16bのうち他方のソースドレイン領域s5と重なる部位は、容量素子16の誘電体層として機能する。
容量絶縁層16bには、誘電体材料が用いられる。誘電体材料としては、例えば、酸化ハフニウム、酸化アルミニウム、酸化シリコン、窒化シリコン、酸化タンタルなどが挙げられ、これらの膜を単層または組み合わせて用いる。本実施形態では、容量絶縁層16bの誘電体材料として窒化シリコンを用いる。容量絶縁層16bの厚さは、ゲート絶縁層11bの厚さよりも薄いことが好ましく、例えば約20nmである。
第3層には、半導体層30Sのチャネル領域s3と±Z方向に対向して、ゲート電極30Gが設けられている。ゲート電極30Gは、第1ゲート電極g1及び第2ゲート電極g2から成る。第1ゲート電極g1は、チャネル領域s3の上方に、ゲート絶縁層11b及び容量絶縁層16bを介して配置される。第2ゲート電極g2は、第1ゲート電極g1の上方に配置される。
第1ゲート電極g1の形成材料には、導電性のポリシリコン、金属シリサイド、金属あるいは金属化合物などを用いる。本実施形態では、第1ゲート電極g1は、導電性のポリシリコン膜とタングステンシリサイド膜との2層構造である。第1ゲート電極g1の厚さは、例えば約150nmである。
ここで、本実施形態においては、以降、導電性のポリシリコン膜とは、燐原子が注入されて導電性が付与されたポリシリコン膜を指すこととする。なお、注入される原子は燐原子に限定されない。
第2ゲート電極g2の形成材料には、タングステンシリサイドなどの遮光性を有する金属化合物を用いる。第2ゲート電極g2の厚さは、例えば約60nmである。
第2ゲート電極g2は、コンタクトホールCNT1を介して走査線3と電気的に接続されている。コンタクトホールCNT1は、第1層間絶縁層11a、ゲート絶縁層11b、容量絶縁層16b、第1ゲート電極g1を貫通している。コンタクトホールCNT1は、半導体層30Sと離間し、走査線3の+Y方向に突出する部位に配置されている(図19A、図20参照)。
トレンチTRは、上述した非開口領域CLにおいて、平面視で画素Pの+X方向側に沿って設けられている。トレンチTRは、平面視にて略長方形状の凹部である。トレンチTRは、XY平面に沿う底面と±Z方向に沿う側面とを含み、上方が開かれている。
トレンチTR内には、上述した容量素子16が設けられている。容量素子16は、他方のソースドレイン領域s5、容量絶縁層16b、第1上部容量電極16c、及び第2上部容量電極4によって構成されている。容量素子16は、保持容量を増大させて、画素電極15における電位保持特性を向上させる機能を有している。
上記した容量素子16を構成する各層は、トレンチTRの側面及び底面を覆って設けられている。なお、容量素子16は、トレンチTR内に加えて、トレンチTRの上方の縁にも一部が設けられている。
ゲート電極30G、第1上部容量電極16c、及び第2上部容量電極4などの上方には、これらを被覆して第2層間絶縁層11cが設けられている。第2層間絶縁層11cは、TFT30と平面的に重なる位置にも設けられている。第2層間絶縁層11cは、例えば、TEOS(Tetraethyl Orthosilicate)膜、NSG膜、燐(P)を含むPSG(Phosphosilicate Glass)膜、ホウ素(B)を含むBSG(Borosilicate Glass)膜、ホウ素と燐とが含まれるBPSG(Borophosphosilicate Glass)膜などのシリコン系酸化膜の1種類以上を用いて設けられる。本実施形態では、第2層間絶縁層11cの形成材料として酸化シリコンを用いる。第2層間絶縁層11cの厚さは、例えば約400nmである。
第2層間絶縁層11cには、コンタクトホールCNT2,CNT3が設けられている。コンタクトホールCNT2,CNT3は、第2層間絶縁層11c及びゲート絶縁層11bを貫通して半導体層30Sに到達している。詳しくは、コンタクトホールCNT2は、半導体層30Sの一方のソースドレイン領域s1と、上層のデータ線6とを電気的に接続する。コンタクトホールCNT3は、半導体層30Sの他方のソースドレイン領域s5と、後述する第2中継層7とを電気的に接続する。
第3層上の第4層には、第2層間絶縁層11cなどを覆って、データ線6および第2中継層7が設けられている。データ線6は、上述したように、画素Pの非開口領域CLにおいて±Y方向に延在している。データ線6は、コンタクトホールCNT2を介して、半導体層30Sの一方のソースドレイン領域s1と電気的に接続される。
第2中継層7は、平面視にて独立した島状に設けられている(図30参照)。第2中継層7は、コンタクトホールCNT3を介して、半導体層30Sの他方のソースドレイン領域s5と電気的に接続される。
また、第2中継層7は、走査線3に沿って設けられた凹部としての第1スリット17a及び凹部としての第2スリット17bの側面や底面を覆うことにより、第1遮光壁7a及び第2遮光壁7bとして機能する(図30参照)。第1遮光壁7a及び第2遮光壁7bは、主に±Z方向及びその斜め方向、±Y方向及びその斜め方向からの光を遮光する。
第1遮光壁7a及び第2遮光壁7bは、TFT30を挟んで、±Y方向(第2方向)の両側に配置されている。具体的には、第1遮光壁7a及び第2遮光壁7bは、少なくとも半導体層30SのLDD領域s2,s4を挟んで、±Y方向(第2方向)の両側に配置されている。よって、TFT30の特性に影響を与えやすいLDD領域s2,s4を挟んで第2方向の両側に遮光壁7a,7bが配置されているので、LDD領域s2,s4に光が入射することを抑えることができる。半導体層30Sを走査線3に沿って重ねた配置した構造の遮光を強化できる。
第1スリット17a及び第2スリット17bは、第2層間絶縁層11c、ゲート絶縁層11b、第1層間絶縁層11aを貫通し、基板10sに掘り込まれて形成されている。即ち、遮光壁7a,7bは、ゲート電極30Gよりも上層から、走査線3よりも下層に亘って配置されている。よって、TFT30の上方から入射する光を遮光壁7a,7bによって遮光することができる。更に、基板10sの側で反射した光(即ち、裏面反射)を遮光することが可能となり、TFT30に入射する光を抑えることができる。
データ線6、第2中継層7、及び遮光壁7a,7bの形成材料としては、導電性を有する低抵抗配線材料であれば特に限定されないが、例えば、アルミニウム(Al)、チタン(Ti)などの金属やその金属化合物が挙げられる。本実施形態では、データ線6および第2中継層7は、チタン(Ti)層/窒化チタン(TiN)層/アルミニウム(Al)層/窒化チタン(TiN)層の4層構造である。データ線6及び第2中継層7の厚さは、例えば約350nmである。
データ線6、第2中継層7、及び遮光壁7a,7bなどを被覆して第3層間絶縁層12が設けられている。第3層間絶縁層12には、例えば、第1層間絶縁層11aと同様な形成材料が採用される。本実施形態では、第3層間絶縁層12に酸化シリコンを用いる。第3層間絶縁層12の厚さは、例えば約400nmである。
第3層間絶縁層12には、コンタクトホールCNT4,CNT5が設けられている。コンタクトホールCNT4は、第2層間絶縁層11c及び第3層間絶縁層12を貫通して、容量素子16の第2上部容量電極4と、容量線8とを電気的に接続する。
コンタクトホールCNT5は、第3層間絶縁層12を貫通して、第2中継層7と、第1中継層9と、を電気的に接続する。
第4層上の第5層には、容量線8及び第1中継層9が設けられている。容量線8は、平面視にて、±Y方向に延在するデータ線6と重なる(図32、図33参照)。容量線8は、図示を省略するが、上述した対向基板20の上下導通部106と電気的に接続される。そのため、容量線8は、対向電極21と電気的に接続されて共通電位が与えられる。これにより、容量線8によって、データ線6や走査線3の電位の影響が画素電極15に及ぶことが抑えられる。容量線8は、コンタクトホールCNT4を介して、容量素子16の第1上部容量電極16c、第2上部容量電極4とも電気的に接続される。
第1中継層9は、平面視にて独立した島状に設けられている(図34参照)。第1中継層9は、コンタクトホールCNT5を介して、第2中継層7と電気的に接続される。
容量線8及び第1中継層9の形成材料としては、データ線6と同様に、導電性を有する低抵抗配線材料であれば特に限定されないが、例えば、アルミニウム(Al)、チタン(Ti)などの金属やその金属化合物が挙げられる。本実施形態では、容量線8及び第1中継層9は、チタン(Ti)層/窒化チタン(TiN)層/アルミニウム(Al)層/窒化チタン(TiN)層の4層構造である。容量線8及び第1中継層9の厚さは、例えば約250nmである。
容量線8及び第1中継層9を被覆して第4層間絶縁層13が設けられている。第4層間絶縁層13の形成材料としては、例えば、第1層間絶縁層11aと同様なシリコン系酸化膜が挙げられる。本実施形態では、第4層間絶縁層13に酸化シリコンを用いる。第4層間絶縁層13の厚さは、例えば約300nmである。
第4層間絶縁層13には、コンタクトホールCNT6が設けられている。コンタクトホールCNT6は、第1中継層9と、画素電極15とを電気的に接続する。コンタクトホールCNT6は、平面視にて、コンタクトホールCNT1と重なっている(図22、図36参照)。
第5層上の第6層には、画素電極15が設けられている。画素電極15は、コンタクトホールCNT6、第1中継層9、コンタクトホールCNT5、第2中継層7、及びコンタクトホールCNT3を介して、容量素子16の下部容量電極を兼ねる、他方のソースドレイン領域s5と電気的に接続される。画素電極15は、例えばITOやIZOなどの透明導電膜を成膜した後、パターニングすることによって設けられる。本実施形態では、画素電極15にITOを用いる。画素電極15の厚さは、例えば約145nmである。
図示を省略するが、画素電極15を被覆して配向膜18が設けられている。素子基板10の配向膜18、及び上述した対向基板20の配向膜22は、酸化シリコンなどの無機材料を、斜方向などの所定の方向から蒸着して柱状に成長させたカラムの集合体から成る。また、図2に示した液晶層50に含まれる液晶分子は、配向膜18,22に対して負の誘電異方性を有している。
次に、図6~図38を参照しながら、液晶装置100の製造方法について説明する。
図6は、液晶装置100の製造方法のうち、素子基板10の製造方法を示す工程フロー図である。図7、図9、図11、図13、図15A、図15B、図17、図19A、図19B、図21、図23、図25、図27、図29、図31、図33、図35、及び図37は、素子基板10の製造方法を示す模式断面図である。図8、図10、図12、図14、図16、図18、図20、図22、図24、図26、図28、図30、図32、図34、図36、及び図38は、素子基板10の製造方法を示す概略平面図である。以下の説明においては図5も参照することとする。
ここで、上記の模式断面図では、図5と同様にして、図4に示した線分A1-A2、線分C1-C2、線分B1-B2、及び線分D1-D2(なお、図25以降)に対応する4つの断面を並べて示している。さらに、上記の概略平面図では、図4に示した1個の開口領域OPの周辺を拡大して示している。なお、以降、特に断りがない限り、概略平面図の説明においては平面視した状態を述べることとする。
本実施形態の液晶装置100の製造方法は、以下に述べる素子基板10の製造方法を含み、素子基板10の製造方法に備わる工程以外では公知の技術が採用可能である。そのため、以下の説明では、素子基板10の製造方法についてのみ述べることとする。また、素子基板10の製造方法においても、特に断りがない限り公知の技術が採用可能である。
図6に示すように、本実施形態の素子基板10の製造方法は、工程S1から工程S13を有する。以下、工程S1から工程S13の各工程について説明する。なお、図6に示した工程フローは一例であって、これに限定されるものではない。
工程S1では、図7及び図8に示すように、基板10s上に走査線3及びトレンチTRを形成する。まず、基板10s上に走査線3を設ける。走査線3は、±X方向に延在する部位と、上記部位から+Y方向に突出する部位とを有する。+Y方向に突出する部位には、コンタクトホールCNT1が設けられる(図20参照)。走査線3の形成には、例えば、フォトリソグラフィー法によるパターニング形成を用いる。
次いで、トレンチTRを設ける。トレンチTRは、±X方向に隣り合う画素Pの間にあって、非開口領域CLに収まるような略長方形の凹部である。トレンチTRは、例えば±Z方向の深さが約3μmであり、±X方向の幅が約1μmである。トレンチTRの形成には、例えば、ハードマスクを用いた湿式エッチングを用いる。そして工程S2へ進む。
工程S2では、図9及び図10に示すように、走査線3及びトレンチTRの内部を含む基板10s上に、第1層間絶縁層11aをベタ状に設ける。第1層間絶縁層11aの形成には、例えば、モノシラン(SiH4)、2塩化シラン(SiH2Cl2)、オルト珪酸テトラエチエル(TEOS)、アンモニア(NH3)などの処理ガスを用いた、常圧CVD(Chemical Vapor Deposition)法、減圧CVD法、あるいはプラズマCVD法などを用いる。
このとき、トレンチTR内も第1層間絶縁層11aによって被覆されて、凹部の±X方向の幅が狭まるよう形成条件を調節する。第1層間絶縁層11aが被覆された凹部の±X方向の幅は、湿式エッチングで形成時のトレンチTRの±X方向の幅より狭められる。例えば、トレンチTRの形成時の±X方向の幅の約1μmに対して、凹部の±X方向の幅を約0.3μmとする。これにより、トレンチTR内に設けられる容量素子16の±X方向の幅を狭めることができ、容量素子16を非開口領域CLに収まることができる。さらに、トレンチTR内に設けられる容量素子16などによってトレンチTRが埋め込まれる。そのため、上層に設けられるデータ線6などがトレンチTRに由来する凹みに落ち込むことがなくなり、データ線6などの断線を防止することができる。そして工程S3へ進む。
工程S3では、トレンチTR内を含む第1層間絶縁層11a上に半導体層30Sを設ける。半導体層30Sは、ポリシリコン膜であり、形成には減圧CVD法などを用い、図11及び図12に示すようにパターニングされて形成される。
半導体層30Sは、±X方向から±Y方向に屈曲して設けられる。図示を省略するが、半導体層30Sは、非開口領域CLと重ねられて配置される。そして工程S4へ進む。
工程S4では、図13及び図14に示すように、半導体層30Sおよび第1層間絶縁層11a上に、ゲート絶縁層11bをベタ状に設ける。ゲート絶縁層11bとして、例えば、2種類の酸化シリコンからなる2重構造を採用する場合には、ポリシリコン膜を熱酸化して得られる第1酸化シリコン膜を設けた後、減圧CVD法を用いて700℃から900℃の高温条件下で第2酸化シリコン膜を設ける。このとき、トレンチTR内もゲート絶縁層11bで覆われる。そして工程S5に進む。
工程S5では、図15A、図15B、及び図16に示すように、容量素子16の下部容量電極である他方のソースドレイン領域s5を形成する。まず、トレンチTR内及びトレンチTRの縁を除く領域にレジストREを形成する。レジストREが配置されない領域は、半導体層30Sの他方のソースドレイン領域s5のうち、容量素子16の下部容量電極として機能する部位に相当する。
次いで、半導体層30Sに対してイオン注入を行う。まず、レジストREが配置されていない領域である、トレンチTR内及びトレンチTRの縁の半導体層30Sに導電性を付与する。このとき、イオンは、半導体層30Sに対して、ゲート絶縁層11bを介して注入される。これにより、図15Aに示すように、トレンチTR内及びトレンチTRの縁の半導体層30Sが、他方のソースドレイン領域s5となる。注入されるイオンは、例えば、燐(P)である。
次いで、湿式エッチングによって、レジストREが配置されていない、トレンチTR内及びトレンチTRの縁のゲート絶縁層11bを除去する。その後、レジストREを全て除去する。そして、工程S6に進む。
工程S6では、絶縁層16xを形成する。絶縁層16xは、後工程にて容量絶縁層16bとなる層である。図17及び図18に示すように、トレンチTR内及びトレンチTRの縁における他方のソースドレイン領域s5上と、ゲート絶縁層11b上とに、ベタ状に絶縁層16xを設ける。具体的には、窒化シリコンを用いて、減圧CVD法やプラズマCVD法などによって絶縁層16xを設ける。そして工程S7へ進む。
工程S7では、第2導電層16y及び第3導電層4xを形成する。第2導電層16yは、後工程にて第1ゲート電極g1及び第1上部容量電極16cとなる層である。第3導電層4xは、後工程にて第2ゲート電極g2及び第2上部容量電極4となる層である。
まず、絶縁層16x上に、第2導電層16yをベタ状に設ける。具体的には、減圧CVD法によって多結晶シリコン膜を設けた後、該多結晶シリコン膜に燐を注入してから拡散させて、導電性のポリシリコン膜とする。第2導電層16y中の燐原子の濃度は、1×1019個/cm3以上とする。このとき、第2導電層16yによってトレンチTR内が埋め込まれるようにする。
次いで、図19Aに示すように、半導体層30Sと+Y方向に離間するコンタクトホールCNT1を設ける。コンタクトホールCNT1は、第2導電層16y、絶縁層16x、ゲート絶縁層11b、及び第1層間絶縁層11aを貫通して、走査線3まで到達する。コンタクトホールCNT1の形成には、例えば、乾式エッチングを用いる。
次いで、図19B及び図20に示すように、第2導電層16y上に第3導電層4xをベタ状に設ける。このとき、第3導電層4xによって、コンタクトホールCNT1を埋めるように設けて、走査線3と第3導電層4xとを電気的に接続する。そして工程S8へ進む。
工程S8では、図21に示すように、ゲート電極30G及び容量素子16などを形成する。具体的には、乾式エッチングを用いて、絶縁層16x、第2導電層16y、及び第3導電層4xをパターニングする。
これにより、ゲート絶縁層11b上に、容量絶縁層16bを介して、第1ゲート電極g1及び第2ゲート電極g2から成るゲート電極30Gが設けられる。このとき、平面視にて、ゲート電極30G及び第2上部容量電極4以外の領域では、窒化シリコンの絶縁層16xを除去する。これにより、半導体層30Sにおける水素化が容易となる。
上記パターニングによって、他方のソースドレイン領域s5の一部、容量絶縁層16b、第1上部容量電極16c及び第2上部容量電極4から成る容量素子16も設けられる。
図22に示すように、ゲート電極30Gは、平面視にて島状に配置され、コンタクトホールCNT1と重なる部位と、図示しない半導体層30Sと重なる部位を有している。
第2上部容量電極4は、±Y方向に延在する非開口領域CLと重なるように、±Y方向に延在して設けられる。第2上部容量電極4は、上方に設けられるデータ線6と重なる、±Y方向に延在する本体部4aと、本体部4aから-X方向に突出する突出部4bとを有している。突出部4bは、半導体層30Sのうち±X方向に延在する部位と重なる。容量絶縁層16b及び第1上部容量電極16cは、第2上部容量電極4と重なるように配置される。そして、工程S9へ進む。
工程S9では、図23に示すように、イオン注入によって半導体層30Sに、一方のソースドレイン領域s1、LDD領域s2,s4、チャネル領域s3、及び一部の他方のソースドレイン領域s5を形成する。具体的には、半導体層30Sに対して、中濃度のイオン注入、及びそれに続く高濃度のイオン注入を実施する。
まず、中濃度のイオン注入によって、チャネル領域s3を±X方向に挟むLDD領域s2,s4を設ける。次いで、図24に示すレジストREのパターンにて、半導体層30SのLDD領域s2,s4及びチャネル領域s3をマスクして、それ以外の半導体層30Sに高濃度のイオン注入を施す。これによって、ソースドレイン領域s1,s5が設けられる。そして工程S10へ進む。
工程S10では、図25に示すように、第2層間絶縁層11cなどを形成する。まず、第2ゲート電極g2、第2上部容量電極4、及び上方に露出したゲート絶縁層11b上に、第2層間絶縁層11cを設ける。第2層間絶縁層11cである酸化シリコンの形成方法としては、例えば、モノシラン、2塩化シラン、TEOS、TEB(Triethyl Borate)などを用いた、常圧CVD法、減圧CVD法、あるいはプラズマCVD法などが挙げられる。
次いで、約1000℃の加熱によって、不純物活性化アニールを施す。その後、水素プラズマ処理を実施する。これにより、半導体層30Sの欠陥が水素で終端されスイッチング素子の特性が向上する。
工程S11では、図25及び図26に示すように、乾式エッチングにより、スリット17a,17bを形成する。スリット17a,17bは、遮光壁7a,7bを設けるための溝である。上記したように、スリット17a,17bは、第1層間絶縁層11a、ゲート絶縁層11b、及び第2層間絶縁層11cを貫通して基板10sに到達し、基板10sにも形成される。スリット17a,17bは、半導体層30Sの少なくともLDD領域s2,s4を挟んで±Y方向(即ち、第2方向)に対向して配置される。なお、B1-B2断面では、第1スリット17aは形成されているが、第2スリット17bはゲート電極30Gが配置されていることによって一部しか形成されていない。
工程S12では、図27~図30に示すように、遮光壁7a,7bやデータ線6などを形成する。まず、図27に示すように、スリット17a,17bの中を含む第2層間絶縁層11cの上に、CVD法やALD(Atomic Layer Deposition)法を用いて、シリコン酸化膜などからなるカバー層14を形成する。カバー層14は、後に形成する遮光壁7a,7bと走査線3との絶縁性を確保するための膜である。カバー層14の厚みは、例えば、50nm~200nmである。
次に、図27及び図28に示すように、乾式エッチングによりコンタクトホールCNT2,CNT3を形成する。コンタクトホールCNT2,CNT3は、カバー層14、第2層間絶縁層11c、及びゲート絶縁層11bを貫通して、半導体層30Sまで到達する。平面視にて、コンタクトホールCNT2は一方のソースドレイン領域s1と重なり、コンタクトホールCNT3はLDD領域s4と隣り合う他方のソースドレイン領域s5の部位と重なる。そして工程S12へ進む。
次に、遮光壁7a,7bやデータ線6、第2中継層7を設ける。このとき、図29に示すように、データ線6及び第2中継層7は、コンタクトホールCNT2,CNT3をそれぞれ埋めるようにして設けられる。更に、データ線6や第2中継層7と同じ膜をスリット17a,17bの側面及び底面に形成することにより、遮光壁7a,7bが設けられる。
このように、LDD領域s2,s4を挟んで±Y方向(即ち、第2方向)に対向して遮光壁7a,7bが配置されるので、液晶装置100に入射した光が、LDD領域s2,s4に入射することを抑えることができる。
また、図29に示すように、スリット17a,17b(即ち、遮光壁7a,7b)は、第2方向における走査線3の一部と重なって配置されている(重なっている部分7c)。このように、走査線3の一部と重なって遮光壁7a,7bが配置されているので、走査線3と重ならずに配置する場合と比較して、より走査線3側に近づけることができる。よって、遮光壁7a,7bを設けたことによって、開口率が極端に減少することを抑えることができる。
また、遮光壁7a,7bは、第2中継層7と同じ電位であるドレイン電位である。ドレイン電位である遮光壁7a,7bによってTFT30を挟んでいるので、TFT30の特性に与える影響を少なくすることができる。
図30に示すように、データ線6は、±Y方向に延在して設けられ、図示しない他方のソースドレイン領域s5のうち±Y方向に延在する部位と重なる。すなわち、データ線6は、トレンチTR及び容量素子16と平面視で重なるように、±Y方向に延在して設けられる。データ線6は、±X方向に延在する非開口領域CLと重なり、+X方向に突出した部位を有している。該部位にはコンタクトホールCNT2が設けられる。
第2中継層7は、データ線6とは独立した島状に設けられる。第2中継層7は、±X方向に延在し、下方の半導体層30Sの一部と重なる本体部7dと、本体部7dから±Y方向に突出する突出部7eと、を有している。
データ線6と半導体層30Sの一方のソースドレイン領域s1とは、コンタクトホールCNT2を介して電気的に接続される。第2中継層7と半導体層30Sの他方のソースドレイン領域s5とは、コンタクトホールCNT3を介して電気的に接続される。そして工程S13へ進む。
工程S13では、データ線6より上層を形成する。まず、データ線6、第2中継層7、遮光壁7a,7b、及び第2層間絶縁層11c上に、第3層間絶縁層12をベタ状に設ける。第3層間絶縁層12は、例えば、酸化シリコン膜を用い、プラズマCVD法によって設けられる。
次いで、図31及び図32に示すように、乾式エッチングによってコンタクトホールCNT4,CNT5を設ける。コンタクトホールCNT4は、第3層間絶縁層12及び第2層間絶縁層11cを貫通して、容量素子16の第2上部容量電極4まで到達する。コンタクトホールCNT5は、第3層間絶縁層12を貫通して、第2中継層7まで到達する。
次いで、図33に示すように、容量線8、第1中継層9を形成する。このとき、容量線8及び第1中継層9は、コンタクトホールCNT4,CNT5を埋めるようにして設けられる。
容量線8は、コンタクトホールCNT4を介して、第2上部容量電極4と電気的に接続される。第1中継層9は、コンタクトホールCNT5、第2中継層7、及びコンタクトホールCNT3を介して、半導体層30Sの他方のソースドレイン領域s5と電気的に接続される。
図34に示すように、容量線8は、±Y方向に延在する非開口領域CLと重なるように、±Y方向に延在して設けられる。容量線8は、下方に設けられるデータ線6と重なる、±Y方向に延在する本体部8aと、本体部8aから-X方向に突出する突出部8bと、本体部8aから突出部8bと反対側の+X方向に突出する他の突出部8cと、を有している。突出部8bは、半導体層30Sのうち±X方向に延在する部位と重なる。突出部8bには、コンタクトホールCNT4が設けられる。他の突出部8cは、半導体層30Sと+X方向に隣の、図示しない他の半導体層30Sと重なる。
第1中継層9は、容量線8とは独立した島状に設けられ、コンタクトホールCNT5と重なっている。第1中継層9は、±X方向に延在し、下方の半導体層30Sの一部と重なる本体部9aと、本体部9aから±Y方向に突出する突出部9bと、を有している。
次いで、図35及び図36に示すように、容量線8、第1中継層9、および上方に露出した第3層間絶縁層12上に、第4層間絶縁層13をベタ状に設ける。第4層間絶縁層13は、例えば、酸化シリコン膜を用い、プラズマCVD法によって設けられる。第4層間絶縁層13を設けた後、下層の構成に起因する凹凸を緩和するために、CMP(Chemical&Mechanical Polishing)処理などの平坦化処理を施す。
次いで、乾式エッチングによって、第4層間絶縁層13を貫通して第1中継層9を露出させるコンタクトホールCNT6を設ける。その後、図37及び図38に示すように、第4層間絶縁層13上に開口領域OP(図4参照)と対応する画素電極15を設ける。このとき、コンタクトホールCNT6を埋めるように設ける。これにより、画素電極15は、コンタクトホールCNT6、第1中継層9、コンタクトホールCNT5、第2中継層7、及びコンタクトホールCNT3を介して、半導体層30Sの他方のソースドレイン領域s5と電気的に接続される。
素子基板10の製造方法のうち、以降の工程には公知の技術が採用可能であり、説明を省略する。以上に述べた製造方法により、素子基板10及び液晶装置100が製造される。
次に、図39を参照しながら、電子機器としての投射型表示装置1000の構成を説明する。
図39に示すように、電子機器としての投射型表示装置1000は、光源としてのランプユニット1001、色分離光学系としてのダイクロイックミラー1011,1012、電気光学パネルである3個の液晶装置1B,1G,1R、3個の反射ミラー1111,1112,1113、3個のリレーレンズ1121,1122,1123、色合成光学系としてのダイクロイックプリズム1130、投射光学系としての投射レンズ1140を備えている。
ランプユニット1001では、例えば、放電型の光源を採用している。光源の方式はこれに限定されず、発光ダイオード、レーザーなどの固体光源を採用してもよい。
ランプユニット1001から射出された光は、2個のダイクロイックミラー1011,1012によって、各々異なる波長域の3色の色光に分離する。3色の色光とは、略赤色の光、略緑色の光、略青色の光である。以降の説明において、上記略赤色の光を赤色光Rともいい、上記略緑色の光を緑色光Gともいい、上記略青色の光を青色光Bともいう。
ダイクロイックミラー1011は、赤色光Rを透過させると共に、赤色光Rよりも波長が短い、緑色光Gおよび青色光Bを反射させる。ダイクロイックミラー1011を透過した赤色光Rは、反射ミラー1111で反射され、液晶装置1Rに入射する。ダイクロイックミラー1011で反射された緑色光Gは、ダイクロイックミラー1012によって反射された後、液晶装置1Gに入射する。ダイクロイックミラー1011で反射された青色光Bは、ダイクロイックミラー1012を透過して、リレーレンズ系1120へ射出される。
リレーレンズ系1120は、リレーレンズ1121,1122,1123、反射ミラー1112,1113を有している。青色光Bは、緑色光Gや赤色光Rと比べて光路が長いため、光束が大きくなりやすい。そのため、リレーレンズ1122を用いて光束の拡大を抑えている。リレーレンズ系1120に入射した青色光Bは、反射ミラー1112で反射されると共に、リレーレンズ1121によってリレーレンズ1122の近傍で収束される。そして、青色光Bは、反射ミラー1113およびリレーレンズ1123を経て、液晶装置1Bに入射する。
投射型表示装置1000における、光変調装置である液晶装置1R,1G,1Bには、上記実施形態の電気光学装置としての液晶装置100が適用されている。また、液晶装置1R,1G,1Bとして、本実施形態以外の液晶装置を適用してもよい。
液晶装置1R,1G,1Bのそれぞれは、投射型表示装置1000の上位回路と電気的に接続される。これにより、赤色光R、緑色光G、青色光Bの階調レベルを指定する画像信号がそれぞれ外部回路から供給され、上位回路で処理される。これにより、液晶装置1R,1G,1Bが駆動されて、それぞれの色光が変調される。
液晶装置1R,1G,1Bによって変調された赤色光R、緑色光G、青色光Bは、ダイクロイックプリズム1130に3方向から入射する。ダイクロイックプリズム1130は、入射した赤色光R、緑色光G、青色光Bを合成する。ダイクロイックプリズム1130において、赤色光Rおよび青色光Bは90度に反射され、緑色光Gは透過する。そのため、赤色光R、緑色光G、青色光Bは、カラー画像を表示する表示光として合成され、投射レンズ1140に向かって射出される。
投射レンズ1140は、投射型表示装置1000の外側を向いて配置されている。表示光は、投射レンズ1140を介して拡大されて射出され、投射対象であるスクリーン1200に投射される。
本実施形態では、電子機器として投射型表示装置1000を例示したが、本発明の電気光学装置が適用される電子機器はこれに限定されない。例えば、投射型のHUD(Head-Up Display)、直視型のHMD(Head Mounted Display)、パーソナルコンピューター、デジタルカメラ、液晶テレビなどの電子機器に適用されてもよい。
以上述べたように、本実施形態の液晶装置100は、基板10sと、第1方向に延在する走査線3と、第1方向と交差する第2方向に延在するデータ線6と、走査線3と重なる位置に一方のソースドレイン領域s1、一方のLDD領域s2、チャネル領域s3、他方のLDD領域s4及び他方のソースドレイン領域s5の第1部分s5a(図16参照)が第1方向に沿って延在し、データ線6と重なる位置に他方のソースドレイン領域の第2部分s5b(図16参照)が第2方向に沿って延在する、半導体層30Sを有するTFT30と、データ線6と重なる位置において、少なくとも第2部分s5bを含んで構成された容量素子16と、を備え、第1方向に沿って延在する一方のLDD領域s2及び他方のLDD領域s4の両側に遮光壁7a,7bが配置され、基板10sは、遮光壁7a,7bと重なる領域に凹部17a、17bを有し、遮光壁7a,7bの一部は、凹部17a、17bの側面及び底面に沿って配置されている。
この構成によれば、TFT30を挟んで第2方向の両側に遮光壁7a,7bが配置されているので、TFT30に入射しやすい第2方向からの光を遮光しやすくすることが可能となり、表示品位を向上させることができる。更に、高開口率化、保持容量を確保することができる。さらに、TFT30の特性に影響を与えやすいLDD領域s2,s4を挟んで第2方向の両側に遮光壁7a,7bが配置されているので、LDD領域s2,s4に光が入射することを抑えることができる。また、さらに、基板10sに設けられたスリット17a,17bの側面や底面に遮光壁7a,7bを備えるので、基板10sの側で反射した光を遮光壁7a,7bの端部17d(図5参照)で遮光することが可能となり、TFT30に入射することを抑えることができる。即ち、裏面反射の光を遮光することができる。また、さらに。一方のLDD領域s2から他方のLDD領域s4に亘って遮光壁7a,7bが配置されているので、TFT30の特性に影響を与えやすいLDD領域s2,s4に光が入射することを抑えることができる。
また、液晶装置100において、TFT30は、ゲート電極30Gを有し、遮光壁7a,7bにおける基板10sと離れた側の端部17c(図5参照)は、ゲート電極30Gよりも上層に配置されていることが好ましい。この構成によれば、ゲート電極30Gよりも上層まで遮光壁7a,7bが配置されているので、TFT30の上方から入射する光を遮光壁7a,7bによって遮光することができる。
また、液晶装置100において、遮光壁7a,7bは、第2方向における走査線3の一部と重なって配置されていることが好ましい。この構成によれば、走査線3の一部と重なって遮光壁7a,7bが配置されているので、走査線3と重ならずに配置する場合と比較して、より走査線3側に近づけることができる。よって、遮光壁7a,7bを設けたことによって、開口率が極端に減少することを抑えることができる。
また、液晶装置100において、遮光壁7a,7bは、ドレイン電位であることが好ましい。この構成によれば、ドレイン電位の遮光壁7a,7bによってTFT30を挟んでいるので、TFT30の特性に与える影響を少なくすることができる。
また、液晶装置100において、遮光壁7a,7bは、アルミニウムを含む材料で構成されることが好ましい。この構成によれば、アルミニウムを含む材料で遮光壁7a,7bを構成するので、光を通しにくくすることが可能となり、遮光性を向上させることができる。
また、本実施形態の電子機器は、上記に記載の液晶装置100を備えるので、表示品位を向上させることが可能な電子機器を提供することができる。
以下、上記した実施形態の変形例を説明する。
上記した液晶装置100の遮光壁7a,7bは、一方のLDD領域s2から他方のLDD領域s4に亘って設けていたが、これに限定されず、例えば、他方のLDD領域s4のみを挟むように第2方向の両側に設けるようにしてもよい。これによれば、TFT30の特性に影響を与えやすいドレイン電位側のLDD領域s4を挟むように遮光壁を設けるので、少ない材料で有効に遮光させることができる。
また、電気光学装置として液晶装置100を例に説明したが、これに限定されず、例えば、有機EL装置やプラズマディスプレイ、電子ペーパー(EPD)などに適用するようにしてもよい。
3…走査線、4…第2上部容量電極、4a…本体部、4b…突出部、4x…第3導電層、6…データ線、7…第2中継層、7a…第1遮光壁、7b…第2遮光壁、7c…重なっている部分、7d…本体部、7e…突出部、8…容量線、8a…本体部、8b…突出部、8c…他の突出部、9…第1中継層、9a…本体部、9b…突出部、10…素子基板、10s…基板、11a…第1層間絶縁層、11b…ゲート絶縁層、11c…第2層間絶縁層、12…第3層間絶縁層、13…第4層間絶縁層、14…カバー層、15…画素電極、16…容量素子、16b…容量絶縁層、16c…第1上部容量電極、16x…絶縁層、16y…第2導電層、17a…凹部としての第1スリット、17b…凹部としての第2スリット、18…配向膜、20…対向基板、20s…基板、21…対向電極、22…配向膜、24…見切り部、25…絶縁層、30…トランジスターとしてのTFT、30G…ゲート電極、30S…半導体層、40…シール材、50…液晶層、100…液晶装置、101…データ線駆動回路、102…走査線駆動回路、103…検査回路、104…外部接続端子、106…上下導通部、107…配線、1000…投射型表示装置、1001…ランプユニット、1011,1012…ダイクロイックミラー、1111,1112,1113…反射ミラー、1120…リレーレンズ系,1121,1122,1123…リレーレンズ、1130…ダイクロイックプリズム、1140…投射レンズ、1200…スクリーン。

Claims (7)

  1. 基板と、
    第1方向に延在する走査線と、
    前記第1方向と交差する第2方向に延在するデータ線と、
    前記走査線と重なる位置に一方のソースドレイン領域、一方のLDD領域、チャネル領域、他方のLDD領域、及び他方のソースドレイン領域の第1部分が前記第1方向に沿って延在し、前記データ線と重なる位置に前記他方のソースドレイン領域の第2部分が前記第2方向に沿って延在する、半導体層を有するトランジスターと、
    前記データ線と重なる位置において、少なくとも前記他方のソースドレイン領域の前記第2部分を含んで構成された容量素子と、を備え、
    前記第1方向に沿って延在する前記一方のLDD領域及び前記他方のLDD領域の両側に遮光壁が配置され、
    前記基板は、前記遮光壁と重なる領域に凹部を有し、
    前記遮光壁の一部は、前記凹部の側面及び底面に沿って配置されていることを特徴とする電気光学装置。
  2. 請求項1に記載の電気光学装置であって、
    前記トランジスターは、ゲート電極を有し、
    前記遮光壁における前記基板と離れた側の端部は、前記ゲート電極よりも上層に配置されていることを特徴とする電気光学装置。
  3. 請求項1又は請求項2に記載の電気光学装置であって、
    一方側の前記遮光壁は、前記一方のLDD領域から前記他方のLDD領域に繋がる領域に配置されていることを特徴とする電気光学装置。
  4. 請求項1乃至請求項3のいずれか一項に記載の電気光学装置であって、
    前記遮光壁は、前記第2方向における前記走査線の一部と重なって配置されていることを特徴とする電気光学装置。
  5. 請求項1乃至請求項4のいずれか一項に記載の電気光学装置であって、
    前記遮光壁は、ドレイン電位であることを特徴とする電気光学装置。
  6. 請求項1乃至請求項5のいずれか一項に記載の電気光学装置であって、
    前記遮光壁は、アルミニウムを含む材料で構成されることを特徴とする電気光学装置。
  7. 請求項1乃至請求項6のいずれか一項に記載の電気光学装置を備えることを特徴とする電子機器。
JP2021025981A 2021-02-22 2021-02-22 電気光学装置、及び電子機器 Pending JP2022127792A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2021025981A JP2022127792A (ja) 2021-02-22 2021-02-22 電気光学装置、及び電子機器
US17/676,774 US11609468B2 (en) 2021-02-22 2022-02-21 Electro-optical device and electronic apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2021025981A JP2022127792A (ja) 2021-02-22 2021-02-22 電気光学装置、及び電子機器

Publications (2)

Publication Number Publication Date
JP2022127792A true JP2022127792A (ja) 2022-09-01
JP2022127792A5 JP2022127792A5 (ja) 2024-01-05

Family

ID=82900655

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2021025981A Pending JP2022127792A (ja) 2021-02-22 2021-02-22 電気光学装置、及び電子機器

Country Status (2)

Country Link
US (1) US11609468B2 (ja)
JP (1) JP2022127792A (ja)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0954343A (ja) 1995-06-09 1997-02-25 Toshiba Corp アクティブマトリクス型液晶表示装置
TW463068B (en) 1995-10-12 2001-11-11 Toshiba Corp Liquid crystal display device
JP3464944B2 (ja) * 1999-07-02 2003-11-10 シャープ株式会社 薄膜トランジスタ基板、その製造方法および液晶表示装置
JP3463007B2 (ja) 1999-08-26 2003-11-05 シャープ株式会社 液晶表示装置
JP4233307B2 (ja) 2002-11-05 2009-03-04 シャープ株式会社 アクティブマトリクス基板および表示装置
JP3197989U (ja) * 2015-03-31 2015-06-11 セイコーエプソン株式会社 電気光学装置、及び電子機器
JP6597768B2 (ja) * 2017-12-27 2019-10-30 セイコーエプソン株式会社 電気光学装置および電子機器
JP7352826B2 (ja) * 2019-10-21 2023-09-29 セイコーエプソン株式会社 電気光学装置および電子機器

Also Published As

Publication number Publication date
US20220269119A1 (en) 2022-08-25
US11609468B2 (en) 2023-03-21

Similar Documents

Publication Publication Date Title
JP3731447B2 (ja) 電気光学装置及びその製造方法
US7403237B2 (en) Electro-optical device with electrolytic corrosion preventing film and multiple relay electrodes
US10859882B2 (en) Electro-optical device and electronic apparatus
US20040141223A1 (en) Electro-optical device, process for manufacturing the same, and electronic apparatus
KR100429369B1 (ko) 박막트랜지스터로 향하는 광선을 차광막으로 차단하는 투과액정패널, 이 투과액정패널을 구비한 화상표시장치, 및 이 투과액정패널의 제조방법
JP3778195B2 (ja) 平坦化層を有する基板及びその製造方法並びに電気光学装置用基板及び電気光学装置及び電子機器
JP7352826B2 (ja) 電気光学装置および電子機器
JP6696539B2 (ja) 電気光学装置、電子機器
US7764325B2 (en) Electro-optical device, method of producing the same, and electronic apparatus
JP2002158360A (ja) 電気光学装置及びその製造方法
JP3969439B2 (ja) 電気光学装置
JP2022127792A (ja) 電気光学装置、及び電子機器
US11740522B2 (en) Electro-optical device and electronic apparatus
JP2020177126A (ja) 電気光学装置、電気光学装置の製造方法および電子機器
JP2020204690A (ja) 電気光学装置、および電子機器
US11429000B2 (en) Electro-optical device and electronic apparatus
JP2021068774A (ja) 半導体装置の製造方法
JP7119564B2 (ja) 電気光学装置、電子機器
JP7409236B2 (ja) 電気光学装置、及び電子機器
JP2021012328A (ja) 電気光学装置、および電子機器
JP2022070450A (ja) 電気光学装置、電子機器
JP2022143733A (ja) 電気光学装置、電気光学装置の製造方法、および電子機器
JP2023144371A (ja) 電気光学装置、電子機器、および電気光学装置の製造方法
JP4147996B2 (ja) 電気光学装置及びその製造方法
JP2023144370A (ja) 電気光学装置、および電子機器

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20210915

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20211101

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20231222

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20231222