JP2021536643A - ハイブリッドメモリシステムインタフェース - Google Patents
ハイブリッドメモリシステムインタフェース Download PDFInfo
- Publication number
- JP2021536643A JP2021536643A JP2021513846A JP2021513846A JP2021536643A JP 2021536643 A JP2021536643 A JP 2021536643A JP 2021513846 A JP2021513846 A JP 2021513846A JP 2021513846 A JP2021513846 A JP 2021513846A JP 2021536643 A JP2021536643 A JP 2021536643A
- Authority
- JP
- Japan
- Prior art keywords
- storage
- memory
- computing system
- subblock
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4221—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F16/00—Information retrieval; Database structures therefor; File system structures therefor
- G06F16/20—Information retrieval; Database structures therefor; File system structures therefor of structured data, e.g. relational data
- G06F16/21—Design, administration or maintenance of databases
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0638—Organizing or formatting or addressing of data
- G06F3/064—Management of blocks
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
- G06F3/0685—Hybrid storage combining heterogeneous device types, e.g. hierarchical storage, hybrid arrays
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/445—Program loading or initiating
- G06F9/44568—Immediately runnable code
- G06F9/44584—Portable applications, i.e. making applications self-contained, e.g. U3 standard
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/28—DMA
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0661—Format or protocol conversion arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Software Systems (AREA)
- Databases & Information Systems (AREA)
- Data Mining & Analysis (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Abstract
Description
Claims (20)
- 処理リソースと、
ハイブリッドインタフェースを介して前記処理リソースに結合されたストレージシステムと、
を備える、メモリ操作用のコンピューティングシステムであって、
前記ハイブリッドインタフェースは、ブロックレベルのストレージ入力/出力(I/O)アクセス要求とサブブロックレベルのストレージI/Oアクセス要求の両方をサポートする前記ストレージシステムへのI/Oアクセスパスを提供する、
前記コンピューティングシステム。 - 前記ハイブリッドインタフェースは、
前記ブロックレベルのストレージI/Oアクセス要求を管理するように構成された第1の部分と、
前記サブブロックレベルのストレージI/Oアクセス要求を管理するように構成された第2の部分であって、直接アクセス可能なファイルシステム部分である前記第2の部分と、
を含むファイルシステムを備える、請求項1に記載のコンピューティングシステム。 - 前記ストレージシステムは、
第1のタイプの不揮発性メモリリソースと、
第2のタイプの不揮発性メモリリソースと、
を備えるハイブリッドメモリストレージシステムであり、
前記第1のタイプ及び前記第2のタイプの不揮発性メモリリソースのうちの1つのみが、サブブロックレベルのストレージI/Oアクセス要求をサポートする、
請求項1に記載のコンピューティングシステム。 - ブロックレベルのストレージI/O要求は、ホストキャッシュラインサイズより大きいサイズを有するストレージI/O要求に対応し、サブブロックレベルのストレージI/O要求は、前記ホストキャッシュラインサイズ以下のサイズを有するストレージI/O要求に対応する、請求項1〜3のいずれか一項に記載のコンピューティングシステム。
- 前記ハイブリッドインタフェースは、アプリケーションの実行に関連して生成されたサブブロックサイズのデータ要求に応答して、前記サブブロックサイズのデータ要求が前記ストレージシステムとの間で転送するためにブロックサイズのデータ要求に集約されるのを防ぐように構成される、請求項1〜3のいずれか一項に記載のコンピューティングシステム。
- 前記ハイブリッドインタフェースは、いくつかのアプリケーションの実行に関連して生成された複数のサブブロックサイズのデータ要求の受信に応答して、それぞれのサブブロックサイズのデータ要求が前記ストレージシステムとの間で転送するために集約されることなく処理されるように、それぞれの複数の別個のサブブロックサイズのストレージI/Oアクセス要求を生成するように構成される、請求項1〜3のいずれか一項に記載のコンピューティングシステム。
- 前記ストレージシステムは、複数のサブブロックサイズのデータベースファイルを記憶するメモリリソースを備え、前記ハイブリッドインタフェースは、前記処理リソースによって同時に実行されているプロセスによって、前記複数のサブブロックサイズのデータベースファイルへの同時アクセスを提供するように構成される、請求項1〜3のいずれか一項に記載のコンピューティングシステム。
- 前記コンピューティングシステムは、モバイルシステムであり、
前記ストレージシステムは、各アプリケーションを開始することに関連して、前記処理リソースによって実行可能な命令セットを記憶するように構成され、且つ、
前記ハイブリッドインタフェースは、特定のアプリケーションを開始する要求に応答して、前記記憶された命令セットを前記モバイルシステムのメインメモリに転送することなく、前記要求に対応する前記記憶された命令セットへの前記処理リソースによる直接アクセスを提供するように構成される、
請求項1〜3のいずれか一項に記載のコンピューティングシステム。 - 周辺I/Oデバイスと、
メインメモリと、
をさらに備え、
前記周辺I/Oデバイス及び前記メインメモリは、バスを介して前記処理リソース及び前記ストレージシステムに結合され、且つ、
前記ハイブリッドインタフェースは、前記周辺I/Oデバイスからのデータが、最初に前記周辺I/Oデバイスから前記メインメモリに転送されることなく、前記ストレージシステムのメモリリソースに直接記憶されることを可能にするように構成される、
請求項1〜3のいずれか一項に記載のコンピューティングシステム。 - メモリ操作用のコンピューティングシステムであって、
ストレージシステムであって、
ブロックレベルのアクセス可能性を有する第1のメモリリソースと、
サブブロックレベルのアクセス可能性を有する第2のメモリリソースと、
を備える前記ストレージシステムと、
ブロックレベルとサブブロックレベルの両方のストレージ入力/出力(I/O)アクセス要求を管理するように構成されたハイブリッドインタフェースと、
前記ハイブリッドインタフェースを介して前記ストレージシステムに結合された処理リソースであって、
サブブロックサイズのデータ要求の受信に応答して、前記ハイブリッドインタフェースを介して前記第2のメモリリソースに直接アクセスし、且つ、
前記サブブロックサイズのデータ要求に関連付けられた命令セットを、前記第2のメモリリソースから直接実行する
ように構成された前記処理リソースと、
を備える、前記コンピューティングシステム。 - 前記ストレージシステム及び前記処理リソースにバスを介して結合されたメインメモリをさらに備え、前記処理リソースは中央処理装置(CPU)であり、前記処理リソースは、前記命令セットを最初に前記メインメモリに転送せずに、前記第2のメモリリソースから前記命令セットを実行するように構成される、請求項10に記載のコンピューティングシステム。
- 前記処理リソースは、前記ストレージシステムがバスを介して結合された周辺I/Oデバイスのプロセッサである、請求項10に記載のコンピューティングシステム。
- 前記コンピューティングシステムは、モバイルシステムであり、前記命令セットは、前記CPUにモバイルアプリケーションを起動させる、請求項10〜12のいずれか一項に記載のコンピューティングシステム。
- 前記ブロックレベルのアクセス可能性を有する前記第1のメモリリソースは、NANDフラッシュメモリリソースである、請求項10〜12のいずれか一項に記載のコンピューティングシステム。
- バイトレベルのアクセス可能性を有する前記第2のメモリリソースは、新たな不揮発性メモリリソースを含む、請求項10〜12のいずれか一項に記載のコンピューティングシステム。
- 処理リソースを介して、ストレージシステムに対して特定のサイズを有するデータ要求をもたらす命令セットを実行することであって、前記ストレージシステムは、ブロックレベルのストレージ入力/出力(I/O)アクセス要求とサブブロックレベルのストレージI/Oアクセス要求の両方をサポートする前記ストレージシステムへのI/Oアクセスパスを提供するハイブリッドインタフェースを介して前記処理リソースに結合される、前記命令セットを実行することと、
前記データ要求に対応するデータの前記ストレージシステムへのI/O転送を実行する前に、前記データ要求がブロックレベルのストレージI/Oアクセス要求に対応するか、またはサブブロックレベルのストレージI/Oアクセス要求に対応するかを判断することと、
前記データ要求がブロックレベルのストレージI/Oアクセス要求に対応すると判断することに応答して、サイズがブロックサイズ未満のデータ要求を集約することに関連付けられた第1のファイルシステム部分を介して前記データ要求を管理することと、
前記データ要求がサブブロックレベルのストレージI/Oアクセス要求に対応すると判断することに応答して、サイズがブロックサイズ未満のデータ要求を集約することを防ぐことに関連付けられた第2のファイルシステム部分を介して前記データ要求を管理することと、
を含む、コンピューティングシステムを操作する方法。 - 前記第2のファイルシステム部分によって管理される前記データは、データベース管理システム(DBMS)に関連するデータを含む、請求項16に記載の方法。
- 前記コンピューティングシステムはモバイルシステムであり、前記方法は、
前記命令セットを実行する前に、前記処理リソースによって、前記命令セットを記憶する前記ストレージシステムのメモリリソースに直接アクセスすることと、
前記記憶された命令セットを前記モバイルシステムのメインメモリに転送することなく、前記メモリリソースから直接、前記命令セットを実行することと、
をさらに含む、請求項16に記載の方法。 - 前記ストレージシステムは、複数のサブブロックサイズのデータベースファイルを記憶するメモリリソースを備え、
前記方法は、前記処理リソースによって同時に実行されているプロセスによって、前記複数のサブブロックサイズのデータベースファイルへの同時アクセスを提供することをさらに含む、
請求項16に記載の方法。 - 前記コンピューティングシステムは、周辺入力/出力(I/O)デバイスとメインメモリとをさらに備えるモバイルシステムであり、
前記方法は、前記周辺(I/O)デバイスからのサブブロックサイズのデータを、最初に前記周辺I/Oデバイスから前記メインメモリに転送することなく、サブブロックレベルのアクセス可能性を有する前記ストレージシステムのメモリリソースに直接、記憶できるようにすることによって、ダイレクトメモリアクセス(DMA)を実行することをさらに含む、
請求項16に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/128,882 | 2018-09-12 | ||
US16/128,882 US10977198B2 (en) | 2018-09-12 | 2018-09-12 | Hybrid memory system interface |
PCT/US2019/046454 WO2020055534A1 (en) | 2018-09-12 | 2019-08-14 | Hybrid memory system interface |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2021536643A true JP2021536643A (ja) | 2021-12-27 |
Family
ID=69720771
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021513846A Ceased JP2021536643A (ja) | 2018-09-12 | 2019-08-14 | ハイブリッドメモリシステムインタフェース |
Country Status (7)
Country | Link |
---|---|
US (2) | US10977198B2 (ja) |
EP (1) | EP3850474A4 (ja) |
JP (1) | JP2021536643A (ja) |
KR (1) | KR20210043001A (ja) |
CN (1) | CN112703481A (ja) |
TW (1) | TWI741357B (ja) |
WO (1) | WO2020055534A1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4231163A1 (en) * | 2022-02-16 | 2023-08-23 | Infineon Technologies AG | Direct memory access system, system for processing sensor data and method for direct memory access |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06266616A (ja) * | 1993-03-12 | 1994-09-22 | Toshiba Corp | メモリアクセス制御装置 |
JP2003330871A (ja) * | 2002-05-13 | 2003-11-21 | Nec Engineering Ltd | データ転送装置 |
JP2009003934A (ja) * | 2007-06-20 | 2009-01-08 | Samsung Electronics Co Ltd | データ管理システム及びデータ管理方法、並びにデータ管理方法を実行させるためのプログラムを記録したコンピュータ読み取り可能な記録媒体 |
US20100037024A1 (en) * | 2008-08-05 | 2010-02-11 | Convey Computer | Memory interleave for heterogeneous computing |
JP2016509283A (ja) * | 2012-12-22 | 2016-03-24 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 不揮発性メモリの使用を介した揮発性メモリの電力消費の低減 |
JP2016062406A (ja) * | 2014-09-19 | 2016-04-25 | 国立大学法人 筑波大学 | メモリシステム、メモリシステムの制御方法及びプログラム |
Family Cites Families (52)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5712976A (en) * | 1994-09-08 | 1998-01-27 | International Business Machines Corporation | Video data streamer for simultaneously conveying same one or different ones of data blocks stored in storage node to each of plurality of communication nodes |
US6128669A (en) * | 1997-09-30 | 2000-10-03 | Compaq Computer Corporation | System having a bridge with distributed burst engine to decouple input/output task from a processor |
US6463507B1 (en) * | 1999-06-25 | 2002-10-08 | International Business Machines Corporation | Layered local cache with lower level cache updating upper and lower level cache directories |
US7103357B2 (en) * | 1999-11-05 | 2006-09-05 | Lightsurf Technologies, Inc. | Media spooler system and methodology providing efficient transmission of media content from wireless devices |
US6785767B2 (en) | 2000-12-26 | 2004-08-31 | Intel Corporation | Hybrid mass storage system and method with two different types of storage medium |
US6480939B2 (en) * | 2000-12-29 | 2002-11-12 | Intel Corporation | Method and apparatus for filtering prefetches to provide high prefetch accuracy using less hardware |
JP4406604B2 (ja) * | 2002-06-11 | 2010-02-03 | アシシュ エイ パンドヤ | Tcp/ip、rdma、及びipストレージアプリケーションのための高性能ipプロセッサ |
US20050195975A1 (en) * | 2003-01-21 | 2005-09-08 | Kevin Kawakita | Digital media distribution cryptography using media ticket smart cards |
US7660306B1 (en) * | 2006-01-12 | 2010-02-09 | Chelsio Communications, Inc. | Virtualizing the operation of intelligent network interface circuitry |
US7716411B2 (en) | 2006-06-07 | 2010-05-11 | Microsoft Corporation | Hybrid memory device with single interface |
US20090055157A1 (en) * | 2007-08-23 | 2009-02-26 | Beyond Blades Ltd. | Server Having Remotely Manageable Emulated Functions |
US8271728B2 (en) * | 2008-11-13 | 2012-09-18 | International Business Machines Corporation | Spiral cache power management, adaptive sizing and interface operations |
US8170062B2 (en) * | 2009-04-29 | 2012-05-01 | Intel Corporation | Packetized interface for coupling agents |
US9123409B2 (en) | 2009-06-11 | 2015-09-01 | Micron Technology, Inc. | Memory device for a hierarchical memory architecture |
US20110103391A1 (en) * | 2009-10-30 | 2011-05-05 | Smooth-Stone, Inc. C/O Barry Evans | System and method for high-performance, low-power data center interconnect fabric |
US8103910B2 (en) * | 2009-11-13 | 2012-01-24 | International Business Machines Corporation | Local rollback for fault-tolerance in parallel computing systems |
US8832403B2 (en) * | 2009-11-13 | 2014-09-09 | International Business Machines Corporation | Generation-based memory synchronization in a multiprocessor system with weakly consistent memory accesses |
US9087200B2 (en) * | 2009-12-22 | 2015-07-21 | Intel Corporation | Method and apparatus to provide secure application execution |
US9263102B2 (en) | 2010-09-28 | 2016-02-16 | SanDisk Technologies, Inc. | Apparatus, system, and method for data transformations within a data storage device |
CN102064987B (zh) * | 2010-12-17 | 2013-11-06 | 曙光信息产业股份有限公司 | 一种混合模式高速前端网络接入处理方法 |
US8892844B2 (en) | 2011-03-07 | 2014-11-18 | Micron Technology, Inc. | Methods of accessing memory cells, methods of distributing memory requests, systems, and memory controllers |
US9432298B1 (en) | 2011-12-09 | 2016-08-30 | P4tents1, LLC | System, method, and computer program product for improving memory systems |
US9058338B2 (en) | 2011-10-26 | 2015-06-16 | International Business Machines Corporation | Storing a small file with a reduced storage and memory footprint |
US9122810B2 (en) * | 2012-05-18 | 2015-09-01 | Dell Products, Lp | System and method for providing input/output functionality to a processing node |
US9602437B1 (en) * | 2012-10-03 | 2017-03-21 | Tracey M. Bernath | System and method for accelerating network applications using an enhanced network interface and massively parallel distributed processing |
US10042750B2 (en) * | 2013-03-15 | 2018-08-07 | Micron Technology, Inc. | Apparatuses and methods for adaptive control of memory using an adaptive memory controller with a memory management hypervisor |
US9910675B2 (en) * | 2013-08-08 | 2018-03-06 | Linear Algebra Technologies Limited | Apparatus, systems, and methods for low power computational imaging |
US9921980B2 (en) * | 2013-08-12 | 2018-03-20 | Micron Technology, Inc. | Apparatuses and methods for configuring I/Os of memory for hybrid memory modules |
US9648148B2 (en) * | 2013-12-24 | 2017-05-09 | Intel Corporation | Method, apparatus, and system for QoS within high performance fabrics |
WO2015130314A1 (en) * | 2014-02-28 | 2015-09-03 | Hewlett-Packard Development Company, L.P. | Mapping mode shift |
WO2015171914A1 (en) * | 2014-05-08 | 2015-11-12 | Micron Technology, Inc. | Hybrid memory cube system interconnect directory-based cache coherence methodology |
US9460019B2 (en) * | 2014-06-26 | 2016-10-04 | Intel Corporation | Sending packets using optimized PIO write sequences without SFENCEs |
US10685042B2 (en) | 2014-12-22 | 2020-06-16 | Amazon Technologies, Inc. | Identifying join relationships based on transactional access patterns |
US9495303B2 (en) * | 2015-02-03 | 2016-11-15 | Intel Corporation | Fine grained address remapping for virtualization |
US9841914B2 (en) * | 2015-05-05 | 2017-12-12 | Sap Se | Managed energy-efficient hybrid main memory systems |
US20160378545A1 (en) * | 2015-05-10 | 2016-12-29 | Apl Software Inc. | Methods and architecture for enhanced computer performance |
US20170060434A1 (en) * | 2015-08-27 | 2017-03-02 | Samsung Electronics Co., Ltd. | Transaction-based hybrid memory module |
WO2017049590A1 (en) * | 2015-09-25 | 2017-03-30 | Intel Corporation | Systems and methods for input/output computing resource control |
US9779026B2 (en) * | 2016-01-14 | 2017-10-03 | Seagate Technology Llc | Cache bypass utilizing a binary tree |
US9620201B1 (en) | 2016-04-26 | 2017-04-11 | Sandisk Technologies Llc | Storage system and method for using hybrid blocks with sub-block erase operations |
US10762030B2 (en) * | 2016-05-25 | 2020-09-01 | Samsung Electronics Co., Ltd. | Storage system, method, and apparatus for fast IO on PCIE devices |
US10713202B2 (en) * | 2016-05-25 | 2020-07-14 | Samsung Electronics Co., Ltd. | Quality of service (QOS)-aware input/output (IO) management for peripheral component interconnect express (PCIE) storage system with reconfigurable multi-ports |
US10521118B2 (en) * | 2016-07-13 | 2019-12-31 | Sandisk Technologies Llc | Methods, systems, and computer readable media for write classification and aggregation using host memory buffer (HMB) |
US9927975B2 (en) * | 2016-08-03 | 2018-03-27 | Micron Technology, Inc. | Hybrid memory drives, computer system, and related method for operating a multi-mode hybrid drive |
EP3563235B1 (en) * | 2016-12-31 | 2022-10-05 | Intel Corporation | Systems, methods, and apparatuses for heterogeneous computing |
US10402335B2 (en) * | 2017-03-31 | 2019-09-03 | Intel Corporation | Method and apparatus for persistently caching storage data in a page cache |
US10261708B1 (en) * | 2017-04-26 | 2019-04-16 | EMC IP Holding Company LLC | Host data replication allocating single memory buffers to store multiple buffers of received host data and to internally process the received host data |
US11379411B2 (en) * | 2019-01-07 | 2022-07-05 | Vast Data Ltd. | System and method for replicating file systems in remote object storages |
GB2596464B (en) * | 2019-02-25 | 2024-05-01 | Mobileye Vision Technologies Ltd | Systems and methods for vehicle navigation |
US11127167B2 (en) * | 2019-04-29 | 2021-09-21 | Nvidia Corporation | Efficient matrix format suitable for neural networks |
WO2021198772A1 (en) * | 2020-03-30 | 2021-10-07 | Mobileye Vision Technologies Ltd. | Navigating a vehicle using an electronic horizon |
US20220027379A1 (en) * | 2020-07-21 | 2022-01-27 | Observe, Inc. | Data capture and visualization system providing temporal data relationships |
-
2018
- 2018-09-12 US US16/128,882 patent/US10977198B2/en active Active
-
2019
- 2019-08-14 EP EP19859606.6A patent/EP3850474A4/en active Pending
- 2019-08-14 CN CN201980059561.XA patent/CN112703481A/zh active Pending
- 2019-08-14 JP JP2021513846A patent/JP2021536643A/ja not_active Ceased
- 2019-08-14 KR KR1020217010374A patent/KR20210043001A/ko not_active Application Discontinuation
- 2019-08-14 WO PCT/US2019/046454 patent/WO2020055534A1/en unknown
- 2019-08-30 TW TW108131228A patent/TWI741357B/zh active
-
2021
- 2021-03-04 US US17/192,602 patent/US11835992B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06266616A (ja) * | 1993-03-12 | 1994-09-22 | Toshiba Corp | メモリアクセス制御装置 |
JP2003330871A (ja) * | 2002-05-13 | 2003-11-21 | Nec Engineering Ltd | データ転送装置 |
JP2009003934A (ja) * | 2007-06-20 | 2009-01-08 | Samsung Electronics Co Ltd | データ管理システム及びデータ管理方法、並びにデータ管理方法を実行させるためのプログラムを記録したコンピュータ読み取り可能な記録媒体 |
US20100037024A1 (en) * | 2008-08-05 | 2010-02-11 | Convey Computer | Memory interleave for heterogeneous computing |
JP2016509283A (ja) * | 2012-12-22 | 2016-03-24 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 不揮発性メモリの使用を介した揮発性メモリの電力消費の低減 |
JP2016062406A (ja) * | 2014-09-19 | 2016-04-25 | 国立大学法人 筑波大学 | メモリシステム、メモリシステムの制御方法及びプログラム |
Also Published As
Publication number | Publication date |
---|---|
WO2020055534A1 (en) | 2020-03-19 |
US11835992B2 (en) | 2023-12-05 |
TW202030594A (zh) | 2020-08-16 |
KR20210043001A (ko) | 2021-04-20 |
TWI741357B (zh) | 2021-10-01 |
EP3850474A4 (en) | 2022-06-29 |
US10977198B2 (en) | 2021-04-13 |
US20200081853A1 (en) | 2020-03-12 |
US20210191887A1 (en) | 2021-06-24 |
CN112703481A (zh) | 2021-04-23 |
EP3850474A1 (en) | 2021-07-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2016082196A1 (zh) | 文件访问方法、装置及存储设备 | |
EP3729251A1 (en) | Virtualized ocssds spanning physical ocssd channels | |
EP3382557B1 (en) | Method and apparatus for persistently caching storage data in a page cache | |
US20170344430A1 (en) | Method and apparatus for data checkpointing and restoration in a storage device | |
TWI696188B (zh) | 混合式記憶體系統 | |
US11645011B2 (en) | Storage controller, computational storage device, and operational method of computational storage device | |
US20240078187A1 (en) | Per-process re-configurable caches | |
US11151064B2 (en) | Information processing apparatus and storage device access control method | |
US20230229357A1 (en) | Storage controller, computational storage device, and operational method of computational storage device | |
US11921639B2 (en) | Method for caching data, a host device for caching data, and a storage system for caching data | |
US20190042415A1 (en) | Storage model for a computer system having persistent system memory | |
US11157191B2 (en) | Intra-device notational data movement system | |
KR20180041037A (ko) | 멀티 코어 솔리드 스테이트 드라이브의 공유 분산 메모리 관리 방법 | |
US20240053917A1 (en) | Storage device, operation method of storage device, and storage system using the same | |
US11835992B2 (en) | Hybrid memory system interface | |
US20230084539A1 (en) | Computational storage device and storage system including the computational storage device | |
US10936219B2 (en) | Controller-based inter-device notational data movement system | |
US20200348874A1 (en) | Memory-fabric-based data-mover-enabled memory tiering system | |
US10572382B2 (en) | Method of operating data storage device and method of operating data processing system including the same | |
US20230359578A1 (en) | Computing system including cxl switch, memory device and storage device and operating method thereof | |
US20230359389A1 (en) | Operation method of host configured to communicate with storage devices and memory devices, and system including storage devices and memory devices |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210506 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210506 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220428 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220517 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220728 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20221206 |
|
A045 | Written measure of dismissal of application [lapsed due to lack of payment] |
Free format text: JAPANESE INTERMEDIATE CODE: A045 Effective date: 20230425 |