JP2021517307A - ハイブリッドメモリシステム - Google Patents
ハイブリッドメモリシステム Download PDFInfo
- Publication number
- JP2021517307A JP2021517307A JP2020550755A JP2020550755A JP2021517307A JP 2021517307 A JP2021517307 A JP 2021517307A JP 2020550755 A JP2020550755 A JP 2020550755A JP 2020550755 A JP2020550755 A JP 2020550755A JP 2021517307 A JP2021517307 A JP 2021517307A
- Authority
- JP
- Japan
- Prior art keywords
- command
- memory
- memory system
- hybrid memory
- traffic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0646—Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
- G06F3/0647—Migration mechanisms
- G06F3/0649—Lifecycle management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0635—Configuration or reconfiguration of storage systems by changing the path, e.g. traffic rerouting, path reconfiguration
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/023—Free address space management
- G06F12/0238—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
- G06F12/0246—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
- G06F3/0611—Improving I/O performance in relation to response time
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0638—Organizing or formatting or addressing of data
- G06F3/064—Management of blocks
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0658—Controller construction arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/068—Hybrid storage device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
- G06F3/0685—Hybrid storage combining heterogeneous device types, e.g. hierarchical storage, hybrid arrays
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0862—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with prefetch
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/60—Details of cache memory
- G06F2212/6026—Prefetching based on access pattern detection, e.g. stride based prefetch
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/72—Details relating to flash memory management
- G06F2212/7203—Temporary buffering, e.g. using volatile buffer or dedicated buffer blocks
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Networks & Wireless Communication (AREA)
- Memory System (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
- Preparation Of Compounds By Using Micro-Organisms (AREA)
Abstract
Description
Claims (23)
- 装置であって、
ホストに結合するためのハイブリッドメモリシステムと、
前記ハイブリッドメモリシステムに結合されたコントローラであって、
コマンドに感度を割り当て、
少なくとも部分的に前記割り当てられた感度に基づいて、前記ハイブリッドメモリシステムに前記コマンドを選択的に転換させる
ように構成される前記コントローラと、
を備える、前記装置。 - 前記感度が、少なくとも部分的に前記コマンドの実行の頻度及び前記コマンドのサイズのうちの少なくとも1つに基づく、請求項1に記載の装置。
- 前記ハイブリッドメモリシステムに結合可能なホストが、前記コマンドの前記割り当てられた感度に基づいて、前記コマンドにインジケータを割り当てるように構成される、請求項1に記載の装置。
- 前記コントローラが、
前記コマンドの実行と関連付けられた書き込みレイテンシを決定し、
前記コマンドの実行と関連付けられた前記書き込みレイテンシが、特定の書き込みレイテンシ閾値を超える旨の判断に応えて、前記ハイブリッドメモリシステムに前記コマンドを選択的に転換させる
ようにさらに構成される、請求項1〜3のいずれか1項に記載の装置。 - 前記感度が、少なくとも部分的に、前記コマンドの実行で消費されるリソースの量に基づく、請求項1〜3のいずれか1項に記載の装置。
- 前記コントローラが、前記ハイブリッドメモリシステムの別の部分よりもより低いアクセスレイテンシ及びより高い耐久性のうちの少なくとも1つによって特徴付けられる前記ハイブリッドメモリシステムの一部分に、前記コマンドを選択的に転換させるようにさらに構成される、請求項1〜3のいずれか1項に記載の装置。
- 装置であって、
ホストに結合するためのハイブリッドメモリシステムと、
前記ハイブリッドメモリシステムに結合されたコントローラであって、
前記ホストによって実行された特定のタイプのコマンドトラフィックを識別し、
少なくとも部分的に前記識別された特性に基づいて、前記ハイブリッドメモリシステムに前記コマンドトラフィックを選択的に転換させる
ように構成される前記コントローラと、
を備える、前記装置。 - 前記特定のタイプのコマンドトラフィックが、ファイルシステムメタデータの更新に対応するコマンドトラフィックである、請求項7に記載の装置。
- 前記特定のタイプのコマンドトラフィックが、反復的な書き込みパターン及び予測可能な書き込みパターンのうちの少なくとも1つを示すコマンドトラフィックである、請求項7に記載の装置。
- 前記特定のタイプのコマンドトラフィックが、ファイルシステムメタデータに対応するコマンドトラフィックを含む、請求項7に記載の装置。
- 前記コントローラが、前記コマンドトラフィックの実行の頻度及び前記コマンドトラフィックのサイズのうちの少なくとも1つに基づいて、前記特定のタイプのコマンドトラフィックを識別するようにさらに構成される、請求項7に記載の装置。
- 前記コントローラが、前記コマンドトラフィックの実行で消費されるリソースの量に基づいて、前記特定のタイプのコマンドトラフィックを識別するようにさらに構成される、請求項7に記載の装置。
- 前記ハイブリッドメモリシステムが、第1の部分及び第2の部分を含み、前記第1の部分がNAND部分であり、前記第2の部分が、新たに出現したタイプのメモリ部分である、請求項8〜12のいずれか1項に記載の装置。
- 方法であって、
コマンドに感度を割り当てることと、
少なくとも部分的に前記割り当てられた感度に基づいて、ハイブリッドメモリシステムに前記コマンドを選択的に転換させることと、
を含む、前記方法。 - 前記コマンドの実行で消費されるリソースの量、前記コマンドのサイズ、前記コマンドの実行の頻度、またはその組み合わせに基づいて、前記コマンドに前記感度を割り当てることをさらに含む、請求項14に記載の方法。
- 前記ハイブリッドメモリシステムの別の部分よりもより低いアクセスレイテンシ及びより高い耐久性のうちの少なくとも1つによって特徴付けられる前記ハイブリッドメモリシステムの一部分に前記コマンドを選択的に転換させることをさらに含む、請求項14〜15のいずれか1項に記載の方法。
- 前記コマンドがデータベース管理システムコマンドを含む、請求項14〜15のいずれか1項に記載の方法。
- 前記コマンドが、複数のランダム書き込み動作によって特徴付けられると判断することと、
少なくとも部分的に、前記コマンドが前記複数のランダム書き込み動作によって特徴付けられる旨の前記判断に基づいて、前記ハイブリッドメモリシステムに前記コマンドを選択的に転換させることと、
をさらに含む、請求項14〜15のいずれか1項に記載の方法。 - 前記コマンドが閾値コマンドサイズよりも小さいと判断することと、
少なくとも部分的に、前記コマンドが前記閾値コマンドサイズよりも小さい旨の前記判断に基づいて、前記ハイブリッドメモリシステムに前記コマンドを選択的に転換させることと、
をさらに含む、請求項14〜15のいずれか1項に記載の方法。 - 方法であって、
ホストによって実行される特定のタイプのコマンドトラフィックを識別することと、
少なくとも部分的に、前記識別された特性に基づいて、前記ホストに結合可能なハイブリッドメモリシステムに、前記コマンドトラフィックを選択的に転換させることと、
を含む、前記方法。 - 前記特定のタイプのコマンドトラフィックが、ファイルシステムメタデータの更新に対応するコマンドトラフィック、反復的な書き込みパターンを示すコマンドトラフィック、予測可能な書き込みパターンを示すコマンドトラフィック、前記ホストと関連付けられたジャーナル処理ファイルシステムに対応するコマンドトラフィック、またはその組み合わせである、請求項20に記載の方法。
- 前記コマンドが複数のランダム書き込み動作によって特徴付けられること、前記コマンドが閾値コマンドサイズよりも小さいこと、またはその組み合わせであると判断することと、
少なくとも部分的に前記判断に基づいて、前記ハイブリッドメモリシステムに前記コマンドを選択的に転換させることと、
をさらに含む、請求項20〜21のいずれか1項に記載の方法。 - 少なくとも部分的に、前記コマンドトラフィックが特定の書き込みパターンを示す旨の判断に基づいて、前記ハイブリッドメモリシステムの一部分に前記コマンドトラフィックを選択的に転換させることをさらに含む、請求項20〜21のいずれか1項に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/927,339 US10705747B2 (en) | 2018-03-21 | 2018-03-21 | Latency-based storage in a hybrid memory system |
US15/927,339 | 2018-03-21 | ||
PCT/US2019/023054 WO2019183155A1 (en) | 2018-03-21 | 2019-03-20 | Hybrid memory system |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021517307A true JP2021517307A (ja) | 2021-07-15 |
JP7057435B2 JP7057435B2 (ja) | 2022-04-19 |
Family
ID=67985228
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020550755A Active JP7057435B2 (ja) | 2018-03-21 | 2019-03-20 | ハイブリッドメモリシステム |
Country Status (6)
Country | Link |
---|---|
US (2) | US10705747B2 (ja) |
EP (1) | EP3769201A4 (ja) |
JP (1) | JP7057435B2 (ja) |
KR (1) | KR102443600B1 (ja) |
CN (1) | CN111868678B (ja) |
WO (1) | WO2019183155A1 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10809942B2 (en) * | 2018-03-21 | 2020-10-20 | Micron Technology, Inc. | Latency-based storage in a hybrid memory system |
US10705963B2 (en) * | 2018-03-21 | 2020-07-07 | Micron Technology, Inc. | Latency-based storage in a hybrid memory system |
US10705747B2 (en) * | 2018-03-21 | 2020-07-07 | Micron Technology, Inc. | Latency-based storage in a hybrid memory system |
US11249664B2 (en) * | 2018-10-09 | 2022-02-15 | Western Digital Technologies, Inc. | File system metadata decoding for optimizing flash translation layer operations |
KR102480944B1 (ko) * | 2020-09-23 | 2022-12-22 | 재단법인대구경북과학기술원 | 하이브리드 메모리 제어 장치 및 방법 |
KR102650571B1 (ko) * | 2020-11-12 | 2024-03-26 | 한국전자통신연구원 | 역가상화 환경용 혼성 메모리 관리 장치 및 방법 |
CN112737835A (zh) * | 2020-12-25 | 2021-04-30 | 北京浪潮数据技术有限公司 | 一种云主机业务管理方法及相关装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2005043394A1 (ja) * | 2003-10-31 | 2005-05-12 | Matsushita Electric Industrial Co., Ltd. | 情報記録媒体、情報記録媒体に対するアクセス装置及びアクセス方法 |
JP2011522350A (ja) * | 2008-05-28 | 2011-07-28 | マイクロン テクノロジー, インク. | ハイブリッドメモリ管理 |
WO2015114829A1 (ja) * | 2014-02-03 | 2015-08-06 | 株式会社日立製作所 | 情報処理装置 |
WO2017145361A1 (ja) * | 2016-02-26 | 2017-08-31 | 三菱電機株式会社 | 情報処理装置及び情報処理方法 |
Family Cites Families (48)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8452912B2 (en) | 2007-10-11 | 2013-05-28 | Super Talent Electronics, Inc. | Flash-memory system with enhanced smart-storage switch and packed meta-data cache for mitigating write amplification by delaying and merging writes until a host read |
US20090193184A1 (en) * | 2003-12-02 | 2009-07-30 | Super Talent Electronics Inc. | Hybrid 2-Level Mapping Tables for Hybrid Block- and Page-Mode Flash-Memory System |
KR100801015B1 (ko) * | 2006-08-30 | 2008-02-04 | 삼성전자주식회사 | 하이브리드 하드 디스크 드라이브와 데이터 저장 방법 |
US7584335B2 (en) * | 2006-11-02 | 2009-09-01 | International Business Machines Corporation | Methods and arrangements for hybrid data storage |
TWI368224B (en) * | 2007-03-19 | 2012-07-11 | A Data Technology Co Ltd | Wear-leveling management and file distribution management of hybrid density memory |
US8756369B2 (en) | 2008-09-26 | 2014-06-17 | Netapp, Inc. | Priority command queues for low latency solid state drives |
US20100169602A1 (en) * | 2008-12-29 | 2010-07-01 | Jared E Hulbert | Method and Apparatus for Efficient Memory Placement |
US8055816B2 (en) * | 2009-04-09 | 2011-11-08 | Micron Technology, Inc. | Memory controllers, memory systems, solid state drives and methods for processing a number of commands |
US8307151B1 (en) * | 2009-11-30 | 2012-11-06 | Micron Technology, Inc. | Multi-partitioning feature on e-MMC |
US20110167197A1 (en) * | 2010-01-05 | 2011-07-07 | Mark Leinwander | Nonvolatile Storage with Disparate Memory Types |
KR101713051B1 (ko) * | 2010-11-29 | 2017-03-07 | 삼성전자주식회사 | 하이브리드 메모리 시스템, 및 그 관리 방법 |
US20120221767A1 (en) * | 2011-02-28 | 2012-08-30 | Apple Inc. | Efficient buffering for a system having non-volatile memory |
US8725963B1 (en) | 2011-04-15 | 2014-05-13 | Parallels IP Holdings GmbH | System and method for managing a virtual swap file for virtual environments |
KR20130032772A (ko) * | 2011-09-23 | 2013-04-02 | 삼성전자주식회사 | 하이브리드 메모리 장치, 이를 포함하는 컴퓨터 시스템, 및 하이브리드 메모리장치의 데이터 기입 및 독출 방법 |
US8977803B2 (en) * | 2011-11-21 | 2015-03-10 | Western Digital Technologies, Inc. | Disk drive data caching using a multi-tiered memory |
US8904091B1 (en) | 2011-12-22 | 2014-12-02 | Western Digital Technologies, Inc. | High performance media transport manager architecture for data storage systems |
US8751725B1 (en) * | 2012-01-27 | 2014-06-10 | Netapp, Inc. | Hybrid storage aggregate |
JP5971547B2 (ja) * | 2012-02-15 | 2016-08-17 | 国立大学法人 東京大学 | メモリコントローラ,データ記憶装置およびメモリの制御方法 |
US9946495B2 (en) * | 2013-04-25 | 2018-04-17 | Microsoft Technology Licensing, Llc | Dirty data management for hybrid drives |
WO2014192144A1 (ja) * | 2013-05-31 | 2014-12-04 | 株式会社日立製作所 | 制御装置および制御方法 |
US11733932B2 (en) * | 2013-09-27 | 2023-08-22 | Hewlett Packard Enterprise Development Lp | Data management on memory modules |
KR20150043102A (ko) * | 2013-10-14 | 2015-04-22 | 한국전자통신연구원 | 하이브리드 메모리의 데이터 관리 장치 및 방법 |
US9430508B2 (en) | 2013-12-30 | 2016-08-30 | Microsoft Technology Licensing, Llc | Disk optimized paging for column oriented databases |
KR20150089538A (ko) * | 2014-01-28 | 2015-08-05 | 한국전자통신연구원 | 인-메모리 데이터 관리 장치 및 인-메모리 데이터 관리 방법 |
US9772776B2 (en) | 2014-02-27 | 2017-09-26 | Red Hat Israel, Ltd. | Per-memory group swap device |
US10365835B2 (en) * | 2014-05-28 | 2019-07-30 | Micron Technology, Inc. | Apparatuses and methods for performing write count threshold wear leveling operations |
US9959203B2 (en) * | 2014-06-23 | 2018-05-01 | Google Llc | Managing storage devices |
US10430328B2 (en) * | 2014-09-16 | 2019-10-01 | Sandisk Technologies Llc | Non-volatile cache and non-volatile storage medium using single bit and multi bit flash memory cells or different programming parameters |
JP6262360B2 (ja) * | 2014-10-10 | 2018-01-17 | 株式会社日立製作所 | 計算機システム |
US9711194B2 (en) * | 2015-01-28 | 2017-07-18 | Xilinx, Inc. | Circuits for and methods of controlling the operation of a hybrid memory system |
US9459802B1 (en) * | 2015-03-30 | 2016-10-04 | Kabushiki Kaisha Toshiba | Hybrid-HDD that limits dirty data in NAND |
US9760479B2 (en) * | 2015-12-02 | 2017-09-12 | Pure Storage, Inc. | Writing data in a storage system that includes a first type of storage device and a second type of storage device |
KR102491651B1 (ko) | 2015-12-14 | 2023-01-26 | 삼성전자주식회사 | 비휘발성 메모리 모듈, 그것을 포함하는 컴퓨팅 시스템, 및 그것의 동작 방법 |
US10140057B2 (en) | 2016-02-18 | 2018-11-27 | Micron Technology, Inc. | Apparatuses and methods for multiple address registers for a solid state device |
US9772943B1 (en) * | 2016-04-01 | 2017-09-26 | Cavium, Inc. | Managing synonyms in virtual-address caches |
US10108555B2 (en) * | 2016-05-26 | 2018-10-23 | Macronix International Co., Ltd. | Memory system and memory management method thereof |
US10698732B2 (en) * | 2016-07-19 | 2020-06-30 | Sap Se | Page ranking in operating system virtual pages in hybrid memory systems |
US10540098B2 (en) * | 2016-07-19 | 2020-01-21 | Sap Se | Workload-aware page management for in-memory databases in hybrid main memory systems |
US11977484B2 (en) * | 2016-07-19 | 2024-05-07 | Sap Se | Adapting in-memory database in hybrid memory systems and operating system interface |
US10152427B2 (en) * | 2016-08-12 | 2018-12-11 | Google Llc | Hybrid memory management |
US10649665B2 (en) * | 2016-11-08 | 2020-05-12 | Micron Technology, Inc. | Data relocation in hybrid memory |
KR20180094372A (ko) * | 2017-02-15 | 2018-08-23 | 에스케이하이닉스 주식회사 | 하이브리드 메모리 시스템 및 그 제어 방법 |
US10901894B2 (en) * | 2017-03-10 | 2021-01-26 | Oracle International Corporation | Allocating and accessing memory pages with near and far memory blocks from heterogeneous memories |
US10430329B2 (en) * | 2017-06-23 | 2019-10-01 | Western Digital Technologies, Inc. | Quality of service aware storage class memory/NAND flash hybrid solid state drive |
US10152428B1 (en) * | 2017-07-13 | 2018-12-11 | EMC IP Holding Company LLC | Virtual memory service levels |
US10705963B2 (en) * | 2018-03-21 | 2020-07-07 | Micron Technology, Inc. | Latency-based storage in a hybrid memory system |
US10809942B2 (en) * | 2018-03-21 | 2020-10-20 | Micron Technology, Inc. | Latency-based storage in a hybrid memory system |
US10705747B2 (en) * | 2018-03-21 | 2020-07-07 | Micron Technology, Inc. | Latency-based storage in a hybrid memory system |
-
2018
- 2018-03-21 US US15/927,339 patent/US10705747B2/en active Active
-
2019
- 2019-03-20 JP JP2020550755A patent/JP7057435B2/ja active Active
- 2019-03-20 WO PCT/US2019/023054 patent/WO2019183155A1/en unknown
- 2019-03-20 EP EP19770325.9A patent/EP3769201A4/en active Pending
- 2019-03-20 KR KR1020207029814A patent/KR102443600B1/ko active IP Right Grant
- 2019-03-20 CN CN201980020195.7A patent/CN111868678B/zh active Active
-
2020
- 2020-06-02 US US16/890,511 patent/US11340808B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2005043394A1 (ja) * | 2003-10-31 | 2005-05-12 | Matsushita Electric Industrial Co., Ltd. | 情報記録媒体、情報記録媒体に対するアクセス装置及びアクセス方法 |
JP2011522350A (ja) * | 2008-05-28 | 2011-07-28 | マイクロン テクノロジー, インク. | ハイブリッドメモリ管理 |
WO2015114829A1 (ja) * | 2014-02-03 | 2015-08-06 | 株式会社日立製作所 | 情報処理装置 |
WO2017145361A1 (ja) * | 2016-02-26 | 2017-08-31 | 三菱電機株式会社 | 情報処理装置及び情報処理方法 |
Also Published As
Publication number | Publication date |
---|---|
CN111868678A (zh) | 2020-10-30 |
US20200293211A1 (en) | 2020-09-17 |
KR102443600B1 (ko) | 2022-09-16 |
WO2019183155A1 (en) | 2019-09-26 |
EP3769201A1 (en) | 2021-01-27 |
EP3769201A4 (en) | 2021-12-22 |
KR20200123850A (ko) | 2020-10-30 |
US10705747B2 (en) | 2020-07-07 |
JP7057435B2 (ja) | 2022-04-19 |
US20190294356A1 (en) | 2019-09-26 |
CN111868678B (zh) | 2024-05-14 |
US11340808B2 (en) | 2022-05-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7057435B2 (ja) | ハイブリッドメモリシステム | |
JP7049476B2 (ja) | ハイブリッドメモリシステム | |
US11327892B2 (en) | Latency-based storage in a hybrid memory system | |
US8433873B2 (en) | Disposition instructions for extended access commands | |
CN110597742A (zh) | 用于具有持久***存储器的计算机***的改进存储模型 | |
JP2021149374A (ja) | データ処理装置 | |
US11782854B2 (en) | Cache architecture for a storage device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20201109 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20201109 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20211126 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20211207 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220304 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220322 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220407 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7057435 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |