JP2017143189A - 固体撮像素子 - Google Patents

固体撮像素子 Download PDF

Info

Publication number
JP2017143189A
JP2017143189A JP2016023788A JP2016023788A JP2017143189A JP 2017143189 A JP2017143189 A JP 2017143189A JP 2016023788 A JP2016023788 A JP 2016023788A JP 2016023788 A JP2016023788 A JP 2016023788A JP 2017143189 A JP2017143189 A JP 2017143189A
Authority
JP
Japan
Prior art keywords
region
solid
pinning
type
imaging device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2016023788A
Other languages
English (en)
Inventor
飯田 哲也
Tetsuya Iida
哲也 飯田
康▲隆▼ 中柴
Yasutaka Nakashiba
康▲隆▼ 中柴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Priority to JP2016023788A priority Critical patent/JP2017143189A/ja
Priority to US15/372,775 priority patent/US9899446B2/en
Publication of JP2017143189A publication Critical patent/JP2017143189A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • H01L27/14607Geometry of the photosensitive area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/1461Pixel-elements with integrated switching, control, storage or amplification elements characterised by the photosensitive area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • H01L27/14614Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor having a special gate structure

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

【課題】グローバルシャッター動作時において暗電流を抑制しつつ転送不良を抑制することができる固体撮像素子を提供する。【解決手段】一実施形態に係る固体撮像素子は、主表面と裏面とを有する半導体基板と、半導体基板中において主表面に接して配置され第1の導電型を有するウエル領域と、ウエル領域中において主表面に接して配置され第2の導電型を有する光電変換領域と、ウエル領域中において主表面に接して配置されたピンニング領域とn型領域とを有する電荷保持領域と、ウエル領域中において主表面に接して配置され第2の導電型を有する浮遊拡散領域と、主表面上において光電変換領域と電荷保持領域との間のウエル領域及び電荷保持領域の各々と絶縁しながら対向するように形成されている第1の転送ゲートと、主表面上において電荷保持領域と浮遊拡散領域との間のウエル領域と絶縁しながら対向するように形成されている第2の転送ゲートとを備えている。【選択図】図2

Description

本発明は、固体撮像素子に関し、特にCMOS(Complementary Metal Oxide Semiconductor)イメージセンサに関する。
固体撮像素子においては、フォトダイオードが二次元状に配列されている。CMOSイメージセンサの場合、通常、ライン毎に露光及び読み出しが行われる。そのため、CMOSイメージセンサを用いて高速で回転している被写体等を撮像する場合、被写体が歪んだように撮像される。このような現象は、ローリングシャッターとして知られている。
他方、CCD(Charge Coupled Device)イメージセンサの場合、フレーム毎に露光及び読み出しが行われる。そのため、CCDイメージセンサを用いる場合、たとえ被写体が高速で回転しているような場合であっても、被写体は歪まない。このような現象は、グローバルシャッターとして知られている。
CMOSイメージセンサにおいても、グローバルシャッターが要求される場合がある。CMOSイメージセンサにおいてグローバルシャッターを実現する構成として、例えば特許文献1(特開2012−129797号公報)記載の構成がある。
特許文献1記載のCMOSイメージセンサは、基板を有している。基板は、主表面と裏面とを有している。基板中には、フォトダイオードと、電荷保持部と、浮遊拡散領域とが形成されている。電荷保持部は、主表面側にp型領域を有している。主表面上には、ゲート絶縁膜が形成されている。ゲート絶縁膜上には、第1の転送ゲートと、第2の転送ゲートとが形成されている。
特許文献1記載のCMOSイメージセンサにおいては、入射光がフォトダイオードにおいて電荷に光電変換される。フォトダイオードにおいて光電変換された電荷は、全ての単位画素において同時に、第1の転送ゲートにより、電荷保持部に転送される。その後、第2の転送ゲートにより、ライン毎に順次読み出しが行われる。これにより、特許文献1記載のCMOSイメージセンサはグローバルシャッターを実現している。
特開2012−129797号公報
特許文献1記載のCMOSイメージセンサにおいては、第1の転送ゲートは、ゲート絶縁膜上であって、フォトダイオードと電荷保持部との間の領域に形成されている。そのため、第1の転送ゲートがオンされた場合であっても、p型領域は空乏化されない。その結果、空乏化されないp型領域が障害となり、フォトダイオードから電荷保持部への電荷転送の不良が生じるおそれがある。
その他の課題と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
一実施形態に係る固体撮像素子は、主表面と、主表面の反対側の面である裏面とを有する半導体基板と、半導体基板中において主表面に接して配置され、第1の導電型を有するウエル領域と、ウエル領域中において主表面に接して配置され、第2の導電型を有する光電変換領域と、ウエル領域中において主表面に接して配置された電荷保持領域と、ウエル領域中において主表面に接して配置され、第2の導電型を有する浮遊拡散領域と、主表面上において、光電変換領域と電荷保持領域との間のウエル領域及び電荷保持領域の各々と絶縁しながら対向するように形成されている第1の転送ゲートと、主表面上において、電荷保持領域と浮遊拡散領域との間のウエル領域と絶縁しながら対向するように形成されている第2の転送ゲートとを備えている。電荷保持領域は、主表面に接して形成されたピンニング領域と、ピンニング領域の裏面側に接して形成されたn型領域とを有している。
本発明の一実施形態に係る固体撮像素子によると、グローバルシャッター動作時において暗電流を抑制しつつ転送不良を抑制することができる。
実施形態に係る固体撮像素子の全体構造を示す模式図である。 実施形態に係る固体撮像素子の単位画素構造を示す模式図である。 実施形態に係る固体撮像素子のグローバルシャッター動作時におけるタイミングチャートである。 実施形態に係る固体撮像素子のグローバルシャッター動作時におけるポテンシャル図である。 ピンニング領域におけるポテンシャルと第1転送信号の電圧の関係を示す模式図である。 第1の比較例に係る固体撮像素子の単位画素構造を示す模式図である。 図2のVII−VIIに沿ったポテンシャルの変化を示す模式図である。 第2の比較例に係る固体撮像素子の単位画素構造を示す模式図である。 第2の比較例に係る固体撮像素子のポテンシャル図である。
以下、実施形態について、図を参照して説明する。なお、各図中同一または相当部分には同一符号を付している。また、以下に記載する実施形態の少なくとも一部を任意に組み合わせてもよい。
(実施形態に係る固体撮像素子の全体構造)
以下に、実施形態に係る固体撮像素子の全体構造について説明する。
図1に示すように、第1の実施形態に係る固体撮像素子は、画素アレイ部PXAと、垂直駆動部VDと、カラム処理部CPと、水平駆動部HDと、システム制御部SCと、出力部OUTとを有している。
画素アレイ部PXAには、単位画素PX(図2参照)が、行列状に配置されている。各単位画素PXには、入射光を光電変換し、入射光に応じた電荷を蓄積する光電変換領域PCRが含まれている。なお、単位画素PXの構造については、後述する。
画素アレイ部PXAは、画素駆動線PDLを有している。画素駆動線PDLは、単位画素PXの行毎に設けられている。なお、図1においては図示されていないが、各単位画素PXに対応する画素駆動線PDLの各々には、第1転送線TR1(図2参照)、第2転送線TR2(図2参照)、リセット線RST(図2参照)及び行選択線SEL(図2参照)が含まれている。画素駆動線PDLの一方端は、垂直駆動部VDに接続されている。
画素アレイ部PXAは、垂直信号線VSLを有している。垂直信号線VSLは、単位画素PXの列毎に設けられている。垂直信号線VSLには、垂直信号線VSLの一方端は、カラム処理部CPに接続されている。
垂直駆動部VDは、各単位画素PXを、全画素同時又は行単位で駆動する。すなわち、垂直駆動部VDは、各単位画素PXに対し、全画素同時又は行単位で、リセット又は転送を行う。垂直駆動部VDは、例えばシフトレジスタ、アドレスデコーダ等により構成される。
カラム処理部CPには、画素アレイ部PXAの列毎に対応した単位回路を有している。この単位回路は、垂直信号線VSLに接続されている。この単位回路は、各単位画素PXに蓄積された電荷に応じた信号に対して、信号処理を行う。この信号処理には、ノイズ除去処理が含まれる。ノイズ除去処理は、例えばCDS(Correlated Double Sampling)処理である。なお、この単位回路が行う信号処理には、アナログデジタル変換処理が含まれていてもよい。また、この単位回路は、信号処理後の信号を一時的に保持する。
水平駆動部HDは、カラム処理部CP中の各単位回路を順次選択する。これにより、カラム処理部CPに一時的に保持された信号処理後の信号は、出力部OUTに順次出力される。水平駆動部HDは、シフトレジスタ、アドレスデコーダ等によって構成される。
システム制御部SCは、例えばタイミングジェネレータを有している。タイミングジェネレータは、各種のタイミング信号を生成する。このタイミングジェネレータで生成された各種のタイミング信号は、垂直駆動部VD、カラム処理部CP及び水平駆動部HDに供給される。これにより、垂直駆動部VD、カラム処理部CP及び水平駆動部HDの駆動が行われる。
(実施形態に係る固体撮像素子の単位画素の構造)
以下に、実施形態に係る固体撮像素子の単位画素PXの構造について説明する。
図2に示すように、実施形態に係る固体撮像素子は、半導体基板SUBを有している。半導体基板SUBは、主表面MSと、裏面BSとを有している。ここで、裏面BSは、主表面MSの反対側の面である。
半導体基板SUB内には、基板領域SUBRが形成されている。基板領域SUBRは、半導体基板SUBの裏面BSに接して配置されている。半導体基板SUB内には、p型ウエル領域PWが形成されている。p型ウエル領域PWは、半導体基板SUBの主表面MSに接して設けられている。半導体基板SUBの主表面MS上には、ゲート絶縁膜GOが形成されている。ゲート絶縁膜GOには、例えばSiO2(二酸化珪素)が用いられる。
実施形態に係る固体撮像素子の単位画素PXは、光電変換領域PCRと、電荷保持領域EHRと、浮遊拡散領域FDと、第1の転送ゲートFTRと、第2の転送ゲートSTRとを有している。また、第1の実施形態に係る固体撮像素子の単位画素PXは、さらに増幅トランジスタATrと、リセットトランジスタRTrと、行選択トランジスタSTrとを有している。
光電変換領域PCRには、入射光により半導体基板SUB中で光電変換された電荷が蓄積される。光電変換領域PCRは、p型ウエル領域PW中において主表面MSに接して形成されている。光電変換領域PCRは、例えば埋込フォトダイオードである。すなわち、光電変換領域PCRは、p型領域PRと第1のn型領域NR1とを有している。
p型領域PRは、p型ウエル領域PW中において、主表面MSに接して(すなわちゲート絶縁膜GOに接して)形成されている。p型領域PRは、その側部において、p型ウエル領域PWと接している。第1のn型領域NR1は、p型ウエル領域PW中において、p型領域PRの裏面BS側に接して形成されている。
p型領域PRは、半導体基板SUBの主表面MSとゲート絶縁膜GOの界面において発生する暗電流が、第1のn型領域NR1側に流入することを抑止する。
電荷保持領域EHRは、光電変換領域PCRから転送された電荷を一時的に保持する。電荷保持領域EHRは、p型ウエル領域PW中において主表面MSに接して形成されている。電荷保持領域EHRは、光電変換領域PCRとの間に間隔が置いて配置されている。電荷保持領域EHRは、ピンニング領域PINと第2のn型領域NR2とを有している。
ピンニング領域PINは、p型ウエル領域PW中において、主表面MSに接して(すなわちゲート絶縁膜GOに接して)形成されている。ピンニング領域PINは、その側部においてp型ウエル領域PWに接している。第2のn型領域NR2は、p型ウエル領域PW中において、ピンニング領域PINの裏面BS側に接して形成されている。
ピンニング領域PINは、第1の幅W1と第2の幅W2(図示しない)を有している。第2のn型領域NR2は、第3の幅W3と第4の幅W4(図示しない)とを有している。第1の幅W1及び第3の幅は、第1の転送ゲートFTRのゲート長方向の幅である。第2の幅W2及び第4の幅は、第1の転送ゲートのゲート幅方向の幅である。
第1の幅W1は、第3の幅W3以上の寸法を有していることが好ましい。第2の幅W2は、第4の幅W4以上の寸法を有していることが好ましい。このことを別の観点からみれば、第2のn型領域NR2には、半導体基板SUBの主表面MSと接している(ゲート絶縁膜GOと接している)箇所がない。すなわち、ピンニング領域PINの側部は、全周にわたってp型ウエル領域PWに接している。
ピンニング領域PINは、例えばp型の導電型を有している。ピンニング領域PINがp型の導電型を有している場合、ピンニング領域PINのp型不純物の濃度は、p型ウエル領域PWのp型不純物の不純物濃度よりも低いことが好ましい。ピンニング領域PINの不純物濃度の1例としては、1×1016/cm3である。
なお、ピンニング領域PINの導電型は、p型に限られるものではない。ピンニング領域PINの導電型は、n型であってもよい。ピンニング領域PINの導電型がn型である場合、ピンニング領域PINのn型不純物の濃度は、第2のn型領域NR2のn型不純物の濃度よりも低い。
第2のn型領域NR2のn型不純物の濃度は、浮遊拡散領域FDのn型不純物の濃度よりも低いことが好ましい。第2のn型領域NR2のn型不純物の濃度は、浮遊拡散領域FDにリセットトランジスタRTrを介して印加されるリセット電位Vrstにより、完全に空乏化するように設定されることが好ましい。第2のn型領域NR2のn型不純物の濃度の1例としては、1×1017/cm3である。
浮遊拡散領域FDは、電荷保持領域EHRから転送された電荷を保持する。浮遊拡散領域FDは、n型の導電型を有している。浮遊拡散領域FDは、p型ウエル領域中において主表面MSに接して形成されている。
浮遊拡散領域FDは、増幅トランジスタATrのゲートに接続されている。増幅トランジスタATrのドレインは、固定電位Vddに接続されている。増幅トランジスタATrのソースは、行選択トランジスタSTrのドレインに接続されている。行選択トランジスタのソースは、垂直信号線VSLに接続されている。図2において図示されていないが、垂直信号線VSL上には負荷トランジスタが形成されている。行選択トランジスタSTrのゲートは、行選択線SELに接続されている。
そのため、行選択トランジスタSTrがオンされている状態においては、浮遊拡散領域FDに保持されている電荷は、増幅トランジスタATrのソースフォロア動作により、電圧に変換される。これにより、単位画素PXに蓄積された電荷に対応した信号が、垂直信号線VSLに出力される。
浮遊拡散領域FDは、リセットトランジスタRTrのソースとなっている。リセットトランジスタRTrのドレインは、リセット電位Vrstが印加されている。リセットトランジスタRTrのゲートは、リセット線RSTに接続されている。リセットトランジスタRTrがオンすることにより(リセット線RSTがハイ状態とされることにより)、浮遊拡散領域FDから電荷が排出される。これにより、浮遊拡散領域FDがリセットされる。
第1の転送ゲートFTRは、第1転送線TR1に接続されている。第1の転送ゲートFTRは、オンされることにより(第1転送線TR1がオン状態とされることにより)、光電変換領域PCRに蓄積された電荷を、電荷保持領域EHRに転送する。なお、第1の転送ゲートFTRのオン状態及びオフ状態において印加される電圧については、後述する。
第1の転送ゲートFTRは、ゲート絶縁膜GO上に形成されている。より具体的には、第1の転送ゲートFTRは、光電変換領域PCRと電荷保持領域EHRとの間のp型ウエル領域PW及び電荷保持領域EHRの各々と絶縁しながら対向するよう形成されている。なお、第1の転送ゲートFTRは、電荷保持領域EHR上の全てにおいて形成されていなくてもよい。第1の転送ゲートFTRは、例えば不純物がドーピングされた多結晶シリコン(Si)が用いられる。
第2の転送ゲートSTRは、第2転送線TR2に接続されている。第2の転送ゲートSTRは、オンされることにより(第2転送線TR2がオン状態とされることにより)、電荷保持領域EHRに保持されている電荷を、浮遊拡散領域FDに転送する。
第2の転送ゲートSTRは、ゲート絶縁膜GO上に形成されている。より具体的には、第2の転送ゲートSTRは、電荷保持領域EHRと浮遊拡散領域FDとの間のp型ウエル領域PWと絶縁しながら対向するよう形成されている。第2の転送ゲートSTRには、例えば不純物がドーピングされた多結晶Siが用いられる。
図2においては図示されていないが、ゲート絶縁膜GO、第1の転送ゲートFTR、第2の転送ゲートSTRは、SiO2等の層間絶縁膜により被覆されている。図2においては図示されていないが、層間絶縁膜上には、Al(アルミニウム)、Cu(銅)等の配線が形成されている。電荷保持領域EHRの上方及び浮遊拡散領域FDの上方は、配線により遮光されている。
(実施形態に係る固体撮像素子の動作)
以下に、実施形態に係る固体撮像素子のグローバルシャッター動作について説明する。
図3に示すように、時刻t0に、全ての単位画素PXにおいて、リセット線RST、第1転送線TR1及び第2転送線TR2がオン状態とされる。これにより、光電変換領域PCR、電荷保持領域EHR及び浮遊拡散領域FDに残存している電荷が掃き出される。すなわち、光電変換領域PCR、電荷保持領域EHR及び浮遊拡散領域FDはリセットされる。
時刻t1に、リセット線RST、第1転送線TR1及び第2転送線TR2が再びオフ状態とされる。そのため、時刻t1において、電荷の蓄積が開始される。すなわち、時刻t1において、光電変換領域PCRにおいて、入射光の光電変換及び光電変換された電荷の蓄積が開始される。この光電変換及び電荷の蓄積は、時刻t2まで継続する。その結果、時刻t1と時刻t2の間の時間が、蓄積時間となる。
時刻t2と時刻t3の間に、全ての単位画素PXにおいて、第1転送線TR1がオン状態となる。これにより、全ての単位画素PXにおいて、蓄積時間の間に光電変換領域PCRに蓄積された電荷が、電荷保持領域EHRに転送される。その後、第1転送線TR1はオフ状態を維持する。
時刻t3から時刻t4の間に、第1行目から第(k−1)行目(なお、kは2以上の整数である。)に属する単位画素PXにおける読出し動作が行われる。時刻t4から時刻t9の間に、第k行目に属する単位画素PXにおける読出しが行われる。
第1行目から第(k−1)行目に属する単位画素PXの読出し動作と、第k行目に属する単位画素PXの読出し動作は同一である。そのため、図3においては、第1行目から第(k−1)行目に属する単位画素PXの読出し動作は省略してある。
時刻t4において、第k行目に属する単位画素PXのリセット線RSTがオン状態とされる。これにより、第k行目に属する単位画素PXの浮遊拡散領域FDがリセット状態とされる。続いて、時刻t5において、第k行目に属する単位画素PXの行選択線SELがオン状態とされる。
これにより、増幅トランジスタATr及び行選択トランジスタSTrを介して、第k行目に属する単位画素PXの浮遊拡散領域FDのリセットレベルに対応する信号が垂直信号線VSL上に読み出される。読み出された信号は、カラム処理部CPにおいて一時的に保持される。その後、時刻t6に、第k行目に属する単位画素PXのリセット線RST及び行選択線SELは、オフ状態とされる。
続いて、時刻t7において、第k行目に属する単位画素PXの第2転送線TR2がオン状態とされる。これにより、第k行目に属する単位画素PXの電荷保持領域EHRに保持されていた電荷が、第k行目に属する単位画素PXの浮遊拡散領域FDに転送される。
さらに、時刻t8において、第k行目に属する単位画素PXの行選択線SELがオン状態とされる。これにより、増幅トランジスタATr及び行選択トランジスタSTrを介して、第k行目に属する単位画素PXの浮遊拡散領域FDに転送された電荷に対応する信号が垂直信号線VSL上に読み出される。
この読み出された電荷に対応する信号及びリセットレベルに対応する信号を用いて、カラム処理部CPはCDS動作を行う。これにより、カラム処理部CPは、ノイズキャンセルされた後の電荷に対応する信号を取得する。時刻t9に、第k行目に属する単位画素PXの行選択線SEL及び第2転送線TR2がオフ状態とされる。以上により、第k行目に属する単位画素PXからの読出し動作が完了する。
以上の動作によると、全ての単位画素PXにおいて、時刻t1から時刻t2までの間が蓄積時間となるため、蓄積時間の同時性が確保される。すなわち、このような実施形態に係る固体撮像素子の動作により、グローバルシャッター動作が実現されている。
以下に、実施形態に係る固体撮像素子の電荷転送動作について説明する。
図4(A)は、蓄積時間が終了した時点におけるポテンシャル図である。図4(A)に示すように、光電変換領域PCRに形成されているポテンシャル井戸内においては、入射光によって光電変換された電荷が蓄積されている。
図4(B)は、第1の転送ゲートFTRがオンされた状態におけるポテンシャル図である。図4(B)に示すように、第1の転送ゲートFTRがオン状態とされることにより、光電変換領域PCRと電荷保持領域EHRの間のポテンシャル障壁が押し下げられる。また、上記のとおり、第1の転送ゲートFTRは、電荷保持領域EHR上にも形成されている。そのため、電荷保持領域EHRのポテンシャルは、光電変換領域PCRのポテンシャルよりも深くなっている。このポテンシャル勾配に従って、光電変換領域PCRに蓄積された電荷は、電荷保持領域EHRに転送される。
図4(C)は、第2の転送ゲートSTRがオンされた状態におけるポテンシャル図である。図4(C)に示すように、第2の転送ゲートSTRがオン状態とされることにより、電荷保持領域EHRと浮遊拡散領域FDの間のポテンシャル障壁は押し下げられる。上記のとおり、第2の転送ゲートSTRがオンされている状態においては、第1の転送ゲートFTRはオフ状態となっている。そのため、電荷保持領域EHRのポテンシャルは、浮遊拡散領域FDのポテンシャルよりも浅くなっている。このポテンシャル勾配に従って、電荷保持領域EHRに保持されている電荷は、浮遊拡散領域FDに転送される。以上の動作により、光電変換領域PCRに蓄積された電荷は、電荷保持領域EHRを経由して、浮遊拡散領域FDに転送される。
以下に、実施形態に係る固体撮像素子の第1転送ゲートに印加される電圧について説明する。
第1の転送ゲートFTRがオン状態となる電圧には、ピンニング領域PINが空乏化する電圧が選択される。第1の転送ゲートFTRがオフ状態とされる電圧には、ピンニング領域PINがピンニングされた状態となる電圧が選択される。
この点を、以下に具体的に説明する。図5に示すように、ピンニング領域PINは、閾値電圧Vthよりも低い電圧が印加される場合、第1の転送ゲートFTRに印加される電圧にかかわらず、一定のポテンシャルを示す。すなわち、この状態においては、ピンニング領域PINはピンニングされた状態となっている。他方、ピンニング領域PINは、閾値電圧Vthよりも高い電圧が印加される場合、第1の転送ゲートFTRに印加される電圧が上昇するに従ってポテンシャルが上昇する。
オフ状態において第1の転送ゲートFTRに印加される電圧は、ピンニング領域PINが第1の転送ゲートFTRに印加される電圧に関わらず一定のポテンシャルを示す範囲から選択される。換言すれば、オフ状態において第1の転送ゲートFTRに印加される電圧は、ピンニング領域PINがピンニングされるような電圧が選択される。他方、オン状態において第1の転送ゲートFTRに印加される電圧は、第1の転送ゲートFTRに印加される電圧が上昇するに従ってピンニング領域PINのポテンシャルが上昇する範囲から選択される。
なお、ピンニング領域PINがn型の導電型を有している場合については、第1の転送ゲートFTRがオフ状態となる電圧が、負の電圧となる。これは、ピンニング領域PINがピンニングされた状態とするためには、第1の転送ゲートFTRに負の電圧を印加することにより、周囲からピンニング領域PINにホールを注入する必要があるからである。
(実施形態に係る固体撮像素子の効果)
以下に、実施形態に係る固体撮像素子の効果について説明する。
実施形態に係る固体撮像素子によると、グローバルシャッター動作時において、暗電流の発生を抑制しつつ、転送不良も抑制することが可能となる。この効果の詳細について、以下に詳述する。
まず、暗電流発生の抑制に関して第1の比較例と対比しながら説明する。図6に示すように、第1の比較例に係る固体撮像素子は、半導体基板SUBを有している。半導体基板SUBは、主表面MSと裏面BSとを有している。主表面MS上には、ゲート絶縁膜GOが形成されている。半導体基板SUB中には、光電変換領域PCRと、電荷保持領域EHRと、浮遊拡散領域FDとが設けられている。これらの点において、第1の比較例に係る固体撮像素子は、実施形態に係る固体撮像素子と同様である。
しかしながら、第1の比較例に係る固体撮像素子は、ピンニング領域PINを有していない点において、実施形態に係る固体撮像素子と異なっている。
第1の比較例に係る固体撮像素子の電荷保持領域EHRは、第1の転送ゲートFTRがオフ状態において、深さ方向(主表面MSから裏面BSに向かう方向)に沿って、図7中の点線で示されるポテンシャルプロファイルを示す。他方、実施形態に係る固体撮像素子の電荷保持領域EHRは、第1の転送ゲートFTRのオフ状態において、深さ方向に沿って図7中の実線で示されるポテンシャルプロファイルを示す。
上記のとおり、実施形態に係る固体撮像素子においては、第1の転送ゲートFTRがオフ状態においてピンニング領域PINがピンニングされている。そのため、半導体基板SUBの主表面MSとゲート絶縁膜GOの界面での界面準位等に起因した電子の発生、ひいては暗電流の発生が抑制されることになる。
他方、第1の比較例に係る固体撮像素子においては、電荷保持領域EHRは、ピンニング領域PINを有していないため、半導体基板SUBの主表面MSとゲート絶縁膜GOの界面において電子の発生が抑制されない。そして、発生した電子は、ポテンシャルプロファイルに沿って、暗電流として電荷保持領域EHRに流入する。
グローバルシャッター動作を行う場合、電荷保持領域EHRには、光電変換領域PCRから転送された電荷が、最大約1フレーム時間保持されることになる。実施形態に係る固体撮像素子においては、上記のとおり電荷保持領域EHRへの流入が抑制される。そのため、実施形態に係る固体撮像素子をグローバルシャッター動作させ、電荷保持領域EHRに長時間電荷が保持されていたとしても、暗電流の影響は受けにくい。
次に、転送不良の抑制について説明する。第1の転送ゲートFTRがオン状態となり光電変換領域PCRに蓄積された電荷が電荷保持領域EHRに転送される際には、ピンニング領域PINが空乏化する。その結果、ピンニング領域PINを有していても、転送不良が生じにくい。以上のように、実施形態に係る固体撮像素子によると、グローバルシャッター動作時において、暗電流の発生を抑制しつつ、転送不良も抑制することができる。
以下に、実施形態に係る固体撮像素子の付加的な効果について説明する。実施形態に係る固体撮像素子において、ピンニング領域PINの不純物濃度をp型ウエルの不純物濃度よりも低くした場合、光電変換領域PCRに蓄積された電荷が電荷保持領域EHRに転送される際に、ピンニング領域PINを容易に空乏化させることができる。そのため、この場合には、転送不良をより抑制することが可能となる。
実施形態に係る固体撮像素子において、第2のn型領域NR2の不純物濃度を浮遊拡散領域FDの不純物濃度よりも小さくした場合、電荷保持領域EHRと浮遊拡散領域FDの間のポテンシャル勾配が大きくなる。その結果、電荷保持領域EHRと浮遊拡散領域FDの間の電荷の完全転送がより確実に実現される。
実施形態に係る固体撮像素子において、ピンニング領域PINの幅を第2のn型領域NR2の幅と同じか、第2のn型領域NR2の幅よりも広くした場合、転送不良をより抑制することができる。この効果については、第2の比較例と対比することにより、以下に詳述する。
第2の比較例に係る固体撮像素子は、図8に示すように、半導体基板SUBを有している。半導体基板SUBは、主表面MSと裏面BSとを有している。主表面MS上には、ゲート絶縁膜GOが形成されている。半導体基板SUB中には、光電変換領域PCRと、電荷保持領域EHRと、浮遊拡散領域FDとが設けられている。電荷保持領域EHRは、ピンニング領域PINを有している。これらの点において、第2の比較例に係る固体撮像素子は実施形態に係る固体撮像素子と同様である。
しかしながら、第2の比較例に係る固体撮像素子においては、実施形態に係る固体撮像素子と異なり、ピンニング領域PINの幅を第2のn型領域NR2の幅よりも狭い。
その結果、第2の比較例に係る固体撮像素子においては、図9に示すように、電荷保持領域EHRのポテンシャル井戸の端部に、ポテンシャルディップPTDが形成される。ポテンシャルディップPTDは、電荷保持領域EHRの他の部分よりもポテンシャルが深くなっている。
このようなポテンシャルディップPTDが形成された場合、光電変換領域PCRから電荷保持領域EHRに電荷が転送された際に、一部の電荷がポテンシャルディップPTDにトラップされてしまう。ポテンシャルディップPTDにトラップされた電荷は、ポテンシャルディップPTDが電荷保持領域EHRの他の部分よりもポテンシャルが深いため、電荷保持領域EHRから浮遊拡散領域FDに電荷を転送する際にも残存しやすい。
しかしながら、実施形態に係る固体撮像素子においてピンニング領域PINの幅を第2のn型領域NR2の幅と同じか、第2のn型領域NR2の幅よりも広くした場合、このようなポテンシャルディップは形成されない。そのため、この場合には、転送不良をさらに抑制することが可能となる。
実施形態に係る固体撮像素子において、ピンニング領域PINをp型の導電型とし、かつピンニング領域PINのp型不純物の濃度がp型ウエル領域PWのp型不純物の濃度よりも低い場合、第1の転送ゲートFTRのオン時に、ピンニング領域PINが確実に空乏化される。そのため、この場合には、転送不良をさらに抑制することが可能となる。
実施形態に係る固体撮像素子において、ピンニング領域PINをn型の導電型とした場合、ピンニング領域PINを形成するために第2のn型領域NR2とは別にp型の不純物のイオン注入を行う必要がない。そのため、この場合には、ピンニング領域PINの形成を簡略化することができる。
実施形態に係る固体撮像素子において、第2のn型領域NR2のn型不純物の濃度を、浮遊拡散領域FDのn型不純物の濃度よりも低くした場合、電荷保持領域EHRと浮遊拡散領域との間のポテンシャル勾配が大きくなる。そのため、より確実に電荷の完全転送を行うことが可能となる。
今回開示された実施形態はすべての点で例示であって、制限的なものではないと考えられるべきである。本発明の範囲は上記した実施の形態ではなく特許請求の範囲によって示され、特許請求の範囲と均等の意味、および範囲内でのすべての変更が含まれることが意図される。
ATr 増幅トランジスタ、BS 裏面、CP カラム処理部、EHR 電荷保持領域、FD 浮遊拡散領域、FTR 第1の転送ゲート、GO ゲート絶縁膜、HD 水平駆動部、MS 主表面、NR1 第1のn型領域、NR2 第2のn型領域、OUT 出力部、PCR 光電変換領域、PDL 画素駆動線、PIN ピンニング領域、PR p型領域、PTD ポテンシャルディップ、PW p型ウエル領域、PX 単位画素、PXA 画素アレイ部、RST リセット線、RTr リセットトランジスタ、SC システム制御部、SEL 行選択線、STR 第2の転送ゲート、STr 行選択トランジスタ、SUB 半導体基板、SUBR 基板領域、TR1 第1転送線、TR2 第2転送線、VD 垂直駆動部、Vrst リセット電位、VSL 垂直信号線、Vdd 固定電位、Vth 閾値電圧、W1 第1の幅、W2 第2の幅、W3 第3の幅、W4 第4の幅。

Claims (5)

  1. 主表面と、前記主表面の反対側の面である裏面とを有する半導体基板と、
    前記半導体基板中において前記主表面に接して配置され、第1の導電型を有するウエル領域と、
    前記ウエル領域中において前記主表面に接して配置され、第2の導電型を有する光電変換領域と、
    前記ウエル領域中において前記主表面に接して配置された電荷保持領域と、
    前記ウエル領域中において前記主表面に接して配置され、第2の導電型を有する浮遊拡散領域と、
    前記主表面上において、前記光電変換領域と前記電荷保持領域との間の前記ウエル領域及び前記電荷保持領域の各々と絶縁しながら対向するように形成されている第1の転送ゲートと、
    前記主表面上において、前記電荷保持領域と前記浮遊拡散領域との間の前記ウエル領域と絶縁しながら対向するように形成されている第2の転送ゲートとを備え、
    前記電荷保持領域は、前記主表面に接して形成されたピンニング領域と、前記ピンニング領域の前記裏面側に接して形成されたn型領域とを有している、固体撮像素子。
  2. 前記ピンニング領域の導電型及び前記第2の導電型はp型であり、
    前記ピンニング領域の不純物濃度は、前記ウエル領域の不純物濃度よりも低い、請求項1に記載の固体撮像素子。
  3. 前記ピンニング領域の幅は、前記n型領域の幅以上の寸法を有している、請求項1に記載の固体撮像素子。
  4. 前記ピンニング領域の導電型はn型であり、
    前記ピンニング領域の不純物濃度は、前記n型領域の不純物濃度よりも低く、
    前記第1の転送ゲートには、オフ時に前記ピンニング領域をピンニングさせる負の電位が印加される、請求項1記載の固体撮像素子。
  5. 前記n型領域の不純物濃度は、前記浮遊拡散領域の不純物濃度よりも低い、請求項1記載の固体撮像素子。
JP2016023788A 2016-02-10 2016-02-10 固体撮像素子 Pending JP2017143189A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2016023788A JP2017143189A (ja) 2016-02-10 2016-02-10 固体撮像素子
US15/372,775 US9899446B2 (en) 2016-02-10 2016-12-08 Solid-state image sensing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016023788A JP2017143189A (ja) 2016-02-10 2016-02-10 固体撮像素子

Publications (1)

Publication Number Publication Date
JP2017143189A true JP2017143189A (ja) 2017-08-17

Family

ID=59496897

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016023788A Pending JP2017143189A (ja) 2016-02-10 2016-02-10 固体撮像素子

Country Status (2)

Country Link
US (1) US9899446B2 (ja)
JP (1) JP2017143189A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210064687A (ko) * 2019-11-26 2021-06-03 에스케이하이닉스 주식회사 이미지 센서

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5568880B2 (ja) * 2008-04-03 2014-08-13 ソニー株式会社 固体撮像装置、固体撮像装置の駆動方法および電子機器
JP5436173B2 (ja) * 2009-12-02 2014-03-05 キヤノン株式会社 固体撮像装置
JP5651976B2 (ja) * 2010-03-26 2015-01-14 ソニー株式会社 固体撮像素子およびその製造方法、並びに電子機器
JP5671830B2 (ja) * 2010-03-31 2015-02-18 ソニー株式会社 固体撮像素子、固体撮像素子の製造方法、および電子機器
JP5651982B2 (ja) * 2010-03-31 2015-01-14 ソニー株式会社 固体撮像装置、固体撮像装置の製造方法、及び電子機器
JP5601001B2 (ja) * 2010-03-31 2014-10-08 ソニー株式会社 固体撮像素子および駆動方法、並びに電子機器
JP5403369B2 (ja) * 2010-03-31 2014-01-29 ソニー株式会社 固体撮像素子および駆動方法、並びに電子機器
JP2011216673A (ja) * 2010-03-31 2011-10-27 Sony Corp 固体撮像装置、固体撮像装置の製造方法、および電子機器
JP2011222708A (ja) * 2010-04-08 2011-11-04 Sony Corp 固体撮像装置、固体撮像装置の製造方法、および電子機器
JP5673063B2 (ja) * 2010-12-15 2015-02-18 ソニー株式会社 固体撮像素子および駆動方法、並びに電子機器
TWI505453B (zh) * 2011-07-12 2015-10-21 Sony Corp 固態成像裝置,用於驅動其之方法,用於製造其之方法,及電子裝置
JP6120042B2 (ja) * 2012-03-30 2017-04-26 ソニー株式会社 固体撮像素子および駆動方法、並びに、電子機器
JP2014063889A (ja) * 2012-09-21 2014-04-10 Sony Corp 固体撮像素子および方法、並びに、電子機器
JP6595750B2 (ja) * 2014-03-14 2019-10-23 キヤノン株式会社 固体撮像装置及び撮像システム

Also Published As

Publication number Publication date
US9899446B2 (en) 2018-02-20
US20170229510A1 (en) 2017-08-10

Similar Documents

Publication Publication Date Title
JP3201514U (ja) シャッタ効率を改善したグローバルシャッタ・イメージセンサ画素
JP6126666B2 (ja) 固体撮像装置及び電子機器
JP5258551B2 (ja) 固体撮像装置、その駆動方法及び撮像システム
US8031250B2 (en) Solid-state imaging device and method of driving the same
US8902341B2 (en) Solid-state imaging device, driving method of solid-state imaging device, and electronic apparatus
JP4752926B2 (ja) 固体撮像装置、固体撮像装置の製造方法、固体撮像装置の駆動方法、電子機器
US8289425B2 (en) Solid-state image pickup device with an improved output amplifier circuitry
US9654713B2 (en) Image sensors, methods, and pixels with tri-level biased transfer gates
US8723284B1 (en) Back side illuminated CMOS image sensor with global shutter storage gates stacked on top of pinned photodiodes
TW201143073A (en) Solid-state imaging device, method of manufacturing solid-state imaging device, and electronic apparatus
KR20080113398A (ko) 화상 센서의 글로벌 저장부에 대한 롤링 더블 리셋 타이밍을 제공하는 방법 및 장치
JP2017055322A (ja) 撮像装置、撮像システム、および、撮像装置の制御方法
US9502452B2 (en) Image pickup apparatus, image pickup system, and image pickup apparatus driving method
WO2007139787A2 (en) Method and apparatus providing dark current reduction in an active pixel sensor
JP2009278241A (ja) 固体撮像装置の駆動方法および固体撮像装置
US20140014816A1 (en) Imaging element and imaging method
WO2016027682A1 (ja) 固体撮像素子および電子機器
WO2014141898A1 (ja) 固体撮像素子、製造方法、および電子機器
JP4155568B2 (ja) 固体撮像装置及びカメラ
US9538104B2 (en) Imaging apparatus, imaging method, manufacturing apparatus, manufacturing method, and electronic apparatus
JP4285388B2 (ja) 固体撮像装置
JP3919243B2 (ja) 光電変換装置
JP6012195B2 (ja) 光電変換装置、および、光電変換装置の駆動方法
US9899446B2 (en) Solid-state image sensing device
JP2013131516A (ja) 固体撮像装置、固体撮像装置の製造方法、及び、電子機器