JP2017076106A - 表示パネル - Google Patents

表示パネル Download PDF

Info

Publication number
JP2017076106A
JP2017076106A JP2016102185A JP2016102185A JP2017076106A JP 2017076106 A JP2017076106 A JP 2017076106A JP 2016102185 A JP2016102185 A JP 2016102185A JP 2016102185 A JP2016102185 A JP 2016102185A JP 2017076106 A JP2017076106 A JP 2017076106A
Authority
JP
Japan
Prior art keywords
edge
active layer
display panel
transistor
channel region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2016102185A
Other languages
English (en)
Inventor
翊菱 余
Yi-Ling YU
翊菱 余
峻良 林
Chun-Liang Lin
峻良 林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Innolux Corp
Original Assignee
Innolux Display Corp
Innolux Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Display Corp, Innolux Corp filed Critical Innolux Display Corp
Publication of JP2017076106A publication Critical patent/JP2017076106A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Nonlinear Science (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Thin Film Transistor (AREA)

Abstract

【課題】非表示領域におけるトランジスタの電気特性を向上させることが可能な表示パネルを提供する。
【解決手段】表示パネルは、表示領域と非表示領域とを有する基板と、前記非表示領域に配置され、前記基板上に配置される活性層を有する第1トランジスタと、前記非表示領域に配置され、前記活性層の上方に配置される開口を有し、当該開口の面積が前記活性層の面積よりも大きい透明導電層とを含む。
【選択図】図2A

Description

本発明は、表示パネルに関し、特に、非表示領域におけるトランジスタの電気特性を向上させることが可能な表示パネルに関するものである。
ディスプレイ技術の進展に伴って、全ての表示設備において小型化・薄型化・軽量化が進められている。このため、現在主流となっているディスプレイ装置は、従来の陰極線管から、例えば、液晶表示設備や有機EL表示設備などの薄型ディスプレイへと発展してきている。特に、液晶表示設備や有機EL表示設備は、例えば日常生活で使用される携帯電話、ノートパソコン、ビデオカメラ、カメラ、音楽プレーヤ、モバイルナビゲーション装置、及びテレビなどの表示装置に用いられ、幅広い分野に適用することが可能となっている。このように、液晶表示パネルや有機EL表示パネルは、上記表示装置に多く使用されている。
液晶表示設備や有機EL表示設備は、よく使用されている表示設備であり、特に、液晶表示設備技術については、その発展が既に成熟化しているといえる。しかし、各メーカーは、技術が進むのに伴って表示品質に対する消費者の要求を満たすために、依然としてハイエンド表示装置の開発に力を注いでいる。このうち、表示設備の全体効率に影響する要素としては、表示領域における薄膜トランジスタの構造のほか、非表示領域におけるゲート駆動回路領域に使用されている薄膜トランジスタの構造がある。
このため、液晶表示設備や有機EL表示設備は、よく使用されている表示設備であるものの、消費者の要求を満たすことができるような、より表示品質の優れた表示設備を開発する必要がある。具体的にいえば、非表示領域におけるゲート駆動回路領域に使用されている薄膜トランジスタの構造を改良しなければならない。
本発明の目的は、ゲート駆動回路領域において、トランジスタの上方に透明導電層が設けないようにすることにより、トップゲート(Top gate)効果を回避することができ、さらに、トランジスタのスイッチング及び動作の特性を向上させることが可能な表示パネルを提供することにある。
本発明に係る表示パネルは、表示領域と非表示領域とを有する基板と、前記非表示領域に配置され、前記基板上に配置される活性層を有する第1トランジスタと、前記非表示領域に配置され、前記活性層の上方に配置される開口を有し、当該開口の面積が前記活性層の面積よりも大きい透明導電層とを含む。
本発明の表示パネルにおいて、前記開口から前記活性層が完全に露出するように設けられる。
本発明の表示パネルにおいて、前記第1トランジスタは、前記基板上に配置されるゲート電極をさらに有し、前記開口は、第1エッジと、第2エッジとを有し、前記ゲート電極は、第3エッジと、第4エッジとを有し、前記第1エッジ及び前記第1エッジに近接する前記第3エッジは、前記活性層のチャンネル領域の幅方向に延びており、前記第2エッジ及び前記第2エッジに近接する前記第4エッジは、前記活性層のチャンネル領域の長さ方向に延びており、前記第1エッジと前記第3エッジとの最短距離は、前記第2エッジと前記第4エッジとの最短距離よりも大きい。
本発明の表示パネルにおいて、前記開口は、第1エッジと、第2エッジとを有し、前記活性層は、第5エッジと、第6エッジとを有し、前記第1エッジ及び前記第1エッジに近接する前記第5エッジは、前記活性層のチャンネル領域の幅方向に延びており、前記第2エッジ及び前記第2エッジに近接する前記第6エッジは、前記活性層のチャンネル領域の長さ方向に延びており、前記第1エッジと前記第5エッジとの最短距離は、前記第2エッジと前記第6エッジとの最短距離よりも大きい。
本発明の表示パネルにおいて、前記第1トランジスタは、第1伝送線路を介して第1パッドに電気的に接続され、前記第1伝送線路の線幅は、前記第1パッドの幅よりも小さい。
本発明の表示パネルにおいて、前記非表示領域に配置される第2トランジスタをさらに含み、前記第2トランジスタは、第2伝送線路を介して前記第1パッドに電気的に接続される第2パッドに電気的に接続され、前記第2伝送線路の線幅は、前記第2パッドの幅よりも小さい。
本発明の表示パネルにおいて、前記第1トランジスタは、前記活性層上に配置され、孔を有する絶縁層と、前記絶縁層上に配置され、前記孔を通じて前記活性層に電気的に接続される第1導電電極とをさらに有し、前記孔は、前記活性層のチャンネル領域の長さ方向における最大長さが、前記活性層のチャンネル領域の幅方向における最大長さよりも大きい。
本発明の表示パネルにおいて、前記第1トランジスタは、前記基板上に配置され、その上に前記活性層が配置され、第3エッジを有するゲート電極と、前記活性層上に配置され、孔を有する絶縁層と、前記絶縁層上に配置され、前記孔を通じて前記活性層に電気的に接続される第1導電電極とをさらに有し、前記第3エッジの延びる方向は、前記活性層のチャンネル領域の幅方向と実質的に同じであり、前記第1導電電極は、前記孔の上方に位置する第1の幅が、前記第3エッジの上方に位置する第2の幅よりも大きい。
本発明の表示パネルにおいて、前記活性層のチャンネル領域の幅方向は、前記チャンネル領域におけるキャリアの移動方向であり、前記活性層のチャンネル領域の長さ方向は、前記チャンネル領域におけるキャリアの移動方向に対して垂直な方向である。
本発明の表示パネルにおいて、前記活性層は、金属酸化物を含む。
本発明の表示パネルによれば、非表示領域におけるゲート駆動回路領域において、トランジスタの活性層上方の透明導電層には、開口が設けられている。開口の面積は、活性層の面積よりも大きい。特に、開口から活性層が完全に露出するように設けられている。このようにすれば、活性層上方に透明導電層が配置されることに起因するトップゲート効果の発生を回避することができる。さらに、ゲート駆動回路領域におけるトランジスタのスイッチング及び動作の特性を向上させることができる。また、トランジスタのチャンネル領域におけるキャリアの伝送も、トランジスタ上方の透明導電層の影響を受けることがある。そのため、延伸方向がキャリアの移動方向と実質的に同じである、透明導電層における開口のエッジを、チャンネル領域から離れるように設ける。これにより、チャンネル領域の動作は、透明導電層と活性層との間に生じるトップゲート効果に影響されることを回避することができる。さらに、トランジスタのスイッチング及び動作の特性を向上させることができる。
本発明の好ましい実施例による表示パネルを示す断面概略図である。 本発明の好ましい実施例による表示パネルの非表示領域におけるゲート駆動回路領域を示す平面図である。 本発明の好ましい実施例による表示パネルの非表示領域におけるゲート駆動回路領域を示す平面図である。 本発明の好ましい実施例による表示パネルの非表示領域におけるゲート駆動回路領域を示す要部拡大図である。 本発明の好ましい実施例による表示パネルの非表示領域におけるゲート駆動回路領域を示す要部拡大図である。 本発明の好ましい実施例による表示パネルの非表示領域における第1トランジスタを示す断面概略図である。 本発明の好ましい実施例による表示パネルの非表示領域における第1パッド及び第2パッドを示す断面概略図である。 本発明の他の好ましい実施例による表示パネルの非表示領域におけるゲート駆動回路領域を示す平面図である。 本発明の好ましい実施例による表示パネルの非表示領域における第1トランジスタを示す断面概略図である。 本発明の別の好ましい実施例による表示パネルの非表示領域におけるゲート駆動回路領域を示す平面図である。 本発明の表示設備を示す概略図である。
本発明の特徴、利点などをさらに明瞭にするために、本発明を実施する具体的な実施例について、図面を参照しながら詳細に説明する。
図1は、本発明の好ましい実施例による表示パネルを示す断面概略図である。本実施例において、表示パネルは、第1基板1と、第2基板2と、第1基板1と第2基板2との間に挟設される表示層3とを含んでいる。ここで、第1基板1は、上方に薄膜トランジスタユニット(図示せず)が配置される薄膜トランジスタ基板であってもよい。第2基板2は、上方にカラーフィルタ層(図示せず)が配置されるカラーフィルタ基板であってもよい。しかし、本発明の他の実施例において、カラーフィルタ層(図示せず)は、第1基板1上に配置されてもよい。この場合、第1基板1は、カラーフィルタアレイを統合した薄膜トランジスタ基板(Color Filter on Array,COA)となる。また、本実施例において、表示パネルにおける表示層3は、液晶層又は有機EL層であってもよい。
図1に示すように、本実施例において、表示パネルは、表示領域AAと、非表示領域Bとを含んでいる。非表示領域Bは、表示領域AAを囲むように配置されている。以下、非表示領域Bにおけるゲート駆動回路領域のデザインについて詳しく説明する。
図2A及び図2Bは、本発明の好ましい実施例による表示パネルの非表示領域におけるゲート駆動回路領域を示す平面図である。図2Bは、図2Aと同じ図であるが、説明の便宜上、図2Aの断面線を非表示にした図である。図2C及び図2Dは、図2A及び図2Bの要部拡大図である。図3は、図2AのA−A’線に沿ったトランジスタの断面概略図である。図4は、図2AのB−B’線に沿った第1パッド及び第2パッドを示す断面概略図である。
図2A、図3及び図4に示すように、まず、基板11を提供し、基板11上にゲート電極12及び第2パッド202を含む第1金属層を形成する。その後、第1金属上にゲート絶縁層13を形成する。ここで、第2パッド202に対応するゲート絶縁層13は、第2パッド202を露出させるための孔131を有している。ゲート絶縁層13を形成した後、第1トランジスタ10及び第2トランジスタ20を形成しようとする領域において、ゲート絶縁層13上にゲート電極12対応する活性層14,24を一対形成する。そして、活性層14,24及びゲート絶縁層13上に絶縁層15を形成する。絶縁層15は、活性層14,24の一部を露出させるための孔151を有している。さらに、絶縁層15上に、第1導電電極161,261と、第2導電電極162,262と、第3導電電極263と、第1パッド102とを含む第2金属層を形成する。このうち、隣り合う第1導電電極161,261、第2導電電極162,262及び第3導電電極263は、チャンネル領域163を形成するように、互いに所定距離をあけて設けられている。また、第1導電電極161,261、第2導電電極162,262及び第3導電電極263は、活性層14,24に電気的に接続されている。第1パッド102は、第2パッド202に電気的に接続されている。ここで、第1導電電極161は、ソースとして用いられ、第2導電電極162は、ドレインとして用いられている。その後、絶縁層15及び第1導電電極161,261と、第2導電電極162,262と、第3導電電極263と、第1パッド102とを含む第2金属層上に、保護層17を形成する。さらに、保護層17上に透明導電層18を形成する。透明導電層18は、活性層14,24に対応する箇所に開口181,281を有している。上記手順で本実施例による表示パネルの非表示領域におけるゲート駆動回路領域を完成させる。
本実施例において、基板11は、例えば、ガラス、プラスチック、可撓性材質などの基材材料によって作製されてもよい。第1金属層及び第2金属層は、例えば、金属、合金、金属酸化物、金属酸窒化物又は他の電極材料などの導電材料によって作製されてもよい。ゲート絶縁層13、絶縁層15及び保護層17は、酸化物(例えば、酸化シリコンSiOx)、窒化物(例えば、窒化シリコンSiNx)、アルミナ又は窒素酸化物などの絶縁層材料によって作製されてもよい。活性層14,24は、例えば、IGZOの金属酸化物を含む材料であってもよく、その金属は、インジウム、ガリウム、亜鉛、スズ、アルミニウム又はこれらの組み合わせであってもよい。透明導電層18は、例えば、ITO、IZO又はITZOなどの透明導電電極材料によって作製されてもよい。しかし、本発明の他の実施例において、上記構成の材料はこれらに限定されない。
図1、図2A及び図3に示すように、本実施例による表示パネルは、表示領域AAと非表示領域Bとを有する基板11と、非表示領域Bに配置され、基板11上に配置される活性層14を有する第1トランジスタ10と、非表示領域Bに配置される透明導電層18とを含んでいる。透明導電層18は、活性層14の上方に配置される開口181を有し、開口181の面積が活性層14の面積よりも大きい。また、本実施例による表示パネルは、非表示領域B上に配置され、活性層24を有する第2トランジスタ20さらに含んでいる。このうち、透明導電層18は、活性層24の上方に配置される開口281を有し、開口281の面積が活性層24の面積よりも大きい。特に、透明導電層18の開口181,281から活性層14,24が完全に露出するように設けられている。ここで、非表示領域Bの透明導電層18は、共通電極層(図示せず)の電位を接地電位とするように、表示領域AAの共通電極層(図示せず)と同じ層である。
本実施例の表示パネルでは、非表示領域Bのゲート駆動回路領域において、第1トランジスタ10及び第2トランジスタ20の活性層14,24の上方の透明導電層18には、それぞれ、開口181,281が設けられている。開口181,281の面積は、活性層14,24の面積よりも大きい。特に、開口181,281は、活性層14,24を完全に露出させることができる。これにより、活性層14,24の上方に透明導電層18が配置されることに起因するトップゲート効果の発生を回避することができる。さらに、ゲート駆動回路領域における第1トランジスタ10及び第2トランジスタ20のスイッチング及び動作の特性を向上させることができる。
本実施例において、第1トランジスタ10と第2トランジスタ20は、類似するように設計されているが、第1トランジスタ10が2つの導電電極(第1導電電極161及び第2導電電極162)を有し、第2トランジスタ20が5つの導電電極(第1導電電極261、第2導電電極262及び3つの第3導電電極263)を有している点が異なる。しかし、本発明の他の実施例において、第1トランジスタ10及び第2トランジスタ20の導電電極の数が図2Aに示すようなものに限定されない。第1トランジスタ10及び第2トランジスタ20のそれぞれは、少なくともソース及びドレインとして用いられる2つの導電電極を有すればよい。なお、本実施例及び他の実施例には、特に言及しない場合、第2トランジスタ20は、第1トランジスタ10と類似した構造的な特徴を有する。また、第1トランジスタ10及び第2トランジスタ20において、活性層14,24と透明導電層18の開口181,281との関係も類似している。したがって、本実施例では、第1トランジスタ10と第2トランジスタ20が類似した構造的な特徴を有するため、第1トランジスタ10のみを例示して説明する。
図2A〜図2Cを参照すると、図2Cは、図2A及び図2Bにおける第1トランジスタ10の要部拡大図である。本実施例による表示パネルの非表示領域において、第1トランジスタ10は、基板11(図3に示す)上に配置されるゲート電極12を有している。開口181は、第1エッジ1811と、第2エッジ1812とを有している。ゲート電極12は、第3エッジ121と、第4エッジ122とを有している。このうち、第1エッジ1811及び第3エッジ121は、活性層14のチャンネル領域163の幅方向Xに延びており、第1エッジ1811は、第3エッジ121に近接して設けられている。第2エッジ1812及び第4エッジ122は、活性層14のチャンネル領域163の長さ方向Yに延びており、第2エッジ1812は、第4エッジ122に近接して設けられている。ここで、第1エッジ1811と第3エッジ121との最短距離L1が、第2エッジ1812と第4エッジ122との最短距離L2よりも大きい。本実施例において、活性層14のチャンネル領域163の幅方向Xは、チャンネル領域163におけるキャリアの移動方向であり、活性層14のチャンネル領域163の長さ方向Yは、チャンネル領域163におけるキャリアの移動方向に対して垂直な方向である。
また、図2A〜図2Cに示すように、本実施例による表示パネルの非表示領域において、活性層14は、第5エッジ141と、第6エッジ142とを有している。第5エッジ141は、活性層14のチャンネル領域163の幅方向Xに延びており、第1エッジ1811に近接して設けられている。第6エッジ142は、活性層14のチャンネル領域163の長さ方向Yに延びており、第2エッジ1812に近接して設けられている。ここで、第1エッジ1811と第5エッジ141との最短距離L3が、第2エッジ1812と第6エッジ142との最短距離L4よりも大きい。
本実施例において、第1トランジスタ10のチャンネル領域163におけるキャリアの伝送は、第1トランジスタ10上方の透明導電層18(図3に示す)の影響を受けることがある。そのため、透明導電層18(図3に示す)における開口181の第1エッジ1811をチャンネル領域163から離れるように設ける。ここで、第1エッジ1811の延びる方向は、キャリアの移動方向と実質的に同じである。具体的に、本実施例では、開口181の第1エッジ1811とゲート電極12の第3エッジ121との間の最短距離L1を、開口181の第2エッジ1812とゲート電極12の第4エッジ122との間の最短距離L2より大きくするように設計する。また、開口181の第1エッジ1811と活性層14の第5エッジ141との間の最短距離L3を、開口181の第2エッジ1812と活性層14の第6エッジ142との間の最短距離L4より大きくするように設計する。このようにすれば、透明導電層18(図3に示す)とチャンネル領域163との間の間隔を大きくすることができる。これにより、透明導電層18(図3に示す)とチャンネル領域163が近すぎることに起因する、チャンネル領域163における電子の輸送への影響を回避することができる。また、透明導電層18(図3に示す)と活性層14との間に生じるトップゲート効果によってチャンネル領域163の動作が影響されることを回避することができる。さらに、第1トランジスタ10のスイッチング及び動作の特性を向上させることができる。
ここで、透明導電層18(図3に示す)の開口181の第1エッジ1811を例示して説明したが、第1エッジ1811に対向する対向エッジ1813と、ゲート電極12及び活性層14との関係も上記第1エッジ1811に類似しているため、その説明を省略する。
図2A〜図2Cに示すように、第1トランジスタ10のゲート電極12の第3エッジ121の延びる方向は、活性層14のチャンネル領域163の幅方向Xと実質的に同じである。すなわち、第3エッジ121の延びる方向がチャンネル領域163の幅方向Xに対して平行であるか、両者間の角度が5度より小さくなるように形成されている。絶縁層15(図3に示す)は、活性層14上に配置され、孔151を有している。第1導電電極161は、絶縁層15(図3に示す)上に配置され、孔151を通じて活性層14に電気的に接続されている。孔151に対応する第1導電電極161に比べ、ゲート電極12の第3エッジ121に対応する第1導電電極161は、凹構造を有している。より詳細に、孔151上方に位置する第1導電電極161は、第1の幅W5を有し、第3エッジ121上方に位置する第1導電電極161は、第2の幅W6を有し、第1の幅W5が第2の幅W6よりも大きくなるように形成されている。なお、第2導電電極262は、凹構造を有していない。
ゲート電極12の第3エッジ121に対応する第1導電電極161が凹構造を有している場合、第1導電電極161は、信号を送受信するための信号伝送線路に同時に接続されているため、ゲート電極12と重なる箇所に少なくとも1つの切り欠きを設けるように設計する。これにより、第1導電電極161の信号を伝送するRC負荷(RC loading)を低減することができる。一方、第2導電電極262は、信号を送受信するための信号伝送線路に同時に接続されていないため、ゲート電極12と重なる箇所に切り欠きを設けないように設計する。しかし、本発明はこれに限定されない。第2導電電極262は、信号を送受信するための信号伝送線路に同時に接続されている場合、ゲート電極12と重なる箇所に切り欠きを設けるように設計することが好ましい。
図2A、図2B及び図2Dを参照すると、図2Dは、図2A及び図2Bにおける第1パッド102及び第2パッド202の要部拡大図である。第1トランジスタ10は、第1伝送線路101を介して第1パッド102に電気的に接続され、第1伝送線路101の線幅W1が第1パッド102の幅W2よりも小さい。また、第2トランジスタ20は、第2伝送線路201を介して第2パッド202に電気的に接続され、第2伝送線路201の線幅W3が第2パッド202の幅W4よりも小さい。ここで、第2パッド202は、第1パッド102に電気的に接続されている。図2B及び図4に示すように、第1パッド102及び第2パッド202は、孔131を通じて互いに電気的に接続されている。このため、孔131を形成するように、第1パッド102の幅W2を第1伝送線路101の線幅W1よりも大きく、第2パッド202の幅W4を第2伝送線路201の線幅W3よりも大きくするように設計する。
また、図2A〜図2Cに示すように、活性層14上に配置される絶縁層15(図3に示す)は、孔151を含んでいる。絶縁層15上に配置される第1導電電極261及び第2導電電極262は、それぞれ、孔151を通じて活性層14に電気的に接続されている。孔151は、活性層14のチャンネル領域163の長さ方向Yにおける最大長さL5が、活性層14のチャンネル領域163の幅方向Xにおける最大長さL6よりも大きい。より詳細に、孔151は、キャリアの輸送方向に対して垂直な最大長さL5が、キャリアの輸送方向に対して平行な最大長さL6よりも大きい。これにより、キャリアの移動距離を短縮することができるとともに、キャリアを輸送する領域を大きくすることができる。さらに、活性層14の電子輸送効率を向上させることができる。
図5は、本発明の他の好ましい実施例による表示パネルの非表示領域におけるゲート駆動回路領域を示す平面図である。図6は、図5のA−A’線に沿ったトランジスタの断面概略図である。本実施例による表示パネルは、上記表示パネルに類似しているが、絶縁層15及び孔151を含んでいない点が異なる。
図7は、本発明の別の好ましい実施例による表示パネルの非表示領域におけるゲート駆動回路領域を示す平面図である。同図には、透明導電層及びその孔が示されていない。本実施例による表示パネルは、上記表示パネルに類似しているが、第1導電電極161及び第2導電電極162は、信号を送受信するための信号伝送線路に同時に接続されているため、ゲート電極12と重なる箇所に少なくとも1つの切り欠きを設けるように設計する点が異なる。より詳細に、孔151上方に位置する第1導電電極161は、第1の幅W5を有し、第3エッジ121上方に位置する第1導電電極161は、第2の幅W6を有し、第1の幅W5が第2の幅W6よりも大きくなるように形成されている。また、孔151上方に位置する第2導電電極162は、第3の幅W7を有し、第7エッジ123(第3エッジ121に対向して配置される)上方に位置する第1導電電極161は、第4の幅W8を有し、第3の幅W7が第4の幅W8よりも大きくなるように形成されている。
本発明において、上記実施例による表示パネルは、液晶表示パネル又は有機EL表示パネルに適用することが可能である。上記実施例による表示パネルは、タッチパネルと併せてタッチ表示設備として使用してもよい。同時に、上記実施例による表示パネル又はタッチ表示設備は、本技術分野で知られている表示画面を必要とする電子装置、例えば、図8に示すタブレットPC4、或いは、携帯電話、ノートパソコン、ビデオカメラ、カメラ、音楽プレーヤ、モバイルナビゲーション装置やテレビなどの表示装置に適用することができる。
以上、本発明の具体的な実施例に基づいて本発明の目的、技術案及びその作用効果を詳細に説明したが、上記すべての実施例は例示的なものであり、制限的な意図を持たないことを理解すべきである。当業者は、本発明の精神及び範囲内に、本発明に対しさまざまな修正、置換や改良を施すことが可能である。これらの修正、置換や改良を施したものも本発明の保護範囲内に含まれるものである。
1 第1基板
10 第1トランジスタ
101 第1伝送線路
102 第1パッド
11 基板
12 ゲート電極
121 第3エッジ
122 第4エッジ
123 第7エッジ
13 ゲート絶縁層
131,151 孔
14,24 活性層
141 第5エッジ
142 第6エッジ
15 絶縁層
161,261 第1導電電極
162,262 第2導電電極
163 チャンネル領域
17 保護層
18 透明導電層
181,281 開口
1811 第1エッジ
1812 第2エッジ
1813 対向エッジ
2 第2基板
20 第2トランジスタ
201 第2伝送線路
202 第2パッド
263 第3導電電極
4 タブレットPC
AA 表示領域
B 非表示領域
L1,L2,L3,L4 距離
L5,L6 長さ
W1,W3 線幅
W2,W4 幅
W5 第1の幅
W6 第2の幅
W7 第3の幅
W8 第4の幅
X,Y 方向

Claims (10)

  1. 表示領域と非表示領域とを有する基板と、
    前記非表示領域に配置され、前記基板上に配置される活性層を有する第1トランジスタと、
    前記非表示領域に配置され、前記活性層の上方に配置される開口を有し、当該開口の面積が前記活性層の面積よりも大きい透明導電層とを含むことを特徴とする表示パネル。
  2. 前記開口から前記活性層が完全に露出するように設けられることを特徴とする請求項1に記載の表示パネル。
  3. 前記第1トランジスタは、前記基板上に配置されるゲート電極をさらに有し、
    前記開口は、第1エッジと、第2エッジとを有し、
    前記ゲート電極は、第3エッジと、第4エッジとを有し、
    前記第1エッジ及び前記第1エッジに近接する前記第3エッジは、前記活性層のチャンネル領域の幅方向に延びており、
    前記第2エッジ及び前記第2エッジに近接する前記第4エッジは、前記活性層のチャンネル領域の長さ方向に延びており、
    前記第1エッジと前記第3エッジとの最短距離は、前記第2エッジと前記第4エッジとの最短距離よりも大きいことを特徴とする請求項1に記載の表示パネル。
  4. 前記開口は、第1エッジと、第2エッジとを有し、
    前記活性層は、第5エッジと、第6エッジとを有し、
    前記第1エッジ及び前記第1エッジに近接する前記第5エッジは、前記活性層のチャンネル領域の幅方向に延びており、
    前記第2エッジ及び前記第2エッジに近接する前記第6エッジは、前記活性層のチャンネル領域の長さ方向に延びており、
    前記第1エッジと前記第5エッジとの最短距離は、前記第2エッジと前記第6エッジとの最短距離よりも大きいことを特徴とする請求項1に記載の表示パネル。
  5. 前記第1トランジスタは、第1伝送線路を介して第1パッドに電気的に接続され、
    前記第1伝送線路の線幅は、前記第1パッドの幅よりも小さいことを特徴とする請求項1に記載の表示パネル。
  6. 前記非表示領域に配置される第2トランジスタをさらに含み、
    前記第2トランジスタは、第2伝送線路を介して前記第1パッドに電気的に接続される第2パッドに電気的に接続され、
    前記第2伝送線路の線幅は、前記第2パッドの幅よりも小さいことを特徴とする請求項5に記載の表示パネル。
  7. 前記第1トランジスタは、
    前記活性層上に配置され、孔を有する絶縁層と、
    前記絶縁層上に配置され、前記孔を通じて前記活性層に電気的に接続される第1導電電極とをさらに有し、
    前記孔は、前記活性層のチャンネル領域の長さ方向における最大長さが、前記活性層のチャンネル領域の幅方向における最大長さよりも大きいことを特徴とする請求項1に記載の表示パネル。
  8. 前記第1トランジスタは、
    前記基板上に配置され、その上に前記活性層が配置され、第3エッジを有するゲート電極と、
    前記活性層上に配置され、孔を有する絶縁層と、
    前記絶縁層上に配置され、前記孔を通じて前記活性層に電気的に接続される第1導電電極とをさらに有し、
    前記第3エッジの延びる方向は、前記活性層のチャンネル領域の幅方向と実質的に同じであり、
    前記第1導電電極は、前記孔の上方に位置する第1の幅が、前記第3エッジの上方に位置する第2の幅よりも大きいことを特徴とする請求項1に記載の表示パネル。
  9. 前記活性層のチャンネル領域の幅方向は、前記チャンネル領域におけるキャリアの移動方向であり、
    前記活性層のチャンネル領域の長さ方向は、前記チャンネル領域におけるキャリアの移動方向に対して垂直な方向であることを特徴とする請求項3に記載の表示パネル。
  10. 前記活性層は、金属酸化物を含むことを特徴とする請求項1〜請求項9のいずれか1項に記載の表示パネル。
JP2016102185A 2015-10-12 2016-05-23 表示パネル Pending JP2017076106A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201510653771.5A CN106571372B (zh) 2015-10-12 2015-10-12 显示面板
CN201510653771.5 2015-10-12

Publications (1)

Publication Number Publication Date
JP2017076106A true JP2017076106A (ja) 2017-04-20

Family

ID=58500005

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016102185A Pending JP2017076106A (ja) 2015-10-12 2016-05-23 表示パネル

Country Status (3)

Country Link
US (3) US10504928B2 (ja)
JP (1) JP2017076106A (ja)
CN (3) CN106571372B (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106571372B (zh) 2015-10-12 2019-11-01 群创光电股份有限公司 显示面板
CN109461371B (zh) * 2017-09-06 2021-12-21 群创光电股份有限公司 显示装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3733278B2 (ja) * 1992-12-09 2006-01-11 セイコーエプソン株式会社 アクティブ・マトリックス型液晶表示装置
US6133075A (en) * 1997-04-25 2000-10-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
JP3633774B2 (ja) * 1998-02-12 2005-03-30 大日本スクリーン製造株式会社 処理液吐出ノズルおよび基板処理装置
JP2000174282A (ja) * 1998-12-03 2000-06-23 Semiconductor Energy Lab Co Ltd 半導体装置
US7903209B2 (en) * 2001-11-02 2011-03-08 Samsung Electronics Co., Ltd. Reflection-transmission type liquid crystal display device and method for manufacturing the same
CN101233554B (zh) * 2005-09-15 2010-08-18 夏普株式会社 显示板
JP5120066B2 (ja) * 2007-08-02 2013-01-16 セイコーエプソン株式会社 電気光学装置及び電子機器
KR101084192B1 (ko) * 2010-02-16 2011-11-17 삼성모바일디스플레이주식회사 유기 발광 표시 장치
TWI434409B (zh) * 2010-08-04 2014-04-11 Au Optronics Corp 有機電激發光顯示單元及其製造方法
JP6076153B2 (ja) * 2012-04-20 2017-02-08 株式会社半導体エネルギー研究所 発光素子、発光装置、表示装置、電子機器及び照明装置
KR101927334B1 (ko) * 2012-09-10 2018-12-10 엘지디스플레이 주식회사 유기전계발광소자 및 그 제조방법
CN103824862B (zh) * 2012-11-16 2016-12-07 群康科技(深圳)有限公司 薄膜晶体管基板与显示器
TWI483036B (zh) * 2012-11-19 2015-05-01 Au Optronics Corp 陣列基板及其製作方法
CN104409462B (zh) * 2014-12-18 2017-07-04 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置
CN104576656A (zh) * 2014-12-23 2015-04-29 京东方科技集团股份有限公司 一种显示基板及其制作方法、显示装置
KR20160117789A (ko) * 2015-03-31 2016-10-11 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
CN204596790U (zh) * 2015-04-07 2015-08-26 群创光电股份有限公司 显示面板
TWI522686B (zh) * 2015-05-05 2016-02-21 群創光電股份有限公司 顯示面板
CN106571372B (zh) 2015-10-12 2019-11-01 群创光电股份有限公司 显示面板

Also Published As

Publication number Publication date
US11322524B2 (en) 2022-05-03
CN110534533A (zh) 2019-12-03
US20170104007A1 (en) 2017-04-13
CN106571372A (zh) 2017-04-19
US20200066760A1 (en) 2020-02-27
US20220223627A1 (en) 2022-07-14
CN114743990A (zh) 2022-07-12
US10504928B2 (en) 2019-12-10
CN106571372B (zh) 2019-11-01
CN110534533B (zh) 2022-05-10

Similar Documents

Publication Publication Date Title
US11462714B2 (en) Organic light emitting diode display device
US9690143B2 (en) System for display images
CN204391112U (zh) 显示电路和电子设备显示器结构
US9678400B2 (en) Array substrate for liquid crystal display and manufacturing method thereof
JP4321557B2 (ja) 電気光学装置、電気光学装置の製造方法及び電子機器
EP4060744A1 (en) Array substrate and display device
KR20170050718A (ko) 어레이 기판
JP6521534B2 (ja) 薄膜トランジスタとその作製方法、アレイ基板及び表示装置
US9366933B2 (en) Semiconductor display device comprising an upper and lower insulator arranged in a non-display area
US8922745B2 (en) Display panel
US10579179B2 (en) Display panel and method for manufacturing the same
CN112306282A (zh) 显示设备
US20220223627A1 (en) Display panel
CN107367875B (zh) 显示装置
JP3196528U (ja) 表示パネル
US20150162354A1 (en) Thin film transistor substrate and method of manufacturing a thin film transistor substrate
US10700105B2 (en) Array substrate and method for manufacturing the same, display panel and display device
KR20160129397A (ko) 액정 표시 장치용 어레이 기판
CN106873267B (zh) 显示面板
TWI595298B (zh) 顯示面板
KR20150072829A (ko) 박막 트랜지스터 어레이 기판 및 이의 제조 방법
US11706967B2 (en) Display apparatus including light-condensing layer on sensor electrode layer and method of manufacturing the same
KR102159969B1 (ko) 터치스크린 일체형 표시장치 및 그 제조방법
KR20220105208A (ko) 표시 장치 및 이의 제조 방법
KR20220106892A (ko) 표시 장치