JP2013213913A - 表示駆動装置、表示駆動方法、表示装置、電子機器、表示駆動プログラムおよび記録媒体 - Google Patents
表示駆動装置、表示駆動方法、表示装置、電子機器、表示駆動プログラムおよび記録媒体 Download PDFInfo
- Publication number
- JP2013213913A JP2013213913A JP2012083844A JP2012083844A JP2013213913A JP 2013213913 A JP2013213913 A JP 2013213913A JP 2012083844 A JP2012083844 A JP 2012083844A JP 2012083844 A JP2012083844 A JP 2012083844A JP 2013213913 A JP2013213913 A JP 2013213913A
- Authority
- JP
- Japan
- Prior art keywords
- refresh rate
- image
- display
- line
- image data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Transforming Electric Information Into Light Information (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
【解決手段】画像比較部37は、連続する2つの画像データにおける一致部分および不一致部分をライン単位で比較判定する。リフレッシコントローラ33は、一致部分のラインについてリフレッシュレートを低く設定し、不一致部分のラインについてリフレッシュレートを高く設定する。タイミングジェネレータ34は、各ラインについて設定されたリフレッシュレートに基づいて駆動タイミングを生成する。
【選択図】図2
Description
〔液晶表示装置の全体構成〕
図1は、本実施形態に係る液晶表示装置1の構成を示すブロック図である。
CPU21は、外部から入力される画像データのVRAM22への書き込みおよびVRAM22からの画像データの読み出しを制御する。具体的には、CPU21は、ユーザの操作(例えば画面の切り替え操作)や、アプリケーションプログラムからの指示(例えば画像の変更)などによって画像データの書き込みおよび読み出しを制御する。
図2は、パネルドライバ3の構成を示すブロック図である。
画像比較部37(画像比較手段)は、連続して入力される2つの画像データを所定数の画素データの単位で比較して、両画像データにおける一致部分および不一致部分をライン単位で判定する。この比較の単位としては、所定数の画素データの単位であれば、パネルドライバ3の設計仕様に応じて、1画素データ、複数画素データ、1ライン、複数ライン、ブロック(矩形範囲)のいずれであってもよい。
リフレッシュコントローラ33(リフレッシュレート設定手段)は、上記の更新有無判定タイミングおよび更新有無信号に基づいて、一致部分のラインについて画像の非更新を特定し、不一致部分のラインについて画像の更新を特定する。リフレッシュコントローラ33は、この特定結果をライン毎に更新特定レジスタに保持する。例えば、リフレッシュコントローラ33は、更新特定レジスタにおいて画像の更新についてフラグをONし、画像の非更新についてフラグをOFFする。
タイミングジェネレータ34(駆動タイミング生成手段)は、上記のように設定されたリフレッシュレートに基づいて駆動タイミング(駆動パターン)を生成する。
(1)リフレッシュレート60Hz
正電圧駆動と負電圧駆動とがフレーム毎に交互に繰り返される。
(2)リフレッシュレート30Hz
正電圧駆動と負電圧駆動との間に1フレーム分の非駆動が存在する。
(3)リフレッシュレート15Hz
正電圧駆動と負電圧駆動との間に3フレーム分の非駆動が存在する。
(4)リフレッシュレート1Hz
正電圧駆動と負電圧駆動との間に59フレーム分の非駆動が存在する。
ソースドライバ35は、タイミングジェネレータ34から入力される画像データを、シフトレジスタによって生成されたタイミングで1ライン分保存して出力する。具体的には、ソースドライバ35のシフトレジスタは、前述のソーススタートパルスをソースクロックに同期して順次シフトさせて出力する。また、ソースドライバ35は、シフトレジスタから出力された画像データが表す階調に応じた階調電圧を選択してデータ電圧として液晶パネル4における後述する各ソースラインに出力する。さらに、ソースドライバ35は、出力段にソースラインと同数設けられているソースアンプ(アンプ)を有しており、このソースアンプを介してデータ電圧をソースラインに出力している。
ゲートドライバ35は、前述のゲートスタートパルスおよびゲートクロックに基づいて、液晶パネル4における後述する各ゲートラインに出力するゲート信号を生成する。具体的には、ゲートドライバ35は、シフトレジスタによって、ゲートスタートパルスをゲートクロックに同期して順次シフトさせてゲート信号を出力する。ゲートドライバ35は、このようなゲート信号を出力することにより、ゲートラインを線順次に選択する。
図3は、液晶表示装置1における液晶パネル4の概略構成を示す回路図である。
ここで、液晶表示装置1の表示動作について説明する。
パネルドライバ3においては、まず、ホストコントローラ2からの第1フレームの画像データがタイミングジェネレータ34に入力されるとともに、画像比較部37のフレームメモリ31に書き込まれる。第1フレームの画像データについては、画像比較部37において比較対象となる画像データがないので、タイミングジェネレータ34において最高のリフレッシュレートで駆動タイミングが生成される。
続いて、液晶パネルの表示動作(表示駆動方法)について説明する。
図4に示す動作タイミングT1では、ゲートラインG1に出力されるゲート信号がアクティブ(Hレベル)となることにより、ゲートラインG1に接続されている全てのトランジスタTr,Tg,TbがONする。この状態では、まだ、スイッチSW1〜SW3がOFFしている。
図5に示す動作タイミングT2では、制御信号CNT1がアクティブ(Hレベル)となることにより、スイッチSW1のみがONする。これにより、トランジスタTrを介してソースラインS1〜S3と画素電極Prとが導通する。
図6に示す動作タイミングT3では、ソースドライバ35からRに対応するデータ電圧が出力されることにより、当該データ電圧がトランジスタTrを介して画素電極Prに印加される。これにより、ゲートラインG1によって選択された画素領域PIXにおいて、Rの副画素領域の表示状態が制御される。
図7に示す動作タイミングT4では、制御信号CNT2がアクティブとなることにより、スイッチSW2のみがONする。これにより、トランジスタTgを介してソースラインS1〜S3と画素電極Pgとが導通する。また、ソースドライバ35からGに対応するデータ電圧が出力されることにより、当該データ電圧がトランジスタTgを介して画素電極Pgに印加される。これにより、ゲートラインG1によって選択された画素領域PIXにおいて、さらにGの副画素領域の表示状態が制御される。
図8に示す動作タイミングT5では、制御信号CNT3がアクティブとなることにより、スイッチSW3のみがONする。これにより、トランジスタTbを介してソースラインS1〜S3と画素電極Pbとが導通する。また、ソースドライバ35からBに対応するデータ電圧が出力されることにより、当該データ電圧がトランジスタTbを介して画素電極Pbに印加される。これにより、ゲートラインG1によって選択された画素領域PIXにおいて、さらにBの副画素領域の表示状態が制御される。
図9に示す動作タイミングT6では、ゲートラインG2に出力されるゲート信号がアクティブとなることにより、ゲートラインG2に接続されている全てのトランジスタTr,Tg,TbがONする。この状態で、制御信号CNT1がアクティブとなることにより、スイッチSW1のみがONすると、トランジスタTrを介してソースラインS1〜S3と画素電極Prとが導通する。そして、ソースドライバ35からRに対応するデータ電圧が出力されることにより、当該データ電圧がトランジスタTrを介して画素電極Prに印加される。これにより、ゲートラインG2によって選択された画素領域PIXにおいて、Rの副画素領域の表示状態が制御される。
ここで、参考のために、通常の表示動作について説明する。
続いて、パネルドライバ3による表示動作について説明する。
ここで、特定の電子機器における画像の表示について説明する。
前述のように、更新がないラインについては、リフレッシュコントローラ33によって、低リフレッシュレートが設定される。このとき、60Hzのリフレッシュレートから1Hzのリフレッシュレートに変更されると、急激なリフレッシュレートの変化が色や輝度の変化としてユーザに認識されやすくなる。このため、更新がないラインについては、リフレッシュレート変更部331によって、徐々にリフレッシュレートを低下させていき、上記のような表示上の変化を目立たなくしている。ここで、リフレッシュレート変更部331によって行われるその処理について説明する。
続いて、タイミングジェネレータ34における駆動タイミング調整部341による駆動タイミングの調整動作について説明する。
上記のように、液晶表示装置1におけるパネルドライバ3は、ライン単位で画像の更新の有無を判定し、更新の有無に応じてリフレッシュレートを変更し、変更されたリフレッシュレートに基づいて駆動タイミングを生成する。具体的には、画像の更新が特定されたラインについては、高リフレッシュレートで駆動タイミングが生成され、画像の非更新が特定されたラインについては、低リフレッシュレートで駆動タイミングが生成される。
パネルドライバ3における画像比較部32、リフレッシュコントローラ33およびタイミングジェネレータ34の各ブロックは、ハードウェアロジックによって構成される。しかしながら、上記の各ブロックは、以下のようにCPUを用いてソフトウェア(表示駆動プログラム)によって実現されてもよい。つまり、この表示駆動プログラムは、コンピュータを上記の各ブロックとして機能させる。あるいは、上記の各ブロックは、DSP(Digital Signal Processor)を用いたプログラムによる処理で実現されてもよい。
本実施形態では、表示装置が液晶表示装置1である例について説明したが、表示装置としては、液晶表示装置1に限定されることはない。例えば、表示装置としては、PDP(Plasma Display Panel)、EL(Electroluminescence)ディスプレイ、FED(Field Emission Display)などのFPD(Flat Panel Display)が対象となる。
3 パネルドライバ(表示駆動装置)
4 液晶パネル
11 スマートフォン(電子機器)
31 フレームメモリ
32 比較回路
33 リフレッシュコントローラ(リフレッシュレート設定手段)
34 タイミングジェネレータ(駆動タイミング生成手段)
35 ソースドライバ
36 ゲートドライバ
37 画像比較部(画像比較手段)
101 アプリケーション画像
101a ユーザインターフェース領域
101b ユーザインターフェース領域
101c データ表示領域
101d 動画表示領域
331 リフレッシュレート変更部
341 駆動タイミング調整部
341a 基準周期生成部
341b タイミング差検出部
341c 休止期間調整部
CNT1 制御信号
CNT2 制御信号
CNT3 制御信号
PIX 画素領域
Pr 画素電極
Pg 画素電極
Pb 画素電極
Tr トランジスタ
Tg トランジスタ
Tb トランジスタ
SW1 スイッチ
SW2 スイッチ
SW3 スイッチ
Claims (14)
- 画像を画像データに基づいて表示する表示部をリフレッシュレートにしたがって駆動する表示駆動装置において、
連続して入力される2つの画像データを所定数の画素データの単位で比較して、両画像データにおける一致部分および不一致部分をライン単位で判定する画像比較手段と、
前記一致部分のラインについて画像の非更新を特定するとともに当該ラインを表示するときの前記リフレッシュレートを前記表示部で規定される最高の前記リフレッシュレートよりも低く設定する一方、前記不一致部分のラインについて画像の更新を特定するとともに当該ラインを表示するときの前記リフレッシュレートを最高に設定するリフレッシュレート設定手段と、
設定された前記リフレッシュレートに基づいて駆動タイミングを生成する駆動タイミング生成手段とを備えていることを特徴とする表示駆動装置。 - 前記リフレッシュレート設定手段は、画像の非更新が特定されたラインについて、所定数のフレーム分の画像が表示されてもなお画像の非更新が特定されたときに、さらに前記リフレッシュレートを低く設定することを繰り返し、前記リフレッシュレートを所定の最低値に設定することを特徴とする請求項1に記載の表示駆動装置。
- 前記駆動タイミング生成手段は、複数フレームの画像が表示される間に、各ラインの前記駆動タイミングを同一の垂直同期期間に揃えることを特徴とする請求項2に記載の表示駆動装置。
- 前記リフレッシュレート設定手段は、画像の更新または非更新の特定および前記リフレッシュレートの設定をライン単位ですることを特徴とする請求項1から3のいずれか1項に記載の表示駆動装置。
- 前記リフレッシュレート設定手段は、画像の更新または非更新の特定および前記リフレッシュレートの設定を画素単位ですることを特徴とする請求項1から3のいずれか1項に記載の表示駆動装置。
- 前記画像比較手段は、
入力される1フレームの画像データを記憶するフレームメモリと、
当該フレームメモリから読み出された画像データと、当該画像データに続いて入力される画像データとを所定数の画素データの単位で比較して、両画像データにおける一致部分および不一致部分をライン単位で判定する比較回路とを有していることを特徴とする請求項1から4のいずれか1項に記載の表示駆動装置。 - 前記フレームメモリは、前記比較回路によって不一致部分であると判定されたラインの画像データのみを書き込むことを特徴とする請求項6に記載の表示駆動装置。
- 画像を画像データに基づいて表示する表示部と、当該表示部をリフレッシュレートにしたがって駆動する表示駆動装置とを備える表示装置であって、
前記表示駆動装置が請求項1から7までの何れか1項に記載の表示駆動装置であることを特徴とする表示装置。 - 表示装置が液晶表示装置であることを特徴とする請求項8に記載の表示装置。
- 前記表示部が画素電極に画像データに応じた電圧の印加をスイッチングするスイッチング素子を有しており、
当該スイッチング素子がIGZOにより形成された薄膜トランジスタであることを特徴とする請求項9に記載の表示装置。 - 画像を表示する表示装置を備えた電子機器であって、
前記表示装置が請求項9または10に記載の表示装置であることを特徴とする電子機器。 - コンピュータを請求項1から7までの何れか1項に記載の表示駆動装置の各手段として機能させるための表示駆動プログラム。
- 請求項12に記載の表示駆動プログラムが記録されたコンピュータ読み取り可能な記録媒体。
- 画像を画像データに基づいて表示する表示部をリフレッシュレートにしたがって駆動する表示駆動方法において、
連続して入力される2つの画像データを所定数の画素データの単位で比較して、両画像データにおける一致部分および不一致部分をライン単位で判定する画像比較ステップと、
前記一致部分のラインについて画像の非更新を特定するとともに当該ラインを表示するときの前記リフレッシュレートを前記表示部で規定される最高の前記リフレッシュレートよりも低く設定する一方、前記不一致部分のラインについて画像の更新を特定するとともに当該ラインを表示するときの前記リフレッシュレートを最高に設定するリフレッシュレート設定ステップと、
設定された前記リフレッシュレートに基づいて駆動タイミングを生成する駆動タイミング生成ステップとを備えていることを特徴とする表示駆動方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012083844A JP5964113B2 (ja) | 2012-04-02 | 2012-04-02 | 表示駆動装置、表示駆動方法、表示装置、電子機器、表示駆動プログラムおよび記録媒体 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012083844A JP5964113B2 (ja) | 2012-04-02 | 2012-04-02 | 表示駆動装置、表示駆動方法、表示装置、電子機器、表示駆動プログラムおよび記録媒体 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013213913A true JP2013213913A (ja) | 2013-10-17 |
JP5964113B2 JP5964113B2 (ja) | 2016-08-03 |
Family
ID=49587286
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012083844A Expired - Fee Related JP5964113B2 (ja) | 2012-04-02 | 2012-04-02 | 表示駆動装置、表示駆動方法、表示装置、電子機器、表示駆動プログラムおよび記録媒体 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5964113B2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6085739B1 (ja) * | 2016-04-12 | 2017-03-01 | 株式会社セレブレクス | 低消費電力表示装置 |
JP2018063373A (ja) * | 2016-10-14 | 2018-04-19 | 株式会社半導体エネルギー研究所 | 端末システム |
US9984633B2 (en) | 2014-11-03 | 2018-05-29 | Samsung Electronics Co., Ltd. | Display apparatus and controlling method thereof |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6253894B2 (ja) * | 2013-04-18 | 2017-12-27 | シャープ株式会社 | 制御装置、表示装置および制御方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008033066A (ja) * | 2006-07-28 | 2008-02-14 | Sony Corp | 表示動作制御装置、表示装置、電子機器、表示動作制御方法及びコンピュータプログラム |
JP2012063753A (ja) * | 2010-08-16 | 2012-03-29 | Semiconductor Energy Lab Co Ltd | 液晶表示装置の制御回路、液晶表示装置、及び当該液晶表示装置を具備する電子機器 |
WO2013115088A1 (ja) * | 2012-02-02 | 2013-08-08 | シャープ株式会社 | 表示装置およびその駆動方法 |
-
2012
- 2012-04-02 JP JP2012083844A patent/JP5964113B2/ja not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008033066A (ja) * | 2006-07-28 | 2008-02-14 | Sony Corp | 表示動作制御装置、表示装置、電子機器、表示動作制御方法及びコンピュータプログラム |
JP2012063753A (ja) * | 2010-08-16 | 2012-03-29 | Semiconductor Energy Lab Co Ltd | 液晶表示装置の制御回路、液晶表示装置、及び当該液晶表示装置を具備する電子機器 |
WO2013115088A1 (ja) * | 2012-02-02 | 2013-08-08 | シャープ株式会社 | 表示装置およびその駆動方法 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9984633B2 (en) | 2014-11-03 | 2018-05-29 | Samsung Electronics Co., Ltd. | Display apparatus and controlling method thereof |
JP6085739B1 (ja) * | 2016-04-12 | 2017-03-01 | 株式会社セレブレクス | 低消費電力表示装置 |
KR101732468B1 (ko) | 2016-04-12 | 2017-05-04 | 가부시키가이샤 세레브렉스 | 저소비전력 표시장치 |
CN106782403A (zh) * | 2016-04-12 | 2017-05-31 | 思博半导体股份有限公司 | 低功耗显示装置 |
US9979922B2 (en) | 2016-04-12 | 2018-05-22 | Cerebrex, Inc. | Low power consumption display device |
JP2018063373A (ja) * | 2016-10-14 | 2018-04-19 | 株式会社半導体エネルギー研究所 | 端末システム |
Also Published As
Publication number | Publication date |
---|---|
JP5964113B2 (ja) | 2016-08-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5299741B2 (ja) | 表示パネルの制御装置、液晶表示装置、電子機器、表示装置の駆動方法、及び制御プログラム | |
JP5116359B2 (ja) | 液晶表示装置 | |
CN112992069B (zh) | 显示控制装置、显示装置、记录介质及控制方法 | |
US9311872B2 (en) | Display device with timing controller | |
JP5911867B2 (ja) | 液晶表示装置およびその駆動方法 | |
KR102058856B1 (ko) | 액정표시장치 | |
WO2007122777A1 (ja) | 液晶表示装置およびその駆動方法、テレビ受像機、液晶表示プログラム、液晶表示プログラムを記録したコンピュータ読み取り可能な記録媒体、並びに駆動回路 | |
US7710410B2 (en) | Electro-optical device, method of driving electro-optical device, and electronic apparatus | |
JP2004151222A (ja) | 液晶表示制御装置および液晶表示装置 | |
TWI537926B (zh) | 顯示裝置及其驅動方法 | |
JP5964113B2 (ja) | 表示駆動装置、表示駆動方法、表示装置、電子機器、表示駆動プログラムおよび記録媒体 | |
US10564421B2 (en) | Display driving device and display apparatus | |
TWI416497B (zh) | 液晶顯示裝置之驅動方法及其相關裝置 | |
CN107967906B (zh) | 一种基于反向电极驱动电路的液晶显示设备 | |
US8264440B2 (en) | Display device, electronic apparatus and electronic system | |
KR20150066981A (ko) | 표시장치 | |
US10996528B2 (en) | Display device | |
JP5371159B2 (ja) | 半導体装置 | |
JP2008209690A (ja) | 表示装置、表示装置の駆動方法及び電子機器 | |
JP2014029543A (ja) | 液晶表示装置 | |
JP2010107739A (ja) | 液晶表示装置 | |
WO2022095126A1 (zh) | 显示面板的驱动方法及显示装置 | |
US20170221438A1 (en) | Method and apparatus for signal polarity control in display driving | |
JP2014098863A (ja) | 表示装置及び表示方法 | |
US20150302809A1 (en) | Liquid crystal display device and method for driving same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150318 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160121 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160209 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160408 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160531 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160629 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5964113 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |