JP2011186282A - Liquid crystal driving device, liquid crystal display device, electronic equipment, and control method of the liquid crystal driving device - Google Patents

Liquid crystal driving device, liquid crystal display device, electronic equipment, and control method of the liquid crystal driving device Download PDF

Info

Publication number
JP2011186282A
JP2011186282A JP2010052819A JP2010052819A JP2011186282A JP 2011186282 A JP2011186282 A JP 2011186282A JP 2010052819 A JP2010052819 A JP 2010052819A JP 2010052819 A JP2010052819 A JP 2010052819A JP 2011186282 A JP2011186282 A JP 2011186282A
Authority
JP
Japan
Prior art keywords
data
liquid crystal
length
period
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2010052819A
Other languages
Japanese (ja)
Inventor
Akira Morita
晶 森田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2010052819A priority Critical patent/JP2011186282A/en
Publication of JP2011186282A publication Critical patent/JP2011186282A/en
Withdrawn legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To improve the average drawing speed of a liquid crystal driving device which uses an inversion driving system. <P>SOLUTION: The liquid crystal driving device includes: a first latch to which a first signal specifying a prescribed period is input and which holds first data whose input is started by the first signal; and a first register for specifying the first period when second data generated on the basis of the first data are output in positive polarity. The first period is longer than the prescribed period and a second period when third data generated on the basis of the first data held in the first latch are output in negative polarity is shorter than the prescribed period. <P>COPYRIGHT: (C)2011,JPO&INPIT

Description

本発明は、たとえば液晶表示装置に用いられる液晶駆動装置に関する。   The present invention relates to a liquid crystal driving device used for a liquid crystal display device, for example.

従来、液晶組成物を用いた液晶パネルを利用した液晶表示装置が様々なところで利用されている。液晶表示装置は、液晶駆動装置を用いて液晶パネルに所定の電圧を印加することで液晶組成物の状態を変化させ画像の表示を行う装置であるが、液晶組成物の特性上、印加する電圧の極性を固定とすると液晶パネルの劣化を早めてしまうことが知られている。このため、反転駆動方式と呼ばれる、所定の期間で印加する電圧の極性を反転させる駆動方法が取られている。反転駆動方式には、画素単位で反転させるドット反転駆動方式、ライン単位で反転させるライン反転駆動方式及びフレーム単位で反転させるフレーム反転方式などがある。   Conventionally, liquid crystal display devices using a liquid crystal panel using a liquid crystal composition have been used in various places. A liquid crystal display device is a device that displays an image by changing the state of a liquid crystal composition by applying a predetermined voltage to a liquid crystal panel using a liquid crystal driving device. It is known that if the polarity of the liquid crystal is fixed, the deterioration of the liquid crystal panel is accelerated. For this reason, a driving method called an inversion driving method is used to invert the polarity of the voltage applied in a predetermined period. As the inversion driving method, there are a dot inversion driving method that inverts in units of pixels, a line inversion driving method in which inversion is performed in units of lines, and a frame inversion method in which inversion is performed in units of frames.

特許文献1には、上記反転駆動方式に加えて、表示データをマルチプレクスして表示信号として液晶パネルに供給し、液晶パネル上に設けたデマルチプレクス回路によりマルチプレクスされた表示信号を分割して複数のソースラインに供給することで、液晶パネルにデータを供給するために用いる信号線の本数を少なくすることが記載されている。   In Patent Document 1, in addition to the inversion driving method, display data is multiplexed and supplied to a liquid crystal panel as a display signal, and the multiplexed display signal is divided by a demultiplexing circuit provided on the liquid crystal panel. It is described that the number of signal lines used for supplying data to the liquid crystal panel can be reduced by supplying to a plurality of source lines.

特開2006−323341号公報JP 2006-323341 A

従来、液晶パネル上のデマルチプレクス回路におけるソースラインを駆動する素子及び画素電極に電位を与えるための素子として、十分に駆動力を確保する観点及び電力消費を少なくする観点からNチャネルトランジスターが用いられる場合が多い。一般的に、Nチャネルトランジスターは、ソース電位がゲートのオン電位に対して電位差が小さくなる方向に変化する正極性におけるドレイン電位が目標電位に達するまでの時間が、ソース電位が目標ゲートのオン電位に対して電位差が大きくなる方向に変化する負極性におけるドレイン電位が目標電位に達するまでの時間よりも長くなる傾向があるという特徴がある。このため、ソースラインを正極性で駆動する場合の階調電位の書き込み時間がソースラインを負極性で駆動する場合の階調電位の書き込み時間よりも長くなる。これにより液晶表示装置に1枚の画像を表示するために要する時間が、ソースラインを正極性で駆動するのに要する時間により規定される場合があり、このことが、たとえば単位時間あたりに表示できる画素数を制限してしまうことがある。   Conventionally, an N-channel transistor has been used as an element for driving a source line and an element for applying a potential to a pixel electrode in a demultiplexing circuit on a liquid crystal panel from the viewpoint of securing sufficient driving force and reducing power consumption. It is often done. In general, in an N-channel transistor, the time until the drain potential in the positive polarity in which the source potential changes in a direction in which the potential difference decreases with respect to the gate ON potential reaches the target potential is the source potential is the ON potential of the target gate. On the other hand, the drain potential in the negative polarity that changes in the direction in which the potential difference increases tends to be longer than the time required to reach the target potential. Therefore, the gradation potential writing time when the source line is driven with a positive polarity is longer than the gradation potential writing time when the source line is driven with a negative polarity. As a result, the time required to display one image on the liquid crystal display device may be defined by the time required to drive the source line with positive polarity. This can be displayed per unit time, for example. The number of pixels may be limited.

本発明は、上述した問題又は課題の少なくともひとつを解決するためになされたものであり、以下の適用例又は実施形態として実現することが可能である。   SUMMARY An advantage of some aspects of the invention is to solve at least one of the problems or problems described above, and the invention can be implemented as the following application examples or embodiments.

[適用例1]
本適用例にかかる液晶駆動装置は、所定の期間を規定する第1の信号が入力され、前記第1の信号により入力が開始される第1のデータを保持する第1のラッチと、前記第1のデータを基に生成された第2のデータを正極性で出力する第1の期間を規定する第1のレジスターと、を含み、前記第1の期間は前記所定の期間よりも長く、前記第1のラッチに保持された前記第1のデータを基に生成された第3のデータを負極性で出力する第2の期間は前記所定の期間よりも短いことを特徴とする。
[Application Example 1]
In the liquid crystal driving device according to this application example, a first latch that holds a first data that is input with a first signal that defines a predetermined period and that is started by the first signal; A first register for defining a first period for outputting the second data generated based on the data of 1 with a positive polarity, wherein the first period is longer than the predetermined period, The second period in which the third data generated based on the first data held in the first latch is output with a negative polarity is shorter than the predetermined period.

この構成によれば、第1のデータを基に生成された第2のデータを正極性で出力する第1の期間を、第1のラッチに保持された第1のデータを基に生成された第3のデータを負極性で出力する第2の期間よりも長くすることで、正極性で行う描画に十分な時間を確保しながら所定の数の画像データの描画に要する時間の合計を短くすることができる。所定の数とは、たとえば1フレームの画像データの数であり、また、たとえばフレームの中の1ラインの画像データの数である。所定の数の画像データの描画に要する時間を短くできることは、1フレーム分の画素数をより多くすることや1秒あたりに描画するフレーム数の増加につなげることができ、より高精細な画像の表示が可能となる。第1のデータは画像データであり、第2のデータ及び第3のデータは、たとえば液晶パネルのTFTに対して出力するソースデータである。第3のデータの基となる第1のデータは第1のラッチに保持されていることから、第3のデータの出力前に次の第2のデータの基となる第1のデータの受信が始まるが、第3のデータの基となる第1のデータを消失することはない。   According to this configuration, the first period in which the second data generated based on the first data is output with positive polarity is generated based on the first data held in the first latch. By making the third data longer than the second period in which the negative polarity is output, the total time required for drawing a predetermined number of image data is shortened while ensuring a sufficient time for drawing with the positive polarity. be able to. The predetermined number is, for example, the number of image data of one frame, and is the number of image data of one line in the frame, for example. The time required for drawing a predetermined number of image data can be shortened, which can lead to an increase in the number of pixels for one frame and an increase in the number of frames to be drawn per second. Display is possible. The first data is image data, and the second data and the third data are source data output to, for example, a TFT of a liquid crystal panel. Since the first data that is the basis of the third data is held in the first latch, the first data that is the basis of the next second data is received before the output of the third data. Although it starts, the first data that is the basis of the third data is not lost.

[適用例2]
上記適用例にかかる液晶駆動装置において、前記第1の期間の長さと前記第2の期間の長さとを加えた第3の期間の長さは、前記所定の期間の長さの2倍であることが好ましい。
[Application Example 2]
In the liquid crystal driving device according to the application example described above, the length of the third period obtained by adding the length of the first period and the length of the second period is twice the length of the predetermined period. It is preferable.

この構成によれば、第1の期間の長さと第2の期間の長さとの合計である第3の期間の長さが所定の期間の長さの2倍と同じであることにより、第1の期間と第2の期間とを交互に繰り返す場合に第3の期間と所定の期間との同期をとることが容易となり、液晶駆動装置の設計を容易とすることができる。   According to this configuration, the length of the third period, which is the sum of the length of the first period and the length of the second period, is the same as twice the length of the predetermined period. When the period and the second period are alternately repeated, the third period and the predetermined period can be easily synchronized, and the design of the liquid crystal driving device can be facilitated.

[適用例3]
上記適用例にかかる液晶駆動装置において、前記第1の信号は、水平同期信号であることが好ましい。
[Application Example 3]
In the liquid crystal driving device according to the application example, it is preferable that the first signal is a horizontal synchronization signal.

この構成によれば、水平同期信号のタイミングを基準にして第3の期間の開始を制御することができる。   According to this configuration, the start of the third period can be controlled based on the timing of the horizontal synchronization signal.

[適用例4]
上記適用例にかかる液晶駆動装置において、前記第1の期間は、前記所定の期間の長さと前記第2の期間の長さとの差である第1の時間の長さで規定され、前記第1のレジスターには前記第1の時間の長さを示す値が保持されることが好ましい。
[Application Example 4]
In the liquid crystal driving device according to the application example, the first period is defined by a length of a first time that is a difference between a length of the predetermined period and a length of the second period, It is preferable that a value indicating the length of the first time is held in the register.

この構成によれば、第1の期間を所定の期間の長さと第2の期間の長さとの差である第1の時間の長さで規定し、第1の時間を第1のレジスターに保持することで、第2の期間を開始するタイミングの制御に第1のレジスターの値を用いることができる。   According to this configuration, the first period is defined by the length of the first time that is the difference between the length of the predetermined period and the length of the second period, and the first time is held in the first register Thus, the value of the first register can be used to control the timing for starting the second period.

[適用例5]
上記適用例にかかる液晶駆動装置において、第1の時間の長さを前記所定の期間の長さと前記第2の期間の長さとの差としたときに、前記第1の期間は、前記所定の期間の長さと前記第1の時間の長さとの和である第2の時間の長さで規定され、前記第1のレジスターには前記第2の時間の長さを示す値が保持されることが好ましい。
[Application Example 5]
In the liquid crystal driving device according to the application example, when the length of the first time is a difference between the length of the predetermined period and the length of the second period, the first period is the predetermined period. It is defined by the length of the second time that is the sum of the length of the period and the length of the first time, and the first register holds a value indicating the length of the second time Is preferred.

この構成によれば、第1の時間の長さを所定の期間の長さと第2の期間の長さとの差としたときに、第1の期間を所定の期間の長さと第1の時間の長さの和である第2の時間の長さで規定し、第2の時間を第1のレジスターに保持することで、第2の期間を開始するタイミングの制御に第1のレジスターの値を用いることができる。   According to this configuration, when the length of the first period is the difference between the length of the predetermined period and the length of the second period, the first period is set to the length of the predetermined period and the first time. It is defined by the length of the second time that is the sum of the lengths, and by holding the second time in the first register, the value of the first register is used to control the timing for starting the second period. Can be used.

[適用例6]
本適用例に係る液晶表示装置は、上記適用例に係る液晶駆動装置を有することが好ましい。
[Application Example 6]
The liquid crystal display device according to this application example preferably includes the liquid crystal driving device according to the application example.

この構成によれば、より高精細な画像の表示が可能となる液晶表示装置を構成することができる。   According to this configuration, it is possible to configure a liquid crystal display device that can display a higher definition image.

[適用例7]
本適用例の係る電子機器は、上記適用例に係る液晶表示装置を有することが好ましい。
[Application Example 7]
The electronic apparatus according to this application example preferably includes the liquid crystal display device according to the application example.

この構成によれば、より高精細な画像の表示が可能となる電子機器を構成することができる。   According to this configuration, it is possible to configure an electronic device that can display a higher-definition image.

[適用例8]
本適用例にかかる液晶駆動装置の制御方法は、所定の期間を規定する第1の信号が入力され、前記第1の信号により入力が開始される第1のデータを保持する第1のラッチと、前記第1のデータを基に生成された第2のデータを正極性で出力する第1の期間を規定する第1のレジスターと、を用い、前記第1の期間は前記所定の期間よりも長くし、前記第1のラッチに保持された前記第1のデータを基に生成された第3のデータを負極性で出力する第2の期間は前記所定の期間よりも短くすることを特徴とする。
[Application Example 8]
The control method of the liquid crystal driving device according to this application example includes a first latch that holds a first data that is input with a first signal that defines a predetermined period and that is started by the first signal. And a first register that defines a first period in which the second data generated based on the first data is output with a positive polarity, and the first period is longer than the predetermined period. The second period in which the third data generated based on the first data held in the first latch is output with a negative polarity is shorter than the predetermined period. To do.

この方法によれば、正極性で行う描画に十分な時間を確保しながら所定の数の画像データの描画に要する時間の合計を短くすることができる。所定の数とは、たとえば1フレームの画像データの数であり、また、たとえばフレームの中の1ラインの画像データの数である。所定の数の画像データの描画に要する時間を短くできることは、1フレーム分の画素数をより多くすることや1秒あたりに描画するフレーム数の増加につなげることができ、より高精細な画像の表示が可能となる。   According to this method, it is possible to shorten the total time required for drawing a predetermined number of image data while securing a sufficient time for drawing performed with positive polarity. The predetermined number is, for example, the number of image data of one frame, and is the number of image data of one line in the frame, for example. The time required for drawing a predetermined number of image data can be shortened, which can lead to an increase in the number of pixels for one frame and an increase in the number of frames to be drawn per second. Display is possible.

[適用例9]
上記適用例にかかる液晶駆動装置の制御方法において、前記第1の期間の長さと前記第2の期間の長さとを加えた第3の期間の長さは、前記所定の期間の長さの2倍であることが好ましい。
[Application Example 9]
In the control method of the liquid crystal driving device according to the application example, the length of the third period obtained by adding the length of the first period and the length of the second period is 2 which is the length of the predetermined period. It is preferable that it is double.

この方法によれば、第1の期間の長さと第2の期間の長さとの合計である第3の期間の長さが所定の期間の長さの2倍と同じであることにより、第1の期間と第2の期間とを交互に繰り返す場合に第3の期間と所定の期間との同期をとることが容易となり、液晶駆動装置の設計を容易とすることができる。   According to this method, the length of the third period, which is the sum of the length of the first period and the length of the second period, is the same as twice the length of the predetermined period. When the period and the second period are alternately repeated, the third period and the predetermined period can be easily synchronized, and the design of the liquid crystal driving device can be facilitated.

[適用例10]
上記適用例にかかる液晶駆動装置の制御方法において、前記第1の信号は、水平同期信号であることが好ましい。
[Application Example 10]
In the control method of the liquid crystal driving device according to the application example, it is preferable that the first signal is a horizontal synchronization signal.

この方法によれば、水平同期信号のタイミングを基準にして第3の期間の開始を制御することができる。   According to this method, the start of the third period can be controlled based on the timing of the horizontal synchronization signal.

[適用例11]
上記適用例にかかる液晶駆動装置の制御方法において、前記第1の期間は、前記所定の期間の長さと前記第2の期間の長さとの差である第1の時間の長さで規定され、前記第1のレジスターには前記第1の時間の長さを示す値が保持されることが好ましい。
[Application Example 11]
In the control method of the liquid crystal driving device according to the application example, the first period is defined by a length of a first time that is a difference between a length of the predetermined period and a length of the second period. It is preferable that a value indicating the length of the first time is held in the first register.

この方法によれば、第1の期間を所定の期間の長さと第2の期間の長さとの差である第1の時間の長さで規定し、第1の時間を第1のレジスターに保持することで、第2の期間を開始するタイミングの制御に第1のレジスターの値を用いることができる。   According to this method, the first period is defined by the length of the first time that is the difference between the length of the predetermined period and the length of the second period, and the first time is held in the first register. Thus, the value of the first register can be used to control the timing for starting the second period.

[適用例12]
上記適用例にかかる液晶駆動装置の制御方法において、第1の時間の長さを前記所定の期間の長さと前記第2の期間の長さとの差としたときに、前記第1の期間は、前記所定の期間の長さと前記第1の時間の長さとの和である第2の時間の長さで規定され、前記第1のレジスターには前記第2の時間の長さを示す値が保持されることが好ましい。
[Application Example 12]
In the control method of the liquid crystal driving device according to the application example, when the length of the first time is a difference between the length of the predetermined period and the length of the second period, the first period is: Defined by the length of the second time that is the sum of the length of the predetermined period and the length of the first time, and the first register holds a value indicating the length of the second time It is preferred that

この方法によれば、第1の時間の長さを所定の期間の長さと第2の期間の長さとの差としたときに、第1の期間を所定の期間の長さと第1の時間の長さの和である第2の時間の長さで規定し、第2の時間を第1のレジスターに保持することで、第2の期間を開始するタイミングの制御に第1のレジスターの値を用いることができる。   According to this method, when the length of the first period is the difference between the length of the predetermined period and the length of the second period, the first period is set to the length of the predetermined period and the first time. It is defined by the length of the second time that is the sum of the lengths, and by holding the second time in the first register, the value of the first register is used to control the timing for starting the second period. Can be used.

第1実施形態における液晶駆動装置の概略ブロック図。1 is a schematic block diagram of a liquid crystal driving device according to a first embodiment. 液晶モジュールの概略ブロック図。The schematic block diagram of a liquid crystal module. 水平同期信号及び極性指示信号のタイムチャート図。The time chart figure of a horizontal synchronizing signal and a polarity instruction | indication signal. Nチャネルトランジスターの特徴説明のための図。The figure for characteristic description of an N channel transistor. 第2実施形態における液晶駆動装置の概略ブロック図。The schematic block diagram of the liquid-crystal drive device in 2nd Embodiment. 水平同期信号及び極性指示信号を含む信号のタイムチャート図。The time chart figure of the signal containing a horizontal synchronizing signal and a polarity instruction | indication signal. 液晶表示装置及び電子機器の例を示した図。FIG. 10 illustrates an example of a liquid crystal display device and an electronic device.

以下、本発明を適用した液晶駆動装置の実施形態について図を用いて説明する。以降の実施形態において、液晶表示装置は液晶モジュールを有し、液晶モジュールは液晶パネルと液晶駆動装置とを含むこととする。   Hereinafter, embodiments of a liquid crystal driving device to which the present invention is applied will be described with reference to the drawings. In the following embodiments, the liquid crystal display device includes a liquid crystal module, and the liquid crystal module includes a liquid crystal panel and a liquid crystal driving device.

まず、本発明の適用がない従来のライン反転駆動方式の液晶駆動装置における、水平同期信号と極性指示信号とのタイミングの関係について説明する。水平同期信号及び極性指示信号の簡単なタイミングチャートを図3−(b)に示す。水平同期信号は図中のHSYNCがローレベルになることにより示される。また、図中のPOLは極性指示信号のレベルを示し、POLがハイレベルのときは、液晶パネルに対しての表示データが正極性で駆動され、ローレベルのときは負極性で駆動される。POLのハイレベルからローレベルへの切り替え、及び、POLのローレベルからハイレベルへの切り替えは垂直同期信号に同期する形で制御され、表示データが正極性で駆動される期間の長さC’と表示データが負極性で駆動される期間の長さF’とは略同一の長さとなる。   First, the relationship between the timing of the horizontal synchronizing signal and the polarity instruction signal in a conventional line inversion driving type liquid crystal driving device to which the present invention is not applied will be described. A simple timing chart of the horizontal synchronization signal and the polarity instruction signal is shown in FIG. The horizontal synchronization signal is indicated by HSYNC in the figure becoming a low level. In the figure, POL indicates the level of the polarity instruction signal. When POL is high, display data for the liquid crystal panel is driven with a positive polarity, and when it is low, it is driven with a negative polarity. The switching from the high level to the low level of POL and the switching from the low level to the high level of POL are controlled in synchronization with the vertical synchronizing signal, and the length C ′ of the period during which the display data is driven with positive polarity. The length F ′ of the period in which the display data is driven with the negative polarity is substantially the same length.

液晶パネルにおいてソースラインの駆動にはNチャネルトランジスターを用いる場合が多い。上述したが、一般的に、Nチャネルトランジスターは、ソース電位がゲートのオン電位に対して電位差が小さくなる方向に変化する正極性におけるドレイン電位が目標電位に達するまでの時間が、ソース電位が目標ゲートのオン電位に対して電位差が大きくなる方向に変化する負極性におけるドレイン電位が目標電位に達するまでの時間よりも長くなる傾向があるという特徴がある。Nチャネルトランジスターのゲートがオンとなったときのドレインの電位の変化の模式図を図4−(a)に示す。図4−(a)におけるGがゲート電位の変化である。図4−(a)には、バイアスをかけた中間電位からの変化を分かりやすくするために、正極性の場合の変化と負極性の場合の変化とを重ねて図示した。正極性の場合、ハイレベルの電位の変化がゲート電位と同じ方向に動くことからドレイン電位の上昇の早さが鈍り、目標電位の99%に達するまでの時間が負極性の場合と比較して長くなる。   In a liquid crystal panel, an N-channel transistor is often used for driving a source line. As described above, in general, in the N-channel transistor, the time until the drain potential in the positive polarity in which the source potential changes in a direction in which the potential difference becomes smaller with respect to the gate ON potential reaches the target potential is the target potential. The drain potential in the negative polarity that changes in a direction in which the potential difference increases with respect to the gate ON potential tends to be longer than the time required to reach the target potential. A schematic diagram of a change in the drain potential when the gate of the N-channel transistor is turned on is shown in FIG. G in FIG. 4- (a) is a change in gate potential. In FIG. 4- (a), in order to make it easy to understand the change from the biased intermediate potential, the change in the case of the positive polarity and the change in the case of the negative polarity are shown in an overlapping manner. In the case of the positive polarity, since the change in the high level potential moves in the same direction as the gate potential, the speed of the drain potential rises slowly, and the time until reaching 99% of the target potential is compared with the case of the negative polarity. become longer.

本発明の適用がない従来のライン反転駆動方式の液晶駆動装置における、表示データが正極性で駆動される場合、及び負極性で駆動される場合のゲート信号の電位に対する画像データの電位の変化の例を示した模式図を図4−(b)に示す。   In the conventional line inversion driving type liquid crystal driving device to which the present invention is not applied, the change in the potential of the image data with respect to the potential of the gate signal when the display data is driven with a positive polarity and when the display data is driven with a negative polarity. A schematic diagram showing an example is shown in FIG.

(第1実施形態)
本実施形態は、ライン反転駆動を行う液晶モジュールにおける液晶駆動装置としてのソースドライバーに本発明を適用したものである。ソースドライバーは、液晶パネル上のデマルチプレクサーに画像データから生成した表示データをドライブする回路である。
(First embodiment)
In this embodiment, the present invention is applied to a source driver as a liquid crystal driving device in a liquid crystal module that performs line inversion driving. The source driver is a circuit that drives display data generated from image data to a demultiplexer on the liquid crystal panel.

まず、本発明を適用したソースドライバーにおける、水平同期信号と極性指示信号とのタイミングの関係について説明する。図3−(a)に水平同期信号及び極性指示信号のタイミングを示す。上述したように、表示データを負極性で駆動する場合は、正極性で駆動する場合に比較して短い時間で十分な描画を行うことができる。本発明を適用したソースドライバーは、表示データを負極性で駆動する場合は、水平同期信号のタイミングから時間の長さD遅らせて表示データの駆動を開始する。表示データを正極性で駆動する期間は、水平同期信号の時間間隔の長さCに時間の長さDを加えた時間の長さEとなる。時間の長さFは表示データを負極性で描画するのに十分な時間であり、水平同期信号の時間間隔の2倍が時間の長さEと時間の長さFとの和となる。   First, the timing relationship between the horizontal synchronization signal and the polarity instruction signal in the source driver to which the present invention is applied will be described. FIG. 3A shows the timing of the horizontal synchronization signal and the polarity instruction signal. As described above, when the display data is driven with the negative polarity, sufficient drawing can be performed in a shorter time than when the display data is driven with the positive polarity. When driving the display data with negative polarity, the source driver to which the present invention is applied starts driving the display data with a delay of the time length D from the timing of the horizontal synchronization signal. The period in which the display data is driven with the positive polarity is the time length E obtained by adding the time length D to the time interval length C of the horizontal synchronization signal. The time length F is a time sufficient to draw the display data with a negative polarity, and twice the time interval of the horizontal synchronizing signal is the sum of the time length E and the time length F.

図3−(a)と図3−(b)とを比較して分かるように、本発明を適用することで、表示データを正極性で駆動するのに十分な時間の長さEを確保しながら、水平同期信号の時間間隔を時間の長さEよりも短くすることが可能である。尚、図4−(c)に表示データが正極性で駆動される場合、及び負極性で駆動される場合のゲート信号の電位に対する表示データの電位の変化の例を示した模式図を示す。   As can be seen by comparing FIG. 3- (a) and FIG. 3- (b), the application of the present invention ensures a sufficient length E of time for driving the display data with positive polarity. However, it is possible to make the time interval of the horizontal synchronization signal shorter than the time length E. FIG. 4C is a schematic diagram illustrating an example of a change in the potential of the display data with respect to the potential of the gate signal when the display data is driven with a positive polarity and when the display data is driven with a negative polarity.

次に、本実施形態におけるソースドライバー100の概略ブロック図を図1に示す。ソースドライバー100は、ソースドライバー制御部110、表示データ生成部120、データ保持部130を含む。ソースドライバー100への入力信号としてHSYNC401及び画像データ信号402を、ソースドライバー100からの出力として表示データ信号121及び極性指示信号103を図1に示す。HSYNC401及び画像データ信号402は、液晶駆動装置内の表示制御部に接続され、HSYNC401からは水平同期信号が、画像データ信号402からは画像データが入力される。表示データ信号121は液晶パネルに対する表示データを駆動する信号である。また、極性指示信号103は、液晶駆動装置内の電源部に接続され、電源の極性の制御のために用いられる。尚、本実施形態及び以降の実施形態の説明において、説明を行う上で直接関係がない制御信号等の図示及び説明は省略する。   Next, a schematic block diagram of the source driver 100 in the present embodiment is shown in FIG. The source driver 100 includes a source driver control unit 110, a display data generation unit 120, and a data holding unit 130. FIG. 1 shows an HSYNC 401 and an image data signal 402 as input signals to the source driver 100, and a display data signal 121 and a polarity instruction signal 103 as outputs from the source driver 100. The HSYNC 401 and the image data signal 402 are connected to a display control unit in the liquid crystal driving device, and a horizontal synchronization signal is input from the HSYNC 401 and image data is input from the image data signal 402. The display data signal 121 is a signal for driving display data for the liquid crystal panel. The polarity instruction signal 103 is connected to a power supply unit in the liquid crystal driving device, and is used for controlling the polarity of the power supply. In the description of this embodiment and the following embodiments, illustration and description of control signals and the like that are not directly related to the description are omitted.

ソースドライバー制御部110は、タイミング制御に必要な信号と画像データとが入力され、ソースドライバー100内部の制御を行う部分である。HSYNC401及び画像データ信号402はソースドライバー制御部110に接続される。また、ソースドライバー制御部110は、表示データ信号121を正極性で駆動するときの期間を指定する値を格納する第1のレジスター180を有する。ソースドライバー制御部110は、入力されるタイミング信号及び第1のレジスター180の値を基にしてソースドライバー100内部の他のブロックに対しての制御信号を生成する。図1において図示したのは、表示データ生成部120を制御する制御信号111、第2データラッチ部140を制御する制御信号112、第1データラッチ部150を制御する制御信号113及びデータレジスター部160を制御する制御信号115である。また、ソースドライバー制御部110は、極性指示信号(POL)を生成し、極性指示信号103を介して電源部に出力する。   The source driver control unit 110 is a part that receives a signal and image data necessary for timing control and performs control inside the source driver 100. The HSYNC 401 and the image data signal 402 are connected to the source driver control unit 110. In addition, the source driver control unit 110 includes a first register 180 that stores a value that specifies a period when the display data signal 121 is driven with a positive polarity. The source driver control unit 110 generates control signals for other blocks in the source driver 100 based on the input timing signal and the value of the first register 180. 1 illustrates a control signal 111 for controlling the display data generation unit 120, a control signal 112 for controlling the second data latch unit 140, a control signal 113 for controlling the first data latch unit 150, and a data register unit 160. Is a control signal 115 for controlling. Further, the source driver control unit 110 generates a polarity instruction signal (POL) and outputs it to the power supply unit via the polarity instruction signal 103.

データ保持部130は、入力データラッチ部170、データレジスター部160、第1データラッチ部150及び第2データラッチ部140を有する。入力データラッチ部170は、ソースドライバー制御部110が画像データ信号402として受信した画像データをデータレジスター部160に格納するために、タイミング調整を目的として一時的に保持するラッチである。制御信号115によりタイミングの制御が行われ、入力データラッチ部170に保持された画像データが、データレジスター部160に順次格納される。データレジスター部160は1ライン分の画像データを格納することができる。   The data holding unit 130 includes an input data latch unit 170, a data register unit 160, a first data latch unit 150, and a second data latch unit 140. The input data latch unit 170 is a latch that temporarily holds the image data received by the source driver control unit 110 as the image data signal 402 in the data register unit 160 for the purpose of timing adjustment. The timing is controlled by the control signal 115, and the image data held in the input data latch unit 170 is sequentially stored in the data register unit 160. The data register unit 160 can store image data for one line.

データレジスター部160に格納された1ライン分の画像データは、表示データ生成部120における1ライン分の画像データの処理が終了するタイミングに合わせて、第1データラッチ部150に保持され、次に第2データラッチ部140に保持される。また、場合によっては第1データラッチ部150をスルーして第2データラッチ部140に保持される。データレジスター部160からの画像データの移動は、ソースドライバー制御部110から出力される制御信号111、112及び114により行われる。   The image data for one line stored in the data register unit 160 is held in the first data latch unit 150 at the timing when the processing of the image data for one line in the display data generation unit 120 is completed. It is held in the second data latch unit 140. In some cases, the second data latch unit 140 is held through the first data latch unit 150. Movement of image data from the data register unit 160 is performed by control signals 111, 112, and 114 output from the source driver control unit 110.

表示データ生成部120は、マルチプレクサー部及びD/Aコンバーター部などを含み、画像データを表示データ信号121に変換する部分である。液晶パネルに対しての信号線の本数を少なくするために、所定の数の画像データが時分割でひとつの信号線を用いて液晶パネルに駆動される。マルチプレクサー部は、第2データラッチ部140の出力から所定の数の画像データを時分割で順次選択する回路であり、選択された画像データがひとつの信号線を用いて液晶パネルに駆動されることになる。マルチプレクサー部で選択された画像データは表示データ生成部内部の後段の処理部に送られる。該後段の処理部にはD/Aコンバーター部が含まれる。送られた画像データはD/Aコンバーター部でアナログデータに変換され、表示データ信号121を介してソースドライバー100外部に出力される(液晶パネルに駆動される)。尚、表示データ生成部120は、マルチプレクサー部及びD/Aコンバーター部以外の処理部が存在するが、本実施形態における論理的な動作説明とは直接関係ないことから図示及び説明を省略した。また、第2データラッチ部140に保持された1ライン分の画像データの処理に必要な時間の長さは、水平同期信号の時間間隔の長さと略同一である。   The display data generation unit 120 includes a multiplexer unit, a D / A converter unit, and the like, and is a unit that converts image data into a display data signal 121. In order to reduce the number of signal lines for the liquid crystal panel, a predetermined number of image data is driven to the liquid crystal panel by using one signal line in a time division manner. The multiplexer unit is a circuit that sequentially selects a predetermined number of image data from the output of the second data latch unit 140 in a time-sharing manner, and the selected image data is driven to the liquid crystal panel using one signal line. It will be. The image data selected by the multiplexer unit is sent to a subsequent processing unit inside the display data generation unit. The downstream processing unit includes a D / A converter unit. The sent image data is converted into analog data by the D / A converter and is output to the outside of the source driver 100 via the display data signal 121 (driven to the liquid crystal panel). The display data generation unit 120 includes processing units other than the multiplexer unit and the D / A converter unit, but the illustration and description thereof are omitted because they are not directly related to the logical operation description in the present embodiment. The length of time required for processing one line of image data held in the second data latch unit 140 is substantially the same as the time interval of the horizontal synchronization signal.

次に、図2に上述したソースドライバー100を用いた液晶モジュール1の概略ブロック図を示す。液晶モジュール1は、液晶パネル部1600、表示制御部1400、電源部1500、ゲートドライバー部1300及びソースドライバー部1100を含む。ソースドライバー部1100が上述したソースドライバー100に相当する。   Next, FIG. 2 shows a schematic block diagram of the liquid crystal module 1 using the source driver 100 described above. The liquid crystal module 1 includes a liquid crystal panel unit 1600, a display control unit 1400, a power supply unit 1500, a gate driver unit 1300, and a source driver unit 1100. The source driver unit 1100 corresponds to the source driver 100 described above.

液晶パネル部1600は、TFT1190がマトリクス状に配置されたアクティブマトリクス型の液晶パネルである。ソースドライバー部1100が駆動する表示データ信号1121は、液晶パネル部1600内のデマルチプレクサー1180により8つのソースデータ1181に分割される。従って、液晶モジュール1においてソースドライバー部1100の表示データ生成部120におけるマルチプレクサー部によってひとつの表示データ信号1121となるべく選択される画像データの数は8である。表示データ信号1121の本数は、1ラインの画素数の1/8となる。デマルチプレクサー1180により分割されたソースデータ1181は、ゲートドライバー部1300から出力するゲート信号1131により制御されるTFT1190を介して画素電極1191に書き込まれる。図2中、容量1601は画素電極1191及び共通電極1141に挟まれた液晶組成物をモデル化して記載したものである。尚、以降の説明において液晶パネル部1600における複数のTFTの各々を、TFT1190として記載する。   The liquid crystal panel portion 1600 is an active matrix liquid crystal panel in which TFTs 1190 are arranged in a matrix. A display data signal 1121 driven by the source driver unit 1100 is divided into eight source data 1181 by a demultiplexer 1180 in the liquid crystal panel unit 1600. Accordingly, in the liquid crystal module 1, the number of image data selected as one display data signal 1121 by the multiplexer unit in the display data generation unit 120 of the source driver unit 1100 is eight. The number of display data signals 1121 is 1/8 of the number of pixels in one line. The source data 1181 divided by the demultiplexer 1180 is written into the pixel electrode 1191 via the TFT 1190 controlled by the gate signal 1131 output from the gate driver unit 1300. In FIG. 2, a capacitor 1601 is described by modeling a liquid crystal composition sandwiched between the pixel electrode 1191 and the common electrode 1141. In the following description, each of the plurality of TFTs in the liquid crystal panel portion 1600 is described as a TFT 1190.

表示制御部1400は、液晶モジュール1に入力される信号1701に含まれる画像データを表示するために液晶モジュール1内部の制御を行う部分である。HSYNC1401、画像データ信号1402、ゲートドライバー制御信号1404及び電源制御信号1403が表示制御部1400から出力される。   The display control unit 1400 is a part that controls the inside of the liquid crystal module 1 in order to display the image data included in the signal 1701 input to the liquid crystal module 1. The display control unit 1400 outputs an HSYNC 1401, an image data signal 1402, a gate driver control signal 1404, and a power supply control signal 1403.

電源部1500は、液晶モジュール1内の電源制御を行う部分であり、表示制御部1400及びソースドライバー部1100により制御される。表示制御部1400からは電源制御信号1403により表示パネルへの電源供給のオン、オフなどの制御がなされる。また、ソースドライバー部1100からは極性指示信号1103により液晶パネルを駆動するための電源極性の制御が行われる。電源部1500は、表示制御部1400及びソースドライバー部1100による制御に従い、ソースドライバー部1100の電源1501、共通電極1141の電源1502などの制御を行う。   The power supply unit 1500 is a part that performs power supply control in the liquid crystal module 1, and is controlled by the display control unit 1400 and the source driver unit 1100. From the display control unit 1400, the power supply control signal 1403 controls the power supply to the display panel such as on and off. Further, the source driver unit 1100 controls the polarity of the power source for driving the liquid crystal panel by the polarity instruction signal 1103. The power supply unit 1500 controls the power source 1501 of the source driver unit 1100, the power source 1502 of the common electrode 1141, and the like in accordance with control by the display control unit 1400 and the source driver unit 1100.

以降、ソースドライバー部1100の内部の説明に図1で示したブロック図を用いる。尚、図2におけるHSYNC1401は図1におけるHSYNC401に対応し、図2における画像データ信号1402は図1における画像データ信号402に対応し、図2における極性指示信号1103は図1における極性指示信号103に対応する。   Hereinafter, the block diagram shown in FIG. 1 will be used to describe the inside of the source driver unit 1100. 2 corresponds to the HSYNC 401 in FIG. 1, the image data signal 1402 in FIG. 2 corresponds to the image data signal 402 in FIG. 1, and the polarity instruction signal 1103 in FIG. 2 corresponds to the polarity instruction signal 103 in FIG. Correspond.

本実施例は、第1のレジスター180の値が図3の時間間隔Dの長さを示す値である場合である。時間間隔Dの長さを示す値に基づいて表示データ信号1121を正極性で駆動する時間間隔Eの長さが規定される。従って、時間間隔Dの長さを示す値に基づいて、表示データ生成部120内のマルチプレクサーの動作タイミング、表示データ信号1121の駆動タイミング、ゲートドライバー部1300のゲート信号1131を駆動するタイミング及び液晶パネル部1600内のデマルチプレクサー1180の動作タイミングなどが規定される。   In this embodiment, the value of the first register 180 is a value indicating the length of the time interval D in FIG. Based on a value indicating the length of the time interval D, the length of the time interval E for driving the display data signal 1121 with positive polarity is defined. Therefore, based on the value indicating the length of the time interval D, the operation timing of the multiplexer in the display data generation unit 120, the drive timing of the display data signal 1121, the timing of driving the gate signal 1131 of the gate driver unit 1300, and the liquid crystal The operation timing of the demultiplexer 1180 in the panel unit 1600 is defined.

1フレームの画像データは複数のラインの画像データから構成されるが、液晶モジュール1における一連の動作について、連続する3つのラインの画像データにおける処理により説明を行う。連続する3つのラインは、表示制御部1400に入力される順番に従い1番目のライン、2番目のライン及び3番目のラインと呼ぶこととし、1番目のライン及び3番目のラインの画像データから生成される表示データが正極性で駆動され、2番目のラインの画像データから生成される表示データが負極性で駆動されるものとする。また、説明に図3−(a)に示したタイムチャートを流用する。尚、n番目のラインの画像データから生成される表示データを、n番目のラインの表示データと呼ぶことにする。   One frame of image data is composed of image data of a plurality of lines. A series of operations in the liquid crystal module 1 will be described by processing on image data of three consecutive lines. The three consecutive lines are called the first line, the second line, and the third line according to the order of input to the display control unit 1400, and are generated from the image data of the first line and the third line. It is assumed that display data to be displayed is driven with a positive polarity, and display data generated from the image data of the second line is driven with a negative polarity. In addition, the time chart shown in FIG. Note that display data generated from the image data of the nth line is referred to as display data of the nth line.

1番目のラインの画像データのデータレジスター部160への格納が終了した時点から説明を始める。2番目のラインの画像データに対する水平同期信号が、図3−(a)の(1)である。データレジスター部160に格納された1番目のラインの画像データは、図3−(a)の(1)のタイミングで第1データラッチ部150をスルーし、第2データラッチ部140に保持される。第2データラッチ部140に保持された画像データは、表示データ生成部120により1番目のラインの表示データに変換され、表示データ信号121(図2の表示データ信号1121)を介して液晶パネル部1600に対し駆動される。図3−(a)の時間間隔Eが1番目のラインの表示データが正極性で駆動される期間を示す。   The description starts from the point when the storage of the image data of the first line in the data register unit 160 is completed. The horizontal synchronization signal for the image data of the second line is (1) in FIG. The image data of the first line stored in the data register unit 160 passes through the first data latch unit 150 at the timing (1) in FIG. 3A and is held in the second data latch unit 140. . The image data held in the second data latch unit 140 is converted into display data of the first line by the display data generation unit 120, and the liquid crystal panel unit via the display data signal 121 (display data signal 1121 in FIG. 2). Driven to 1600. The time interval E in FIG. 3A indicates a period in which the display data of the first line is driven with positive polarity.

図3−(a)の(1)の水平同期信号に同期して2番目のラインの画像データの入力が開始され、データレジスター部160に順次格納される。図3−(a)の(1)のタイミングから時間Cが経過するまでに2番目のラインの画像データはすべてデータレジスター部160に格納され、図3−(a)の(2)のタイミングでデータレジスター部160に格納された2番目のラインの画像データは第1データラッチ部150に保持される。図3−(a)の(2)は3番目のラインの画像データの水平同期信号である。以降、3番目のラインの画像データがデータレジスター部160に順次格納される。図3−(a)の(2)の水平同期信号で規定されるタイミングから第1のレジスター180の値で規定される時間Dが経過するまでは、表示データ生成部120において1番目のラインの画像データに対しての処理が行われており、第2データラッチ部140には1番目のラインの画像データが保持され、第1データラッチ部150には2番目のラインの画像データが保持される。   Input of the image data of the second line is started in synchronization with the horizontal synchronizing signal of (1) in FIG. 3A and is sequentially stored in the data register unit 160. All the image data of the second line is stored in the data register unit 160 until the time C elapses from the timing (1) in FIG. 3A, and at the timing (2) in FIG. The image data of the second line stored in the data register unit 160 is held in the first data latch unit 150. (2) in FIG. 3A is a horizontal synchronizing signal of the image data of the third line. Thereafter, the image data of the third line is sequentially stored in the data register unit 160. The display data generation unit 120 displays the first line until the time D specified by the value of the first register 180 elapses from the timing specified by the horizontal synchronization signal (2) in FIG. The image data is processed, the second data latch unit 140 holds the image data of the first line, and the first data latch unit 150 holds the image data of the second line. The

1番目のラインの画像データによる表示データ信号121の駆動は、図3−(a)の(2)の水平同期信号から時間Dが経過すると終了する。時間Dが経過すると極性指示信号103(図2における1103)が負極性駆動を指示するローレベルに変化し、電源部1500は負極性駆動に適した電位の制御を電源1501及び電源1502に対して行う。また、極性指示信号103がローレベルに変化するのに同期して第1データラッチ部150に保持されていた2番目のラインの画像データが第2データラッチ部140に保持され、表示データ生成部120において2番目のラインの画像データが2番目のラインの表示データに変換され、表示データ信号121を介して液晶パネル部1600に対し負極性で駆動される。   The driving of the display data signal 121 by the image data of the first line is finished when the time D elapses from the horizontal synchronizing signal of (2) in FIG. When the time D elapses, the polarity instruction signal 103 (1103 in FIG. 2) changes to a low level instructing negative polarity driving, and the power supply unit 1500 controls the potential suitable for negative polarity driving with respect to the power supply 1501 and the power supply 1502. Do. In addition, the image data of the second line held in the first data latch unit 150 in synchronization with the change of the polarity instruction signal 103 to the low level is held in the second data latch unit 140, and the display data generation unit At 120, the image data of the second line is converted into display data of the second line, and is driven with a negative polarity with respect to the liquid crystal panel unit 1600 via the display data signal 121.

図3−(a)の(3)の水平同期信号で規定されるタイミングまでに3番目のラインの画像データはすべてデータレジスター部160に格納される。また、2番目のラインの表示データの液晶パネル部1600に対しての駆動は終了する。データレジスター部160に格納された3番目のラインの画像データは図3−(a)の(3)の水平同期信号で規定されるタイミングで第1データラッチ部150をスルーし、第2データラッチ部140に保持される。また、ソースドライバー制御部110により極性指示信号103がハイレベルに制御される。これに応じて、電源部1500は正極性駆動に適した電位の制御を電源1501及び電源1502に対して行う。表示データ生成部120により3番目のラインの画像データは3番目のラインの表示データに変換され、表示データ信号121を介して液晶パネル部1600に対して正極性で駆動される。   All the image data of the third line is stored in the data register unit 160 by the timing defined by the horizontal synchronization signal of (3) in FIG. In addition, the driving of the display data of the second line to the liquid crystal panel unit 1600 ends. The image data of the third line stored in the data register unit 160 passes through the first data latch unit 150 at the timing specified by the horizontal synchronization signal (3) in FIG. Held by the unit 140. In addition, the source driver control unit 110 controls the polarity instruction signal 103 to a high level. In response to this, the power supply unit 1500 controls the power supply 1501 and the power supply 1502 to control a potential suitable for positive polarity driving. The display data generation unit 120 converts the image data of the third line into display data of the third line, and is driven with a positive polarity with respect to the liquid crystal panel unit 1600 via the display data signal 121.

以降、上述した1番目のラインの画像データ、2番目のラインの画像データ及び3番目のラインの画像データに対しての処理に相当する処理が繰り返され、液晶パネル部1600は本発明を適用した液晶駆動装置によりライン反転駆動方式の駆動がなされる。   Thereafter, the processing corresponding to the processing for the image data of the first line, the image data of the second line, and the image data of the third line is repeated, and the liquid crystal panel unit 1600 applies the present invention. The liquid crystal driving device drives the line inversion driving method.

本実施例は、第1のレジスター180の値が図3−(a)の時間間隔Eの長さを示す値である場合である。第1のレジスター180の値に基づいて、表示データ信号1121を正極性で駆動する時間間隔の長さが規定される。また、第1のレジスター180の値に基づいて、表示データ生成部120内のマルチプレクサーの動作タイミング、表示データ信号1121の駆動タイミング、ゲートドライバー部1300のゲート信号1131を駆動するタイミング及び液晶パネル部1600内のデマルチプレクサー1180の動作タイミングなどが規定される。本実施例の説明においても、実施例1と同様に、連続する3つのラインの画像データにおける処理を用いることとする。また、タイムチャートは図3−(a)に示したものを流用する。また、本実施例の説明も実施例1と同様に、1番目のラインの画像データが第2データラッチ部140に格納されたところから説明を開始する。   In the present embodiment, the value of the first register 180 is a value indicating the length of the time interval E in FIG. Based on the value of the first register 180, the length of the time interval for driving the display data signal 1121 with positive polarity is defined. Further, based on the value of the first register 180, the operation timing of the multiplexer in the display data generation unit 120, the driving timing of the display data signal 1121, the timing of driving the gate signal 1131 of the gate driver unit 1300, and the liquid crystal panel unit The operation timing of the demultiplexer 1180 in 1600 is defined. Also in the description of the present embodiment, similarly to the first embodiment, processing on image data of three consecutive lines is used. In addition, the time chart shown in FIG. Also, in the description of the present embodiment, the description starts from the point where the image data of the first line is stored in the second data latch unit 140 as in the first embodiment.

第2データラッチ部140に格納された1番目のラインの画像データは表示データ生成部120において表示データに変換され、表示データ信号121を介して液晶パネル部1600に正極性で駆動されている。2番目のラインの画像データは入力データラッチ部170に一時保持された後、データレジスター部160に順次格納されている。   The image data of the first line stored in the second data latch unit 140 is converted into display data in the display data generation unit 120 and is driven to the liquid crystal panel unit 1600 with a positive polarity via the display data signal 121. The image data of the second line is temporarily stored in the input data latch unit 170 and then sequentially stored in the data register unit 160.

図3−(a)の(1)のタイミングから時間Cが経過するまでに2番目のラインの画像データはすべてデータレジスター部160に格納され、図3−(a)の(2)のタイミングでデータレジスター部160に格納された2番目のラインの画像データは第1データラッチ部150に保持される。図3−(a)の(2)は3番目のラインの画像データの水平同期信号である。以降、3番目のラインの画像データがデータレジスター部160に順次格納される。   All the image data of the second line is stored in the data register unit 160 until the time C elapses from the timing (1) in FIG. 3A, and at the timing (2) in FIG. The image data of the second line stored in the data register unit 160 is held in the first data latch unit 150. (2) in FIG. 3A is a horizontal synchronizing signal of the image data of the third line. Thereafter, the image data of the third line is sequentially stored in the data register unit 160.

ソースドライバー制御部110は、1番目のラインの表示データの駆動を開始してから第1のレジスター180の値で示される時間Eが終了すると極性指示信号103をハイレベルからローレベルに切り替えるとともに、第1データラッチ部150に保持していた2番目のラインの画像データを第2データラッチ部140に保持する。2番目のラインの画像データが表示データに変換され、表示データ信号121を介して液晶パネル部1600に対して負極性で駆動される。また、3番目のラインの画像データはデータレジスター部160に順次格納される。   The source driver control unit 110 switches the polarity instruction signal 103 from the high level to the low level when the time E indicated by the value of the first register 180 ends after driving the display data of the first line. The image data of the second line held in the first data latch unit 150 is held in the second data latch unit 140. The image data of the second line is converted into display data, and is driven with a negative polarity with respect to the liquid crystal panel unit 1600 via the display data signal 121. Further, the image data of the third line is sequentially stored in the data register unit 160.

図3−(a)の(3)の水平同期信号で規定されるタイミングまでに3番目のラインの画像データはすべてデータレジスター部160に格納される。また、2番目のラインの表示データの液晶パネル部1600に対しての駆動は終了する。データレジスター部160に格納された3番目のラインの画像データは図3−(a)の(3)の水平同期信号で規定されるタイミングで第1データラッチ部150をスルーし、第2データラッチ部140に保持される。また、ソースドライバー制御部110により極性指示信号103がハイレベルに制御される。これに応じて、電源部1500は正極性駆動に適した電位の制御を電源1501及び電源1502に対して行う。表示データ生成部120により3番目のラインの画像データは3番目のラインの表示データに変換され、表示データ信号121を介して液晶パネル部1600に対して正極性で駆動される。   All the image data of the third line is stored in the data register unit 160 by the timing defined by the horizontal synchronization signal of (3) in FIG. In addition, the driving of the display data of the second line to the liquid crystal panel unit 1600 ends. The image data of the third line stored in the data register unit 160 passes through the first data latch unit 150 at the timing specified by the horizontal synchronization signal (3) in FIG. Held by the unit 140. In addition, the source driver control unit 110 controls the polarity instruction signal 103 to a high level. In response to this, the power supply unit 1500 controls the power supply 1501 and the power supply 1502 to control a potential suitable for positive polarity driving. The display data generation unit 120 converts the image data of the third line into display data of the third line, and is driven with a positive polarity with respect to the liquid crystal panel unit 1600 via the display data signal 121.

以降、上述した1番目のラインの画像データ、2番目のラインの画像データ及び3番目のラインの画像データに対しての処理に相当する処理が繰り返され、液晶パネル部1600は本発明を適用した液晶駆動装置によりライン反転駆動方式の駆動がなされる。   Thereafter, the processing corresponding to the processing for the image data of the first line, the image data of the second line, and the image data of the third line is repeated, and the liquid crystal panel unit 1600 applies the present invention. The liquid crystal driving device drives the line inversion driving method.

(第2実施形態)
本実施形態は、ライン反転駆動を行う液晶駆動装置におけるソースドライバーに本発明を適用したものである。本実施形態のソースドライバー200の概略ブロック図を図5に示す。ソースドライバー200は、ソースドライバー制御部210、表示データ生成部220、データ保持部230を含む。また、ソースドライバー200外部からの入力信号としてHSYNC201及び画像データ信号202を、ソースドライバー200からの出力として表示データ信号221及び極性指示信号203を図5に示す。HSYNC201及び画像データ信号202は、液晶駆動装置内の表示制御部に接続され、HSYNC201からは水平同期信号が、画像データ信号202からは画像データが入力される。
(Second Embodiment)
In the present embodiment, the present invention is applied to a source driver in a liquid crystal driving device that performs line inversion driving. A schematic block diagram of the source driver 200 of this embodiment is shown in FIG. The source driver 200 includes a source driver control unit 210, a display data generation unit 220, and a data holding unit 230. FIG. 5 shows an HSYNC 201 and an image data signal 202 as input signals from the outside of the source driver 200, and a display data signal 221 and a polarity instruction signal 203 as outputs from the source driver 200. The HSYNC 201 and the image data signal 202 are connected to a display control unit in the liquid crystal driving device, and a horizontal synchronization signal is input from the HSYNC 201 and image data is input from the image data signal 202.

データ保持部230は、入力データラッチ部270、第1データレジスター部250、第2データレジスター部260及びデータラッチ部240を含む。入力データラッチ部270に一時保持された画像データは、第1データレジスター部250又は第2データレジスター部260のいずれか一方に格納され、その後いずれか一方に格納された画像データがデータラッチ部240に保持される。   The data holding unit 230 includes an input data latch unit 270, a first data register unit 250, a second data register unit 260, and a data latch unit 240. The image data temporarily held in the input data latch unit 270 is stored in either the first data register unit 250 or the second data register unit 260, and then the image data stored in either one is the data latch unit 240. Retained.

ソースドライバー200のソースドライバー制御部210、第1のレジスター280、表示データ生成部220、入力データラッチ部270及びデータラッチ部240は、それぞれ第1実施形態におけるソースドライバー100のソースドライバー制御部110、第1のレジスター180、表示データ生成部120、入力データラッチ部170及び第2データラッチ部140に対応する。また、図5に示したHSYNC201、画像データ信号202、極性指示信号203、表示データ信号221、制御信号211及び制御信号212は、図1に示したHSYNC401、画像データ信号402、極性指示信号(POL)103、表示データ信号121、制御信号111及び制御信号212にそれぞれ対応する。これらの機能ブロックは果たす機能もほぼ同等であることから、本実施形態の説明は第1実施形態と異なる部分について行うこととする。   The source driver control unit 210, the first register 280, the display data generation unit 220, the input data latch unit 270, and the data latch unit 240 of the source driver 200 are the source driver control unit 110 of the source driver 100 in the first embodiment, respectively. This corresponds to the first register 180, the display data generation unit 120, the input data latch unit 170, and the second data latch unit 140. Further, the HSYNC 201, the image data signal 202, the polarity instruction signal 203, the display data signal 221, the control signal 211, and the control signal 212 shown in FIG. 5 are the same as the HSYNC 401, the image data signal 402, the polarity instruction signal (POL) shown in FIG. ) 103, corresponding to the display data signal 121, the control signal 111, and the control signal 212, respectively. Since the functions performed by these functional blocks are almost the same, the description of the present embodiment will be made on portions different from the first embodiment.

ソースドライバー200において、データラッチ部240の入力となるのは第1データレジスター部250及び第2データレジスター部260である。制御信号216により第1データレジスター部250又は第2データレジスター部260のいずれかが選択される。また、制御信号215は第1データレジスター部250に対して入力データラッチ部270に一時保持した画像データの書き込みを制御する信号であり、制御信号217は第2データレジスター部260に対して入力データラッチ部270に一時保持した画像データの書き込みを制御する信号である。入力データラッチ部270に一時保持された画像データは制御信号215及び制御信号217により制御され、第1データレジスター部250又は第2データレジスター部260のいずれか一方に順次格納される。   In the source driver 200, the first data register unit 250 and the second data register unit 260 are input to the data latch unit 240. Either the first data register unit 250 or the second data register unit 260 is selected by the control signal 216. The control signal 215 is a signal for controlling the writing of the image data temporarily held in the input data latch unit 270 to the first data register unit 250, and the control signal 217 is the input data to the second data register unit 260. This signal controls writing of image data temporarily held in the latch unit 270. The image data temporarily held in the input data latch unit 270 is controlled by the control signal 215 and the control signal 217 and sequentially stored in either the first data register unit 250 or the second data register unit 260.

また、ソースドライバー200を用いた液晶モジュールとして、図2に示した液晶モジュール1を流用して説明を行う。図2中、ソースドライバー部1100がソースドライバー200に相当する。   In addition, as the liquid crystal module using the source driver 200, the liquid crystal module 1 shown in FIG. In FIG. 2, the source driver unit 1100 corresponds to the source driver 200.

本実施例は、第1のレジスター280の値が図3の時間間隔Dの長さを示す値とする場合である。時間間隔Dの長さを示す値に基づいて表示データ信号1121を正極性で駆動する時間間隔Eの長さが規定される。従って、時間間隔Dの長さを示す値に基づいて、表示データ生成部220内のマルチプレクサーの動作タイミング、表示データ信号1121の駆動タイミング、ゲートドライバー部1300のゲート信号1131を駆動するタイミング及び液晶パネル部1600内のデマルチプレクサー1180の動作タイミングなどが規定される。   In this embodiment, the value of the first register 280 is a value indicating the length of the time interval D in FIG. Based on a value indicating the length of the time interval D, the length of the time interval E for driving the display data signal 1121 with positive polarity is defined. Therefore, based on the value indicating the length of the time interval D, the operation timing of the multiplexer in the display data generation unit 220, the drive timing of the display data signal 1121, the timing of driving the gate signal 1131 of the gate driver unit 1300, and the liquid crystal The operation timing of the demultiplexer 1180 in the panel unit 1600 is defined.

本実施例においても、説明に連続する3つのラインの画像データにおける処理を用いることとする。また、説明において図3−(a)に示したタイムチャートを使用する。また、本実施例の説明も、上述した実施例と同様に、1番目のラインの画像データがデータラッチ部240に格納されたところから説明を開始する。   Also in the present embodiment, the processing on the image data of three lines that are continuous in the description is used. In the description, the time chart shown in FIG. Further, the description of this embodiment also starts from the point where the image data of the first line is stored in the data latch unit 240, as in the above-described embodiment.

データラッチ部240に格納された1番目のラインの画像データは表示データ生成部220において表示データに変換され、表示データ信号221を介して液晶パネル部1600に正極性で駆動されている。2番目のラインの画像データは入力データラッチ部270に一時保持された後、第1データレジスター部250に順次格納されている。第1データレジスター部250への画像データの書き込みはソースドライバー制御部210から出力される制御信号215により制御される。   The image data of the first line stored in the data latch unit 240 is converted into display data by the display data generation unit 220 and is driven to the liquid crystal panel unit 1600 with a positive polarity via the display data signal 221. The image data of the second line is temporarily stored in the input data latch unit 270 and then sequentially stored in the first data register unit 250. Writing image data to the first data register unit 250 is controlled by a control signal 215 output from the source driver control unit 210.

図3−(a)の(1)のタイミングから時間Cが経過するまでに2番目のラインの画像データはすべて第1データレジスター部250に格納される。図3−(a)の(2)のタイミングで3番目のラインの画像データの入力が始まり、3番目のラインの画像データは入力データラッチ部270に一時保持された後、第2データレジスター部260に順次格納される。第2データレジスター部260への画像データの書き込みはソースドライバー制御部210から出力される制御信号217により制御される。第1データレジスター部250には2番目のラインの画像データが格納されたままである。   All the image data of the second line is stored in the first data register unit 250 until the time C elapses from the timing of (1) in FIG. The input of the image data of the third line starts at the timing (2) in FIG. 3A, and after the image data of the third line is temporarily held in the input data latch unit 270, the second data register unit 260 are sequentially stored. Writing image data to the second data register unit 260 is controlled by a control signal 217 output from the source driver control unit 210. The first data register unit 250 still stores the image data of the second line.

1番目のラインの画像データによる表示データ信号221の駆動は、図3−(a)の(2)の水平同期信号から時間Dが経過すると終了する。時間Dが経過すると極性指示信号203(図2における極性指示信号1103)が負極性駆動を指示するローレベルに変化し、電源部1500は負極性駆動に適した電位の制御を電源1501及び電源1502に対して行う。また、制御信号216によりデータラッチ部240の入力として第1データレジスター部250が選択され、極性指示信号203がローレベルに変化するのに同期して、第1データレジスター部250に格納されている2番目のラインの画像データがデータラッチ部240に保持される。データラッチ部240に保持された2番目のラインの画像データは、表示データ生成部220において処理が行われ、2番目のラインの表示データに変換された後表示データ信号221を介して液晶パネル部1600に負極性で駆動される。2番目のラインの表示データの駆動は、駆動を開始してから時間Fで終了する。   The driving of the display data signal 221 by the image data of the first line is finished when the time D elapses from the horizontal synchronizing signal of (2) in FIG. When the time D elapses, the polarity instruction signal 203 (the polarity instruction signal 1103 in FIG. 2) changes to a low level instructing negative polarity driving, and the power supply unit 1500 controls the potential suitable for the negative polarity driving to the power supply 1501 and the power supply 1502. To do. Further, the first data register unit 250 is selected as an input of the data latch unit 240 by the control signal 216 and is stored in the first data register unit 250 in synchronization with the change of the polarity instruction signal 203 to the low level. The image data of the second line is held in the data latch unit 240. The image data of the second line held in the data latch unit 240 is processed in the display data generation unit 220, converted into display data of the second line, and then the liquid crystal panel unit via the display data signal 221. 1600 is driven with negative polarity. The driving of the display data for the second line ends at time F after the driving is started.

図3−(a)の(3)の水平同期信号で規定されるタイミングまでに3番目のラインの画像データはすべて第2データレジスター部260に格納される。制御信号216によりデータラッチ部240の入力として第2データレジスター部260が選択され、第2データレジスター部260に格納された3番目のラインの画像データは図3−(a)の(3)の水平同期信号で規定されるタイミングでデータラッチ部240に保持される。また、ソースドライバー制御部210により極性指示信号203がハイレベルに制御される。これに応じて、電源部1500は正極性駆動に適した電位の制御を電源1501及び電源1502に対して行う。表示データ生成部220により3番目のラインの画像データは3番目のラインの表示データに変換され、表示データ信号221を介して液晶パネル部1600に対し正極性で駆動される。   All the image data of the third line is stored in the second data register unit 260 by the timing defined by the horizontal synchronization signal of (3) in FIG. The second data register unit 260 is selected as the input of the data latch unit 240 by the control signal 216, and the image data of the third line stored in the second data register unit 260 is shown in (3) of FIG. The data latch unit 240 holds the data at a timing defined by the horizontal synchronization signal. In addition, the polarity instruction signal 203 is controlled to a high level by the source driver control unit 210. In response to this, the power supply unit 1500 controls the power supply 1501 and the power supply 1502 to control a potential suitable for positive polarity driving. The display data generation unit 220 converts the image data of the third line into display data of the third line, and is driven with a positive polarity with respect to the liquid crystal panel unit 1600 via the display data signal 221.

以降、上述した1番目のラインの画像データ、2番目のラインの画像データ及び3番目のラインの画像データに対しての処理に相当する処理が繰り返され、液晶パネル部1600は本発明を適用した液晶駆動装置によりライン反転駆動方式の駆動がなされる。   Thereafter, the processing corresponding to the processing for the image data of the first line, the image data of the second line, and the image data of the third line is repeated, and the liquid crystal panel unit 1600 applies the present invention. The liquid crystal driving device drives the line inversion driving method.

本実施例は、第1のレジスター280の値が図3−(a)の時間間隔Eの長さを示す値である場合である。第1のレジスター280の値に基づいて、表示データ信号1121を正極性で駆動する時間間隔の長さが規定される。また、第1のレジスター280の値に基づいて、表示データ生成部220内のマルチプレクサーの動作タイミング、表示データ信号1121の駆動タイミング、ゲートドライバー部1300のゲート信号1131を駆動するタイミング及び液晶パネル部1600内のデマルチプレクサー1180の動作タイミングなどが規定される。本実施例の説明においても、上述した実施例と同様に、連続する3つのラインの画像データにおける処理を用いることとする。また、タイムチャートは図3−(a)に示したものを流用する。また、本実施例の説明も、上述した実施例と同様に、1番目のラインの画像データがデータラッチ部240に格納されたところから説明を開始する。   In the present embodiment, the value of the first register 280 is a value indicating the length of the time interval E in FIG. Based on the value of the first register 280, the length of the time interval for driving the display data signal 1121 with positive polarity is defined. Further, based on the value of the first register 280, the operation timing of the multiplexer in the display data generation unit 220, the drive timing of the display data signal 1121, the timing of driving the gate signal 1131 of the gate driver unit 1300, and the liquid crystal panel unit The operation timing of the demultiplexer 1180 in 1600 is defined. Also in the description of the present embodiment, processing on image data of three consecutive lines is used as in the above-described embodiment. In addition, the time chart shown in FIG. Further, the description of this embodiment also starts from the point where the image data of the first line is stored in the data latch unit 240, as in the above-described embodiment.

データラッチ部240に格納された1番目のラインの画像データは表示データ生成部220において表示データに変換され、表示データ信号221を介して液晶パネル部1600に正極性で駆動されている。2番目のラインの画像データは入力データラッチ部270に一時保持された後、第1データレジスター部250に順次格納されている。第1データレジスター部250への画像データの書き込みはソースドライバー制御部210から出力される制御信号215により制御される。   The image data of the first line stored in the data latch unit 240 is converted into display data by the display data generation unit 220 and is driven to the liquid crystal panel unit 1600 with a positive polarity via the display data signal 221. The image data of the second line is temporarily stored in the input data latch unit 270 and then sequentially stored in the first data register unit 250. Writing image data to the first data register unit 250 is controlled by a control signal 215 output from the source driver control unit 210.

ソースドライバー制御部210は、1番目のラインの表示データの駆動を開始してから第1のレジスター280の値で示される時間Eが経過すると極性指示信号203(図2における1103)が負極性駆動を指示するローレベルに変化し、電源部1500は負極性駆動に適した電位の制御を電源1501及び電源1502に対して行う。また、制御信号216によりデータラッチ部240の入力として第1データレジスター部250が選択され、極性指示信号203がローレベルに変化するのに同期して、第1データレジスター部250に格納されている2番目のラインの画像データがデータラッチ部240に保持される。データラッチ部240に保持された2番目のラインの画像データは、表示データ生成部220において処理が行われ、2番目のラインの表示データに変換された後表示データ信号221を介して液晶パネル部1600に負極性で駆動される。2番目のラインの表示データの駆動は、駆動を開始してから時間Fで終了する。   When the time E indicated by the value of the first register 280 elapses after the source driver control unit 210 starts driving the display data of the first line, the polarity instruction signal 203 (1103 in FIG. 2) is driven with negative polarity. The power source unit 1500 controls the power source 1501 and the power source 1502 to control a potential suitable for negative polarity driving. Further, the first data register unit 250 is selected as an input of the data latch unit 240 by the control signal 216 and is stored in the first data register unit 250 in synchronization with the change of the polarity instruction signal 203 to the low level. The image data of the second line is held in the data latch unit 240. The image data of the second line held in the data latch unit 240 is processed in the display data generation unit 220, converted into display data of the second line, and then the liquid crystal panel unit via the display data signal 221. 1600 is driven with negative polarity. The driving of the display data for the second line ends at time F after the driving is started.

図3−(a)の(3)の水平同期信号で規定されるタイミングまでに3番目のラインの画像データはすべて第2データレジスター部260に格納される。制御信号216によりデータラッチ部240の入力として第2データレジスター部260が選択され、第2データレジスター部260に格納された3番目のラインの画像データは図3−(a)の(3)の水平同期信号で規定されるタイミングでデータラッチ部240に保持される。また、ソースドライバー制御部210により極性指示信号203がハイレベルに制御される。これに応じて、電源部1500は正極性駆動に適した電位の制御を電源1501及び電源1502に対して行う。表示データ生成部220により3番目のラインの画像データは3番目のラインの表示データに変換され、表示データ信号221を介して液晶パネル部1600に正極性で駆動される。   All the image data of the third line is stored in the second data register unit 260 by the timing defined by the horizontal synchronization signal of (3) in FIG. The second data register unit 260 is selected as the input of the data latch unit 240 by the control signal 216, and the image data of the third line stored in the second data register unit 260 is shown in (3) of FIG. The data latch unit 240 holds the data at a timing defined by the horizontal synchronization signal. In addition, the polarity instruction signal 203 is controlled to a high level by the source driver control unit 210. In response to this, the power supply unit 1500 controls the power supply 1501 and the power supply 1502 to control a potential suitable for positive polarity driving. The display data generation unit 220 converts the image data of the third line into display data of the third line, and is driven to the liquid crystal panel unit 1600 with a positive polarity via the display data signal 221.

以降、上述した1番目のラインの画像データ、2番目のラインの画像データ及び3番目のラインの画像データに対しての処理に相当する処理が繰り返され、液晶パネル部1600は本発明を適用した液晶駆動装置によりライン反転駆動方式の駆動がなされる。   Thereafter, the processing corresponding to the processing for the image data of the first line, the image data of the second line, and the image data of the third line is repeated, and the liquid crystal panel unit 1600 applies the present invention. The liquid crystal driving device drives the line inversion driving method.

ライン反転駆動方式の場合の説明を上述したが、同様の考え方をフレーム反転駆動方式及びドット反転駆動方式に適用することができる。図6−(a)に、フレーム反転駆動方式における垂直同期信号、水平同期信号及び極性指示信号の概略タイミングチャートを示す。垂直同期信号はVSYNC、水平同期信号はHSYNC及び極性指示信号はPOLとして示した。図で示した期間Hが垂直同期信号の間隔であり、期間Kが表示データを正極性で駆動する期間となる。表示データを負極性で駆動開始するタイミングは、期間J又は期間Kで規定することができる。また、図6−(b)に、ドット反転駆動方式における水平同期信号、ドットクロック及び極性指示信号の概略タイミングチャートを示す。水平同期信号はHSYNC、ドットクロックはDCLK及び極性指示信号はPOLで示した。ドットクロックは1画素あたりの描画時間を規定するクロックである。図示したように、表示データを正極性で駆動する時間を負極性で駆動する時間よりも長くすることで、単位画素あたりの描画時間を少なくすることができる。   Although the case of the line inversion driving method has been described above, the same concept can be applied to the frame inversion driving method and the dot inversion driving method. FIG. 6A shows a schematic timing chart of the vertical synchronization signal, horizontal synchronization signal, and polarity instruction signal in the frame inversion driving method. The vertical synchronization signal is shown as VSYNC, the horizontal synchronization signal is shown as HSYNC, and the polarity instruction signal is shown as POL. The period H shown in the figure is the interval of the vertical synchronization signal, and the period K is a period for driving the display data with positive polarity. The timing for starting to drive the display data with the negative polarity can be defined by the period J or the period K. FIG. 6B shows a schematic timing chart of the horizontal synchronizing signal, dot clock, and polarity instruction signal in the dot inversion driving method. The horizontal synchronization signal is indicated by HSYNC, the dot clock is indicated by DCLK, and the polarity instruction signal is indicated by POL. The dot clock is a clock that defines the drawing time per pixel. As shown in the drawing, the drawing time per unit pixel can be reduced by making the time for driving the display data with positive polarity longer than the time for driving with negative polarity.

尚、上述の説明において、たとえば「水平同期信号で規定されるタイミング」というような記載を行っているが、この記載の場合、水平同期信号そのもののタイミングだけでなく、水平同期信号が基点となって生成される制御信号によるタイミングも含むものとする。たとえば、水平同期信号を内部で遅延させた信号や、内部同期用のクロックでサンプリングした信号によるタイミングが含まれる。   In the above description, for example, “timing defined by the horizontal synchronization signal” is described, but in this description, not only the timing of the horizontal synchronization signal itself but also the horizontal synchronization signal is the base point. In addition, the timing by the control signal generated in this way is also included. For example, the timing includes a signal obtained by internally delaying a horizontal synchronization signal and a signal sampled by an internal synchronization clock.

また、本発明の適用は必ずしも上記実施形態に限られるものではない。たとえば表示データ生成部が参照するデータラッチ部を複数設け、1ライン毎に巡回参照するようにしてもかまわない。   Further, the application of the present invention is not necessarily limited to the above embodiment. For example, a plurality of data latch units to be referred to by the display data generation unit may be provided so as to make a cyclic reference for each line.

図7−(a)に上述した液晶モジュール1を有する液晶表示装置2を、図7−(b)に電子機器3を示す。尚、上述した液晶モジュール1を有する液晶表示装置及び電子機器は図7に示したものに限らない。   7A shows the liquid crystal display device 2 having the liquid crystal module 1 described above, and FIG. 7B shows the electronic device 3. In addition, the liquid crystal display device and electronic device which have the liquid crystal module 1 mentioned above are not restricted to what was shown in FIG.

1…液晶モジュール、2…液晶表示装置、3…電子機器、100…ソースドライバー、103…極性指示信号、110…ソースドライバー制御部、111…制御信号、112…制御信号、113…制御信号、115…制御信号、120…表示データ生成部、121…表示データ信号、130…データ保持部、140…第2データラッチ部、150…第1データラッチ部、160…データレジスター部、170…入力データラッチ部、180…第1のレジスター、200…ソースドライバー、201…HSYNC、202…画像データ信号、203…極性指示信号、210…ソースドライバー制御部、211…制御信号、212…制御信号、215…制御信号、216…制御信号、217…制御信号、220…表示データ生成部、221…表示データ信号、230…データ保持部、240…データラッチ部、250…第1データレジスター部、260…第2データレジスター部、270…入力データラッチ部、280…第1のレジスター、401…HSYNC、402…画像データ信号、1100…ソースドライバー部、1103…極性指示信号、1121…表示データ信号、1131…ゲート信号、1141…共通電極、1180…デマルチプレクサー、1181…ソースデータ、1190…TFT、1191…画素電極、1300…ゲートドライバー部、1400…表示制御部、1401…HSYNC、1402…画像データ信号、1403…電源制御信号、1404…ゲートドライバー制御信号、1500…電源部、1501…電源、1502…電源、1600…液晶パネル部、1601…容量、1701…信号。   DESCRIPTION OF SYMBOLS 1 ... Liquid crystal module, 2 ... Liquid crystal display device, 3 ... Electronic device, 100 ... Source driver, 103 ... Polarity instruction signal, 110 ... Source driver control part, 111 ... Control signal, 112 ... Control signal, 113 ... Control signal, 115 ... Control signal, 120 ... Display data generation unit, 121 ... Display data signal, 130 ... Data holding unit, 140 ... Second data latch unit, 150 ... First data latch unit, 160 ... Data register unit, 170 ... Input data latch , 180 ... first register, 200 ... source driver, 201 ... HSYNC, 202 ... image data signal, 203 ... polarity instruction signal, 210 ... source driver control unit, 211 ... control signal, 212 ... control signal, 215 ... control Signal, 216 ... Control signal, 217 ... Control signal, 220 ... Display data generation unit, 221 ... Display Data signal, 230 ... data holding unit, 240 ... data latch unit, 250 ... first data register unit, 260 ... second data register unit, 270 ... input data latch unit, 280 ... first register, 401 ... HSYNC, 402: Image data signal, 1100: Source driver section, 1103 ... Polarity instruction signal, 1121 ... Display data signal, 1131 ... Gate signal, 1141 ... Common electrode, 1180 ... Demultiplexer, 1181 ... Source data, 1190 ... TFT, 1191 ... Pixel electrode, 1300 ... Gate driver unit, 1400 ... Display control unit, 1401 ... HSYNC, 1402 ... Image data signal, 1403 ... Power source control signal, 1404 ... Gate driver control signal, 1500 ... Power source unit, 1501 ... Power source, 1502 ... Power supply, 1600 ... LCD panel 1601 ... capacity, 1701 ... signal.

Claims (12)

所定の期間を規定する第1の信号が入力され、
前記第1の信号により入力が開始される第1のデータを保持する第1のラッチと、
前記第1のデータを基に生成された第2のデータを正極性で出力する第1の期間を規定する第1のレジスターと、を含み、
前記第1の期間は前記所定の期間よりも長く、
前記第1のラッチに保持された前記第1のデータを基に生成された第3のデータを負極性で出力する第2の期間は前記所定の期間よりも短いことを特徴とする液晶駆動装置。
A first signal defining a predetermined period is input;
A first latch for holding first data to be input by the first signal;
A first register for defining a first period for outputting the second data generated based on the first data in a positive polarity;
The first period is longer than the predetermined period;
2. A liquid crystal driving device according to claim 1, wherein a second period for outputting the third data generated based on the first data held in the first latch with a negative polarity is shorter than the predetermined period. .
前記第1の期間の長さと前記第2の期間の長さとを加えた第3の期間の長さは、前記所定の期間の長さの2倍であることを特徴とする請求項1に記載の液晶駆動装置。   The length of the third period obtained by adding the length of the first period and the length of the second period is twice the length of the predetermined period. Liquid crystal drive device. 前記第1の信号は、水平同期信号であることを特徴とする請求項1又は2に記載の液晶駆動装置。   The liquid crystal driving device according to claim 1, wherein the first signal is a horizontal synchronization signal. 前記第1の期間は、前記所定の期間の長さと前記第2の期間の長さとの差である第1の時間の長さで規定され、
前記第1のレジスターには前記第1の時間の長さを示す値が保持されることを特徴とする請求項1乃至3のいずれか一項に記載の液晶駆動装置。
The first period is defined by a length of a first time that is a difference between a length of the predetermined period and a length of the second period;
The liquid crystal driving device according to claim 1, wherein the first register holds a value indicating the length of the first time.
第1の時間の長さを前記所定の期間の長さと前記第2の期間の長さとの差としたときに、
前記第1の期間は、前記所定の期間の長さと前記第1の時間の長さとの和である第2の時間の長さで規定され、
前記第1のレジスターには前記第2の時間の長さを示す値が保持されることを特徴とする請求項1乃至3のいずれか一項に記載の液晶駆動装置。
When the length of the first time is the difference between the length of the predetermined period and the length of the second period,
The first period is defined by a length of a second time that is a sum of the length of the predetermined period and the length of the first time;
The liquid crystal driving device according to claim 1, wherein the first register holds a value indicating the length of the second time.
請求項1乃至5のいずれか一項に記載の液晶駆動装置を有する液晶表示装置。   A liquid crystal display device comprising the liquid crystal driving device according to claim 1. 請求項6に記載の液晶表示装置を有する電子機器。   An electronic apparatus comprising the liquid crystal display device according to claim 6. 所定の期間を規定する第1の信号が入力され、
前記第1の信号により入力が開始される第1のデータを保持する第1のラッチと、
前記第1のデータを基に生成された第2のデータを正極性で出力する第1の期間を規定する第1のレジスターと、を用い、
前記第1の期間は前記所定の期間よりも長くし、
前記第1のラッチに保持された前記第1のデータを基に生成された第3のデータを負極性で出力する第2の期間は前記所定の期間よりも短くすることを特徴とする液晶駆動装置の制御方法。
A first signal defining a predetermined period is input;
A first latch for holding first data to be input by the first signal;
Using a first register that defines a first period in which the second data generated based on the first data is output with a positive polarity,
The first period is longer than the predetermined period;
A liquid crystal drive characterized in that a second period in which the third data generated based on the first data held in the first latch is output with a negative polarity is shorter than the predetermined period. Control method of the device.
前記第1の期間の長さと前記第2の期間の長さとを加えた第3の期間の長さは、前記所定の期間の長さの2倍であることを特徴とする請求項8に記載の液晶駆動装置の制御方法。   9. The length of the third period obtained by adding the length of the first period and the length of the second period is twice the length of the predetermined period. Method for controlling the liquid crystal driving device. 前記第1の信号は、水平同期信号であることを特徴とする請求項8又は9に記載の液晶駆動装置の制御方法。   10. The liquid crystal driving device control method according to claim 8, wherein the first signal is a horizontal synchronization signal. 前記第1の期間は、前記所定の期間の長さと前記第2の期間の長さとの差である第1の時間の長さで規定され、
前記第1のレジスターには前記第1の時間の長さを示す値が保持されることを特徴とする請求項8乃至10のいずれか一項に記載の液晶駆動装置の制御方法。
The first period is defined by a length of a first time that is a difference between a length of the predetermined period and a length of the second period;
11. The method of controlling a liquid crystal driving device according to claim 8, wherein a value indicating the length of the first time is held in the first register.
第1の時間の長さを前記所定の期間の長さと前記第2の期間の長さとの差としたときに、
前記第1の期間は、前記所定の期間の長さと前記第1の時間の長さとの和である第2の時間の長さで規定され、
前記第1のレジスターには前記第2の時間の長さを示す値が保持されることを特徴とする請求項8乃至10のいずれか一項に記載の液晶駆動装置の制御方法。
When the length of the first time is the difference between the length of the predetermined period and the length of the second period,
The first period is defined by a length of a second time that is a sum of the length of the predetermined period and the length of the first time;
The method for controlling a liquid crystal driving device according to claim 8, wherein a value indicating the length of the second time is held in the first register.
JP2010052819A 2010-03-10 2010-03-10 Liquid crystal driving device, liquid crystal display device, electronic equipment, and control method of the liquid crystal driving device Withdrawn JP2011186282A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010052819A JP2011186282A (en) 2010-03-10 2010-03-10 Liquid crystal driving device, liquid crystal display device, electronic equipment, and control method of the liquid crystal driving device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010052819A JP2011186282A (en) 2010-03-10 2010-03-10 Liquid crystal driving device, liquid crystal display device, electronic equipment, and control method of the liquid crystal driving device

Publications (1)

Publication Number Publication Date
JP2011186282A true JP2011186282A (en) 2011-09-22

Family

ID=44792607

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010052819A Withdrawn JP2011186282A (en) 2010-03-10 2010-03-10 Liquid crystal driving device, liquid crystal display device, electronic equipment, and control method of the liquid crystal driving device

Country Status (1)

Country Link
JP (1) JP2011186282A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11393377B2 (en) 2020-04-15 2022-07-19 Seiko Epson Corporation Electro-optical device, and electronic apparatus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11393377B2 (en) 2020-04-15 2022-07-19 Seiko Epson Corporation Electro-optical device, and electronic apparatus
JP7476637B2 (en) 2020-04-15 2024-05-01 セイコーエプソン株式会社 Electro-optical device and electronic device

Similar Documents

Publication Publication Date Title
TWI540563B (en) Liquid crystal display device and method for driving the same
US9928796B2 (en) Display device and display method
US9417683B2 (en) Driving device for driving a display unit
JP2007286588A (en) Display device and its driving method
JP2007058177A (en) Liquid crystal display device, method for driving liquid crystal display device, and charge sharing circuit
JP2009042405A (en) Liquid crystal display device
JP2012103664A (en) Liquid crystal display device, and drive method for liquid crystal display device
US10121426B2 (en) Polarity inversion control device for liquid crystal display, liquid crystal display device, and driving method thereof
JP2009230103A (en) Liquid crystal display device, liquid crystal panel controller, and timing control circuit
TWI537926B (en) Display device and method for driving same
KR20170002776A (en) Method of driving display panel and display apparatus for performing the same
JP6153530B2 (en) Liquid crystal display device and driving method thereof
US11482185B2 (en) Method for driving display device, and display device
KR101441385B1 (en) Driving apparatus for liquid crystal display device and method for driving the same
WO2013027705A1 (en) Display device, control device, and electronic apparatus
US9087493B2 (en) Liquid crystal display device and driving method thereof
KR20150011173A (en) Display device and driving method thereof
KR20090059506A (en) Operating circuit of liquid crystal display device
KR100819445B1 (en) Method of displaying moving image on a liquid crystal display panel
KR20160057571A (en) Method of driving display panel, display panel driving apparatus and display apparatus having the display panel driving apparatus
KR101204737B1 (en) Liquid crystal display device and driving method as the same
JP2011186282A (en) Liquid crystal driving device, liquid crystal display device, electronic equipment, and control method of the liquid crystal driving device
WO2017164100A1 (en) Liquid crystal display apparatus and method for controlling same
KR101243788B1 (en) Driving circuit for display device and method for driving the same
WO2007052384A1 (en) Display, drive circuit of display, and method of driving display

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20130604