JP2010054306A - Zero cross detection circuit, and image forming device including zero cross detection circuit - Google Patents

Zero cross detection circuit, and image forming device including zero cross detection circuit Download PDF

Info

Publication number
JP2010054306A
JP2010054306A JP2008218724A JP2008218724A JP2010054306A JP 2010054306 A JP2010054306 A JP 2010054306A JP 2008218724 A JP2008218724 A JP 2008218724A JP 2008218724 A JP2008218724 A JP 2008218724A JP 2010054306 A JP2010054306 A JP 2010054306A
Authority
JP
Japan
Prior art keywords
detection circuit
cross detection
voltage
zero
image forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2008218724A
Other languages
Japanese (ja)
Inventor
Yoshifumi Yonetani
善文 米谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2008218724A priority Critical patent/JP2010054306A/en
Publication of JP2010054306A publication Critical patent/JP2010054306A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Facsimiles In General (AREA)
  • Accessory Devices And Overall Control Thereof (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Control Or Security For Electrophotography (AREA)
  • Power Sources (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a zero cross detection circuit dispensing with an excess power consumption in order to detect the point of time when a voltage of an AC power source crosses 0V, and an image forming device including the zero cross detection circuit. <P>SOLUTION: The image forming device 150 includes a main CPU 300 for realizing a general function as an image forming device; a main power source 318 connected to a breaker 330, for supplying power during a normal mode; a sub-power source 316 connected to the breaker 330, for supplying power during a power saving mode; a power source control part 314 for controlling supply of the power from the main power source 318 in response to a reset command from the power saving mode into the normal mode; and the zero cross detection circuit 342 connected to the breaker 330, for outputting a zero cross timing when the voltage of the AC power source 334 crosses 0V as a zero cross detection signal to both the power source control part 314 and the main CPU 300 through a bus 336. <P>COPYRIGHT: (C)2010,JPO&INPIT

Description

本発明は、ゼロクロス検知回路に関し、特に、交流電源の電圧が0Vを横切る点を検知するゼロクロス検知回路、及びそのゼロクロス検知回路を含む画像形成装置に関する。   The present invention relates to a zero-cross detection circuit, and more particularly to a zero-cross detection circuit that detects a point where the voltage of an AC power supply crosses 0 V, and an image forming apparatus including the zero-cross detection circuit.

近年、交流電源の電圧が0Vを通過する点を検知するためのゼロクロス検知回路が、種々の機器に備えられている。   In recent years, various devices are equipped with a zero-cross detection circuit for detecting a point where the voltage of an AC power supply passes 0V.

そのようなゼロクロス検知回路は、例えば、停電を検知するために利用されている。ある機器が、交流電源に接続されて稼働しており、その交流電源に接続されたゼロクロス検知回路を含むものとする。交流電源が正常に動作していると、ゼロクロス検知回路は、所定の時間間隔で、交流電源の電圧が0Vを通過する点であるゼロクロスタイミングを検知する。例えば、その所定時間は、1/120秒である。   Such a zero-cross detection circuit is used, for example, to detect a power failure. A device is connected to an AC power supply and is operating, and includes a zero cross detection circuit connected to the AC power supply. When the AC power supply is operating normally, the zero cross detection circuit detects zero cross timing, which is a point at which the voltage of the AC power supply passes 0 V at a predetermined time interval. For example, the predetermined time is 1/120 second.

しかし、停電が起こって、交流電源の動作が停止したものとすると、ゼロクロス検知回路はゼロクロスタイミングを検知しなくなる。停電が起こった場合、その機器は、即座に安全に停止する必要がある。したがって、ある程度の時間(例えば、1秒間)の間、ゼロクロスタイミングを検知しなかった場合、その機器が安全に停止するようにすれば、機器の故障等を回避することができる。   However, if a power failure occurs and the operation of the AC power supply is stopped, the zero cross detection circuit does not detect the zero cross timing. If a power outage occurs, the equipment needs to be shut down safely and immediately. Therefore, if the zero cross timing is not detected for a certain period of time (for example, 1 second), if the device is safely stopped, a failure of the device can be avoided.

特許文献1は、そのようなゼロクロス検知回路を開示している。図1は、特許文献1に開示された、交流電源54に接続されているゼロクロス検知回路50を示す図である。図1を参照して、ゼロクロス検知回路50は、アノードが交流電源54の一端に接続されているダイオード56と、アノードが交流電源54の他端に接続されているダイオード58と、カソードが交流電源54の一端に接続されているダイオード60と、カソードが交流電源54の他端に接続されているダイオード62とを含む。   Patent Document 1 discloses such a zero-cross detection circuit. FIG. 1 is a diagram illustrating a zero cross detection circuit 50 disclosed in Patent Document 1 and connected to an AC power supply 54. Referring to FIG. 1, a zero-cross detection circuit 50 includes a diode 56 whose anode is connected to one end of an AC power supply 54, a diode 58 whose anode is connected to the other end of the AC power supply 54, and a cathode that is an AC power supply. 54 includes a diode 60 connected to one end of 54, and a diode 62 whose cathode is connected to the other end of AC power supply 54.

ゼロクロス検知回路50はさらに、発光ダイオード68及びトランジスタ70からなるフォトカプラ66と、その一端がダイオード56のカソードとダイオード58のカソードとに接続され、かつ、その他端が発光ダイオード68のアノードに接続されている抵抗64とを含む。なお、発光ダイオード68の他端は、ダイオード60のアノードとダイオード62のアノードとに接続されている。トランジスタ70のエミッタは接地電位に接続されている。   The zero-cross detection circuit 50 is further connected to a photocoupler 66 composed of a light emitting diode 68 and a transistor 70, one end connected to the cathode of the diode 56 and the cathode of the diode 58, and the other end connected to the anode of the light emitting diode 68. A resistor 64. The other end of the light emitting diode 68 is connected to the anode of the diode 60 and the anode of the diode 62. The emitter of the transistor 70 is connected to the ground potential.

ゼロクロス検知回路50はさらに、その一端及び他端がそれぞれ電源電位及びトランジスタ70のコレクタに接続されている抵抗72を含む。なお、抵抗72の他端とトランジスタ70のコレクタとの間の接続点は、ゼロクロス検知回路50を含む装置のCPU(Central Processing Unit)に接続されているものとする。   The zero cross detection circuit 50 further includes a resistor 72 having one end and the other end connected to the power supply potential and the collector of the transistor 70, respectively. It is assumed that the connection point between the other end of the resistor 72 and the collector of the transistor 70 is connected to a CPU (Central Processing Unit) of the device including the zero cross detection circuit 50.

ゼロクロス検知回路50はさらに、その一端が交流電源54の一端とダイオード56のアノードとに接続されており、その他端が交流電源54の他端とダイオード58のアノードとに接続されており、図示しない、装置のモータ等に電力を供給するためのスイッチング電源52を含む。   The zero cross detection circuit 50 further has one end connected to one end of the AC power supply 54 and the anode of the diode 56, and the other end connected to the other end of the AC power supply 54 and the anode of the diode 58, not shown. A switching power supply 52 for supplying power to the motor of the apparatus.

ゼロクロス検知回路50は以下のように動作する。   The zero cross detection circuit 50 operates as follows.

交流電源54の電圧が0Vではないとき、ダイオード56及び58のいずれかを介して、交流電源54から抵抗64及び発光ダイオード68に電流が流れ、発光ダイオード68は発光する。発光ダイオード68が発光している間、トランジスタ70のコレクタとエミッタとの間が導通し、抵抗72の他端とトランジスタ70のコレクタとの間の接続点の電位がローレベルとなる。   When the voltage of the AC power supply 54 is not 0 V, a current flows from the AC power supply 54 to the resistor 64 and the light emitting diode 68 via either one of the diodes 56 and 58, and the light emitting diode 68 emits light. While the light emitting diode 68 emits light, the collector and the emitter of the transistor 70 are brought into conduction, and the potential at the connection point between the other end of the resistor 72 and the collector of the transistor 70 becomes a low level.

交流電源54の電圧が0Vを横切るとき、抵抗64及び発光ダイオード68にはほとんど電流が流れず、発光ダイオード68は発光しない。したがって、トランジスタ70のコレクタとエミッタとの間は導通せず、抵抗72の他端とトランジスタ70のコレクタとの間の接続点の電位がハイレベルとなる。   When the voltage of the AC power supply 54 crosses 0 V, almost no current flows through the resistor 64 and the light emitting diode 68, and the light emitting diode 68 does not emit light. Therefore, the collector and emitter of the transistor 70 are not conducted, and the potential at the connection point between the other end of the resistor 72 and the collector of the transistor 70 becomes high level.

CPUは、抵抗72の他端とトランジスタ70のコレクタとの間の接続点の電位がローレベルであるか否かを判定することにより、ゼロクロスタイミングを検知する。
特開2001‐218450
The CPU detects the zero-cross timing by determining whether or not the potential at the connection point between the other end of the resistor 72 and the collector of the transistor 70 is at a low level.
JP 2001-218450 A

交流電源が0Vではない時間と0Vを横切る時間とを比較すると、通常、0Vではない時間の方がかなり長い。特許文献1に記載のゼロクロス検知回路では、交流電源54が0Vではない間、抵抗64には常に電流が流れることになる。その間、抵抗64の損失は非常に大きくなる。特に、セットの待機電力が、近年数ワットのレベルに達していることにより、抵抗64の消費電力が1ワット程度であっても、全体の消費電力に大きい影響を与えてしまう。   Comparing the time when the AC power supply is not 0 V and the time crossing 0 V, the time that is not 0 V is usually much longer. In the zero cross detection circuit described in Patent Document 1, current always flows through the resistor 64 while the AC power supply 54 is not 0V. Meanwhile, the loss of the resistor 64 becomes very large. In particular, since the standby power of the set has recently reached a level of several watts, even if the power consumption of the resistor 64 is about 1 watt, the overall power consumption is greatly affected.

長時間電力を消費する待機電力を削減させることは、セット全体の消費電力削減に大きい影響があるため、抵抗64の消費電力削減が重要な課題となる。   Reducing standby power that consumes power for a long time has a significant effect on reducing power consumption of the entire set, and thus reducing power consumption of the resistor 64 is an important issue.

したがって、本発明の目的は、交流電源の電圧が0Vを横切る時点を検知するために、余計な電力消費を要しないゼロクロス検知回路及び、そのゼロクロス検知回路を含む画像形成装置を提供することである。   Accordingly, an object of the present invention is to provide a zero-cross detection circuit that does not require extra power consumption to detect when the voltage of the AC power supply crosses 0 V, and an image forming apparatus including the zero-cross detection circuit. .

本発明の第1の局面に係るゼロクロス検知回路は、入力された交流波形のゼロクロスタイミングを検知し、外部の機器に検知信号を出力する回路である。ゼロクロス検知回路は、フォトカプラと、交流波形の電圧の絶対値が所定電圧より大きいときには電力を蓄積し、交流波形の電圧の絶対値が所定電圧より小さいときには電力を放出してフォトカプラの入力に与える駆動回路とを含む。   The zero cross detection circuit according to the first aspect of the present invention is a circuit that detects a zero cross timing of an input AC waveform and outputs a detection signal to an external device. The zero-cross detection circuit accumulates power when the absolute value of the AC waveform voltage and the AC waveform voltage is greater than a predetermined voltage, and discharges power to the input of the photocoupler when the absolute value of the AC waveform voltage is less than the predetermined voltage. And a driving circuit for providing.

駆動回路は、交流波形の電圧の絶対値が所定電圧より大きいときには電力を蓄積し、交流波形の電圧の絶対値が所定電圧より小さいときには電力を放出してフォトカプラの入力に与える。交流波形のゼロクロスタイミングを検知したい場合、その所定電圧の値を0に近い値にすればよい。交流波形の電圧が所定の電圧より小さい時間と大きい時間とを比較すると、所定の電圧より大きい時間の方がかなり長い。駆動回路は、交流波形の電圧が所定の電圧より小さい場合に、フォトカプラに入力を与えるので、フォトカプラに入力を与える時間は短い。したがって、交流波形のゼロクロスタイミングを検知するための電力消費をかなり削減することができる。その結果、交流電源の電圧が0Vを横切る時点を検知するために、余計な電力消費を要しないゼロクロス検知回路を提供することができる。   The drive circuit accumulates electric power when the absolute value of the AC waveform voltage is larger than a predetermined voltage, and discharges the electric power when the absolute value of the AC waveform voltage is smaller than the predetermined voltage to be applied to the input of the photocoupler. When it is desired to detect the zero cross timing of the AC waveform, the value of the predetermined voltage may be set to a value close to zero. Comparing the time when the voltage of the AC waveform is smaller than the predetermined voltage and the larger time, the time larger than the predetermined voltage is considerably longer. Since the drive circuit gives an input to the photocoupler when the voltage of the AC waveform is smaller than the predetermined voltage, the time for giving the input to the photocoupler is short. Therefore, the power consumption for detecting the zero cross timing of the AC waveform can be considerably reduced. As a result, it is possible to provide a zero-crossing detection circuit that does not require extra power consumption in order to detect when the voltage of the AC power supply crosses 0V.

好ましくは、駆動回路は、交流波形を整流するための整流手段と、整流手段により整流された電圧が所定しきい値以上か否かにしたがって、オン又はオフするスイッチング手段と、整流手段により整流された電圧を受けるように接続された1端と、基準電圧に接続された他端とを有する容量素子とを含む。フォトカプラの入力の一方は容量素子の1端に接続されている。駆動回路はさらに、容量素子の1端に接続された制御端子、フォトカプラの入力の他方に接続された1方端子、及び基準電圧に接続された他方端子とを有するスイッチング素子とを含む。   Preferably, the drive circuit is rectified by the rectifying means for rectifying the AC waveform, the switching means that is turned on or off according to whether the voltage rectified by the rectifying means is equal to or higher than a predetermined threshold, and the rectifying means. A capacitive element having one end connected to receive the voltage and the other end connected to the reference voltage. One input of the photocoupler is connected to one end of the capacitive element. The drive circuit further includes a switching element having a control terminal connected to one end of the capacitive element, a one-way terminal connected to the other input of the photocoupler, and another terminal connected to the reference voltage.

より好ましくは、スイッチング素子は、容量素子の1端に接続されたベース、フォトカプラの入力の他方に接続されたコレクタ、及び基準電圧に接続されたエミッタを有するトランジスタを含む。   More preferably, the switching element includes a transistor having a base connected to one end of the capacitive element, a collector connected to the other input of the photocoupler, and an emitter connected to a reference voltage.

さらに好ましくは、スイッチング手段は、整流手段によって整流された電圧を所定の分圧比で分圧するための分圧手段と、分圧手段によって分圧された電圧を受けるように接続されたゲート、整流手段の出力に接続されるドレイン、及び基準電圧に接続されるソースを有するMOSFETとを含む。   More preferably, the switching means includes a voltage dividing means for dividing the voltage rectified by the rectifying means at a predetermined voltage dividing ratio, a gate connected to receive the voltage divided by the voltage dividing means, and the rectifying means. And a MOSFET having a drain connected to the output and a source connected to a reference voltage.

本発明の第2の局面に係る画像形成装置は、上記に記載のゼロクロス検知回路を含む。   An image forming apparatus according to a second aspect of the present invention includes the zero cross detection circuit described above.

画像形成装置は、上記に記載したゼロクロス検知回路を含むので、当該ゼロクロス検知回路によって検知された検知信号によって種々の処理を行なうことが可能であり、かつ、余計な電力を消費することがない。その結果、交流電源の電圧が0Vを横切る時点を検知するために、余計な電力消費を要しない画像形成装置を提供することができる。   Since the image forming apparatus includes the above-described zero-cross detection circuit, it is possible to perform various processes according to the detection signal detected by the zero-cross detection circuit and does not consume extra power. As a result, it is possible to provide an image forming apparatus that does not require extra power consumption in order to detect when the voltage of the AC power supply crosses 0V.

好ましくは、画像形成装置は、定着装置と、ゼロクロス検知回路が検知信号を出力したことに応じて、定着装置の温度を制御する手段とをさらに含む。   Preferably, the image forming apparatus further includes a fixing device and means for controlling the temperature of the fixing device in response to the zero cross detection circuit outputting a detection signal.

より好ましくは、画像形成装置は、揮発性記憶装置と、不揮発性記憶装置と、ゼロクロス検知回路が所定時間の間、検知信号を出力しないことに応答して、揮発性記憶装置に記憶されているデータを、不揮発性記憶装置にコピーするための制御手段とをさらに含む。   More preferably, the image forming apparatus is stored in the volatile storage device in response to the volatile storage device, the nonvolatile storage device, and the zero cross detection circuit not outputting a detection signal for a predetermined time. Control means for copying the data to the non-volatile storage device.

さらに好ましくは、画像形成装置は、第1の電源から電力の供給を受けて動作し、かつ起動信号に応答して起動する主制御回路と、第1の電源と異なる第2の電源から電力の供給を受けて動作し、かつ、ゼロクロス検知回路によって検知信号が所定時間以上出力されず、かつ所定時間が経過した後に新規の検知信号が出力されたことに応答して、起動信号を制御手段に出力するための電源制御手段とをさらに含む。   More preferably, the image forming apparatus operates by receiving power from the first power supply and operates in response to a start signal, and power from a second power supply different from the first power supply. In response to the fact that the detection signal is not output for a predetermined time by the zero cross detection circuit and the new detection signal is output after the predetermined time has passed, the activation signal is sent to the control means. Power supply control means for outputting.

以上のように本発明によれば、交流波形のゼロクロスタイミングを検知するための電力消費をかなり削減することができる。その結果、交流電源の電圧が0Vを横切る時点を検知するために、余計な電力消費を要しないゼロクロス検知回路及びそのゼロクロス検知回路を含む画像形成装置を提供することができる。   As described above, according to the present invention, the power consumption for detecting the zero-cross timing of the AC waveform can be considerably reduced. As a result, it is possible to provide a zero-crossing detection circuit that does not require extra power consumption and an image forming apparatus including the zero-crossing detection circuit in order to detect when the voltage of the AC power supply crosses 0V.

以下の実施の形態の説明では、同一の部品には同一の参照番号を付してある。それらの機能及び名称も同一である。したがって、それらについての詳細な説明は繰返さない。   In the following description of the embodiments, the same parts are denoted by the same reference numerals. Their functions and names are also the same. Therefore, detailed description thereof will not be repeated.

[画像形成装置150の全体構成]
図2は、本発明の実施の形態に係る画像形成装置150の外観を示す斜視図である。図3は、画像形成装置150の内部構成を簡略化して示す図である。
[Overall Configuration of Image Forming Apparatus 150]
FIG. 2 is a perspective view showing an appearance of image forming apparatus 150 according to the embodiment of the present invention. FIG. 3 is a diagram showing a simplified internal configuration of the image forming apparatus 150.

図2及び図3を参照して、本実施の形態に係る画像形成装置150は、デジタル複合機であって、原稿の画像を読取って記録用紙に印刷する複写モード、原稿の画像を読取って送信すると共に原稿の画像を受信して記録用紙に印刷したりするファクシミリモード、及び図外の情報端末装置からネットワークを通じて受信した画像を記録用紙に印刷するプリンタモード等を選択的に行なうことができる。   2 and 3, image forming apparatus 150 according to the present embodiment is a digital multi-function peripheral, and is a copy mode in which an image of a document is read and printed on recording paper, and an image of the document is read and transmitted. In addition, a facsimile mode in which an image of a document is received and printed on a recording sheet, and a printer mode in which an image received from an information terminal device (not shown) through a network is printed on a recording sheet can be selectively performed.

この画像形成装置150は、原稿読取部152、画像形成部154、給紙部156、及び排紙処理装置158を備えている。   The image forming apparatus 150 includes a document reading unit 152, an image forming unit 154, a paper feeding unit 156, and a paper discharge processing device 158.

ここで、複写モードでの動作説明を行なうことによって本画像形成装置150の内部構成の説明とする。   Here, the internal configuration of the image forming apparatus 150 will be described by explaining the operation in the copy mode.

原稿が原稿読取部152の原稿セットトレイ162にセットされると、原稿検出センサ164が原稿のセットされたことを検出する。ユーザが原稿読取部152の操作装置166を操作することにより、印刷用紙のサイズ及び変倍率等が入力設定される。その後、操作装置166の操作内容に応じて複写開始の指示がなされる。   When a document is set on document set tray 162 of document reading unit 152, document detection sensor 164 detects that the document is set. When the user operates the operation device 166 of the document reading unit 152, the print paper size, the scaling factor, and the like are input and set. Thereafter, an instruction to start copying is given according to the operation content of the operation device 166.

上記操作装置166の操作に応答して、原稿読取部152では、ピックアップローラ200により原稿セットトレイ162上の各原稿を1枚ずつ引出し、原稿を捌き板202及び搬送ローラ204間を介してプラテンガラス206へと送り出し、原稿をプラテンガラス206上で副走査方向に搬送して原稿排出トレイ208へと排出する。   In response to the operation of the operation device 166, the document reading unit 152 pulls out each document on the document setting tray 162 one by one by the pickup roller 200, and the document is moved through the platen glass 202 and the conveying roller 204 through the platen glass. The document is fed out to 206 and conveyed in the sub-scanning direction on the platen glass 206 and discharged to the document discharge tray 208.

このとき、第1の読取部210によって原稿の表面(下側面)が読取られる。この第1の読取部210の第1の走査ユニット212を所定位置に移動して位置決めすると共に、第2の走査ユニット214を所定位置に位置決めしておく。第1の走査ユニット212の露光ランプによりプラテンガラス206を介して原稿の表面を照射し、原稿の反射光を第1の走査ユニット212及び第2の走査ユニット214の各反射ミラーにより結像レンズ216へと導き、原稿の反射光を結像レンズ216によりCCD(Charge Coupled Device)218に集光させ、原稿の表面の画像をCCD218上に結像させて原稿の表面の画像を読取る。   At this time, the first reading unit 210 reads the surface (lower side) of the document. The first scanning unit 212 of the first reading unit 210 is moved and positioned at a predetermined position, and the second scanning unit 214 is positioned at a predetermined position. The exposure lamp of the first scanning unit 212 irradiates the surface of the document through the platen glass 206, and the reflected light of the document is imaged by the reflecting mirrors of the first scanning unit 212 and the second scanning unit 214. Then, the reflected light of the original is condensed on a CCD (Charge Coupled Device) 218 by an imaging lens 216, and an image on the surface of the original is formed on the CCD 218 to read the image on the surface of the original.

第2の読取部220によって原稿の裏面(上側面)が読取られる。この第2の読取部220は、プラテンガラス206の上方に配置されている。第2の読取部220は、LED(Light Emitting Diode)アレイ及び蛍光灯等で構成され、原稿の裏面を照射する露光ランプ、画素毎に原稿の反射光を集光するレンズアレイ、及びこのレンズアレイを通じて受光した原稿の反射光を光電変換してアナログの画像信号を出力する密着イメージセンサ(CIS:Contact Image Sensor)等を備えている。   The second reading unit 220 reads the back surface (upper side surface) of the document. The second reading unit 220 is disposed above the platen glass 206. The second reading unit 220 includes an LED (Light Emitting Diode) array, a fluorescent lamp, and the like, an exposure lamp that irradiates the back surface of the document, a lens array that collects reflected light of the document for each pixel, and the lens array. A contact image sensor (CIS) that photoelectrically converts the reflected light of the original received through and outputs an analog image signal.

さらに、原稿読取部152の上部筐体を開いて、プラテンガラス206上に原稿を載置し、この状態で第1の読取部210により原稿の表面を読取ることが可能である。この場合は、第1の走査ユニット212及び第2の走査ユニット214を相互に所定の速度関係を維持しつつ副走査方向に移動させ、第1の走査ユニット212によってプラテンガラス206上の原稿を露光し、第1の走査ユニット212及び第2の走査ユニット214によって原稿からの反射光を結像レンズ216へと導き、結像レンズ216によって原稿の画像をCCD218上に結像する。   Further, it is possible to open the upper housing of the document reading unit 152, place the document on the platen glass 206, and read the surface of the document by the first reading unit 210 in this state. In this case, the first scanning unit 212 and the second scanning unit 214 are moved in the sub-scanning direction while maintaining a predetermined speed relationship with each other, and the original on the platen glass 206 is exposed by the first scanning unit 212. Then, the first scanning unit 212 and the second scanning unit 214 guide the reflected light from the document to the imaging lens 216, and the imaging lens 216 forms an image of the document on the CCD 218.

原稿の片面又は両面が読取られると、原稿の片面又は両面の画像を示す画像データが図4に示すマイクロコンピュータ等から構成されるメインCPU300に入力され、ここで画像データに各種の画像処理が施され、この画像データが画像形成部154へと出力される。   When one or both sides of a document are read, image data indicating an image on one or both sides of the document is input to a main CPU 300 including a microcomputer shown in FIG. 4, and various image processing is performed on the image data. The image data is output to the image forming unit 154.

画像形成部154は、画像データによって示される原稿の画像を記録用紙に印刷するものであって、感光体ドラム222、帯電装置224、レーザスキャンユニット(以下、「LSU」と称する。)226、現像装置228、転写装置230、クリーニング装置232、定着装置234及び図示しない除電装置等を備えている。   The image forming unit 154 prints an image of a document indicated by image data on a recording sheet. The image forming unit 154 includes a photosensitive drum 222, a charging device 224, a laser scan unit (hereinafter referred to as “LSU”) 226, and development. A device 228, a transfer device 230, a cleaning device 232, a fixing device 234, a static elimination device (not shown), and the like are provided.

画像形成部154には、主搬送路236及び反転搬送路238が設けられており、給紙部156から給紙されてきた記録用紙が主搬送路236に沿って搬送される。給紙部156は、用紙カセット240に収納された記録用紙、又は手差トレイ242に載置された記録用紙を1枚ずつ引出して記録用紙を画像形成部154の主搬送路236へと送り出す。   The image forming unit 154 is provided with a main transport path 236 and a reverse transport path 238, and the recording paper fed from the paper feed unit 156 is transported along the main transport path 236. The paper feeding unit 156 pulls out the recording paper stored in the paper cassette 240 or the recording paper placed on the manual feed tray 242 one by one and sends the recording paper to the main conveyance path 236 of the image forming unit 154.

画像形成部154の主搬送路236に沿って記録用紙が搬送されている途中で、記録用紙が感光体ドラム222と転写装置230との間を通過し、更に定着装置234を通過して、記録用紙に対する印刷が行われる。   While the recording paper is being conveyed along the main conveyance path 236 of the image forming unit 154, the recording paper passes between the photosensitive drum 222 and the transfer device 230, and further passes through the fixing device 234 to be recorded. Printing on paper is performed.

感光体ドラム222は、一方向に回転し、その表面は、クリーニング装置232と除電装置によりクリーニングされた後、帯電装置224により均一に帯電される。   The photosensitive drum 222 rotates in one direction, and its surface is cleaned by the cleaning device 232 and the static eliminator and then uniformly charged by the charging device 224.

LSU226は、原稿読取部152からの画像データに基づいてレーザ光を変調し、このレーザ光によって感光体ドラム222表面を主走査方向に繰返し走査して、静電潜像を感光体ドラム222表面に形成する。   The LSU 226 modulates the laser beam based on the image data from the document reading unit 152, and repeatedly scans the surface of the photosensitive drum 222 in the main scanning direction with this laser beam, thereby causing the electrostatic latent image on the surface of the photosensitive drum 222. Form.

現像装置228は、トナーを感光体ドラム222表面に供給して静電潜像を現像し、トナー像を感光体ドラム222表面に形成する。   The developing device 228 supplies toner to the surface of the photosensitive drum 222 to develop the electrostatic latent image, and forms a toner image on the surface of the photosensitive drum 222.

転写装置230は、当該転写装置230と感光体ドラム222との間を通過していく記録用紙に感光体ドラム222の表面のトナー像を転写する。   The transfer device 230 transfers the toner image on the surface of the photosensitive drum 222 onto a recording sheet that passes between the transfer device 230 and the photosensitive drum 222.

定着装置234は、記録用紙を加熱するための加熱ローラ248と、記録用紙を加圧するための加圧ローラ250とを含む。記録用紙は、加熱ローラ248によって加熱され、かつ、加圧ローラ250によって加圧されることによって、記録用紙上に転写されたトナー像が記録用紙に定着される。   The fixing device 234 includes a heating roller 248 for heating the recording paper and a pressure roller 250 for pressing the recording paper. The recording sheet is heated by the heating roller 248 and pressed by the pressure roller 250, whereby the toner image transferred onto the recording sheet is fixed on the recording sheet.

主搬送路236と反転搬送路238との接続位置には、分岐爪244が配設されている。記録用紙の片面のみに印刷が行われる場合は、分岐爪244が位置決めされ、この分岐爪244により定着装置234からの記録用紙が排紙トレイ246又は排紙処理装置158の方へと導かれる。   A branching claw 244 is disposed at a connection position between the main conveyance path 236 and the reverse conveyance path 238. When printing is performed only on one side of the recording paper, the branch claw 244 is positioned, and the recording paper from the fixing device 234 is guided to the paper discharge tray 246 or the paper discharge processing device 158 by the branch claw 244.

他方、記録用紙の両面に印刷が行われる場合は、分岐爪244が所定方向に回動されて記録用紙が反転搬送路238の方へと導かれる。そして、記録用紙は、反転搬送路238を通過して、その表裏を反転されて主搬送路236へと再び搬送され、主搬送路236の再度の搬送途中で、その裏面への印刷が行なわれて排紙トレイ246又は排紙処理装置158の方へと導かれる。   On the other hand, when printing is performed on both sides of the recording paper, the branching claw 244 is rotated in a predetermined direction to guide the recording paper toward the reverse conveyance path 238. Then, the recording sheet passes through the reverse conveyance path 238, is turned upside down, and is conveyed again to the main conveyance path 236, and printing on the back surface is performed during the conveyance of the main conveyance path 236 again. Then, the paper is guided toward the paper discharge tray 246 or the paper discharge processing device 158.

上記のようにして印刷された記録用紙は、排紙トレイ246又は排紙処理装置158の方へと導かれて排紙トレイ246に排出され、又は排紙処理装置158の各排紙トレイ168の何れかに排出される。   The recording paper printed as described above is guided toward the paper discharge tray 246 or the paper discharge processing device 158 and discharged to the paper discharge tray 246, or on each paper discharge tray 168 of the paper discharge processing device 158. It is discharged to either.

排紙処理装置158では、複数の記録用紙を各排紙トレイ168に仕分けして排出する処理、各記録用紙にパンチングする処理、及び各記録用紙にステープルする処理を施す。例えば、複数部の印刷物を作成する場合は、各排紙トレイ168に印刷物の一部ずつが割り当てられるように、各記録用紙を各排紙トレイ168に仕分けして排出し、排紙トレイ168毎に、排紙トレイ168上の各記録用紙にパンチング処理又はステープル処理を施して印刷物を作成する。   The paper discharge processing device 158 performs processing for sorting and discharging a plurality of recording papers to each paper discharge tray 168, processing for punching each recording paper, and processing for stapling each recording paper. For example, when creating a plurality of printed materials, each recording sheet is sorted and discharged to each paper discharge tray 168 so that a part of the printed material is allocated to each paper discharge tray 168. In addition, a punching process or a stapling process is performed on each recording sheet on the discharge tray 168 to create a printed matter.

[画像形成装置150のハードウェア構成]
図4は画像形成装置150のハードウェア構成を示すブロック図である。
[Hardware Configuration of Image Forming Apparatus 150]
FIG. 4 is a block diagram illustrating a hardware configuration of the image forming apparatus 150.

図4を参照して、本画像形成装置150は、上記の原稿画像を読取り可能な原稿読取部152と、原稿読取部152によって読取られた画像信号をデジタル処理し、デジタル信号に変換して出力するための画像処理部304と、電子写真形成プロセスにより原稿読取部152で読取った画像をその色を再現して用紙上に形成する印刷出力を行なう画像形成部154とを含む。   Referring to FIG. 4, the image forming apparatus 150 digitally processes the document reading unit 152 capable of reading the document image and the image signal read by the document reading unit 152, converts the image signal into a digital signal, and outputs the digital signal. And an image forming unit 154 that performs print output to reproduce the color of the image read by the document reading unit 152 by the electrophotographic formation process and form the image on a sheet.

画像形成装置150はさらに、画像処理部304によってデジタル処理された画像データを記憶するための画像メモリ310と、LAN(Local Area Network)338を介してPC(Personal Computer)332との間で通信を行なうためのNIC(Network Interface Card)312、利用者が画像形成装置150を操作する際に使用され、表示部172及び操作部170からなる操作パネルである操作装置166とを含む。   The image forming apparatus 150 further communicates between an image memory 310 for storing image data digitally processed by the image processing unit 304 and a PC (Personal Computer) 332 via a LAN (Local Area Network) 338. A network interface card (NIC) 312 for performing the operation, and an operation device 166 that is used when the user operates the image forming apparatus 150 and is an operation panel including the display unit 172 and the operation unit 170 are included.

画像形成装置150はさらに、原稿読取部152、画像処理部304、画像形成部154、画像メモリ310、NIC312、及び操作装置166に接続されたバス336と、バス336にいずれも接続された、画像形成装置としての一般的機能を実現するためのメインCPU(Central Processing Unit)300、メインCPU300が実行するプログラム等を記憶するためのROM(Read Only Memory)306、及び種々のプログラムのための記憶領域を提供するためのRAM(Random Access Memory)308と、通電が遮断された場合であっても各種プログラム及びデータ等を記憶可能な不揮発性記憶装置であるHDD(Hard Disk Drive)340を含む。   The image forming apparatus 150 further includes a bus 336 connected to the document reading unit 152, the image processing unit 304, the image forming unit 154, the image memory 310, the NIC 312, and the operation device 166, and an image connected to the bus 336. Main CPU (Central Processing Unit) 300 for realizing general functions as a forming apparatus, ROM (Read Only Memory) 306 for storing programs executed by the main CPU 300, and storage areas for various programs RAM (Random Access Memory) 308 and HDD (Hard Disk Drive) 340 which is a non-volatile storage device capable of storing various programs and data even when the power is turned off.

画像形成装置150はさらに、交流電源334からの電源の供給をオン又はオフするために、利用者によって操作されるブレーカ330と、ブレーカ330に接続され、交流電源334から供給される電源を直流電源に変換して、通常モード時に電力を供給するためのメイン電源318と、ブレーカ330に接続され、交流電源334から供給される電源を直流電源に変換し、省電力モード時に電力を供給するためのサブ電源316と、利用者による操作装置166への操作による、省電力モードから通常モードへの復帰指示に応答して、メイン電源318から電力の供給を制御するための電源制御部314と、ブレーカ330に接続され、交流電源334の電圧が0Vを横切るゼロクロスタイミングをゼロクロス検知信号として、電源制御部314とバス336を介してメインCPU300との両方に出力するゼロクロス検知回路342とを含む。   The image forming apparatus 150 further includes a breaker 330 operated by a user to turn on or off the supply of power from the AC power source 334 and a power source connected to the breaker 330 and supplied from the AC power source 334 to a DC power source. A main power source 318 for supplying power in the normal mode, and a power source connected to the breaker 330 for converting the power source supplied from the AC power source 334 to a DC power source for supplying power in the power saving mode A sub power source 316, a power source control unit 314 for controlling the supply of power from the main power source 318 in response to an instruction to return from the power saving mode to the normal mode by an operation of the operation device 166 by the user, and a breaker 330, and the power supply control is performed with the zero-crossing timing as a zero-crossing detection signal when the voltage of the AC power supply 334 crosses 0V. Through 314 and the bus 336 and a zero-cross detection circuit 342 for outputting to both the main CPU 300.

メインCPU300は、画像形成装置150の全体の制御を司るものである。なお、原稿読取部152、画像処理部304、画像形成部154、NIC312、画像メモリ310、操作装置166、ROM306、及びRAM308に対する制御は、メインCPU300により行なわれる。   The main CPU 300 governs overall control of the image forming apparatus 150. Note that the main CPU 300 controls the document reading unit 152, the image processing unit 304, the image forming unit 154, the NIC 312, the image memory 310, the operation device 166, the ROM 306, and the RAM 308.

メインCPU300は、時間を計時するための、図示しないタイマを含む。メインCPU300は、そのタイマによって計時された時間にしたがって、定着装置234の温度を制御するためのコマンドをサブCPU320に出力する、後述する処理を実行する。   The main CPU 300 includes a timer (not shown) for measuring time. The main CPU 300 executes processing to be described later, which outputs a command for controlling the temperature of the fixing device 234 to the sub CPU 320 according to the time counted by the timer.

操作装置166の操作部170は、通常モードと省電力モードとを切換えるために、利用者によって操作されるスイッチであって、オンされているか又はオフされているかを電源制御部314に出力するロッカスイッチ176を含む。   The operation unit 170 of the operation device 166 is a switch operated by a user to switch between the normal mode and the power saving mode, and outputs a locker that outputs whether the switch is turned on or off to the power supply control unit 314. A switch 176 is included.

ロッカスイッチ176がオンされている場合、通常モードであることを示し、ロッカスイッチ176がオフされている場合、省電力モードであることを示す。   When the rocker switch 176 is on, it indicates the normal mode, and when the rocker switch 176 is off, it indicates the power saving mode.

画像形成部154は、加熱ローラ248を熱し、加熱ローラ248の温度をアナログ信号として出力する定着装置234と、定着装置234によって出力された、加熱ローラ248の温度のアナログ信号をデジタル信号に変換して出力するA/D変換部326とを含む。   The image forming unit 154 heats the heating roller 248 and outputs the temperature of the heating roller 248 as an analog signal, and converts the analog signal of the temperature of the heating roller 248 output by the fixing device 234 into a digital signal. And an A / D conversion unit 326 that outputs the data.

画像形成部154はさらに、定着装置234の加熱ローラ248を熱するように制御するための制御回路であるドライバ322と、A/D変換部326によって出力されたデジタル信号を受けて、電源制御部314と連携しながら、ドライバ322に、定着装置234の加熱ローラ248を熱することを指示するヒータ制御信号を送信するサブCPU320とを含む。   The image forming unit 154 further receives a driver 322 that is a control circuit for controlling the heating roller 248 of the fixing device 234 to heat, and a digital signal output by the A / D conversion unit 326, and receives a power control unit. The sub CPU 320 transmits a heater control signal instructing the driver 322 to heat the heating roller 248 of the fixing device 234 in cooperation with the driver 322.

定着装置234は、ドライバ322に接続されており、加熱ローラ248を熱するための定着ヒータ324と、加熱ローラ248の温度を読取って、アナログ信号として出力するための定着温度センサ328とを含む。   The fixing device 234 is connected to the driver 322 and includes a fixing heater 324 for heating the heating roller 248 and a fixing temperature sensor 328 for reading the temperature of the heating roller 248 and outputting it as an analog signal.

メイン電源318は、通常モード時、メインCPU300、原稿読取部152、画像処理部304、操作装置166、画像メモリ310、ROM306、RAM308、HDD340、NIC312、並びに画像形成部154のサブCPU320、ドライバ322、A/D変換部326、及び定着温度センサ328に電源を供給する。メイン電源318は、省電力モード時には電力の供給を停止する。   In the normal mode, the main power supply 318 includes the main CPU 300, the document reading unit 152, the image processing unit 304, the operation device 166, the image memory 310, the ROM 306, the RAM 308, the HDD 340, the NIC 312, and the sub CPU 320 of the image forming unit 154, the driver 322, Power is supplied to the A / D converter 326 and the fixing temperature sensor 328. The main power supply 318 stops supplying power in the power saving mode.

サブ電源316は、省電力モード時、電源制御部314に電源を供給し、通常モード時には電源の供給を停止する。   The sub power source 316 supplies power to the power control unit 314 in the power saving mode, and stops supplying power in the normal mode.

サブ電源316は、交流電源を直流電源に変換するので、交流電源の電圧を整流するための整流素子と、整流素子によって整流された電圧を平滑化するための電解コンデンサ等の容量素子を含む。交流電源の電圧を整流して平滑化するために、整流素子及び容量素子がどのように接続されているかはよく知られた技術なので、ここではそのことについて詳しく説明しない。   Since the sub power source 316 converts the AC power source into the DC power source, the sub power source 316 includes a rectifying element for rectifying the voltage of the AC power source and a capacitive element such as an electrolytic capacitor for smoothing the voltage rectified by the rectifying element. In order to rectify and smooth the voltage of the AC power supply, how the rectifying element and the capacitive element are connected is a well-known technique, and therefore it will not be described in detail here.

電源制御部314は、ロッカスイッチ176がオフ(省電力モード)からオン(通常モード)に切換ったことに応答して、メイン電源318に電源を供給させるための電源制御信号をメイン電源318に出力する。   In response to the rocker switch 176 being switched from off (power saving mode) to on (normal mode), the power control unit 314 supplies a power control signal to the main power source 318 to supply power to the main power source 318. Output.

通常、省電力モード時に利用者がブレーカ330をオフした場合、サブ電源316からの電源の供給は停止し、電源制御部314への電力の供給も停止する。その後、ある程度時間が経ってから利用者がブレーカ330をオンした場合、電源制御部314は起動し、メインCPU300を通常モードで動作させるよう起動信号を出力する。したがって、長い時間間隔でブレーカ330をオフしてオンすると、画像形成装置150は通常モードで起動する。   Normally, when the user turns off the breaker 330 in the power saving mode, the supply of power from the sub power supply 316 is stopped, and the supply of power to the power supply control unit 314 is also stopped. Thereafter, when the user turns on the breaker 330 after a certain period of time, the power supply control unit 314 is activated and outputs an activation signal so that the main CPU 300 operates in the normal mode. Accordingly, when the breaker 330 is turned off and turned on at a long time interval, the image forming apparatus 150 is activated in the normal mode.

利用者が、省電力モードで動作している画像形成装置150を、通常モードで動作する状態にしようとして、ブレーカ330をオフしたとする。利用者がその後間もなくブレーカ330をオンした場合、電源制御部314は、サブ電源316の容量素子に蓄えられた電荷により、数秒程度であれば動作を継続する。したがって、省電力モードにおいて、短い時間間隔の間でブレーカ330をオフしてオンすると、省電力モードが維持され、通常モードに移行しない場合がある。   It is assumed that the user turns off the breaker 330 in an attempt to put the image forming apparatus 150 operating in the power saving mode into a state operating in the normal mode. When the user turns on the breaker 330 shortly thereafter, the power supply control unit 314 continues to operate for a few seconds due to the charge stored in the capacitive element of the sub power supply 316. Therefore, in the power saving mode, if the breaker 330 is turned off and turned on within a short time interval, the power saving mode is maintained and the normal mode may not be entered.

これは、ブレーカ330をオフしてオンする時間が長い場合と短い場合とで、画像形成装置150の動作が異なることになり、利用者が混乱するおそれがある。   This is because the operation of the image forming apparatus 150 differs between when the breaker 330 is turned off and when it is turned on for a long time, and the user may be confused.

したがって、電源制御部314は、省電力モード時に、所定の時間間隔の間にブレーカ330がオフしてオンされた場合に、メインCPU300を通常モードで起動させるための起動信号をメインCPU300に出力する。その処理の詳細については、後述する。以後、その所定の時間間隔を「待機時間」と呼び、待機時間は約10秒であるものとする。しかし、待機時間は10秒に限定されず、利用者の用途に応じて、自由に定められてもよい。電源制御部314は、時間を計時するための、図示しないタイマを含む。電源制御部314は、そのタイマによって計時された時間にしたがって、起動信号を出力する。   Therefore, the power supply control unit 314 outputs an activation signal for activating the main CPU 300 in the normal mode to the main CPU 300 when the breaker 330 is turned off and turned on during a predetermined time interval in the power saving mode. . Details of the processing will be described later. Hereinafter, the predetermined time interval is referred to as “waiting time”, and the waiting time is assumed to be about 10 seconds. However, the waiting time is not limited to 10 seconds, and may be freely determined according to the use of the user. The power supply control unit 314 includes a timer (not shown) for measuring time. The power supply control unit 314 outputs an activation signal according to the time counted by the timer.

[回路構成]
図5は、ゼロクロス検知回路342の回路図である。図5を参照して、ゼロクロス検知回路342は、各々、そのアノードがそれぞれ交流電源334の一端及び他端に接続されているダイオード370及びダイオード372と、各々、そのカソードがそれぞれ交流電源334の一端及び他端に接続されているダイオード374及びダイオード376とを含む。
[Circuit configuration]
FIG. 5 is a circuit diagram of the zero cross detection circuit 342. Referring to FIG. 5, the zero-cross detection circuit 342 includes a diode 370 and a diode 372 whose anodes are respectively connected to one end and the other end of the AC power source 334, and each cathode thereof is one end of the AC power source 334. And a diode 374 and a diode 376 connected to the other end.

ゼロクロス検知回路342はさらに、各々、その一端がダイオード370のカソードとダイオード372のカソードとに接続されている抵抗380及び抵抗378と、一端が抵抗380の他端に接続され、他端がダイオード374のアノードとダイオード376のアノードとに接続されている抵抗384と、アノードが、抵抗384の他端に接続され、カソードが抵抗380の他端と抵抗384の一端とに接続されているツェナーダイオード382とを含む。   The zero-cross detection circuit 342 further includes a resistor 380 and a resistor 378, one end of which is connected to the cathode of the diode 370 and the cathode of the diode 372, one end of which is connected to the other end of the resistor 380, and the other end of the diode 374. A resistor 384 connected to the anode of the diode 376 and an anode connected to the other end of the resistor 384 and a cathode connected to the other end of the resistor 380 and one end of the resistor 384. Including.

ゼロクロス検知回路342はさらに、一端が抵抗378の他端に接続されている抵抗388と、ゲート、ドレイン、及びソースが、それぞれツェナーダイオード382のカソード、抵抗388の他端、及びツェナーダイオード382のアノードに接続されているMOSFET(Metal Oxide Semiconductor Field Effect Transistor)386と、プラス電極が抵抗378の他端と抵抗388の一端とに接続され、かつ、マイナス電極がMOSFET386のソースに接続されている電解コンデンサ392とを含む。   The zero-cross detection circuit 342 further includes a resistor 388 having one end connected to the other end of the resistor 378, a gate, a drain, and a source, respectively, the cathode of the Zener diode 382, the other end of the resistor 388, and the anode of the Zener diode 382. An electrolytic capacitor in which a positive electrode is connected to the other end of the resistor 378 and one end of the resistor 388, and a negative electrode is connected to the source of the MOSFET 386, which is connected to the MOSFET (Metal Oxide Semiconductor Field Effect Transistor) 386 392.

ゼロクロス検知回路342はさらに、発光ダイオード398及びトランジスタ402を含むフォトカプラ396と、その一端が抵抗378の他端と抵抗388の一端と電解コンデンサ392のプラス電極とに接続され、かつ、他端がダイオード398のアノードに接続されている抵抗390と、そのベースが抵抗388の他端とMOSFET386のドレインとに接続され、コレクタ及びエミッタがそれぞれダイオード398のカソード及び電解コンデンサ392のマイナス電極に接続されたトランジスタ394と、一端及び他端が、それぞれ電源電位、及びトランジスタ402のコレクタに接続された抵抗400とを含む。なお、トランジスタ402のエミッタは接地電位に接続されている。抵抗400の他端と、トランジスタ402のコレクタとの間の接続点は、電源制御部314、及びバス336を介してメインCPU300に接続されている。   The zero-cross detection circuit 342 further includes a photocoupler 396 including a light emitting diode 398 and a transistor 402, one end of which is connected to the other end of the resistor 378, one end of the resistor 388, and a positive electrode of the electrolytic capacitor 392, and the other end. A resistor 390 connected to the anode of the diode 398, its base connected to the other end of the resistor 388 and the drain of the MOSFET 386, and a collector and an emitter connected to the cathode of the diode 398 and the negative electrode of the electrolytic capacitor 392, respectively. The transistor 394 includes a power supply potential and a resistor 400 connected to the collector of the transistor 402 at one end and the other end. Note that the emitter of the transistor 402 is connected to the ground potential. A connection point between the other end of the resistor 400 and the collector of the transistor 402 is connected to the main CPU 300 via the power supply control unit 314 and the bus 336.

図6は、ドライバ322及び定着ヒータ324の回路図である。図6を参照して、ドライバ322は、その一端がメイン電源318に接続された抵抗450と、ダイオード454及びトライアック456を含むフォトカプラ452と、サブCPU320からのヒータ制御信号を受けるように接続されたベースとダイオード454のカソード、並びに接地電位にそれぞれ接続されたコレクタ及びエミッタとを有するトランジスタ458とを含む。   FIG. 6 is a circuit diagram of the driver 322 and the fixing heater 324. Referring to FIG. 6, driver 322 has one end connected to resistor 450 connected to main power supply 318, photocoupler 452 including diode 454 and triac 456, and a heater control signal from sub CPU 320. A transistor 458 having a base and a cathode of a diode 454, and a collector and an emitter respectively connected to ground potential.

ドライバ322はさらに、ゲートがトライアック456の一端に接続され、そのゲートを除いた端子のうちの一端がトライアック456の他端に接続されているトライアック460と、その一端が、トライアック456の一端とトライアック460のゲートとに接続され、その他端が、交流電源334の一端と、トライアック460の、ゲートを除く端子のうちの他端との間に接続されている抵抗462とを含む。   The driver 322 further includes a triac 460 having a gate connected to one end of the triac 456 and one end of the terminal excluding the gate connected to the other end of the triac 456, and one end connected to one end of the triac 456. The other end includes a resistor 462 connected between one end of the AC power supply 334 and the other end of the terminals other than the gate of the triac 460.

定着ヒータ324は、その一端が、トライアック456の他端と、トライアック460の、ゲートを除いた端子のうちの一端とに接続され、その他端が交流電源334の他端に接続されている抵抗464を含む。   The fixing heater 324 has one end connected to the other end of the triac 456 and one end of the terminals of the triac 460 excluding the gate, and the other end connected to the other end of the AC power source 334. including.

ここで、サブCPU320がドライバ322に出力するヒータ制御信号は電流であり、それらの信号が出力されることによって、トランジスタ458のベースに電流が流れることになる。   Here, the heater control signal output from the sub CPU 320 to the driver 322 is a current, and by outputting these signals, a current flows through the base of the transistor 458.

[ソフトウェア構成]
図7及び図8は、画像形成装置150で実行されるプログラムの制御構造を示すフローチャートである。
Software configuration
7 and 8 are flowcharts showing a control structure of a program executed by the image forming apparatus 150. FIG.

図7は、画像形成装置150が起動されたときに、メインCPU300で実行されるプログラムの制御構造を示すフローチャートである。図7を参照して、このプログラムは、タイマをリセットするステップ506と、ステップ506の後、ゼロクロス検知回路342からゼロクロス検知信号が出力されたか否かを判定し、判定結果に応じて制御の流れを分岐させるステップ500と、ステップ500の判定結果がYESの場合に、定着装置234を制御するためのコマンドをサブCPU320に出力して、制御をステップ506に戻すステップ508とを含む。ステップ508において、サブCPU320がメインCPU300からのコマンドを受けた場合、サブCPU320は定着装置234が所定の温度を保つように制御する。   FIG. 7 is a flowchart illustrating a control structure of a program executed by the main CPU 300 when the image forming apparatus 150 is activated. Referring to FIG. 7, this program determines whether or not a zero-cross detection signal is output from zero-cross detection circuit 342 after step 506 for resetting the timer and after step 506, and the flow of control according to the determination result And step 508 which outputs a command for controlling the fixing device 234 to the sub CPU 320 and returns the control to step 506 when the determination result in step 500 is YES. In step 508, when the sub CPU 320 receives a command from the main CPU 300, the sub CPU 320 controls the fixing device 234 to maintain a predetermined temperature.

図9は、ゼロクロス検知信号と、メインCPU300がコマンドを出力するタイミングとの関係について示す図である。図9を参照して、波形曲線560は、時間によって変化する、交流電源334の交流電圧を示す。時間軸における点562〜570は、その交流電圧が0Vを横切る点である。点562〜568の各々において、メインCPU300は、それぞれ当該点を若干過ぎた時点から次に0Vを横切る点までの時間帯572〜578の間、定着ヒータ324を駆動させるためのコマンドをサブCPU320に出力する。サブCPU320は、時間帯572〜578において、定着ヒータ324が所定の温度を保つように制御する。   FIG. 9 is a diagram illustrating a relationship between the zero cross detection signal and the timing at which the main CPU 300 outputs a command. Referring to FIG. 9, a waveform curve 560 shows the AC voltage of the AC power source 334 that varies with time. Points 562 to 570 on the time axis are points at which the AC voltage crosses 0V. At each of the points 562 to 568, the main CPU 300 sends a command for driving the fixing heater 324 to the sub CPU 320 during a time period 572 to 578 from a point slightly after the point to a point that crosses 0V. Output. The sub CPU 320 performs control so that the fixing heater 324 maintains a predetermined temperature in the time period 572 to 578.

このプログラムはさらに、ステップ500の判定結果がNOの場合に、タイマによって計時された時間が所定の時間以上であるか否かを判定し、判定結果に応じて制御の流れを分岐させるステップ502を含む。なお、ステップ504の判定結果がNOの場合、制御はステップ500に戻る。ステップ504の所定の時間とは、ブレーカ330がオフされたか、又は交流電源334が停止したかのいずれかを検知するための時間であればどれだけの時間でも良い。通常、交流電源334は、略1/120秒毎に0Vを横切るので、ゼロクロス検知回路342は、1/120秒毎にゼロクロス検知信号を出力する。したがって、ゼロクロス検知回路342が1/120秒よりかなり長い時間の間、ゼロクロス検知信号を出力しなかった場合、ブレーカ330がオフされたか、又は交流電源334が停止したとみなすものとする。本実施の形態では、その所定の時間を1秒と定める。   The program further determines whether or not the time counted by the timer is equal to or longer than a predetermined time when the determination result in step 500 is NO and branches the control flow according to the determination result. Including. If the determination result in step 504 is NO, the control returns to step 500. The predetermined time in step 504 may be any time as long as it is a time for detecting whether the breaker 330 is turned off or the AC power source 334 is stopped. Normally, the AC power supply 334 crosses 0 V approximately every 1/120 seconds, so the zero cross detection circuit 342 outputs a zero cross detection signal every 1/120 seconds. Therefore, when the zero cross detection circuit 342 does not output the zero cross detection signal for a time considerably longer than 1/120 seconds, it is assumed that the breaker 330 is turned off or the AC power source 334 is stopped. In the present embodiment, the predetermined time is defined as 1 second.

このプログラムはさらに、ステップ502の判定結果がYESの場合に、RAM308に記憶されているデータをHDD340にコピーして、制御をステップ500に戻すステップ504を含む。   This program further includes a step 504 of copying the data stored in the RAM 308 to the HDD 340 and returning the control to the step 500 when the determination result in the step 502 is YES.

図8は、省電力モード時に電源制御部314で実行されるプログラムの制御構造である。図8を参照して、このプログラムは、タイマをリセットするステップ532と、ステップ532の後、ゼロクロス検知信号がゼロクロス検知回路342によって出力されたか否かを判定し、判定結果に応じて制御の流れを分岐させるステップ530とを含む。なお、ステップ530の判定結果がYESの場合、制御はステップ532に戻る。   FIG. 8 shows a control structure of a program executed by the power supply control unit 314 in the power saving mode. Referring to FIG. 8, this program determines whether or not a zero-cross detection signal is output by zero-cross detection circuit 342 after step 532 for resetting the timer and step 532, and the flow of control according to the determination result Branching 530. If the determination result in step 530 is YES, the control returns to step 532.

このプログラムはさらに、ステップ530の判定結果がNOの場合に、タイマによって計時された時間が所定の時間を超えているか否かを判定し、判定結果に応じて制御の流れを分岐させるステップ534を含む。ステップ534の判定結果がNOの場合、制御はステップ532に戻る。上記のステップ530及びステップ534の判定処理は、交流電源334が故障しているか、又は、ブレーカ330がオフであるか否かを判定するための処理である。   The program further determines whether or not the time measured by the timer exceeds a predetermined time when the determination result in step 530 is NO, and branches the control flow in accordance with the determination result. Including. If the determination result of step 534 is NO, the control returns to step 532. The determination processing in step 530 and step 534 described above is processing for determining whether the AC power source 334 is out of order or whether the breaker 330 is off.

このプログラムはさらに、ステップ534の判定結果がYESの場合に、タイマによって計時された時間が待機時間より短いか否かを判定し、判定結果に応じて制御の流れを分岐させるステップ536と、ステップ536の判定結果がYESの場合に、ゼロクロス検知信号がゼロクロス検知回路342から出力されたか否かを判定し判定結果に応じて制御の流れを分岐させるステップ538とを含む。   The program further determines whether or not the time measured by the timer is shorter than the standby time when the determination result in step 534 is YES, and branches the control flow according to the determination result; And a step 538 of determining whether or not a zero cross detection signal is output from the zero cross detection circuit 342 when the determination result of 536 is YES and branching the control flow according to the determination result.

なお、ステップ536の判定結果がNOの場合、このプログラムは終了する。ステップ538の判定結果がNOの場合、制御はステップ536に戻る。   If the determination result in step 536 is NO, this program ends. If the determination result of step 538 is NO, the control returns to step 536.

ステップ536及びステップ538の判定処理は、省電力モード時にブレーカ330がオフされた後、待機時間が経過するまでにブレーカ330がオンされたか否かを判定する処理である。   The determination processing in step 536 and step 538 is processing for determining whether or not the breaker 330 is turned on before the standby time elapses after the breaker 330 is turned off in the power saving mode.

このプログラムはさらに、ステップ538の判定結果がYESの場合に、起動信号をメインCPU300に出力して、制御をステップ532に戻すステップ540を含む。   The program further includes a step 540 of outputting a start signal to the main CPU 300 and returning the control to the step 532 when the determination result of step 538 is YES.

メインCPU300がその起動信号を受けると、メインCPU300は画像形成装置150を通常モードで動作させる。   When the main CPU 300 receives the activation signal, the main CPU 300 operates the image forming apparatus 150 in the normal mode.

[動作]
図2〜図9を参照して、上記した構成を持つ画像形成装置150は以下のように動作する。
[Operation]
2 to 9, image forming apparatus 150 having the above-described configuration operates as follows.

画像形成装置150が起動されると、ブレーカ330を介して、交流電源334からゼロクロス検知回路342、メイン電源318、及びサブ電源316に電力が供給される。   When the image forming apparatus 150 is activated, power is supplied from the AC power source 334 to the zero cross detection circuit 342, the main power source 318, and the sub power source 316 via the breaker 330.

(ゼロクロス検知回路342の動作)
以下、交流電源334の電圧が0Vではない場合での、ゼロクロス検知回路342の動作について述べる。
(Operation of the zero cross detection circuit 342)
Hereinafter, the operation of the zero cross detection circuit 342 when the voltage of the AC power supply 334 is not 0 V will be described.

ダイオード370及びダイオード372のいずれかに、交流電源334からの電流が流れる。その電流は、ダイオード370のカソードとダイオード372のカソードとの間の接続点から、抵抗380及び抵抗378の両方に分かれて流れる。   A current from the AC power supply 334 flows through either the diode 370 or the diode 372. The current flows separately from both the resistor 380 and the resistor 378 from the connection point between the cathode of the diode 370 and the cathode of the diode 372.

抵抗380に流れる電流は、抵抗384、及びMOSFET386のベースに分かれて流れる。抵抗380及び抵抗384に電流が流れるため、交流電源334の電圧は、抵抗380及び抵抗384によって分圧される。   The current flowing through the resistor 380 is divided into the resistor 384 and the base of the MOSFET 386 and flows. Since current flows through the resistor 380 and the resistor 384, the voltage of the AC power supply 334 is divided by the resistor 380 and the resistor 384.

MOSFET386のゲートに所定の値以上の電圧がかかると、MOSFET386が故障してしまう可能性がある。その所定の値はMOSFET386の性能によって定まる。しかし、MOSFET386のゲートにツェナーダイオード382が接続されているため、MOSFET386のゲートに所定の値以上の電圧がかかりそうになった場合、抵抗380から流れる電流は、抵抗384及びMOSFET386のベースの他に、ツェナーダイオード382にも流れる。そうすることにより、MOSFET386のゲートの電圧は、所定の値を超えないように保たれる。その結果、MOSFET386の故障を防ぐことができる。   If a voltage higher than a predetermined value is applied to the gate of the MOSFET 386, the MOSFET 386 may break down. The predetermined value is determined by the performance of the MOSFET 386. However, since the Zener diode 382 is connected to the gate of the MOSFET 386, when a voltage higher than a predetermined value is likely to be applied to the gate of the MOSFET 386, the current flowing from the resistor 380 is not limited to the base of the resistor 384 and the MOSFET 386. The zener diode 382 also flows. By doing so, the voltage of the gate of the MOSFET 386 is kept so as not to exceed a predetermined value. As a result, failure of the MOSFET 386 can be prevented.

抵抗378に流れる電流は、抵抗388を介して、MOSFET386のドレイン及びソースを流れる。この場合、MOSFET386のゲートに電流が流れていることにより、MOSFET386のドレインとソースとの間の抵抗は、トランジスタ402のベースとエミッタとの間の抵抗よりはるかに小さくなる。したがって、抵抗388を流れる電流のほとんどはMOSFET386のドレイン及びソースに流れる。トランジスタ394のベースには、ほとんど電流が流れないため、抵抗378から流れる電流は、抵抗390にはほとんど流れない。   The current flowing through the resistor 378 flows through the drain and source of the MOSFET 386 through the resistor 388. In this case, the current flowing through the gate of MOSFET 386 causes the resistance between the drain and source of MOSFET 386 to be much smaller than the resistance between the base and emitter of transistor 402. Therefore, most of the current flowing through the resistor 388 flows to the drain and source of the MOSFET 386. Since almost no current flows through the base of the transistor 394, almost no current flows from the resistor 378 through the resistor 390.

以上の結果、ゼロクロス検知回路342は、交流電源334の電圧が0Vではない場合、抵抗390に電流があまり流れないので、フォトカプラ396のダイオード398が発光しない。その場合、抵抗400の他端の電位はハイレベルとなる。   As a result, when the voltage of the AC power supply 334 is not 0 V, the zero cross detection circuit 342 does not flow much current through the resistor 390, so that the diode 398 of the photocoupler 396 does not emit light. In that case, the potential at the other end of the resistor 400 is at a high level.

以下、交流電源334の電圧が0Vを横切る場合での、ゼロクロス検知回路342の動作について述べる。   Hereinafter, the operation of the zero cross detection circuit 342 when the voltage of the AC power supply 334 crosses 0V will be described.

交流電源334の電圧が0Vに近い場合、ダイオード370及びダイオード372のいずれにも電流は流れず、抵抗380、抵抗384、及びトランジスタ402のゲートにも電流は流れない。   When the voltage of the AC power supply 334 is close to 0 V, no current flows through any of the diode 370 and the diode 372, and no current flows through the resistor 380, the resistor 384, and the gate of the transistor 402.

この場合、電解コンデンサ392のプラス電極から流れる電流が、抵抗388に流れる。   In this case, the current flowing from the positive electrode of the electrolytic capacitor 392 flows to the resistor 388.

MOSFET386のゲートには電流が流れていないため、抵抗388に流れる電流は、そのままトランジスタ394のベースに流れる。   Since no current flows through the gate of the MOSFET 386, the current flowing through the resistor 388 flows through the base of the transistor 394 as it is.

電解コンデンサ392のプラス電極から流れる電流は、抵抗388及び抵抗390に分かれて流れるようになり、ダイオード398は発光する。トランジスタ402のコレクタとエミッタとの間が導通することになり、抵抗400の他端の電位はローレベルとなる。   The current flowing from the positive electrode of the electrolytic capacitor 392 is divided into a resistor 388 and a resistor 390, and the diode 398 emits light. The collector and the emitter of the transistor 402 are brought into conduction, and the potential at the other end of the resistor 400 is at a low level.

以上で、交流電源334の電圧が0Vではない場合、抵抗400の他端の電位はハイレベルとなり、交流電源334の電圧が0Vに近い場合、抵抗400の他端の電位はローレベルになる。   As described above, when the voltage of the AC power supply 334 is not 0V, the potential of the other end of the resistor 400 is at a high level, and when the voltage of the AC power supply 334 is close to 0V, the potential of the other end of the resistor 400 is at a low level.

メインCPU300及び電源制御部314の各々は、ゼロクロス検知回路342の抵抗400の他端の電位がハイレベルであるか否かを常に判定している。抵抗400の他端の電位がローレベルになった場合、メインCPU300及び電源制御部314は、ゼロクロス検知回路342がゼロクロス検知信号を出力したものとみなす。   Each of the main CPU 300 and the power supply control unit 314 always determines whether or not the potential of the other end of the resistor 400 of the zero cross detection circuit 342 is at a high level. When the potential at the other end of the resistor 400 becomes a low level, the main CPU 300 and the power supply control unit 314 consider that the zero-cross detection circuit 342 outputs a zero-cross detection signal.

交流電源334の交流電圧が0Vを横切る周期は、略1/120秒なので、ゼロクロス検知回路342は、1/120秒毎にゼロクロス検知信号を出力する。   Since the period in which the AC voltage of the AC power supply 334 crosses 0 V is approximately 1/120 seconds, the zero-cross detection circuit 342 outputs a zero-cross detection signal every 1/120 seconds.

以下、メインCPU300の動作について述べる。   Hereinafter, the operation of the main CPU 300 will be described.

画像形成装置150が起動されると、メインCPU300は、ゼロクロス検知回路342がゼロクロス検知信号を出力する度に、定着装置234の温度を制御するためのコマンドをサブCPU320に出力して(図7に示すステップ508)、タイマをリセットする(図7に示すステップ506)。   When the image forming apparatus 150 is activated, the main CPU 300 outputs a command for controlling the temperature of the fixing device 234 to the sub CPU 320 every time the zero cross detection circuit 342 outputs a zero cross detection signal (see FIG. 7). Step 508), and the timer is reset (Step 506 shown in FIG. 7).

サブCPU320はそのコマンドを受信すると、定着装置234の温度を制御する。加熱ローラ248の温度が、所定の温度に達していない場合、サブCPU320は、ドライバ322にヒータ制御信号を出力する。   When the sub CPU 320 receives the command, it controls the temperature of the fixing device 234. When the temperature of the heating roller 248 has not reached the predetermined temperature, the sub CPU 320 outputs a heater control signal to the driver 322.

図6を参照して、その結果、ドライバ322のトランジスタ458のベースに電流が流れる。   Referring to FIG. 6, as a result, a current flows through the base of transistor 458 of driver 322.

トランジスタ458のベースに電流が流れることによって、メイン電源318から抵抗450及びフォトカプラ452のダイオード454に電流が流れ、ダイオード454が発光する。ダイオード454の発光によって、トライアック456及びトライアック460に電流が流れ、定着ヒータ324の抵抗464に電流が流れる。その結果、抵抗464は熱を発する。抵抗464が発する熱によって、加熱ローラ248の温度が上昇する。   When a current flows through the base of the transistor 458, a current flows from the main power source 318 to the resistor 450 and the diode 454 of the photocoupler 452, and the diode 454 emits light. Due to the light emission of the diode 454, a current flows through the triac 456 and the triac 460, and a current flows through the resistor 464 of the fixing heater 324. As a result, the resistor 464 generates heat. Due to the heat generated by the resistor 464, the temperature of the heating roller 248 increases.

利用者がブレーカ330をオフしたものとする。   Assume that the user turns off the breaker 330.

ブレーカ330がオフされてから所定の時間が経過すると、メインCPU300は、タイマによって計時されている時間がその所定の時間(例えば、1秒)以上であることを確認し(図7に示すステップ502においてYES)、RAM308に記憶されているデータをHDD340にコピーする(図7に示すステップ504)。   When a predetermined time elapses after the breaker 330 is turned off, the main CPU 300 confirms that the time counted by the timer is equal to or longer than the predetermined time (for example, 1 second) (step 502 shown in FIG. 7). In step S504 shown in FIG. 7, the data stored in the RAM 308 is copied to the HDD 340.

利用者が、画像形成装置150の動作モードを省電力モードに切換えたものとする。   Assume that the user switches the operation mode of the image forming apparatus 150 to the power saving mode.

以下、省電力モード時の電源制御部314の動作について述べる。   Hereinafter, the operation of the power control unit 314 in the power saving mode will be described.

省電力モードに移行した後、電源制御部314は、ゼロクロス検知回路342がゼロクロス検知信号を出力する度に、タイマをリセットする(図8に示すステップ532)。 利用者が、何らかの手違いでブレーカ330をオフしてしまい、その後、所定の時間が過ぎてから待機時間が経過するまでにブレーカ330をオンし直したものとする。   After shifting to the power saving mode, the power supply control unit 314 resets the timer each time the zero cross detection circuit 342 outputs a zero cross detection signal (step 532 shown in FIG. 8). It is assumed that the user turns off the breaker 330 by some mistake, and then turns on the breaker 330 again after a predetermined time has elapsed and the standby time has elapsed.

ブレーカ330がオンされると、ゼロクロス検知回路342はゼロクロス検知信号を出力する。   When the breaker 330 is turned on, the zero cross detection circuit 342 outputs a zero cross detection signal.

電源制御部314は、ゼロクロス検知信号が出力されたことを確認した後(図8に示すステップ538においてYES)、起動信号をメインCPU300に出力する(図8に示すステップ540)。   After confirming that the zero-cross detection signal is output (YES in step 538 shown in FIG. 8), the power supply control unit 314 outputs an activation signal to the main CPU 300 (step 540 shown in FIG. 8).

メインCPU300は、電源制御部314から起動信号を受信すると、画像形成装置150を通常モードで動作させる。   When the main CPU 300 receives the activation signal from the power control unit 314, the main CPU 300 operates the image forming apparatus 150 in the normal mode.

[本実施の形態の効果]
以上の説明から明らかなように、本実施の形態に係る画像形成装置150を利用することにより、ゼロクロス検知回路342は、交流電源334の電圧が0Vであるときだけ、フォトカプラ396の発光ダイオード398を発光させて、ゼロクロス検知信号をメインCPU300及び電源制御部314に出力する。特許文献1と比較すると、交流電源の0Vを横切る点を検出するための消費電力をかなり削減することが可能となる。
[Effects of the present embodiment]
As is apparent from the above description, by using the image forming apparatus 150 according to the present embodiment, the zero-cross detection circuit 342 allows the light emitting diode 398 of the photocoupler 396 only when the voltage of the AC power supply 334 is 0V. , And outputs a zero cross detection signal to the main CPU 300 and the power supply control unit 314. Compared with Patent Document 1, it is possible to considerably reduce the power consumption for detecting a point crossing 0V of the AC power supply.

また、画像形成装置150は、主にメインCPU300等に電力を供給して、原稿読取部152、画像処理部304、及び画像形成部154等への電力の供給を停止する省電力モードに移行可能であるとする。省電力モードは、主に、会社の就業時間外に利用者に設定され、その時間帯、画像形成装置150は、用紙に画像を形成するための機能を利用されない。その場合、急に停電が起こった場合であっても、重要なデータがRAM308に記憶されていれば、HDD340等の不揮発性記憶装置にコピーさせる必要がある。本実施の形態では、停電が起こったか否かをゼロクロス検知信号の出力によって判定していたので、省電力モードであってもゼロクロス検知回路342を動作させることが望ましい。省電力モードでは、できるだけ消費電力を削減したいので、本実施の形態に係るゼロクロス検知回路342を用いれば、省電力モードであっても、ゼロクロスタイミングを検知するための電力消費を大幅に削減することができる。   Further, the image forming apparatus 150 can shift to a power saving mode in which power is mainly supplied to the main CPU 300 and the like, and power supply to the document reading unit 152, the image processing unit 304, the image forming unit 154, and the like is stopped. Suppose that The power saving mode is mainly set for the user outside the working hours of the company, and the function for forming an image on the sheet is not used by the image forming apparatus 150 during that time period. In this case, even if a power failure occurs suddenly, if important data is stored in the RAM 308, it is necessary to copy it to a nonvolatile storage device such as the HDD 340. In the present embodiment, whether or not a power failure has occurred is determined based on the output of the zero cross detection signal. Therefore, it is desirable to operate the zero cross detection circuit 342 even in the power saving mode. In the power saving mode, it is desired to reduce the power consumption as much as possible. Therefore, if the zero cross detection circuit 342 according to the present embodiment is used, the power consumption for detecting the zero cross timing can be greatly reduced even in the power saving mode. Can do.

[変形例]
上記した実施の形態では、ゼロクロス検知回路342は、画像形成装置150に含まれていた。しかし、本発明はそのような実施の形態には限定されず、ゼロクロス検知回路342は、画像形成装置150の他に、様々な機器に含まれて利用されても良い。
[Modification]
In the above-described embodiment, the zero-cross detection circuit 342 is included in the image forming apparatus 150. However, the present invention is not limited to such an embodiment, and the zero cross detection circuit 342 may be included in various devices in addition to the image forming apparatus 150.

また、上記した実施の形態では、ゼロクロス検知回路342は、電解コンデンサ392を含んでいた。しかし、本発明はそのような実施の形態には限定されず、電解コンデンサ392の代わりに、予め電荷が蓄えられたコンデンサであればどのようなコンデンサでも良い。   In the above-described embodiment, the zero cross detection circuit 342 includes the electrolytic capacitor 392. However, the present invention is not limited to such an embodiment, and any capacitor may be used as long as it is a capacitor in which charges are stored in advance, instead of the electrolytic capacitor 392.

今回開示された実施の形態は単に例示であって、本発明が上記した実施の形態のみに限定されるわけではない。本発明の範囲は、発明の詳細な説明の記載を参酌した上で、特許請求の範囲の各請求項によって示され、そこに記載された文言と均等の意味及び範囲内でのすべての変更を含む。   The embodiment disclosed herein is merely an example, and the present invention is not limited to the above-described embodiment. The scope of the present invention is indicated by each claim in the claims after taking into account the description of the detailed description of the invention, and all modifications within the meaning and scope equivalent to the wording described therein are intended. Including.

特許文献1に記載されているゼロクロス検知回路50の回路図を示す図である。It is a figure which shows the circuit diagram of the zero cross detection circuit 50 described in patent document 1. FIG. 本発明の実施の形態に係る画像形成装置150の外観を示す斜視図である。1 is a perspective view illustrating an appearance of an image forming apparatus 150 according to an embodiment of the present invention. 図2に示す画像形成装置150の内部構成を簡略化して示す図である。FIG. 3 is a diagram showing a simplified internal configuration of an image forming apparatus 150 shown in FIG. 2. 図2に示す画像形成装置150のハードウェア構成を機能的に分けて示すブロック図である。FIG. 3 is a block diagram functionally dividing the hardware configuration of the image forming apparatus 150 shown in FIG. 2. 図4に示すゼロクロス検知回路342の回路図である。FIG. 5 is a circuit diagram of a zero cross detection circuit 342 shown in FIG. 4. 図4に示すドライバ322及び定着ヒータ324の回路図である。FIG. 5 is a circuit diagram of a driver 322 and a fixing heater 324 shown in FIG. 4. 図4に示すメインCPU300の機能を実現するコンピュータプログラムの制御構造を示すフローチャートである。It is a flowchart which shows the control structure of the computer program which implement | achieves the function of main CPU300 shown in FIG. 図4に示す電源制御部314の機能を実現するコンピュータプログラムの制御構造を示すフローチャートである。It is a flowchart which shows the control structure of the computer program which implement | achieves the function of the power supply control part 314 shown in FIG. ゼロクロスタイミングを検知した場合での、画像形成装置150の動作について述べるための図である。FIG. 6 is a diagram for describing an operation of the image forming apparatus 150 when a zero-cross timing is detected.

符号の説明Explanation of symbols

150 画像形成装置
152 原稿読取部
154 画像形成部
166 操作装置
170 操作部
172 表示部
176 ロッカスイッチ
234 定着装置
300 メインCPU
304 画像処理部
306 ROM
308 RAM
310 画像メモリ
312 NIC
314 電源制御部
316 サブ電源
318 メイン電源
320 サブCPU
322 ドライバ
324 定着ヒータ
326 A/D変換部
328 定着温度センサ
330 ブレーカ
332 PC
334 交流電源
340 HDD
342 ゼロクロス検知回路
370,372,374,376 ダイオード
378,380,384,388,390,400 抵抗
382 ツェナーダイオード
386 MOSFET
392 電解コンデンサ
394 トランジスタ
396 フォトカプラ
398 発光ダイオード
402 トランジスタ
150 Image Forming Device 152 Document Reading Unit 154 Image Forming Unit 166 Operation Device 170 Operation Unit 172 Display Unit 176 Rocker Switch 234 Fixing Device 300 Main CPU
304 Image processing unit 306 ROM
308 RAM
310 Image memory 312 NIC
314 Power supply control unit 316 Sub power supply 318 Main power supply 320 Sub CPU
322 Driver 324 Fixing heater 326 A / D converter 328 Fixing temperature sensor 330 Breaker 332 PC
334 AC power supply 340 HDD
342 Zero cross detection circuit 370, 372, 374, 376 Diode 378, 380, 384, 388, 390, 400 Resistance 382 Zener diode 386 MOSFET
392 Electrolytic capacitor 394 Transistor 396 Photocoupler 398 Light emitting diode 402 Transistor

Claims (8)

入力された交流波形のゼロクロスタイミングを検知し、外部の機器に検知信号を出力するゼロクロス検知回路であって、
フォトカプラと、
前記交流波形の電圧の絶対値が所定電圧より大きいときには電力を蓄積し、前記交流波形の電圧の絶対値が所定電圧より小さいときには電力を放出して前記フォトカプラの入力に与える駆動回路とを含む、ゼロクロス検知回路。
A zero-cross detection circuit that detects the zero-cross timing of an input AC waveform and outputs a detection signal to an external device,
A photocoupler,
A drive circuit that stores electric power when the absolute value of the voltage of the AC waveform is larger than a predetermined voltage, and discharges the electric power when the absolute value of the voltage of the AC waveform is smaller than a predetermined voltage and applies the input to the input of the photocoupler. Zero cross detection circuit.
前記駆動回路は、
前記交流波形を整流するための整流手段と、
前記整流手段により整流された電圧が所定しきい値以上か否かにしたがって、オン又はオフするスイッチング手段と、
前記整流手段により整流された電圧を受けるように接続された1端と、基準電圧に接続された他端とを有する容量素子とを含み、
前記フォトカプラの入力の一方は前記容量素子の前記1端に接続され、
前記駆動回路はさらに、前記容量素子の前記1端に接続された制御端子、前記フォトカプラの入力の他方に接続された1方端子、及び前記基準電圧に接続された他方端子とを有するスイッチング素子とを含む、請求項1に記載のゼロクロス検知回路。
The drive circuit is
Rectifying means for rectifying the AC waveform;
Switching means for turning on or off according to whether or not the voltage rectified by the rectifying means is equal to or higher than a predetermined threshold value;
A capacitive element having one end connected to receive the voltage rectified by the rectifying means and the other end connected to a reference voltage;
One of the inputs of the photocoupler is connected to the one end of the capacitive element,
The drive circuit further includes a control terminal connected to the one end of the capacitive element, a one-way terminal connected to the other input of the photocoupler, and a second terminal connected to the reference voltage. The zero cross detection circuit according to claim 1, comprising:
前記スイッチング素子は、前記容量素子の前記1端に接続されたベース、前記フォトカプラの入力の前記他方に接続されたコレクタ、及び前記基準電圧に接続されたエミッタを有するトランジスタを含む、請求項2に記載のゼロクロス検知回路。   The switching element includes a transistor having a base connected to the one end of the capacitive element, a collector connected to the other input of the photocoupler, and an emitter connected to the reference voltage. The zero cross detection circuit described in 1. 前記スイッチング手段は、
前記整流手段によって整流された電圧を所定の分圧比で分圧するための分圧手段と、
前記分圧手段によって分圧された電圧を受けるように接続されたゲート、前記整流手段の出力に接続されるドレイン、及び前記基準電圧に接続されるソースを有するMOSFETとを含む、請求項3に記載のゼロクロス検知回路。
The switching means includes
Voltage dividing means for dividing the voltage rectified by the rectifying means at a predetermined voltage dividing ratio;
4. A MOSFET having a gate connected to receive a voltage divided by the voltage dividing means, a drain connected to the output of the rectifying means, and a source connected to the reference voltage. The zero-cross detection circuit described.
請求項1に記載のゼロクロス検知回路を含む、画像形成装置。   An image forming apparatus comprising the zero-cross detection circuit according to claim 1. 定着装置と、
前記ゼロクロス検知回路が前記検知信号を出力したことに応じて、前記定着装置の温度を制御する手段とをさらに含む、請求項5に記載の画像形成装置。
A fixing device;
The image forming apparatus according to claim 5, further comprising means for controlling a temperature of the fixing device in response to the zero cross detection circuit outputting the detection signal.
揮発性記憶装置と、
不揮発性記憶装置と、
前記ゼロクロス検知回路が所定時間の間、前記検知信号を出力しないことに応答して、前記揮発性記憶装置に記憶されているデータを、前記不揮発性記憶装置にコピーするための制御手段とをさらに含む、請求項5又は請求項6に記載の画像形成装置。
A volatile storage device;
A non-volatile storage device;
Control means for copying data stored in the volatile storage device to the nonvolatile storage device in response to the zero cross detection circuit not outputting the detection signal for a predetermined time; The image forming apparatus according to claim 5, further comprising:
第1の電源から電力の供給を受けて動作し、かつ起動信号に応答して起動する主制御回路と、
前記第1の電源と異なる第2の電源から電力の供給を受けて動作し、かつ、前記ゼロクロス検知回路によって検知信号が所定時間以上出力されず、かつ前記所定時間が経過した後に新規の検知信号が出力されたことに応答して、前記起動信号を前記主制御回路に出力するための電源制御手段とをさらに含む、請求項5に記載の画像形成装置。
A main control circuit that operates in response to power supply from a first power source and that starts in response to a start signal;
A new detection signal that operates by receiving power from a second power supply different from the first power supply, and that the detection signal is not output for a predetermined time or more by the zero-cross detection circuit and the predetermined time has elapsed. The image forming apparatus according to claim 5, further comprising: a power supply control unit for outputting the activation signal to the main control circuit in response to the output of.
JP2008218724A 2008-08-27 2008-08-27 Zero cross detection circuit, and image forming device including zero cross detection circuit Pending JP2010054306A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008218724A JP2010054306A (en) 2008-08-27 2008-08-27 Zero cross detection circuit, and image forming device including zero cross detection circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008218724A JP2010054306A (en) 2008-08-27 2008-08-27 Zero cross detection circuit, and image forming device including zero cross detection circuit

Publications (1)

Publication Number Publication Date
JP2010054306A true JP2010054306A (en) 2010-03-11

Family

ID=42070403

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008218724A Pending JP2010054306A (en) 2008-08-27 2008-08-27 Zero cross detection circuit, and image forming device including zero cross detection circuit

Country Status (1)

Country Link
JP (1) JP2010054306A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013096902A (en) * 2011-11-02 2013-05-20 Brother Ind Ltd Power supply system, image forming apparatus equipped with the same, and low capacity power supply circuit
US8912468B2 (en) 2011-07-28 2014-12-16 Brother Kogyo Kabushiki Kaisha Zero-crossing detector circuit and image forming apparatus having the same
CN105301338A (en) * 2014-06-19 2016-02-03 恩智浦有限公司 Signal zero crossing detection device and method
JP2016191687A (en) * 2015-03-31 2016-11-10 キヤノン株式会社 Zero-crossing detection circuit, power supply device, and image forming device
US9537419B2 (en) 2012-12-28 2017-01-03 Brother Kogyo Kabushiki Kaisha Power supply system and image forming apparatus having the same
CN112816767A (en) * 2021-02-26 2021-05-18 西安微电子技术研究所 Inductive current zero-crossing detection circuit and method

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8912468B2 (en) 2011-07-28 2014-12-16 Brother Kogyo Kabushiki Kaisha Zero-crossing detector circuit and image forming apparatus having the same
JP2013096902A (en) * 2011-11-02 2013-05-20 Brother Ind Ltd Power supply system, image forming apparatus equipped with the same, and low capacity power supply circuit
US9488944B2 (en) 2011-11-02 2016-11-08 Brother Kogyo Kabushiki Kaisha Power saving power supply system having a low-capacity power supply circuit for use in an image forming apparatus
US9537419B2 (en) 2012-12-28 2017-01-03 Brother Kogyo Kabushiki Kaisha Power supply system and image forming apparatus having the same
CN105301338A (en) * 2014-06-19 2016-02-03 恩智浦有限公司 Signal zero crossing detection device and method
JP2016191687A (en) * 2015-03-31 2016-11-10 キヤノン株式会社 Zero-crossing detection circuit, power supply device, and image forming device
CN112816767A (en) * 2021-02-26 2021-05-18 西安微电子技术研究所 Inductive current zero-crossing detection circuit and method
CN112816767B (en) * 2021-02-26 2023-08-08 西安微电子技术研究所 Inductance current zero-crossing detection circuit and method

Similar Documents

Publication Publication Date Title
US8769324B2 (en) Power supply control device, image processing device, power supply control method, and computer readable medium
US20090225348A1 (en) Image forming apparatus giving notification of error in apparatus to develop user and service person&#39;s awareness
JP5787868B2 (en) Power supply device and image forming apparatus provided with the same
JPH11136858A (en) Power supply device of apparatus having power saving mode, power saving controller and image producer
JP2010054306A (en) Zero cross detection circuit, and image forming device including zero cross detection circuit
US20200329166A1 (en) Image forming apparatus and controlling method for the same
JP2004303469A (en) Heating device and image formation device
JP2008096912A (en) Image forming apparatus
US10671010B2 (en) Power converting device and image forming apparatus employing the same
JP4568249B2 (en) Power supply
JPH05260232A (en) Image forming device with uninterruptive power supply
JP2000255807A (en) Paper dehumidifying device for image forming device
JP5445705B2 (en) Power supply apparatus, image forming apparatus, and power supply control method
JPH06319003A (en) Image processor
JP4225451B2 (en) Overcurrent protection method, power supply device and image forming apparatus
JP5124392B2 (en) Image forming apparatus
JP2006209142A (en) Image forming apparatus and method for controlling the image forming apparatus
US8260166B2 (en) Image forming apparatus and electric appliance including a thermoelectric element
JP2010004242A (en) Image reader and image forming apparatus including the same
JP2002354793A (en) Power supply and image forming device
JP2018207752A (en) Power converter and image formation device
JP7458843B2 (en) power converter
JP2007325185A (en) Power supply device and image forming device equipped with its power supply device
JP2002354802A (en) Power saving control method of power supply, power supply device, and picture forming device
JP4311645B2 (en) Image forming apparatus