JP2007174028A - Pulse generator, and impulse wireless transmitter using same - Google Patents

Pulse generator, and impulse wireless transmitter using same Download PDF

Info

Publication number
JP2007174028A
JP2007174028A JP2005365912A JP2005365912A JP2007174028A JP 2007174028 A JP2007174028 A JP 2007174028A JP 2005365912 A JP2005365912 A JP 2005365912A JP 2005365912 A JP2005365912 A JP 2005365912A JP 2007174028 A JP2007174028 A JP 2007174028A
Authority
JP
Japan
Prior art keywords
pulse
impulse
transmission
transistor
current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005365912A
Other languages
Japanese (ja)
Inventor
Eiichiro Otobe
英一郎 乙部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Priority to JP2005365912A priority Critical patent/JP2007174028A/en
Publication of JP2007174028A publication Critical patent/JP2007174028A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Transmitters (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a pulse generator capable of directly converting a digital signal to an impulse of an ultrawideband (for example, from 3 GHz to 10 GHz) frequency component in a wireless communication device using impulse radiation, and to provide a wireless transmitter using the pulse generator. <P>SOLUTION: The pulse generator has a transistor in which an emitter is grounded; a drive current is inputted to a collector via a current limiting circuit; and a transmission pulse is inputted to a base, a capacitor whose one end is connected to the collector, and an inductor whose one end is grounded and whose the other end is connected with the other end of the capacitor. After electric charges are accumulated in the capacitor by the drive current, the accumulated electric charges are discharged by the transmission pulse, and pole-induced electromotive force is generated in the inductor corresponding to the electric discharge. Consequently, the impulse is outputted from the other end of the inductor. <P>COPYRIGHT: (C)2007,JPO&INPIT

Description

本発明は、インパルス無線システムに用いられるパルスジェネレータおよびそのパルスジェネレータを用いたインパルス無線信号を送信するインパルス無線送信機に関する。   The present invention relates to a pulse generator used in an impulse radio system and an impulse radio transmitter that transmits an impulse radio signal using the pulse generator.

今日、無線を用いたデータ通信において、ほとんど全ての周波数空間が利用され、データ通信を行うための媒介の機能を拡張する方法の必要性が非常に高まっている。
このため、無線データ通信のリンクに関して、不連続の振動チャネルではなく、より広い振動変調を用いる新しい無線通信方法およびシステムとして、インパルス無線通信により広帯域または超広帯域(UWB)を用いる無線通信技術の利用が行われている。
Today, almost all frequency spaces are used in wireless data communication, and there is a great need for a method for extending a mediating function for performing data communication.
For this reason, as a new wireless communication method and system that uses wider vibration modulation rather than a discontinuous vibration channel for wireless data communication links, use of wireless communication technology that uses broadband or ultra-wideband (UWB) by impulse wireless communication Has been done.

既存の無線通信においては、周波数帯を分けるために「搬送波(キャリア)」を使い、搬送波の周波数や出力を一定の範囲で変えながら、搬送波の状態の変化を使って情報を伝えている。
一方、上述したUWBは搬送波を使わず、インパルスという信号を使って情報を伝えている。このインパルスとは、立ち上がりと立ち下がりの時間が極めて短い電流の信号形態を示している。UWBの場合,その時間は数100ピコ秒から数ナノ秒以下しかなく、インパルス信号がいかに短いかがわかる。
In existing wireless communication, a “carrier wave” is used to divide frequency bands, and information is transmitted using changes in the state of the carrier wave while changing the frequency and output of the carrier wave within a certain range.
On the other hand, the UWB described above transmits information using a signal called an impulse without using a carrier wave. The impulse indicates a signal form of a current having a very short rise and fall time. In the case of UWB, the time is only several hundred picoseconds to several nanoseconds or less, and it can be seen how short the impulse signal is.

そのインパルス信号を周波数成分で見てみると、様々な周波数の波(正弦波)の組み合わせに分解することができる。インパルス信号の幅を短くしていくことにより、時間に反比例して周波数帯域幅は広がる。このため、インパルス信号を使って信号を送るということは、パルス幅が短ければ短いほど、単位時間当たりにより多くの信号を伝えられることができる。すなわち、帯域幅が広けれ、より多くのインパルスを送信でき、また、速度だけでなく、電圧をかける時間が極めて短いため、平均電力が少なくなり、消費電力が低減されることとなる(例えば、非特許文献1参照)。
Kazimierz Siwiak, Debra McKeown、"Ultra-wideband radio technology"、Wiley、2004
When the impulse signal is viewed in terms of frequency components, it can be decomposed into combinations of waves of various frequencies (sine waves). By reducing the width of the impulse signal, the frequency bandwidth increases in inverse proportion to time. For this reason, sending a signal using an impulse signal can transmit more signals per unit time as the pulse width is shorter. That is, the bandwidth can be widened, more impulses can be transmitted, and not only the speed but also the time for applying the voltage is very short, so the average power is reduced and the power consumption is reduced (for example, non- Patent Document 1).
Kazimierz Siwiak, Debra McKeown, "Ultra-wideband radio technology", Wiley, 2004

上記非特許文献1に示す従来のインパルス無線機にあっては、図11に示すように、周波数が安定な水晶発振器などの基準発振器により基準クロックを生成し、周波数シンセサイザが基準発振器の発振する基準クロックの周波数を合成し、精度の高い周波数のキャリアとなるインパルスを得るようにしている。
そして、上記インパルス無線機は、パルスシャープナーが送信データを上記基準クロックに同期させ、信号のエッジを急峻となるよう加工し、この加工させた送信データにより上記インパルス列をミキサーにより変調して、アンテナから変調されたインパルスを放射する。
In the conventional impulse radio shown in Non-Patent Document 1, as shown in FIG. 11, a reference clock is generated by a reference oscillator such as a crystal oscillator having a stable frequency, and the reference is generated by the frequency synthesizer. By synthesizing the clock frequencies, an impulse that becomes a carrier with a high-precision frequency is obtained.
And, the impulse radio, the pulse sharpener synchronizes the transmission data with the reference clock, processes the signal edge to be sharp, modulates the impulse train by the mixer with the processed transmission data, A modulated impulse is emitted from the antenna.

しかしながら、従来のインパルス無線機は、上述したように、基準発振器,周波数シンセサイザ,パルスシャープナー,ミキサーなどが必要であり、回路構成が複雑であり、発振器が常に発振動作を行っているため、消費電力が高い欠点を有している。
また、パルスジェネレータは、ステップリカバリダイオードが現在の半導体プロセスでは集積化が困難であり、ディスクリートで構成する必要があり、小型化が図れず、かつ負電源を必要とするため、負電源が設けられていない携帯機器に搭載することができない。
However, as described above, the conventional impulse radio requires a reference oscillator, a frequency synthesizer, a pulse sharpener, a mixer, etc., has a complicated circuit configuration, and the oscillator always performs an oscillation operation. It has the disadvantage of high power.
In addition, step generator diodes are difficult to integrate in the current semiconductor process, and pulse generators need to be configured discretely, so they cannot be miniaturized and require a negative power source, so a negative power source is provided. Cannot be installed on mobile devices that are not.

本発明は、このような事情に鑑みてなされたもので、インパルス放射を用いた無線通信装置において、デジタル信号を直接的に超広帯域(例えば、3GHz〜10GHz)な周波数成分のインパルスに変換することができるパルスジェネレータ及びそのパルスジェネレータを用いた無線送信機を提供することを目的とする。   The present invention has been made in view of such circumstances, and in a wireless communication device using impulse radiation, a digital signal is directly converted into an impulse of an ultra-wideband (for example, 3 GHz to 10 GHz) frequency component. An object of the present invention is to provide a pulse generator capable of performing the above and a wireless transmitter using the pulse generator.

本発明のパルスジェネレータは、エミッタが接地され、コレクタに電流制限回路を介して駆動電流が入力され、ベースに送信パルスが入力されるトランジスタと、一端が前記コレクタに接続されたコンデンサと、一端が接地され、他端が前記コンデンサの他端と接続されたインダクタとを有し、前記駆動電流により前記コンデンサに電荷が蓄積された後、前記送信パルスにより蓄積された電荷が放電され、この放電に対応して前記インダクタに極誘導起電力が発生することにより、インパルスがインダクタの他端から出力されることを特徴とする。   In the pulse generator of the present invention, the emitter is grounded, the drive current is input to the collector via the current limiting circuit, the transmission pulse is input to the base, the capacitor having one end connected to the collector, and one end An inductor that is grounded and connected at the other end to the other end of the capacitor, and after the electric charge is accumulated in the capacitor by the driving current, the electric charge accumulated by the transmission pulse is discharged. Correspondingly, an impulse is output from the other end of the inductor when a pole induced electromotive force is generated in the inductor.

本発明のパルスジェネレータは、前記駆動電流が電流パルスとして供給され、電流パルスが入力された後に前記送信パルスを供給することにより、インパルスが前記コンデンサの他端から出力されることを特徴とする。   The pulse generator according to the present invention is characterized in that the drive current is supplied as a current pulse, and the impulse is output from the other end of the capacitor by supplying the transmission pulse after the current pulse is input.

本発明のパルスジェネレータは、送信パルスが入力される入力端子と前記トランジスタのベースとの間に、前記送信パルスの立ち下がりエッジのみを鈍らせる積分回路を介挿したことを特徴とする。   The pulse generator according to the present invention is characterized in that an integration circuit that blunts only the falling edge of the transmission pulse is interposed between an input terminal to which the transmission pulse is input and the base of the transistor.

本発明のパルスジェネレータは、前記電流駆動回路が前記送信パルスが入力されている間のみ駆動電流を供給し、かつ前記積分回路の前段に送信パルスを遅延させる遅延回路が挿入されていることを特徴とする。   The pulse generator according to the present invention is characterized in that the current drive circuit supplies a drive current only while the transmission pulse is input, and a delay circuit for delaying the transmission pulse is inserted in a stage preceding the integration circuit. And

本発明のインパルス無線送信機は、送信データから送信パルスを生成する送信パルス生成部と、前記送信パルスから送信データの情報を含んだインパルス信号を生成する請求項1から請求項4のいずれかに記載のパルスジェネレータと、前記インパルス信号を空間に放射するアンテナとを有することを特徴とする。   The impulse radio transmitter according to any one of claims 1 to 4, wherein the impulse radio transmitter generates a transmission pulse from transmission data, and generates an impulse signal including transmission data information from the transmission pulse. It has the pulse generator of description, and the antenna which radiates | emits the said impulse signal to space.

以上説明したように、本発明によれば、送信するデジタル信号である送信パルスのエッジをトリガにしてインパルスを発生させるため、従来のように、基準クロックを発振する発振器,周波数シンセサイザ,パルスシャープナーやミキサーなどを設ける必要がなく、送信するインパルスを発生させるパルスジェネレータの回路を簡素化,小型化及び低消費電力化を達成することができ、携帯端末に搭載するインパルス無線送信機を容易に実現することができる。
また、本発明によれば、送信信号の送信処理を行う期間のみ、インパルス発生における電力が供給されるため、従来例に比較してより低消費電力化を達成することができるという効果が得られる。
As described above, according to the present invention, since an impulse is generated by using the edge of a transmission pulse, which is a digital signal to be transmitted, as a trigger, an oscillator, a frequency synthesizer, and a pulse sharpener that oscillates a reference clock as in the prior art. The pulse generator circuit that generates the impulse to be transmitted can be simplified, downsized, and low power consumption can be achieved without the need to install a mixer or mixer, and an impulse radio transmitter mounted on a portable terminal can be easily realized. can do.
In addition, according to the present invention, since the power for generating the impulse is supplied only during the transmission signal transmission process, it is possible to achieve an effect that lower power consumption can be achieved compared to the conventional example. .

<第1の実施形態>
以下、本発明の第1の実施形態によるパルスジェネレータを図面を参照して説明する。図1は同実施形態によるパルスジェネレータの構成例を示すブロック図である。
この図1において、トランジスタQ1は、例えば、化合物半導体で形成されたft(電流利得遮断周波数)の高い(例えば、60GHz以上に対応)、npn型のバイポーラトランジスタであり、エミッタが接地されている。
<First Embodiment>
A pulse generator according to a first embodiment of the present invention will be described below with reference to the drawings. FIG. 1 is a block diagram showing a configuration example of a pulse generator according to the embodiment.
In FIG. 1, a transistor Q1 is an npn bipolar transistor having a high ft (current gain cutoff frequency) (for example, corresponding to 60 GHz or more) formed of a compound semiconductor, and has an emitter grounded.

また、上記トランジスタQ1は、コレクタに対し、電流制限回路10を介して、送信制御回路11から出力される駆動パルスが入力される。ここで、電流制限回路10は、ダイオードまたは抵抗により構成されている。ダイオードの場合、アノードが送信制御回路11の出力側に、一方、カソードがトランジスタQ1のコレクタに接続される。また、トランジスタQ1は、ベースに対し、電流制限抵抗R1及びスピードアップコンデンサC1との並列接続された入力回路を介して、送信制御回路11から出力される送信パルスが入力される。   The transistor Q1 receives a drive pulse output from the transmission control circuit 11 via the current limiting circuit 10 to the collector. Here, the current limiting circuit 10 is configured by a diode or a resistor. In the case of a diode, the anode is connected to the output side of the transmission control circuit 11, while the cathode is connected to the collector of the transistor Q1. The transistor Q1 receives the transmission pulse output from the transmission control circuit 11 via the input circuit connected in parallel with the current limiting resistor R1 and the speed-up capacitor C1.

コンデンサC2は、一方の端子C2aがトランジスタQ1のコレクタに接続され、他方の端子C2bがインダクタ(コイル)L1の一方の端子L1aに接続されている。
インダクタL1は、他方の端子L1bが接地され、一方の端子L1aが出力端子Toutに接続されている。
The capacitor C2 has one terminal C2a connected to the collector of the transistor Q1, and the other terminal C2b connected to one terminal L1a of the inductor (coil) L1.
The inductor L1 has the other terminal L1b grounded and the one terminal L1a connected to the output terminal Tout.

送信制御回路11は、図2のタイミングチャートに示すように、時刻t1にΔTp1のパルス幅の「H」レベルの駆動パルスを出力し、時刻t2に駆動パルスを立ち下がった後、時刻t3にΔTp2のパルス幅の「H」レベルの送信パルスを出力する。
すなわち、送信制御回路11は、送信データが入力されると、この送信データを所定の形式(例えば、ON/OFF-Keying,Pulse-Position-Modulation等の変調方式に対応した形式)のデジタル信号である送信パルスに変換して出力するが、この送信パルスを出力する前に、その送信パルスをインパルスとするための駆動パルスを出力し、駆動パルスが出力された後に、入力された送信パルスを出力することになる。このため、送信周期ΔTは、ΔTp1とΔTp2とを加算した値により制限されることとなる。
As shown in the timing chart of FIG. 2, the transmission control circuit 11 outputs a drive pulse of “H” level with a pulse width of ΔTp1 at time t1, and after falling on the drive pulse at time t2, ΔTp2 at time t3. A “H” level transmission pulse with a pulse width of 1 is output.
That is, when the transmission data is input, the transmission control circuit 11 converts the transmission data into a digital signal in a predetermined format (for example, a format corresponding to a modulation method such as ON / OFF-Keying, Pulse-Position-Modulation). It is converted into a certain transmission pulse and then output. Before this transmission pulse is output, a drive pulse for outputting the transmission pulse is output, and after the drive pulse is output, the input transmission pulse is output. Will do. For this reason, the transmission cycle ΔT is limited by a value obtained by adding ΔTp1 and ΔTp2.

次に、図1及び図2を参照して、第1の実施形態によるパルスジェネレータの動作を説明する。
時刻t1において、送信制御回路11は、送信データが入力されることにより、駆動パルスVinを電流制限回路10に対して出力する。
これにより、コンデンサC2は、上記駆動パルスVin1により、電流制限回路10から供給される駆動電流により、電荷が蓄積(Charge)される。
そして、時刻t2において、送信制御回路11は、駆動パルスVin1を立ち下げる。
Next, the operation of the pulse generator according to the first embodiment will be described with reference to FIG. 1 and FIG.
At time t1, the transmission control circuit 11 outputs a drive pulse Vin to the current limiting circuit 10 by receiving transmission data.
As a result, the capacitor C2 accumulates charges by the drive current supplied from the current limiting circuit 10 by the drive pulse Vin1.
At time t2, the transmission control circuit 11 causes the drive pulse Vin1 to fall.

次に、時刻t3において、送信制御回路11は、送信パルスVin2を上記入力回路を介して、トランジスタQ1のベースに対して出力する。
これにより、送信パルスVin2の立ち上がりにおいて、トランジスタQ1がオン状態となると、コンデンサC1に蓄積された電荷が急激に放電(Discharge)され、インダクタL1→コンデンサC2→トランジスタQ1、及び負荷→コンデンサC2→トランジスタQ1の方向(図1における実線矢印方向)に電流が流れ、出力電圧Voutが接地電位から負電位Vout-へ急峻に低下する(インパルスの立ち下がり部)。
Next, at time t3, the transmission control circuit 11 outputs the transmission pulse Vin2 to the base of the transistor Q1 via the input circuit.
As a result, when the transistor Q1 is turned on at the rising edge of the transmission pulse Vin2, the charge accumulated in the capacitor C1 is abruptly discharged, and the inductor L1 → the capacitor C2 → the transistor Q1 and the load → the capacitor C2 → the transistor. Current flows in the direction of Q1 (solid arrow direction in FIG. 1), and the output voltage Vout sharply decreases from the ground potential to the negative potential Vout− (falling portion of the impulse).

そして、インダクタL1には、上述した実線矢印方向に電流が流れることにより、逆誘導起電力が、上記実線矢印方向の電流の変化を抑圧する正電位Vout+が急峻に発生し(インパルスの立ち上がり部)、インダクタL1→負荷の方向(図1における破線矢印方向)に対し、急速に電流が流れる。
ここで、図1に示すパルスジェネレータにおいて発生可能なインパルスの周波数帯域特性は以下のように定義することができる。インダクタL1のインダクタンスをl1、コンデンサC2の容量をc2、負荷のインピーダンスをRoutとする。
最小周波数Fmin = 1/(2π・(l1・c2)1/2
最小周波数Fmax ≒ Rout/(2π・l1)
The inductor L1 steeply generates a positive potential Vout + that suppresses a change in the current in the direction of the solid arrow due to the current flowing in the direction of the solid arrow in the inductor L1 (rising edge of the impulse). The current flows rapidly in the direction of the inductor L1 → load (the direction of the broken line arrow in FIG. 1).
Here, the frequency band characteristics of impulses that can be generated in the pulse generator shown in FIG. 1 can be defined as follows. The inductance of the inductor L1 is l1, the capacitance of the capacitor C2 is c2, and the impedance of the load is Rout.
Minimum frequency Fmin = 1 / (2π · (l1 · c2) 1/2 )
Minimum frequency Fmax ≒ Rout / (2π · l1)

次に、時刻t4において、送信制御回路11は、送信パルスVin2を立ち下げ、送信パルスVin2によるインパルスの生成を終了する。
上記時刻t1〜t4の処理が繰り返して行われることにより、インパルス無線におけるインパルスの生成処理が行われる。
この送信パルスVin2の立ち下がり時において、すでにコンデンサC2は蓄積した電荷が放電された後であるため、電圧の変化が無く、インダクタL1が逆誘導起電力を発生させることがなく、インパルスは発生されない。
Next, at time t4, the transmission control circuit 11 falls the transmission pulse Vin2, and ends the generation of the impulse by the transmission pulse Vin2.
By repeatedly performing the processes from time t1 to time t4, impulse generation processing in impulse radio is performed.
At the fall of the transmission pulse Vin2, since the capacitor C2 has already been discharged, the voltage does not change, the inductor L1 does not generate reverse induced electromotive force, and no impulse is generated. .

<第2の実施形態>
次に、本発明の第2の実施形態によるパルスジェネレータを説明する。上述した第1の実施形態のパルスジェネレータは、送信パルスによりインパルスを発生させる際、駆動パルスが必要となるため、インパルスを発信する周期(速度)が駆動パルスにより制限され、インパルスの発信が高速化されるほど、駆動パルスと送信パルスとのタイミング制御が困難となっていく。
<Second Embodiment>
Next, a pulse generator according to a second embodiment of the present invention will be described. Since the pulse generator according to the first embodiment described above requires a drive pulse when generating an impulse by a transmission pulse, the period (speed) at which the impulse is transmitted is limited by the drive pulse, and the transmission of the impulse is accelerated. As a result, the timing control of the drive pulse and the transmission pulse becomes more difficult.

そこで、パルスジェネレータを図3に示すように、駆動パルスにより駆動電流を供給するのではなく、トランジスタQ1のコレクタを電流制限回路10を介して電源に接続する回路構成が考えられる。他の構成については、第1の実施形態と同様であり、各構成には第1の実施形態と同様の符号が付与されている。
しかしながら、図3に示す回路構成によると、図4の波形図に示すように、常に、トランジスタQ2のコレクタに対して、電流制限回路10を介して駆動電流が供給されているため、送信パルスVin2の変化点である立ち上がり(時刻t1)と立ち下がり(時刻t2)との時点において、インパルスが発生されてしまう。この時刻t2の立ち下がり時点で発生されるインパルスは通信には不要な波形であり、除去する必要がある。
Therefore, as shown in FIG. 3, a circuit configuration is conceivable in which the collector of the transistor Q1 is connected to the power supply via the current limiting circuit 10 instead of supplying the drive current by the drive pulse as shown in FIG. About another structure, it is the same as that of 1st Embodiment, and the code | symbol similar to 1st Embodiment is provided to each structure.
However, according to the circuit configuration shown in FIG. 3, since the drive current is always supplied to the collector of the transistor Q2 via the current limiting circuit 10 as shown in the waveform diagram of FIG. 4, the transmission pulse Vin2 Impulses are generated at the time of rising (time t1) and falling (time t2), which are the change points of. The impulse generated at the time t2 falls is a waveform unnecessary for communication and needs to be removed.

そこで、図3に示すパルスジェネレータに対し、送信パルスの立ち下がりのみを鈍らせる(なまらせる)回路ブロック1、及び回路ブロック1にて反転された送信パルスをさらに反転させ、もとの位相に戻し、かつ立ち上がりエッジを急峻とする回路ブロック2を設けた第2の実施形態によるパルスジェネレータを図5に示す。
回路ブロック2及び3各々に初段における、抵抗R2及びコンデンサC3の並列接続と、抵抗R4とコンデンサとの並列接続は、図1における入力回路と同様の構成である。
Therefore, with respect to the pulse generator shown in FIG. 3, the circuit block 1 that dulls (smooths) only the falling edge of the transmission pulse and the transmission pulse that is inverted in the circuit block 1 are further inverted to return to the original phase. FIG. 5 shows a pulse generator according to the second embodiment provided with a circuit block 2 having a steep rising edge.
The parallel connection of the resistor R2 and the capacitor C3 and the parallel connection of the resistor R4 and the capacitor in the first stage in each of the circuit blocks 2 and 3 have the same configuration as the input circuit in FIG.

トランジスタQ2は、例えば、化合物半導体で形成されたft(電流利得遮断周波数)の高い(例えば、60GHz以上に対応)、npn型のバイポーラトランジスタであり、エミッタが接地されている。
また、上記トランジスタQ2は、コレクタに対し、電流制限抵抗R3を介して、電源回路から電圧Vccが接続されている。また、トランジスタQ2は、ベースに対し、電流制限抵抗R2及びスピードアップコンデンサC3との並列接続された入力回路を介して、送信制御回路11から出力される送信パルスが入力される。
さらに、トランジスタQ2は、コレクタが積分回路12を介して、回路ブロック2の入力回路に反転し、立ち上がりがなまった送信パルスを出力する。
The transistor Q2 is an npn bipolar transistor having a high ft (current gain cutoff frequency) (for example, corresponding to 60 GHz or more) formed of a compound semiconductor, and has an emitter grounded.
The transistor Q2 has a collector connected to the voltage Vcc from the power supply circuit via a current limiting resistor R3. The transistor Q2 receives the transmission pulse output from the transmission control circuit 11 via the input circuit connected in parallel with the current limiting resistor R2 and the speed-up capacitor C3.
Further, the transistor Q2 outputs a transmission pulse whose collector is inverted through the integrating circuit 12 to the input circuit of the circuit block 2 and whose rise is smoothed.

トランジスタQ3は、トランジスタQ1及びQ2と同様に、例えば、化合物半導体で形成されたft(電流利得遮断周波数)の高い(例えば、60GHz以上に対応)、npn型のバイポーラトランジスタであり、エミッタが接地されている。
また、上記トランジスタQ3は、コレクタに対し、電流制限抵抗R5を介して、電源回路から電圧Vccが接続されている。また、トランジスタQ3は、ベースに対し、電流制限抵抗R4及びスピードアップコンデンサC4との並列接続された入力回路を介して、積分回路12から出力される反転された送信パルスが入力される。
さらに、トランジスタQ2は、反転された送信パルスを、トランジスタQ1に入力された時点の元の極性に戻し、トランジスタQ1のベースに、入力回路を介して送信パルスを出力する。
トランジスタQ1からなるパルスジェネレータは、第1の実施形態と構成も動作も同様のため、説明を省略する。
Similarly to the transistors Q1 and Q2, the transistor Q3 is an npn bipolar transistor having a high ft (current gain cutoff frequency) formed of a compound semiconductor (for example, corresponding to 60 GHz or more), and has an emitter grounded. ing.
The transistor Q3 is connected to the collector by the voltage Vcc from the power supply circuit via the current limiting resistor R5. The transistor Q3 receives the inverted transmission pulse output from the integration circuit 12 via the input circuit connected in parallel with the current limiting resistor R4 and the speed-up capacitor C4.
Further, the transistor Q2 returns the inverted transmission pulse to the original polarity at the time when it was input to the transistor Q1, and outputs the transmission pulse to the base of the transistor Q1 via the input circuit.
The pulse generator composed of the transistor Q1 has the same configuration and operation as the first embodiment, and thus the description thereof is omitted.

上述した構成により、第2の実施形態によるパルスジェネレータは、コンデンサC2に電流制限回路10を介して、常に電源が接続され、トランジスタQ1がオフ状態の場合、コンデンサC2に電荷が供給されて蓄積されるため、第1の実施形態における駆動パルスが必要なくなり、時間ΔTp1が不要となり、高速なデータ通信が可能となる。
また、回路ブロック1を挿入することにより、トランジスタQ1に入力される送信パルスの立ち下がりが徐々に行われるため(送信パルスが滑らかに立ち下がるため)、すなわち送信パルスの立ち下がりにおいて急峻な変化がインダクタに与えられないため、逆誘導起電力の発生がなく、図3に示す不良なインパルスが発生されない。
With the configuration described above, in the pulse generator according to the second embodiment, the power source is always connected to the capacitor C2 via the current limiting circuit 10, and when the transistor Q1 is in the OFF state, electric charge is supplied to the capacitor C2 and accumulated. Therefore, the drive pulse in the first embodiment is not necessary, time ΔTp1 is not required, and high-speed data communication is possible.
Also, by inserting the circuit block 1, the transmission pulse input to the transistor Q1 gradually falls (because the transmission pulse falls smoothly), that is, there is a steep change in the fall of the transmission pulse. Since it is not applied to the inductor, no reverse induced electromotive force is generated, and the defective impulse shown in FIG. 3 is not generated.

次に、図5及び図6を参照して、第2の実施形態によるパルスジェネレータの動作を説明する。 図6は図4のパルスジェネレータの動作を示す波形図である。
初期状態において、トランジスタQ2がオフ状態であり、トランジスタQ3オン状態であり、トランジスタQ1がオフ状態であり、コンデンサC2には、電源から電流制限回路10を介して供給される駆動電流により、電荷が蓄積(Charge)されている。
時刻t1において、送信制御回路11は、送信データが入力されることにより、送信パルスVinを入力回路を介して、トランジスタQ2のベースに対して出力する。
Next, the operation of the pulse generator according to the second embodiment will be described with reference to FIGS. FIG. 6 is a waveform diagram showing the operation of the pulse generator of FIG.
In the initial state, the transistor Q2 is in the off state, the transistor Q3 is in the on state, the transistor Q1 is in the off state, and the capacitor C2 is charged by the drive current supplied from the power source through the current limiting circuit 10. Accumulated (Charge).
At time t1, the transmission control circuit 11 outputs the transmission pulse Vin to the base of the transistor Q2 via the input circuit when the transmission data is input.

そして、トランジスタQ2のコレクタ電圧Vp1は、急速に立ち下がり、トランジスタQ3のベースに供給される電流が急峻に減少して、トランジスタQ3はオフ状態となる。
これにより、トランジスタQ3のコレクタ電圧Vp2が急峻に立ち上がり、トランジスタQ1のベースにベース電流が流れ、トランジスタQ1は急速にオン状態となる。
そして、トランジスタQ1が急速にオン状態となると、コレクタ電圧Vp2、すなわちコンデンサC1に蓄積された電荷が急激に放電(Discharge)され、インダクタL1→コンデンサC2→トランジスタQ1、及び負荷→コンデンサC2→トランジスタQ1の方向(図1における実線矢印方向)に電流が流れ、出力電圧Voutが接地電位から負電位Vout-へ急峻に低下する(インパルスの立ち下がり部)。
Then, the collector voltage Vp1 of the transistor Q2 falls rapidly, the current supplied to the base of the transistor Q3 sharply decreases, and the transistor Q3 is turned off.
As a result, the collector voltage Vp2 of the transistor Q3 rises sharply, a base current flows through the base of the transistor Q1, and the transistor Q1 is rapidly turned on.
When the transistor Q1 is rapidly turned on, the collector voltage Vp2, that is, the charge accumulated in the capacitor C1, is rapidly discharged, and inductor L1 → capacitor C2 → transistor Q1 and load → capacitor C2 → transistor Q1. Current flows in the direction (solid arrow direction in FIG. 1), and the output voltage Vout sharply decreases from the ground potential to the negative potential Vout− (falling portion of the impulse).

そして、インダクタL1には、上述した実線矢印方向に電流が流れることにより、逆誘導起電力が、上記実線矢印方向の電流の変化を抑圧する正電位Vout+が急峻に発生し(インパルスの立ち上がり部)、インダクタL1→負荷の方向(図1における破線矢印方向)に対し、急速に電流が流れる。この図5に示すパルスジェネレータにおいて発生可能なインパルスの周波数帯域特性は第1の実施形態において記載した定義と同様のため、説明を省略する。   The inductor L1 steeply generates a positive potential Vout + that suppresses a change in the current in the direction of the solid arrow due to the current flowing in the direction of the solid arrow in the inductor L1 (rising edge of the impulse). The current flows rapidly in the direction of the inductor L1 → load (the direction of the broken line arrow in FIG. 1). The frequency band characteristics of the impulses that can be generated in the pulse generator shown in FIG. 5 are the same as the definitions described in the first embodiment, and thus description thereof is omitted.

次に、時刻t2において、送信制御回路11は、送信パルスVinを立ち下げ、送信パルスVinによるインパルスの生成を終了する。
そして、トランジスタQ2は、送信パルスVinが立ち下がるため、すなわちベース電流が減少するため、オフ状態となる。
これにより、トランジスタQ2のコレクタ電圧Vp2は、電流制限抵抗R3を介して供給される電流により電荷が蓄積されて上昇するが、電流制限抵抗R3の抵抗値と積分回路12の容量値とにより決定される時定数により、電圧の上昇がなまらせられ、図6に示すように徐々に上昇することとなる。
Next, at time t2, the transmission control circuit 11 falls the transmission pulse Vin, and ends the generation of the impulse by the transmission pulse Vin.
The transistor Q2 is turned off because the transmission pulse Vin falls, that is, the base current decreases.
As a result, the collector voltage Vp2 of the transistor Q2 rises due to the accumulation of charges due to the current supplied through the current limiting resistor R3, but is determined by the resistance value of the current limiting resistor R3 and the capacitance value of the integrating circuit 12. Thus, the voltage rise is moderated by the time constant and gradually rises as shown in FIG.

そして、コレクタ電圧Vp2の上昇に対応して、ベース電流が徐々に増加することにより、トランジスタQ3は徐々にコレクタ電流が増加し、電流制限抵抗R5の電流値とこのコレクタ電流との比により、コレクタ電圧Vp3が徐々に、滑らかに低下してゆく。
このため、トランジスタQ1のベースに入力される送信パルスの立ち下がりが徐々に行われ、すなわち送信パルスの立ち下がりにおいて急峻な変化がインダクタL1に与えられないため、逆誘導起電力の発生がなく、図3に示す不良なインパルスが発生されない。
上記時刻t1〜t2の処理が繰り返して行われることにより、インパルス無線におけるインパルスの生成処理が行われる。
As the collector voltage Vp2 rises, the base current gradually increases, so that the collector current of the transistor Q3 gradually increases, and the collector current depends on the ratio between the current value of the current limiting resistor R5 and the collector current. The voltage Vp3 gradually decreases smoothly.
For this reason, the fall of the transmission pulse input to the base of the transistor Q1 is gradually performed, that is, since a steep change is not given to the inductor L1 at the fall of the transmission pulse, no reverse induced electromotive force is generated, The defective impulse shown in FIG. 3 is not generated.
By repeatedly performing the processing from the time t1 to t2, the impulse generation processing in the impulse radio is performed.

<第3の実施形態>
上述した第2の実施形態においては、トランジスタQ2がインパルスの生成処理を行わない期間、すなわちスタンバイ時にオン状態となっているため、無駄な電流が消費され、消費電力を、従来例に比較して十分に下げることができない。
そのため、図7に示すように、本発明の第3の実施形態においては、第2の実施形態に対して、さらに消費電力を従来例に比較して削減させるため、回路ブロック1において、入力回路の代わりに積分回路13を、送信制御回路11とトランジスタQ3との間に介挿させ、電源とトランジスタQ3のコレクタとの間に電圧制御回路14を介挿している。
<Third Embodiment>
In the second embodiment described above, since the transistor Q2 is not in the impulse generation process, that is, in the on state during standby, useless current is consumed, and the power consumption is compared with the conventional example. It cannot be lowered sufficiently.
Therefore, as shown in FIG. 7, in the third embodiment of the present invention, the input circuit in the circuit block 1 is further reduced with respect to the second embodiment in order to reduce the power consumption as compared with the conventional example. Instead of this, an integration circuit 13 is inserted between the transmission control circuit 11 and the transistor Q3, and a voltage control circuit 14 is inserted between the power supply and the collector of the transistor Q3.

上記積分回路13は、図中に示すように抵抗(ベース抵抗;電流制限抵抗)とコンデンサから形成されており、抵抗及びコンデンサから決定される時定数ΔTdだけ、入力される送信パルスの波形を遅延させ、トランジスタQ2のベースへ送信パルスを出力する。
また、電圧制御回路14は、送信パルスVinが入力されている間のみ、トランジスタQ3のコレクタに対して駆動電流を供給する回路であり、例えば、図8に示す構成をしている。
The integration circuit 13 is formed of a resistor (base resistance; current limiting resistor) and a capacitor as shown in the figure, and delays the waveform of the input transmission pulse by a time constant ΔTd determined from the resistor and the capacitor. The transmission pulse is output to the base of the transistor Q2.
The voltage control circuit 14 is a circuit that supplies a drive current to the collector of the transistor Q3 only while the transmission pulse Vin is input, and has a configuration shown in FIG. 8, for example.

電圧制御回路14は、図8に示すように、トランジスタQ4と、抵抗R10,R11,R12,R,R13から構成されている。
トランジスタQ4は、npn型のバイポーラトランジスタであり、エミッタが抵抗R13を介して接地されており、ベースに電流制限抵抗としてのベース抵抗10が接続され、電源と抵抗R11を介して接続され、エミッタが抵抗R12を介して電源に接続されている。また、トランジスタQ4は、ベースが抵抗R10を介して送信制御回路11の出力に接続され、エミッタがトランジスタQ3のコレクタと接続されている。ここで、抵抗R12及びR13の抵抗値は、抵抗R11より大きく設定されている(抵抗R12及びR13の抵抗値≫抵抗R11の抵抗値)。
As shown in FIG. 8, the voltage control circuit 14 includes a transistor Q4 and resistors R10, R11, R12, R, and R13.
The transistor Q4 is an npn-type bipolar transistor, the emitter of which is grounded via a resistor R13, the base resistor 10 serving as a current limiting resistor is connected to the base, the power source is connected via a resistor R11, and the emitter is It is connected to a power source via a resistor R12. The base of the transistor Q4 is connected to the output of the transmission control circuit 11 via the resistor R10, and the emitter is connected to the collector of the transistor Q3. Here, the resistance values of the resistors R12 and R13 are set to be larger than the resistor R11 (the resistance value of the resistors R12 and R13 >> the resistance value of the resistor R11).

ここで、電圧制御回路14は、送信制御回路11が送信パルスを出力していないスタンバイ時において、トランジスタQ4のベースにベース電流が流れず、抵抗R12を介してのみ駆動電流が流れている。抵抗R12の抵抗値は、トランジスタQ3のコレクタに供給される駆動電流(低電流IL)が、トランジスタQ3のコレクタがハイインピーダンス状態となるのを防止し、トランジスタQ1のベース電圧が変動しない程度の電流未満となるように設定されている。   Here, in the voltage control circuit 14, the base current does not flow to the base of the transistor Q4 and the drive current flows only through the resistor R12 at the standby time when the transmission control circuit 11 does not output the transmission pulse. The resistance value of the resistor R12 is such that the drive current (low current IL) supplied to the collector of the transistor Q3 prevents the collector of the transistor Q3 from entering a high impedance state and does not change the base voltage of the transistor Q1. It is set to be less.

一方、電圧制御回路14は、送信制御回路11が送信パルスを出力している稼働時において、トランジスタQ4のベースに電流が流れ、トランジスタQ4がオン状態となり、抵抗R12だけでなく、抵抗R11を介しても駆動電流(低電流IH)がトランジスタQ2に供給されることとなる。この抵抗R11及び抵抗R12の抵抗値は、上記駆動電流が、トランジスタQ1をオン状態とするベース電流を超えるように設定されている。   On the other hand, during operation when the transmission control circuit 11 outputs a transmission pulse, the voltage control circuit 14 causes a current to flow to the base of the transistor Q4 and the transistor Q4 is turned on, not only through the resistor R12 but also through the resistor R11. However, the drive current (low current IH) is supplied to the transistor Q2. The resistance values of the resistors R11 and R12 are set so that the drive current exceeds the base current that turns on the transistor Q1.

次に、図7及び図9を参照して、第3の実施形態によるパルスジェネレータの動作を説明する。 図9は図7のパルスジェネレータの動作を示す波形図である。
初期状態において、トランジスタQ2がオフ状態であり、トランジスタQ3がオン状態であるが、電圧制御回路14により微少な電流値が供給される状態となっており、トランジスタQ1がオフ状態であり、コンデンサC2には、電源から電流制限回路10を介して供給される駆動電流により、電荷が蓄積(Charge)されている。
時刻t1において、送信制御回路11は、送信データが入力されることにより、「H」レベルの送信パルスVinを積分回路13に出力するとともに、電圧制御回路14へ出力する。
これにより、電圧制御回路14は、高抵抗(電流値IL)状態から低抵抗(電流値IH)状態に切り替わり、電流IがトランジスタQ2のコレクタ電流として流れる(上述したように、トランジスタQ1をオン状態とする駆動電流として供給する)。
Next, the operation of the pulse generator according to the third embodiment will be described with reference to FIGS. FIG. 9 is a waveform diagram showing the operation of the pulse generator of FIG.
In an initial state, the transistor Q2 is in an off state and the transistor Q3 is in an on state, but a small current value is supplied by the voltage control circuit 14, the transistor Q1 is in an off state, and the capacitor C2 The charge is accumulated by the drive current supplied from the power supply via the current limiting circuit 10.
At time t1, the transmission control circuit 11 outputs a transmission pulse Vin of “H” level to the integration circuit 13 and also outputs it to the voltage control circuit 14 by receiving transmission data.
As a result, the voltage control circuit 14 switches from the high resistance (current value IL) state to the low resistance (current value IH) state, and the current I flows as the collector current of the transistor Q2 (as described above, the transistor Q1 is turned on) As a drive current).

次に、時刻t2において、積分回路13は、設定された時定数ΔTd経過後に、トランジスタQ2に対して、「H」レベルの送信パルスを出力する。
これにより、トランジスタQ2は、送信パルスによりベース電流が入力され、オン状態となり、トランジスタQ3のコレクタ電圧Vp2を急速に低下させ、トランジスタQ3をオフ状態とする。これにより、電圧制御回路14を流れる電流Iは、トランジスタQ1をオン状態とするベース電流のみとなり減少する。
Next, at time t2, the integration circuit 13 outputs an “H” level transmission pulse to the transistor Q2 after the set time constant ΔTd has elapsed.
Thus, the base current is input to the transistor Q2 by the transmission pulse, and the transistor Q2 is turned on, the collector voltage Vp2 of the transistor Q3 is rapidly reduced, and the transistor Q3 is turned off. As a result, the current I flowing through the voltage control circuit 14 is reduced only to the base current that turns on the transistor Q1.

そして、トランジスタQ3のコレクタ電圧Vp3が急峻に立ち上がることにより、トランジスタQ1のベースにベース電流が流れ、トランジスタQ1は急速にオン状態となる。
また、トランジスタQ1が急速にオン状態となると、コレクタ電圧Vp2、すなわちコンデンサC1に蓄積された電荷が急激に放電(Discharge)され、インダクタL1→コンデンサC2→トランジスタQ1、及び負荷→コンデンサC2→トランジスタQ1の方向(図1における実線矢印方向)に電流が流れ、出力電圧Voutが接地電位から負電位Vout-へ急峻に低下する(インパルスの立ち下がり部)。
Then, when the collector voltage Vp3 of the transistor Q3 rises sharply, a base current flows through the base of the transistor Q1, and the transistor Q1 is rapidly turned on.
Further, when the transistor Q1 is rapidly turned on, the collector voltage Vp2, that is, the electric charge accumulated in the capacitor C1, is rapidly discharged, and the inductor L1 → the capacitor C2 → the transistor Q1 and the load → the capacitor C2 → the transistor Q1. Current flows in the direction (solid arrow direction in FIG. 1), and the output voltage Vout sharply decreases from the ground potential to the negative potential Vout− (falling portion of the impulse).

そして、インダクタL1には、上述した実線矢印方向に電流が流れることにより、逆誘導起電力が、上記実線矢印方向の電流の変化を抑圧する正電位Vout+が急峻に発生し(インパルスの立ち上がり部)、インダクタL1→負荷の方向(図1における破線矢印方向)に対し、急速に電流が流れる。この図5に示すパルスジェネレータにおいて発生可能なインパルスの周波数帯域特性は第1の実施形態において記載した定義と同様のため、説明を省略する。   The inductor L1 steeply generates a positive potential Vout + that suppresses a change in the current in the solid arrow direction due to the current flowing in the direction of the solid line arrow described above (rising edge of the impulse). The current flows rapidly in the direction of the inductor L1 → load (the direction of the broken line arrow in FIG. 1). The frequency band characteristics of the impulses that can be generated in the pulse generator shown in FIG. 5 are the same as the definitions described in the first embodiment, and thus description thereof is omitted.

次に、時刻t3において、送信制御回路11は、送信パルスVinを立ち下げ、送信パルスVinによるインパルスの生成を終了する。
そして、トランジスタQ2は、送信パルスVinが立ち下がるため、すなわちベース電流が減少するため、オフ状態となる。
これにより、トランジスタQ2のコレクタ電圧Vp2は、電流制限抵抗R3を介して供給される電流により電荷が蓄積されて上昇するが、電流制限抵抗R3の抵抗値と積分回路12の容量値とにより決定される時定数により、電圧の上昇がなまらせられ、図6に示した第2に実施形態と同様に徐々に上昇することとなる。
また、電圧制御回路14も、送信パルスVinが立ち下がるため、低抵抗状態から高抵抗状態に遷移し、スタンバイ状態に戻る。
Next, at time t3, the transmission control circuit 11 falls the transmission pulse Vin, and ends the generation of the impulse by the transmission pulse Vin.
The transistor Q2 is turned off because the transmission pulse Vin falls, that is, the base current decreases.
As a result, the collector voltage Vp2 of the transistor Q2 rises due to the accumulation of charges due to the current supplied through the current limiting resistor R3, but is determined by the resistance value of the current limiting resistor R3 and the capacitance value of the integrating circuit 12. Thus, the voltage rise is slowed down by the time constant and gradually rises as in the second embodiment shown in FIG.
In addition, since the transmission pulse Vin falls, the voltage control circuit 14 also transitions from the low resistance state to the high resistance state and returns to the standby state.

そして、コレクタ電圧Vp2の上昇に対応して、ベース電流が徐々に増加することにより、トランジスタQ3は徐々にコレクタ電流が増加し、電流制限抵抗R5の電流値とこのコレクタ電流との比により、コレクタ電圧Vp3が徐々に、滑らかに低下してゆく。
このため、トランジスタQ1のベースに入力される送信パルスの立ち下がりが徐々に行われ、すなわち送信パルスの立ち下がりにおいて急峻な変化がインダクタL1に与えられないため、逆誘導起電力の発生がなく、図3に示す不良なインパルスが発生されない。
上記時刻t1〜t3の処理が繰り返して行われることにより、インパルス無線におけるインパルスの生成処理が行われる。
As the collector voltage Vp2 rises, the base current gradually increases, so that the collector current of the transistor Q3 gradually increases, and the collector current depends on the ratio between the current value of the current limiting resistor R5 and the collector current. The voltage Vp3 gradually decreases smoothly.
For this reason, the fall of the transmission pulse input to the base of the transistor Q1 is gradually performed, that is, since a steep change is not given to the inductor L1 at the fall of the transmission pulse, no reverse induced electromotive force is generated, The defective impulse shown in FIG. 3 is not generated.
By repeatedly performing the processes from the time t1 to the time t3, the impulse generation process in the impulse radio is performed.

上述した第3の実施形態のパルスジェネレータにより、送信する送信パルスの立ち上がりエッジをトリガにして、インパルスを発生させるため、従来例に比較して高速なデータ送信が可能であり、かつ送信パルスが「H」レベルにて入力されている期間のみ、駆動電力が消費されるため、従来例に比較して低消費電力化を実現させることができる。   The pulse generator of the third embodiment described above uses the rising edge of the transmission pulse to be transmitted as a trigger to generate an impulse, so that high-speed data transmission is possible compared to the conventional example, and the transmission pulse is “ Since the driving power is consumed only during the period when the signal is input at the “H” level, the power consumption can be reduced as compared with the conventional example.

<インパルス無線送信機>
次に、図10に第1〜第3の実施形態によるパルスジェネレータを用いるインパルス無線送信機(インパルスを用いたUWB送信機)の構成例を示す。
図示しない送信パルス生成部は、デジタル信号の送信データを、ONN/OFF−Keying及びPilse-Position-Modulationに変換してパルスジェネレータ100へ出力する。この送信パルス生成部は送信制御回路11が兼ねても良い。
このパルスモジュレータ100は、すでに述べた第1から第3の実施形態によるパルスジェネレータであり、送信パルスから送信データの情報を含んだインパルスを生成して出力する。
<Impulse radio transmitter>
Next, FIG. 10 shows a configuration example of an impulse radio transmitter (UWB transmitter using an impulse) using the pulse generator according to the first to third embodiments.
A transmission pulse generator (not shown) converts digital signal transmission data into ONN / OFF-Keying and Pulse-Position-Modulation and outputs the converted data to the pulse generator 100. This transmission pulse generation unit may also serve as the transmission control circuit 11.
The pulse modulator 100 is the pulse generator according to the first to third embodiments already described, and generates and outputs an impulse including information of transmission data from the transmission pulse.

そして、増幅器101は、パルスジェネレータ100から出力されるインパルスを発信可能な電圧レベルに変換し、フィルタ102へ出力する。
次に、フィルタ102は、例えば櫛形フィルタであり、インパルスに含まれる発信する信号として不要な高調波及び低周波成分を除去する。
アンテナ103は、フィルタリングされたインパルスを、空間に放射する。
The amplifier 101 converts the impulse output from the pulse generator 100 into a voltage level that can be transmitted, and outputs the converted voltage level to the filter 102.
Next, the filter 102 is, for example, a comb filter, and removes unnecessary harmonics and low-frequency components as signals to be transmitted included in the impulse.
The antenna 103 radiates the filtered impulse into space.

本発明の第1実施形態によるインパルスを生成するパルスジェネレータの構成例を示す概念図である。It is a conceptual diagram which shows the structural example of the pulse generator which produces | generates the impulse by 1st Embodiment of this invention. 図1のパルスジェネレータの動作を説明する波形図である。It is a wave form diagram explaining operation | movement of the pulse generator of FIG. 図1のパルスジェネレータの変形例を示す概念図である。It is a conceptual diagram which shows the modification of the pulse generator of FIG. 図3のパルスジェネレータの動作を説明する波形図である。It is a wave form diagram explaining operation | movement of the pulse generator of FIG. 本発明の第2実施形態によるインパルスを生成するパルスジェネレータの構成例を示す概念図である。It is a conceptual diagram which shows the structural example of the pulse generator which produces | generates the impulse by 2nd Embodiment of this invention. 図5のパルスジェネレータの動作を説明する波形図である。It is a wave form diagram explaining operation | movement of the pulse generator of FIG. 本発明の第3実施形態によるインパルスを生成するパルスジェネレータの構成例を示す概念図である。It is a conceptual diagram which shows the structural example of the pulse generator which produces | generates the impulse by 3rd Embodiment of this invention. 図7における電圧制御回路13の構成例を示す概念図である。It is a conceptual diagram which shows the structural example of the voltage control circuit 13 in FIG. 図7のパルスジェネレータの動作を説明する波形図である。It is a wave form diagram explaining operation | movement of the pulse generator of FIG. 本発明の第1から第3のパルスジェネレータを用いるインパルス無線送信機の構成例を示す概念図である。It is a conceptual diagram which shows the structural example of the impulse radio transmitter which uses the 1st to 3rd pulse generator of this invention. 従来のインパルス無線機の構成例を示すブロック図である。It is a block diagram which shows the structural example of the conventional impulse radio.

符号の説明Explanation of symbols

10…電流制限回路
11…送信制御回路
12,13…積分回路
14…電圧制御回路
100…パルスジェネレータ
101…増幅器
102…フィルタ
103…アンテナ
C1,C2,C3,C4…コンデンサ
L1…インダクタ
Q1,Q2,Q3,Q4…トランジスタ
R1,R2,R4…電流制限抵抗
R3,R5,R10,R11,R12,R13…抵抗
DESCRIPTION OF SYMBOLS 10 ... Current limit circuit 11 ... Transmission control circuit 12, 13 ... Integration circuit 14 ... Voltage control circuit 100 ... Pulse generator 101 ... Amplifier 102 ... Filter 103 ... Antenna C1, C2, C3, C4 ... Capacitor L1 ... Inductor Q1, Q2, Q3, Q4 ... Transistors R1, R2, R4 ... Current limiting resistors R3, R5, R10, R11, R12, R13 ... Resistors

Claims (5)

エミッタが接地され、コレクタに電流制限回路を介して駆動電流が入力され、ベースに送信パルスが入力されるトランジスタと、
一端が前記コレクタに接続されたコンデンサと、
一端が接地され、他端が前記コンデンサの他端と接続されたインダクタと
を有し、
前記駆動電流により前記コンデンサに電荷が蓄積された後、前記送信パルスにより蓄積された電荷が放電され、この放電に対応して前記インダクタに極誘導起電力が発生することにより、インパルスがインダクタの他端から出力されることを特徴とするパルスジェネレータ。
A transistor in which the emitter is grounded, a drive current is input to the collector via a current limiting circuit, and a transmission pulse is input to the base;
A capacitor having one end connected to the collector;
An inductor having one end grounded and the other end connected to the other end of the capacitor;
After the electric charge is accumulated in the capacitor by the driving current, the electric charge accumulated by the transmission pulse is discharged, and a polar induced electromotive force is generated in the inductor in response to the discharge, so that the impulse is transferred to the other inductor. A pulse generator characterized by being output from the end.
前記駆動電流が電流パルスとして供給され、電流パルスが入力された後に前記送信パルスを供給することにより、インパルスが前記コンデンサの他端から出力されることを特徴とする請求項1記載のパルスジェネレータ。   The pulse generator according to claim 1, wherein the drive current is supplied as a current pulse, and the impulse is output from the other end of the capacitor by supplying the transmission pulse after the current pulse is input. 送信パルスが入力される入力端子と前記トランジスタのベースとの間に、前記送信パルスの立ち下がりエッジのみを鈍らせる積分回路を介挿したことを特徴とする請求項1に記載のパルスジェネレータ。   2. The pulse generator according to claim 1, wherein an integration circuit for dulling only a falling edge of the transmission pulse is interposed between an input terminal to which the transmission pulse is input and a base of the transistor. 前記電流駆動回路が前記送信パルスが入力されている間のみ駆動電流を供給し、かつ前記積分回路の前段に送信パルスを遅延させる遅延回路が挿入されていることを特徴とする請求項3に記載のパルスジェネレータ。   4. The delay circuit for supplying a driving current only while the transmission pulse is input to the current driving circuit and delaying the transmission pulse before the integrating circuit. Pulse generator. 送信データから送信パルスを生成する送信パルス生成部と、
前記送信パルスから送信データの情報を含んだインパルス信号を生成する請求項1から請求項4のいずれかに記載のパルスジェネレータと、
前記インパルス信号を空間に放射するアンテナと
を有することを特徴とするインパルス無線送信機。
A transmission pulse generator for generating transmission pulses from transmission data;
The pulse generator according to any one of claims 1 to 4, wherein an impulse signal including transmission data information is generated from the transmission pulse;
An impulse radio transmitter comprising: an antenna that radiates the impulse signal to space.
JP2005365912A 2005-12-20 2005-12-20 Pulse generator, and impulse wireless transmitter using same Pending JP2007174028A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005365912A JP2007174028A (en) 2005-12-20 2005-12-20 Pulse generator, and impulse wireless transmitter using same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005365912A JP2007174028A (en) 2005-12-20 2005-12-20 Pulse generator, and impulse wireless transmitter using same

Publications (1)

Publication Number Publication Date
JP2007174028A true JP2007174028A (en) 2007-07-05

Family

ID=38300042

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005365912A Pending JP2007174028A (en) 2005-12-20 2005-12-20 Pulse generator, and impulse wireless transmitter using same

Country Status (1)

Country Link
JP (1) JP2007174028A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009150700A1 (en) * 2008-06-13 2009-12-17 国立大学法人広島大学 Radio communication system, transmitter for use in the same, receiver, transmittion circuit, and reception circuit
WO2012133593A1 (en) * 2011-03-28 2012-10-04 古河電気工業株式会社 Pulse generation device
JP2013239856A (en) * 2012-05-14 2013-11-28 Fujitsu Ltd Impulse generator and transmitter

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009150700A1 (en) * 2008-06-13 2009-12-17 国立大学法人広島大学 Radio communication system, transmitter for use in the same, receiver, transmittion circuit, and reception circuit
US7974648B2 (en) 2008-06-13 2011-07-05 Hiroshima University Radio communication system, and transmitter, receiver, transmitting circuit, and receiving circuit used for the same
WO2012133593A1 (en) * 2011-03-28 2012-10-04 古河電気工業株式会社 Pulse generation device
CN103430451A (en) * 2011-03-28 2013-12-04 古河电气工业株式会社 Pulse generation device
JP2013239856A (en) * 2012-05-14 2013-11-28 Fujitsu Ltd Impulse generator and transmitter

Similar Documents

Publication Publication Date Title
JP5025187B2 (en) Intermittent operation circuit and modulator
JP4783216B2 (en) Pulse generator, radio transmitter using the same, and semiconductor integrated circuit device
KR100738394B1 (en) Device and method for generating chaotic signal
CN101494449B (en) Excitation type pulse generator
JP2007174028A (en) Pulse generator, and impulse wireless transmitter using same
CN102160291B (en) Oscillating circuit, DC-DC converter, and semiconductor device
JP4434825B2 (en) Impulse waveform generator
JP2007174087A (en) Pulse generating circuit
JP4685060B2 (en) Differential oscillator
KR100697642B1 (en) Radar apparatus
JP5104712B2 (en) Transmitter
JP2007134803A (en) Signal transmission system, signal transmitter and signal receiver
US7804347B2 (en) Pulse generator circuit and communication apparatus
JP4408091B2 (en) Wireless transmission method and wireless transmitter
US6724269B2 (en) PSK transmitter and correlator receiver for UWB communications system
JP4408092B2 (en) Wireless communication method, wireless transmission method, wireless communication system, and wireless transmitter
CN114826844A (en) Asymmetric pulse ultra-wideband transmitter system
JP5077147B2 (en) Signal generator
CN101729044B (en) Modulated supply spread spectrum
JP4517884B2 (en) Wireless transmission circuit and wireless transmission device
US20040086037A1 (en) Noise reduction apparatus
JP4622724B2 (en) Wireless transmission circuit and wireless transmission device
CN202009364U (en) Circuit for lessening effects of electromagnetic radiation of amplifier
JP2004356759A (en) Radio transmitting circuit
JP5966590B2 (en) Impulse generator and transmitter

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080925

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110208

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110509

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20111122