JP2007101582A - Cholesteric liquid crystal display device and driving method for cholesteric liquid crystal display element - Google Patents

Cholesteric liquid crystal display device and driving method for cholesteric liquid crystal display element Download PDF

Info

Publication number
JP2007101582A
JP2007101582A JP2005287397A JP2005287397A JP2007101582A JP 2007101582 A JP2007101582 A JP 2007101582A JP 2005287397 A JP2005287397 A JP 2005287397A JP 2005287397 A JP2005287397 A JP 2005287397A JP 2007101582 A JP2007101582 A JP 2007101582A
Authority
JP
Japan
Prior art keywords
waveform
voltage waveform
liquid crystal
voltage
cholesteric liquid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005287397A
Other languages
Japanese (ja)
Other versions
JP4116029B2 (en
Inventor
Masaki Kitaoka
正樹 北岡
Toshiaki Kamata
利明 鎌田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanox Corp
Original Assignee
Nanox Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanox Corp filed Critical Nanox Corp
Priority to JP2005287397A priority Critical patent/JP4116029B2/en
Publication of JP2007101582A publication Critical patent/JP2007101582A/en
Application granted granted Critical
Publication of JP4116029B2 publication Critical patent/JP4116029B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a driving method for a cholesteric liquid crystal display element which performs matrix driving of cholesteric liquid crystal with a plurality of common electrodes and a plurality of segment electrodes crossing each other in an opposition state. <P>SOLUTION: In a period wherein voltages whose data ON signal waveform and data OFF signal waveform output to a segment electrode are different are output, voltages of a hold voltage waveform and a nonselection voltage waveform output to a common electrode are equalized to each other. In the present invention, the order of voltages in a hold period of a DDS driving waveform can be made always equal among all pixels, so the reflection factor of gray scale display can be controlled without being affected by display contents. <P>COPYRIGHT: (C)2007,JPO&INPIT

Description

本発明は、液晶表示装置(LCD)および液晶表示素子の駆動方法、特に、互いに対向状態で交差する複数のコモン電極と複数のセグメント電極とから液晶層に電圧波形を入力するようにしたコレステリック液晶表示装置およびコレステリック液晶表示素子の駆動方法に関する。   The present invention relates to a liquid crystal display device (LCD) and a method for driving a liquid crystal display element, and more particularly, to a cholesteric liquid crystal in which a voltage waveform is input to a liquid crystal layer from a plurality of common electrodes and a plurality of segment electrodes that intersect with each other The present invention relates to a display device and a driving method of a cholesteric liquid crystal display element.

コレステリック液晶表示装置は、外光の反射を利用した明るい表示が可能であること、電源を切っても、表示内容が消えないこと(メモリ性)、単純マトリクス駆動で大容量表示が可能であることなどの利点を有することから、近年、電子ペーパー分野で注目されている。そして、コレステリック液晶表示素子は、メモリ性という独特な特徴を有することから駆動方法として工夫がこらされた提案がされている。   The cholesteric liquid crystal display device is capable of bright display using reflection of external light, display content does not disappear even when the power is turned off (memory property), and large capacity display is possible with simple matrix drive In recent years, it has attracted attention in the field of electronic paper. And since the cholesteric liquid crystal display element has a unique feature of memory property, a proposal has been made as a driving method.

例えば、特開平11−326871号公報(特許文献1)を一例に、はじめに全コモン電極にコレステリック液晶をフォーカルコニック配向にするためのリセット電圧を印加した後に、コモン電極を一本ずつ順次選択して選択電圧を印加する駆動方法が開示されている(この駆動方法は、フォーカルコニックリセット法;FCR法と呼ばれている)。この方法では、コモン電極、セグメント電極兼用のSTN(Super Twisted Nematic)ドライバを使用して駆動することが可能であるところから、この駆動方法は、コンベンショナル駆動と呼ばれている。   For example, in Japanese Patent Application Laid-Open No. 11-326871 (Patent Document 1), after applying a reset voltage for making a cholesteric liquid crystal in a focal conic orientation to all common electrodes, the common electrodes are sequentially selected one by one. A driving method for applying a selection voltage is disclosed (this driving method is called a focal conic reset method; FCR method). This method can be driven using an STN (Super Twisted Nematic) driver that also serves as a common electrode and a segment electrode. This driving method is called conventional driving.

しかし、このような汎用のSTNドライバを使用したコンベンショナル駆動では、プレーナー配向状態の反射率の高い、高コントラストの見やすい実用的な表示を得るためには、コモン電極1本を書き換える時間を3msec以上に設定する必要があり、書換え速度が遅いという欠点を有していた。   However, in conventional driving using such a general-purpose STN driver, in order to obtain a high-contrast and easy-to-see practical display with high reflectivity in the planar alignment state, the time for rewriting one common electrode is 3 msec or more. It had to be set, and had the disadvantage that the rewriting speed was slow.

このような問題点を鑑みて、米国特許第5,748,277号公報(特許文献2)には、DDS(Dynamic Drive Scheme)法と名づけられた駆動方法が提案されている。図23に、DDS法の駆動電圧波形を示すが、液晶をホメオトロピック配向にするためのリセット期間、最終的な表示がプレーナー配向か、フォーカルコニック配向か、またはその中間状態かを決定する選択期間、選択期間で選択された状態を保持するための期間、および、単純マトリクス駆動をするために生じる非選択期間を有している。   In view of such problems, US Pat. No. 5,748,277 (Patent Document 2) proposes a driving method named DDS (Dynamic Drive Scheme) method. FIG. 23 shows a driving voltage waveform of the DDS method. The reset period for bringing the liquid crystal into the homeotropic alignment, the selection period for determining whether the final display is the planar alignment, the focal conic alignment, or an intermediate state thereof. , A period for holding the state selected in the selection period, and a non-selection period generated for performing simple matrix driving.

一例として、コモン電極数が16本の単純マトリクスパネルを駆動させるために、コモン電極に印加される電圧のタイミング図を、図24に示す。コモン電極にはリセット期間、選択期間、保持期間、非選択期間に対応した電圧波形、すなわちリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形を、選択期間の長さ分ずらして順次コモン電極に印加していく。DDS法では、この選択期間を室温でも1msec以下にすることが可能であるので、DDS法は高速駆動に適した方法であるといえる。   As an example, FIG. 24 shows a timing chart of voltages applied to the common electrodes in order to drive a simple matrix panel having 16 common electrodes. For the common electrode, the voltage waveform corresponding to the reset period, selection period, holding period, and non-selection period, that is, the reset voltage waveform, selection voltage waveform, holding voltage waveform, and non-selection voltage waveform are sequentially shifted by the length of the selection period. Apply to the common electrode. In the DDS method, this selection period can be set to 1 msec or less even at room temperature. Therefore, it can be said that the DDS method is suitable for high-speed driving.

SID’97 Digest, 899(1997)(非特許文献1)には、実際にDDS駆動を行う場合に、コレステリック液晶表示素子のコモン電極、セグメント電極に入力される電圧波形およびその合成波形が記載されている。その形状を図25A、図25Bに示す。   SID'97 Digest, 899 (1997) (Non-Patent Document 1) describes the voltage waveform input to the common electrode and segment electrode of the cholesteric liquid crystal display element and the composite waveform thereof when DDS driving is actually performed. ing. The shape is shown in FIGS. 25A and 25B.

図25Aは、コモン電極に印加されるリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形と、セグメント電極に印加されるプレーナー用のON信号波形、フォーカルコニック用OFF信号波形と、これらの合成波形とを示している。図25Bは、コモン電極に印加される波形と、セグメント電極に印加される波形とを比較するために、時間軸を併せて縦方向に並べた図である。   FIG. 25A shows a reset voltage waveform, selection voltage waveform, holding voltage waveform, non-selection voltage waveform applied to the common electrode, planar ON signal waveform, focal conic OFF signal waveform applied to the segment electrodes, and the like. And a composite waveform. FIG. 25B is a diagram in which the time axis is aligned in the vertical direction in order to compare the waveform applied to the common electrode and the waveform applied to the segment electrode.

図26A、図26B、図26Cに、図25A、図25Bに示した各電圧波形で、コモン電極が4本、セグメント電極が3本のコレステリック液晶表示素子を駆動させるために、各コモン電極、各セグメント電極に実際に出力する電圧波形の一例を示す。   FIG. 26A, FIG. 26B, and FIG. 26C show the voltage waveforms shown in FIG. 25A and FIG. 25B to drive the cholesteric liquid crystal display element having four common electrodes and three segment electrodes. An example of the voltage waveform actually output to a segment electrode is shown.

図の簡素化のため、リセット期間にコモン電極に出力するリセット電圧波形を5回、保持期間にコモン電極に出力する保持電圧波形を4回としたが、実際の駆動においては、リセット電圧波形は20〜100回程度、リセット期間の時間にして20〜50msec程度が、一方、保持電圧波形は10〜60回程度、保持期間の時間として10〜30msec程度が適当とされている。   In order to simplify the figure, the reset voltage waveform output to the common electrode during the reset period is set to five times, and the hold voltage waveform output to the common electrode during the hold period is set to four times. However, in actual driving, the reset voltage waveform is About 20 to 100 times, the reset period time is about 20 to 50 msec, while the holding voltage waveform is about 10 to 60 times and the holding period time is about 10 to 30 msec.

液晶表示素子の画素には、コモン電極に出力する信号からなるコモン駆動波形と、セグメント電極に出力する信号からなるセグメント駆動波形との差(合成波形)が出力される。一例として、図26Aの(COM2、SEG1)の画素に印加される電圧波形を図27Aに、(COM2、SEG3)の画素に印加される電圧波形を図27Bに示す。
特開平11−326871号公報 米国特許第5,748,277号公報 SID'97 Digest, 899(1997)
A difference (composite waveform) between a common drive waveform composed of a signal output to the common electrode and a segment drive waveform composed of a signal output to the segment electrode is output to the pixel of the liquid crystal display element. As an example, FIG. 27A shows a voltage waveform applied to the pixel (COM2, SEG1) in FIG. 26A, and FIG. 27B shows a voltage waveform applied to the pixel (COM2, SEG3).
JP 11-326871 A US Patent No. 5,748,277 SID'97 Digest, 899 (1997)

しかし、DDS法においては、選択期間だけではなく保持期間初期の電圧の並びも、最終的な液晶の配向状態に大きく影響するという問題があった。例えば、図27Aと、図27Bを比較した場合、保持期間初期の電圧の並びは、図27AではVel→Veh、図27BではVeh→Velで異なっている。ON、OFFの2値の表示では、コモン電極に出力する選択電圧波形、セグメント電極に出力するON信号波形、OFF信号波形の各電圧を適正化することによって、表示エリア全面に均一な表示を得ることができるが、中間調を得ようとすると、保持期間初期に高電圧が印加された画素の反射率は、低電圧が印加された画素の反射率よりも高くなる傾向を有する。即ち、従来の駆動方法では、表示内容の影響を受け階調表示の反射率をコントロールできないといった問題点があった。   However, in the DDS method, there is a problem that not only the selection period but also the voltage arrangement in the initial holding period greatly affects the final alignment state of the liquid crystal. For example, when FIG. 27A is compared with FIG. 27B, the arrangement of the voltages in the initial holding period is different from Vel → Veh in FIG. 27A and Veh → Vel in FIG. 27B. In the binary display of ON and OFF, uniform display is obtained over the entire display area by optimizing each voltage of the selection voltage waveform output to the common electrode, the ON signal waveform output to the segment electrode, and the OFF signal waveform. However, when obtaining a halftone, the reflectance of a pixel to which a high voltage is applied in the initial stage of the holding period tends to be higher than the reflectance of a pixel to which a low voltage is applied. That is, the conventional driving method has a problem in that the reflectance of gradation display cannot be controlled due to the influence of display contents.

本発明の目的は、表示内容の影響を受けることなく階調表示の反射率の制御を可能とするコレステリック液晶表示およびコレステリック液晶表示素子の駆動方法を提供することにある。   An object of the present invention is to provide a cholesteric liquid crystal display and a driving method of a cholesteric liquid crystal display element that can control the reflectance of gradation display without being affected by display contents.

本発明の第1の態様は、コレステリック液晶表示素子の駆動方法である。すなわち、第1のガラス基板の表面に設けられたコモン電極群と、前記第1のガラス基板と対向配置された第2のガラス基板の表面に前記コモン電極群の方向に対して直交する方向に設けられたセグメント電極群と、前記コモン電極群とセグメント電極群の間に介在するコレステリック液晶とによりマトリックス状に画素が構成され、前記画素に電圧を印加しないときにプレーナ状態、フォーカルコニック状態、またはそれらの中間状態からなる表示状態が液晶のメモリー性により維持されるコレステリック液晶表示素子に対して、前記コモン電極およびセグメント電極に印加する電圧の差により前記画素を構成する液晶に電圧を印加して表示内容の書き換えを行う液晶表示素子の駆動方法であって、前記各コモン電極から、前記コレステリック液晶をホメオトロピック配向状態にするためのリセット電圧波形、前記コレステリック液晶の最終的な配向状態を選択するための選択電圧波形、前記選択電圧波形で選択された配向状態を保持するための保持電圧波形、および、マトリクス駆動を行うために必要な非選択電圧波形からなるコモン電極駆動電圧波形を、コレステリック液晶表示素子に印加するステップと、前記各セグメント電極から、前記コレステリック液晶の最終的な配向状態をプレーナー配向状態に決定するON信号波形と、前記コレステリック液晶の最終的な配向状態をフォーカルコニック配向状態に決定するOFF信号波形と、データ階調信号波形とを含むセグメント電極駆動電圧波形を、コレステリック液晶表示素子に印加するステップとを含み、前記保持電圧波形と前記ON信号波形の合成波形と、前記保持電圧波形と前記OFF信号波形の合成波形が、常に電圧の絶対値が同じであることを特徴とする。   A first aspect of the present invention is a method for driving a cholesteric liquid crystal display element. That is, the common electrode group provided on the surface of the first glass substrate and the surface of the second glass substrate disposed opposite to the first glass substrate in a direction orthogonal to the direction of the common electrode group A pixel is configured in a matrix form by the provided segment electrode group and the cholesteric liquid crystal interposed between the common electrode group and the segment electrode group, and when a voltage is not applied to the pixel, a planar state, a focal conic state, or For a cholesteric liquid crystal display element in which the display state consisting of those intermediate states is maintained by the memory property of the liquid crystal, a voltage is applied to the liquid crystal constituting the pixel by the difference in voltage applied to the common electrode and the segment electrode. A method of driving a liquid crystal display element for rewriting display contents, wherein each of the common electrodes receives the cholesterol. Reset voltage waveform for bringing the liquid crystal into a homeotropic alignment state, a selection voltage waveform for selecting a final alignment state of the cholesteric liquid crystal, and a holding voltage for holding the alignment state selected by the selection voltage waveform Applying a common electrode driving voltage waveform including a waveform and a non-selection voltage waveform necessary for matrix driving to the cholesteric liquid crystal display element, and from each of the segment electrodes, a final alignment state of the cholesteric liquid crystal A segment electrode driving voltage waveform including an ON signal waveform for determining the planar alignment state, an OFF signal waveform for determining the final alignment state of the cholesteric liquid crystal to a focal conic alignment state, and a data gradation signal waveform. Applying to the liquid crystal display element, the holding voltage And the composite waveform of the form and the ON signal waveform, the composite waveform of the OFF signal waveform and the holding voltage waveform is always absolute value of the voltage is equal to or the same.

本発明の第2の態様は、コレステリック液晶表示装置である。すなわち、複数のコモン電極と複数のセグメント電極との各交差部で画素を形成するコレステリック液晶表示素子と、前記液晶素子の各画素のコレステリック液晶を、ホメオトロピック配向にするためのリセット電圧波形と、前記コレステリック液晶の最終的な配向状態を選択するための選択電圧波形と、前記選択電圧波形で選択された配向状態を保持するための保持電圧波形と、前記コレステリック液晶表示素子をマトリクス駆動するために必要な非選択電圧波形を含む駆動電圧波形を、各コモン電極から前記コレステリック液晶表示素子に印加するコモンドライバと、前記コレステリック液晶の最終的な配向状態をプレーナー配向状態に決定するON信号波形と、前記コレステリック液晶の最終的な配向状態をフォーカルコニック配向状態に決定するOFF信号波形と、前記コレステリック液晶の最終的な配向状態をプレーナー配向とフォーカルコニック配向の混合状態に決定する階調信号波形とを含む駆動電圧波形を、各セグメント電極から前記コレステリック液晶表示素子に印加するセグメントドライバと、前記コモンドライバおよびセグメントドライバを制御するコントローラとを備え、前記コントローラは、前記リセット電圧波形の繰り返しからなるリセット期間、前記選択電圧波形からなる選択期間、前記保持電圧波形の繰り返しからなる保持期間をこの順番に有する電圧波形を少なくとも含むコモン電圧波形を、前記選択期間分ずらしながら前記コレステリック液晶表示素子のコモン電極に順次印加するように前記コモンドライバを制御し、前記コントローラーは、表示内容に対応して、前記選択期間に同期させて、ON信号波形、OFF信号波形、階調信号波形を少なくとも配置したセグメント電圧波形を前記コレステリック液晶表示素子のセグメント電極に印加するように前記セグメントドライバを制御し、前記コントローラーは、前記保持期間に前記コレステリック液晶表示素子の画素に印加される電圧波形が、常に電圧の絶対値が同じになるように、前記コモンドライバおよび前記セグメントドライバを制御することを特徴とする。   The second aspect of the present invention is a cholesteric liquid crystal display device. That is, a cholesteric liquid crystal display element that forms a pixel at each intersection of a plurality of common electrodes and a plurality of segment electrodes, a reset voltage waveform for making the cholesteric liquid crystal of each pixel of the liquid crystal element homeotropic alignment, A selection voltage waveform for selecting a final alignment state of the cholesteric liquid crystal, a holding voltage waveform for holding the alignment state selected by the selection voltage waveform, and a matrix drive of the cholesteric liquid crystal display element A common driver for applying a driving voltage waveform including a necessary non-selection voltage waveform from each common electrode to the cholesteric liquid crystal display element; and an ON signal waveform for determining a final alignment state of the cholesteric liquid crystal as a planar alignment state; The final alignment state of the cholesteric liquid crystal is the focal conic alignment state. Drive voltage waveform including an OFF signal waveform to be determined and a gradation signal waveform to determine a final alignment state of the cholesteric liquid crystal to a mixed state of planar alignment and focal conic alignment, from each segment electrode, the cholesteric liquid crystal display A segment driver to be applied to the element; and a controller for controlling the common driver and the segment driver. The controller includes a reset period including repetition of the reset voltage waveform, a selection period including the selection voltage waveform, and the holding voltage waveform. Controlling the common driver so as to sequentially apply a common voltage waveform including at least a voltage waveform having a holding period in this order consisting of a repetition period of time to the common electrode of the cholesteric liquid crystal display element while shifting the selection period, and the controller Is Corresponding to display contents, the segment voltage waveform in which at least an ON signal waveform, an OFF signal waveform, and a gradation signal waveform are arranged is applied to the segment electrode of the cholesteric liquid crystal display element in synchronization with the selection period. The controller controls the common driver and the segment driver so that the voltage waveform applied to the pixels of the cholesteric liquid crystal display element during the holding period always has the same absolute voltage value. It is characterized by that.

図1は、本発明のコレステリック液晶表示装置の構成を示す概略図である。本発明のコレステリック液晶表示装置は、コレステリック液晶を互いに対向状態で交差する複数のコモン電極COM1、COM2、…と、複数のセグメント電極SEG1、SEG2、…とでマトリクス駆動するコレステリック液晶表示素子10と、本発明の駆動方法で表示内容の書き込みを行う機構とを具備したものである。この機構は、コモンドライバ12、セグメントドライバ14、コントローラ16、電源18により構成されている。   FIG. 1 is a schematic diagram showing a configuration of a cholesteric liquid crystal display device of the present invention. The cholesteric liquid crystal display device of the present invention includes a cholesteric liquid crystal display element 10 that is driven in a matrix manner by a plurality of common electrodes COM1, COM2,... Crossing cholesteric liquid crystals in an opposing state, and a plurality of segment electrodes SEG1, SEG2,. And a mechanism for writing display contents by the driving method of the present invention. This mechanism includes a common driver 12, a segment driver 14, a controller 16, and a power source 18.

コレステリック液晶表示素子10のコモン電極はコモンドライバ12の出力端子に接続され、セグメント電極はセグメントドライバ14の出力端子に接続されている。コントローラー16から与えられたデータに基づき、コモンドライバ12からコモン電極COM1、COM2、…に、セグメントドライバ14からセグメント電極SEG1、SEG2、…にそれぞれ電圧が印加される。液晶表示素子の画素には、それらの電圧の差が印加される。   The common electrode of the cholesteric liquid crystal display element 10 is connected to the output terminal of the common driver 12, and the segment electrode is connected to the output terminal of the segment driver 14. Based on the data supplied from the controller 16, voltages are applied from the common driver 12 to the common electrodes COM1, COM2,... And from the segment driver 14 to the segment electrodes SEG1, SEG2,. The voltage difference is applied to the pixels of the liquid crystal display element.

図2は、本発明のコレステリック液晶表示装置に使用されるコレステリック液晶表示素子10の概略図である。図2において、基板1としては、石英ガラス、SiO2膜等のアルカリイオン溶出防止膜が形成されたソーダライムガラス、または、ポリエーテルスルフォン、ポリエチレンテレフタレート等のプラスチックフィルム、ポリカーボネート等のプラスチック基板が挙げられる。 FIG. 2 is a schematic view of a cholesteric liquid crystal display element 10 used in the cholesteric liquid crystal display device of the present invention. In FIG. 2, examples of the substrate 1 include quartz glass, soda lime glass on which an alkali ion elution preventing film such as SiO 2 film is formed, a plastic film such as polyether sulfone and polyethylene terephthalate, and a plastic substrate such as polycarbonate. It is done.

基板1上に、電極2、電気絶縁膜3および配向膜4をこの順に積層し、電極2を、複数の直線状の電極にパターニングし、透明基板を作る。このような2枚の透明基板を電極が交差するようにメインシール5で貼り合わせ、メインシールで仕切られたスペース内に、コレステリック液晶6を封じ込める。   On the substrate 1, the electrode 2, the electric insulating film 3 and the alignment film 4 are laminated in this order, and the electrode 2 is patterned into a plurality of linear electrodes to form a transparent substrate. Such two transparent substrates are bonded together with the main seal 5 so that the electrodes intersect, and the cholesteric liquid crystal 6 is sealed in a space partitioned by the main seal.

ここで、電極2としては、ITO(Indium Tin Oxide)が好適であるが、他にSnO2などの導電性金属酸化物や、ポリピロールやポリアニリン等の導電性樹脂などの導電性材料でも良い。 Here, ITO (Indium Tin Oxide) is suitable for the electrode 2, but other conductive metal oxides such as SnO 2 and conductive materials such as conductive resins such as polypyrrole and polyaniline may be used.

電気絶縁膜3は、SiO2、TiO2等の絶縁材料が好適である。電気絶縁膜は対向する電極間のショートを防止するために設けるもので必ずしも必要ではない。 The electrical insulating film 3 is preferably made of an insulating material such as SiO 2 or TiO 2 . The electrical insulating film is provided to prevent a short circuit between the opposing electrodes, and is not necessarily required.

配向膜4としては、ポリイミド樹脂が好適であるが、含珪素、含フッ素、含窒素系の表面改質剤や樹脂を使用しても良い。また、水平配向膜、垂直配向膜のいずれでも良い。   As the alignment film 4, a polyimide resin is suitable, but a silicon-containing, fluorine-containing, or nitrogen-containing surface modifier or resin may be used. Further, either a horizontal alignment film or a vertical alignment film may be used.

コレステリック液晶6は、正の誘電異方性を有するネマティック液晶と、1〜30重量%のカイラル剤とからなるもの好適である。使用するネマティック液晶としては、特に限定しないが、その一例としてシアノビフェニル型、フェニルシクロヘキシル型、フェニルベンゾエート型、シクロヘキシルベンゾエート型、トラン型等の液晶が挙げられる。   The cholesteric liquid crystal 6 is preferably composed of a nematic liquid crystal having positive dielectric anisotropy and 1 to 30% by weight of a chiral agent. The nematic liquid crystal to be used is not particularly limited, and examples thereof include cyanobiphenyl type, phenylcyclohexyl type, phenylbenzoate type, cyclohexylbenzoate type, and tolan type liquid crystal.

コレステリック液晶は、高分子マトリクス中に分散したものやカプセル化したものでも良い。コレステリック液晶の選択反射波長は、可視域にあるものだけではなく、赤外域にあっても良い。   The cholesteric liquid crystal may be dispersed in a polymer matrix or encapsulated. The selective reflection wavelength of the cholesteric liquid crystal may be not only in the visible range but also in the infrared range.

観察側と反対面には、光吸収膜7を形成しても良い。光吸収膜の色については、特に限定はしないが、黒または青が好まれる。   A light absorption film 7 may be formed on the surface opposite to the observation side. The color of the light absorbing film is not particularly limited, but black or blue is preferred.

また、光吸収膜7の代わりに、反射板、偏向板、位相差板などの光学フィルムを貼っても良い。   Further, instead of the light absorption film 7, an optical film such as a reflection plate, a deflection plate, or a retardation plate may be pasted.

観察側の面には、偏向板、位相差板、紫外線カット等の機能を有する光学フィルムを貼っても良い。   An optical film having functions such as a deflection plate, a phase difference plate, and an ultraviolet ray cut may be attached to the surface on the observation side.

以下、実施例を用いて、本発明を具体的に説明する。本実施例が対象とするコレステリック液晶表示装置は、コモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形と、セグメント電極に出力するデータ信号との組み合わせを2種類備えている。一方を、図3A、図3B、図3Cに、他方を図4A、図4B、図4Cに示す。図中、データON信号波形は、液晶の配向をプレーナー配向に導く信号であり、データOFF信号波形はフォーカルコニック配向に導く信号である。図3Aは、コモン電極に出力する4種類の電圧波形、セグメント電極に出力する2種類のデータ信号と、その合成波形とを示す図である。図3Bは、コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号とを比較するために、時間軸を併せて縦方向に並べた図である。図3Cは、コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号とを比較するために、電圧軸を併せて横方向に並べた図である。同様に、図4Aは、コモン電極に出力する4種類の電圧波形、セグメント電極に出力する2種類のデータ信号と、その合成波形とを示す図である。図4Bは、コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号を比較するために、時間軸を併せて縦方向に並べた図である。図4Cは、コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号とを比較するために、電圧軸を併せて横方向に並べた図である。   Hereinafter, the present invention will be specifically described with reference to examples. The cholesteric liquid crystal display device targeted by this embodiment has two types of combinations of a reset voltage waveform output to a common electrode, a selection voltage waveform, a holding voltage waveform, a non-selection voltage waveform, and a data signal output to a segment electrode. ing. One is shown in FIGS. 3A, 3B, and 3C, and the other is shown in FIGS. 4A, 4B, and 4C. In the figure, the data ON signal waveform is a signal that leads the orientation of the liquid crystal to the planar orientation, and the data OFF signal waveform is a signal that leads to the focal conic orientation. FIG. 3A is a diagram illustrating four types of voltage waveforms output to the common electrode, two types of data signals output to the segment electrodes, and a combined waveform thereof. FIG. 3B is a diagram in which the time axes are aligned in the vertical direction in order to compare the four types of voltage waveforms output to the common electrode and the two types of data signals output to the segment electrode. FIG. 3C is a diagram in which the voltage axes are aligned in the horizontal direction in order to compare the four types of voltage waveforms output to the common electrode and the two types of data signals output to the segment electrode. Similarly, FIG. 4A is a diagram showing four types of voltage waveforms output to the common electrode, two types of data signals output to the segment electrodes, and a combined waveform thereof. FIG. 4B is a diagram in which the time axes are aligned in the vertical direction in order to compare the four types of voltage waveforms output to the common electrode and the two types of data signals output to the segment electrodes. FIG. 4C is a diagram in which the voltage axes are aligned in the horizontal direction in order to compare the four types of voltage waveforms output to the common electrode and the two types of data signals output to the segment electrode.

図3Bにおいて、コモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、およびセグメント電極に出力するデータON信号波形、データOFF信号波形は、すべて6つのユニット期間(1)〜(6)からなる。これらの期間は、すべて同一である。   In FIG. 3B, the reset voltage waveform output to the common electrode, the selection voltage waveform, the holding voltage waveform, the non-selection voltage waveform, and the data ON signal waveform and data OFF signal waveform output to the segment electrode are all in six unit periods (1 ) To (6). These periods are all the same.

コモン電極に出力する4種類の電圧波形は、各のユニット期間において、3値の電圧からなる。   The four types of voltage waveforms output to the common electrode are composed of ternary voltages in each unit period.

また、セグメント電極に出力するデータON信号波形、データOFF信号波形は、ユニット期間(1)、(2)、(5)および(6)において1値の電圧(Vs0=0V)で構成され、ユニット期間(3)および(4)は2値の電圧(Vs0、Vs1)で構成されている。   Further, the data ON signal waveform and the data OFF signal waveform output to the segment electrode are composed of a single voltage (Vs0 = 0V) in the unit periods (1), (2), (5) and (6). The periods (3) and (4) are composed of binary voltages (Vs0, Vs1).

データON信号波形が電圧Vs1を出力するユニット期間(4)、データOFF信号波形が電圧Vs1を出力するユニット期間(3)に注目すると、コモン電極に出力する保持電圧波形と非選択電圧波形とは、同じ電圧Vc1で構成されている。   When attention is paid to the unit period (4) in which the data ON signal waveform outputs the voltage Vs1, and the unit period (3) in which the data OFF signal waveform outputs the voltage Vs1, the holding voltage waveform output to the common electrode and the non-selection voltage waveform are The same voltage Vc1.

このように、データON信号波形が0V以外の電圧で構成されているユニット期間とデータOFF信号波形が0V以外の電圧とで構成されているユニット期間において、コモン保持電圧波形とコモン非選択電圧波形との電圧を同じにすることによって、図3Aに示すように、コモン保持電圧波形とデータON信号波形との合成波形と、コモン保持電圧波形とデータOFF信号波形との合成波形は、すべてのユニット期間で電圧の絶対値を同じにすることができる。   Thus, in the unit period in which the data ON signal waveform is composed of a voltage other than 0V and the unit period in which the data OFF signal waveform is composed of a voltage other than 0V, the common holding voltage waveform and the common non-selection voltage waveform As shown in FIG. 3A, the combined waveform of the common holding voltage waveform and the data ON signal waveform and the combined waveform of the common holding voltage waveform and the data OFF signal waveform are The absolute value of the voltage can be the same in the period.

再び図3Bに着目すると、データON信号波形、データOFF信号波形とも、0V(=Vs0)を出力する期間は、Vs1(≠0V)を出力する期間の5倍である。   3B again, the period for outputting 0 V (= Vs0) for both the data ON signal waveform and the data OFF signal waveform is five times the period for outputting Vs1 (≠ 0 V).

セグメント電極に出力するデータON信号波形、データOFF信号波形において、0Vを出力する期間が0V以外の電圧を出力する期間の1.5倍未満になると、コモンリセット電圧波形とデータ信号との合成波形の実効電圧が低くなって、コレステリック液晶をホメオトロピック状態にリセットできなくなったり、コレステリック液晶をホメオトロピック状態にリセットするためにコモンリセット電圧波形の出力電圧Vc7を高くする、すなわち駆動電圧を高くする必要が生じるからである。   In the data ON signal waveform and data OFF signal waveform output to the segment electrode, if the period for outputting 0V is less than 1.5 times the period for outputting a voltage other than 0V, the combined waveform of the common reset voltage waveform and the data signal The effective voltage of the output voltage becomes low, and the cholesteric liquid crystal cannot be reset to the homeotropic state, or the output voltage Vc7 of the common reset voltage waveform needs to be increased in order to reset the cholesteric liquid crystal to the homeotropic state, that is, the drive voltage needs to be increased This is because.

一方、図4Bにおいて、コモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、およびセグメント電極に出力するデータON信号波形、データOFF信号波形も、図3Bと同様に、すべて6つのユニット期間(1)〜(6)からなる。これらの期間は、すべて同一である。   On the other hand, in FIG. 4B, the reset voltage waveform, selection voltage waveform, holding voltage waveform, non-selection voltage waveform output to the common electrode, and the data ON signal waveform and data OFF signal waveform output to the segment electrode are also the same as in FIG. 3B. , Consisting of six unit periods (1) to (6). These periods are all the same.

コモン電極に出力する4種類の電圧波形は、各ユニット期間において、3値の電圧からなる。   The four types of voltage waveforms output to the common electrode consist of ternary voltages in each unit period.

また、セグメント電極に出力するデータON信号波形、データOFF信号波形は、ユニット期間(1)、(2)、(5)および(6)において1値の電圧(Vs3=Vmax)で構成され、ユニット期間(3)および(4)は2値の電圧(Vs3、Vs2)で構成されている。   Further, the data ON signal waveform and the data OFF signal waveform output to the segment electrode are composed of a single voltage (Vs3 = Vmax) in the unit periods (1), (2), (5) and (6). The periods (3) and (4) are composed of binary voltages (Vs3, Vs2).

データON信号波形がVs2を出力するユニット期間(4)、データOFF信号波形がVs2を出力するユニット期間(3)に注目すると、コモン電極に出力する保持電圧波形と非選択電圧波形は、同じ電圧Vc6で構成されている。   Focusing on the unit period (4) in which the data ON signal waveform outputs Vs2, and the unit period (3) in which the data OFF signal waveform outputs Vs2, the holding voltage waveform output to the common electrode and the non-selection voltage waveform are the same voltage. It is composed of Vc6.

このように、データON信号波形がVmax以外の電圧で構成されているユニット期間と、データOFF信号波形がVmax以外の電圧で構成されているユニット期間とにおいて、コモン保持電圧波形とコモン非選択電圧波形の電圧とを同じにすることによって、図4Aのように、コモン保持電圧波形とデータON信号波形の合成波形と、コモン保持電圧波形とデータOFF信号波形の合成波形とは、すべてのユニット期間で電圧の絶対値を同じにすることができる。   Thus, in the unit period in which the data ON signal waveform is configured with a voltage other than Vmax and in the unit period in which the data OFF signal waveform is configured with a voltage other than Vmax, the common holding voltage waveform and the common non-selection voltage By making the waveform voltage the same, the combined waveform of the common holding voltage waveform and the data ON signal waveform and the combined waveform of the common holding voltage waveform and the data OFF signal waveform are all unit periods as shown in FIG. 4A. The voltage can have the same absolute value.

再び図4Bに着目すると、データON信号波形、データOFF信号波形とも、Vmax(=Vs3)を出力する期間は、Vs2(≠Vmax)を出力する期間の5倍である。   4B again, the period for outputting Vmax (= Vs3) for both the data ON signal waveform and the data OFF signal waveform is five times the period for outputting Vs2 (≠ Vmax).

セグメント電極に出力する信号において、Vmaxを出力する期間がVmax以外の電圧を出力する期間の1.5倍未満になると、コモンリセット電圧波形とデータ信号との合成波形の実効電圧が低くなって、コレステリック液晶をホメオトロピック状態にリセットできなくなったり、コレステリック液晶をホメオトロピック状態にリセットするためにデータ信号の出力電圧Vs3(=Vmax)を高くする、すなわち駆動電圧を高くする必要が生じるからである。   In the signal output to the segment electrode, when the period for outputting Vmax is less than 1.5 times the period for outputting a voltage other than Vmax, the effective voltage of the combined waveform of the common reset voltage waveform and the data signal is reduced. This is because it becomes impossible to reset the cholesteric liquid crystal to the homeotropic state, or to increase the output voltage Vs3 (= Vmax) of the data signal, that is, to increase the driving voltage in order to reset the cholesteric liquid crystal to the homeotropic state.

図3および図4において、Vc0=Vs0=0V、Vc7=Vs3=Vmax、Vc0+Vc7=Vc1+Vc6=Vc2+Vc5=Vc3+Vc4=Vs0+Vs3=Vs1+Vs2とする。これによって、図3Aに示した各合成波形と、図4Aに示した各合成波形とは、すべてのユニット期間(1)〜(6)において、ちょうど正負が逆転した形になる。   3 and 4, Vc0 = Vs0 = 0V, Vc7 = Vs3 = Vmax, Vc0 + Vc7 = Vc1 + Vc6 = Vc2 + Vc5 = Vc3 + Vc4 = Vs0 + Vs3 = Vs1 + Vs2. As a result, each composite waveform shown in FIG. 3A and each composite waveform shown in FIG. 4A are in the form in which the positive and negative are just reversed in all the unit periods (1) to (6).

図3Aに示したコモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、セグメント電極に出力するデータ信号の組み合わせと、図4Aに示したコモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、セグメント電極に出力するデータ信号の組み合わせとの2種類の信号の組み合わせを使用して、すべての画素に印加される駆動電圧波形の正の電圧部分の実効電圧と負の電圧部分の実効電圧とが等しくなるように、コレステリック液晶表示素子をマトリクス駆動するために、各コモン電極、各セグメント電極に実際に出力する電圧波形の一例を図5A、図5B、図5Cに示す。   The combination of the reset voltage waveform output to the common electrode shown in FIG. 3A, the selection voltage waveform, the holding voltage waveform, the non-selection voltage waveform, the data signal output to the segment electrode, and the reset voltage output to the common electrode shown in FIG. 4A Using a combination of two types of signals: a waveform, a selection voltage waveform, a holding voltage waveform, a non-selection voltage waveform, and a combination of data signals to be output to the segment electrodes, a positive drive voltage waveform applied to all pixels FIG. 5A shows an example of a voltage waveform actually output to each common electrode and each segment electrode in order to drive the cholesteric liquid crystal display element in a matrix so that the effective voltage of the voltage portion is equal to the effective voltage of the negative voltage portion. 5B and FIG. 5C.

各コモン電極には、リセット電圧波形の繰り返しからなるリセット期間、選択電圧波形からなる選択期間、保持電圧波形の繰り返しからなる保持期間をこの順番に有する電圧波形をコモン電圧波形を選択期間分ずらしながらコレステリック液晶表示素子のコモン電極に順次印加する。最後のコモン電極にコモン選択電圧波形が印加された後もしばらくの間は、コモン保持電圧波形を印加する。一方、各セグメント電極には表示内容に応じて液晶の配向状態をプレーナー配向に導くデータON信号波形、フォーカルコニック配向に導くデータOFF信号波形を配置した駆動電圧波形を印加する。   Each common electrode has a reset period consisting of repetition of a reset voltage waveform, a selection period consisting of a selection voltage waveform, and a voltage waveform having a holding period consisting of repetition of a holding voltage waveform in this order while shifting the common voltage waveform by the selection period. Sequentially applied to the common electrode of the cholesteric liquid crystal display element. The common holding voltage waveform is applied for a while after the common selection voltage waveform is applied to the last common electrode. On the other hand, a drive voltage waveform in which a data ON signal waveform for guiding the liquid crystal alignment state to the planar alignment and a data OFF signal waveform for guiding the focal conic alignment are applied to each segment electrode in accordance with display contents.

図5Bに示すように、図3Aに示したコモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、セグメント電極に出力するデータ信号の組み合わせをY、図4Aに示したコモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、セグメント電極に出力するデータ信号の組み合わせをXとする。   As shown in FIG. 5B, the combination of the reset voltage waveform output to the common electrode shown in FIG. 3A, the selection voltage waveform, the holding voltage waveform, the non-selection voltage waveform, and the data signal output to the segment electrode is shown in Y, FIG. 4A. Let X be the combination of the reset voltage waveform output to the common electrode, the selection voltage waveform, the holding voltage waveform, the non-selection voltage waveform, and the data signal output to the segment electrode.

図5Cは、図5Aで各コモン電極に出力する電圧波形と、各セグメント電極に出力する電圧波形とを電圧軸を併せて横方向に並べた図である。図5Cに示すように、図5Aでは、選択電圧波形の長さ単位で、Y、X、Y、X・・・というようにYとXを交互に各電極に出力する。   FIG. 5C is a diagram in which the voltage waveform output to each common electrode in FIG. 5A and the voltage waveform output to each segment electrode are arranged in the horizontal direction together with the voltage axis. As shown in FIG. 5C, in FIG. 5A, Y and X are alternately output to each electrode as Y, X, Y, X.

液晶表示素子の画素には、コモン電極に出力する電圧波形からなるコモン駆動電圧波形、セグメント電極に出力する信号波形からなるセグメント駆動波形の差が出力される。一例として、図5Aの(COM3、SEG2)および(COM8、SEG1)の各画素に印加される電圧波形を図6に示す。   The pixel of the liquid crystal display element outputs a difference between a common drive voltage waveform composed of a voltage waveform output to the common electrode and a segment drive waveform composed of a signal waveform output to the segment electrode. As an example, FIG. 6 shows voltage waveforms applied to the pixels (COM3, SEG2) and (COM8, SEG1) in FIG. 5A.

電圧波形を簡単にするために図5Aでは、リセット期間はコモン選択電圧波形の6回分、保持期間をコモン選択電圧波形4回分としているが、本発明ではこれに限定されるものではない。   In order to simplify the voltage waveform, in FIG. 5A, the reset period is six times of the common selection voltage waveform and the holding period is four times of the common selection voltage waveform. However, the present invention is not limited to this.

通常リセット期間は、コモン選択電圧波形の10回から60回分、一方、保持期間はコモン選択電圧波形の10回から40回分に設定するが、画素に印加される電圧波形の正の電圧部分の実効電圧と負の電圧部分の実効電圧を等しくするためには、リセット期間、保持期間ともコモン選択電圧波形の偶数倍にする必要がある。   The normal reset period is set to 10 to 60 times of the common selection voltage waveform, while the holding period is set to 10 to 40 times of the common selection voltage waveform, but the positive voltage portion of the voltage waveform applied to the pixel is effective. In order to make the voltage and the effective voltage of the negative voltage portion equal, both the reset period and the holding period need to be an even multiple of the common selection voltage waveform.

図5Aでは、コモン電極が9本、セグメント電極が4本のマトリクス構造を示したが、本発明では電極の本数はこれに限定されない。コレステリック液晶はメモリ性を有するので、理論上コモン電極数、セグメント電極数に制限はない。   Although FIG. 5A shows a matrix structure with nine common electrodes and four segment electrodes, the number of electrodes is not limited to this in the present invention. Since the cholesteric liquid crystal has a memory property, the number of common electrodes and the number of segment electrodes are theoretically unlimited.

図3Aに示したコモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、セグメント電極に出力するデータ信号の組み合わせと、図4Aに示したコモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、セグメント電極に出力するデータ信号の組み合わせとの2種類の信号の組み合わせを使用して、画素に印加される駆動電圧波形の正電圧部分の実効電圧と、負電圧部分の実効電圧が等しくなるようにコレステリック液晶表示素子をマトリクス駆動するために、各コモン電極、各セグメント電極に実際に出力する電圧波形の第2の例を図7に示す。   The combination of the reset voltage waveform output to the common electrode shown in FIG. 3A, the selection voltage waveform, the holding voltage waveform, the non-selection voltage waveform, the data signal output to the segment electrode, and the reset voltage output to the common electrode shown in FIG. 4A Using a combination of two types of signals: a waveform, a selection voltage waveform, a holding voltage waveform, a non-selection voltage waveform, and a combination of data signals output to the segment electrodes, the positive voltage portion of the drive voltage waveform applied to the pixel FIG. 7 shows a second example of the voltage waveform actually output to each common electrode and each segment electrode in order to drive the cholesteric liquid crystal display element in a matrix so that the effective voltage and the effective voltage of the negative voltage portion are equal. .

図3Aに示したコモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形と、セグメント電極に出力するデータ信号との組み合わせをY、図4Aに示したコモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形と、セグメント電極に出力するデータと信号の組み合わせをXとすると、図7では、選択電圧波形の長さ単位で、Y、Y、Y、X、X、X、Y、Y、Y、X、X、X・・・というようにYとXを3回ずつ交互に各電極に出力する。   A combination of the reset voltage waveform, selection voltage waveform, holding voltage waveform, non-selection voltage waveform output to the common electrode shown in FIG. 3A and the data signal output to the segment electrode is output to the common electrode shown in FIG. 4A. In FIG. 7, if the combination of the reset voltage waveform, the selection voltage waveform, the holding voltage waveform, the non-selection voltage waveform, and the data and signal output to the segment electrode is X, Y, Y , Y, X, X, X, Y, Y, Y, X, X, X..., Y and X are alternately output to each electrode three times.

図7中の(COM3、SEG2)および(COM8、SEG1)の各画素に印加される電圧波形を図8に示す。   FIG. 8 shows voltage waveforms applied to the pixels (COM3, SEG2) and (COM8, SEG1) in FIG.

画素に印加される電圧波形の、正の電圧部分の実効電圧と、負の電圧部分の実効電圧とを等しくするためには、リセット期間、保持期間ともコモン選択電圧波形の6の倍数倍にする必要がある。   In order to make the effective voltage of the positive voltage portion equal to the effective voltage of the negative voltage portion of the voltage waveform applied to the pixel, both the reset period and the holding period are multiples of 6 times the common selection voltage waveform. There is a need.

一般的に、各電極に出力する電圧波形を、Y、Y・・Y、X、X・・・X、Y、Y・・・Y、X、X・・・X、・・・というようにYとXをn回ずつ交互に構成することも可能である。この場合、リセット期間、保持期間ともコモン選択電圧波形の2nの倍数倍にすることで、画素に印加される電圧波形の正の電圧部分の実効電圧と、負の電圧部分の実効電圧とを等しくできる。   Generally, the voltage waveform output to each electrode is Y, Y... Y, X, X ... X, Y, Y ... Y, X, X ... X,. It is also possible to configure Y and X alternately n times. In this case, by making the reset period and the holding period a multiple of 2n times the common selection voltage waveform, the effective voltage of the positive voltage portion of the voltage waveform applied to the pixel is equal to the effective voltage of the negative voltage portion. it can.

また、図9、図11に示すように、m回目の液晶表示素子の表示内容の書き換えをYのみを使用して行い、m+1回目の液晶表示素子の表示内容の書き換えをXのみを使用して行うことで、画素に印加される電圧波形の正負のバランスをとっても良い。   Further, as shown in FIGS. 9 and 11, the display content of the mth liquid crystal display element is rewritten using only Y, and the display content of the m + 1st liquid crystal display element is rewritten using only X. By doing so, the positive and negative balance of the voltage waveform applied to the pixel may be taken.

図9中の(COM3、SEG2)および(COM8、SEG1)の各画素に印加される電圧波形を図10に、図11中の(COM3、SEG2)および(COM8、SEG1)の各画素に印加される電圧波形を図12に示す。   The voltage waveforms applied to the pixels (COM3, SEG2) and (COM8, SEG1) in FIG. 9 are shown in FIG. 10, and are applied to the pixels (COM3, SEG2) and (COM8, SEG1) in FIG. FIG. 12 shows voltage waveforms.

説明を簡単にするために、セグメント電極に出力する波形を、データON信号波形、データOFF信号波形の2種類にして説明してきたが、階調表示を行うためには、データON信号波形とデータOFF信号波形を、所望の割合で混合したデータ階調信号波形を、表示内容にあわせてセグメント電極に出力する。図13および図14は、それぞれ図3A、図4Aに、データ階調信号波形を加えたものである。図中、合成波形にはE(ON)、R(OFF)、N’(GS)などのように呼び名を記載している。これら図から明らかなように、コモン電極に出力する保持電圧波形とセグメント電極に出力する3つの信号の合成波形は、すべて電圧の絶対値は常に同じである。   To simplify the explanation, the waveform output to the segment electrode has been described with two types of data ON signal waveform and data OFF signal waveform. However, in order to perform gradation display, the data ON signal waveform and data A data gradation signal waveform obtained by mixing the OFF signal waveform at a desired ratio is output to the segment electrode in accordance with the display content. 13 and FIG. 14 are obtained by adding data gradation signal waveforms to FIG. 3A and FIG. 4A, respectively. In the figure, names are written in the synthesized waveform such as E (ON), R (OFF), N ′ (GS). As is apparent from these figures, the absolute value of the voltage is always the same in the holding voltage waveform output to the common electrode and the combined waveform of the three signals output to the segment electrodes.

以下に、さらに具体例を説明する。コレステリック液晶表示素子10として、0.7gの大日本インキ化学工業製ネマティック液晶RPD−84202に、0.2gのメルク社製カイラル剤CB−15と、0.1gの旭電化工業社製カイラル剤CNL−617Rとを混合して得たコレステリック液晶を使用して、図2に示すコレステリック液晶表示素子を作成した。液晶層の厚みは4.5μmである。   Specific examples will be described below. As the cholesteric liquid crystal display element 10, 0.7 g of nematic liquid crystal RPD-84202 manufactured by Dainippon Ink and Chemicals, 0.2 g of chiral agent CB-15 manufactured by Merck and 0.1 g of chiral agent CNL manufactured by Asahi Denka Kogyo Co., Ltd. A cholesteric liquid crystal display element shown in FIG. 2 was prepared using a cholesteric liquid crystal obtained by mixing -617R. The thickness of the liquid crystal layer is 4.5 μm.

得られたコレステリック液晶表示素子に、図13に示す電圧波形の組み合わせおよび図14に示す電圧波形の組み合わせで構成した図15に示す電圧波形(波形A、波形B、波形C)を印加して、選択期間の電圧と液晶表示素子の視感反射率との関係を調べた。   A voltage waveform (waveform A, waveform B, waveform C) shown in FIG. 15 configured by a combination of voltage waveforms shown in FIG. 13 and a combination of voltage waveforms shown in FIG. 14 is applied to the obtained cholesteric liquid crystal display element, The relationship between the voltage during the selection period and the luminous reflectance of the liquid crystal display element was examined.

各波形において、リセット期間、保持期間は固定し、選択期間の0V以外の期間の電圧を横軸に、そのときの液晶表示素子の視感反射率を縦軸に表したものを図16に示す。   In each waveform, the reset period and the holding period are fixed, the voltage in the selection period other than 0 V is plotted on the horizontal axis, and the luminous reflectance of the liquid crystal display element at that time is represented on the vertical axis in FIG. .

波形A、波形Bおよび波形Cは、保持期間の最初の波形が、図14のE’(ON)かE’(OFF)かE’(GS)の違いだけで、その他の期間の波形は、すべて同じである。   Waveform A, waveform B, and waveform C are the first waveforms in the holding period only in the difference between E ′ (ON), E ′ (OFF), and E ′ (GS) in FIG. All are the same.

図16に示すように、波形Aの結果、波形Bの結果、および波形Cの結果は、電圧−反射率曲線は一致していることがわかる。   As shown in FIG. 16, it can be seen that the results of waveform A, the result of waveform B, and the result of waveform C match the voltage-reflectance curves.

階調表示は、図16においてRON、ROFFの中間で行うので、この結果から、液晶表示素子の表示内容によらず、階調表示の反射率を制御することが可能であることがわかる。   Since gradation display is performed between RON and ROFF in FIG. 16, it can be seen from this result that the reflectance of gradation display can be controlled regardless of the display content of the liquid crystal display element.

実施例と同じコレステリック液晶表示素子に、図17に示す電圧波形の組み合わせおよび図18に示す電圧波形の組み合わせで構成した図19に示す電圧波形(波形A、波形B)を印加して、選択期間の電圧と液晶表示素子の視感反射率との関係を調べた。   A voltage waveform (waveform A, waveform B) shown in FIG. 19 configured by a combination of voltage waveforms shown in FIG. 17 and a combination of voltage waveforms shown in FIG. 18 is applied to the same cholesteric liquid crystal display element as in the example, and a selection period The relationship between the voltage and the luminous reflectance of the liquid crystal display element was investigated.

各波形において、リセット期間、保持期間は固定し、選択期間の0V以外の期間の電圧を横軸に、そのときの液晶表示素子の視感反射率を縦軸に表したものを図20に示す。   In each waveform, the reset period and the holding period are fixed, and the voltage in the selection period other than 0 V is shown on the horizontal axis, and the luminous reflectance of the liquid crystal display element at that time is shown on the vertical axis in FIG. .

波形Aおよび波形Bは、保持期間の最初の波形が、図18のE’(ON)かE’(OFF)の違いだけで、その他の期間の波形は、すべて同じである。   The waveforms A and B are the same in all other periods except that the first waveform in the holding period is the difference between E ′ (ON) and E ′ (OFF) in FIG.

図20に示すように、波形Aの結果と、波形Bの結果は、電圧−反射率曲線が一致していない。図20において、液晶表示素子の特定画素(COMn、SEGm)に反射率がRGSの階調状態を得たいときに、(COMn+1、SEGm)がプレーナー配向(ON)の場合は問題ないが、(COMn+1、SEGm)がフォーカルコニック配向(OFF)の場合には、ROFFの反射率になってしまうことを意味している。 すなわち、このような波形による駆動では、表示内容の影響を受けるので、階調表示の反射率を制御することができない。   As shown in FIG. 20, the voltage-reflectance curve does not match between the result of waveform A and the result of waveform B. In FIG. 20, there is no problem when (COMn + 1, SEGm) is planar alignment (ON) when it is desired to obtain a gradation state with a reflectance of RGS at a specific pixel (COMn, SEGm) of the liquid crystal display element. , SEGm) means that the reflectance is ROFF when the focal conic orientation is (OFF). That is, driving with such a waveform is affected by the display content, and thus the reflectance of gradation display cannot be controlled.

以上のように、図3、図4、図13、図14のようにコモン電極に出力する保持電圧波形とセグメント電極に出力するデータ信号との合成波形がすべて、常に電圧の絶対値が同じにすることによって、階調表示の反射率を制御できる。   As described above, as shown in FIGS. 3, 4, 13, and 14, the combined waveform of the holding voltage waveform output to the common electrode and the data signal output to the segment electrode is always the same in absolute voltage value. By doing so, the reflectance of gradation display can be controlled.

同様に、図21A、図21B、図21C、図22A、図22B、図22Cに示す波形による駆動方法でも、階調表示の反射率を制御できる。図21A、図21B、図21Cに示す波形の組み合わせ、図22A、図22B、図22Cに示す波形の組み合わせを使用することによって、すべての画素に印加される駆動電圧波形の正の電圧部分の実効電圧と負の電圧部分の実効電圧とを等しくすることも可能である。   Similarly, the reflectance of gradation display can also be controlled by the driving method using the waveforms shown in FIGS. 21A, 21B, 21C, 22A, 22B, and 22C. By using the combination of waveforms shown in FIGS. 21A, 21B, and 21C, and the combination of waveforms shown in FIGS. 22A, 22B, and 22C, the effective of the positive voltage portion of the drive voltage waveform applied to all pixels is effective. It is also possible to make the voltage equal to the effective voltage of the negative voltage portion.

図21Bおよび図22Bにおいて、コモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、およびセグメント電極に出力するデータON信号波形、データOFF信号波形は、すべて6つのユニット期間(1)〜(6)からなる。これらの期間は、すべて同一である。   21B and 22B, the reset voltage waveform output to the common electrode, the selection voltage waveform, the holding voltage waveform, the non-selection voltage waveform, and the data ON signal waveform and the data OFF signal waveform output to the segment electrode are all six units. It consists of periods (1) to (6). These periods are all the same.

コモン電極に出力する4種類の電圧波形は、すべて同一のユニット期間(1)〜(6)において、3値の電圧からなる。   The four types of voltage waveforms output to the common electrode are all composed of ternary voltages in the same unit period (1) to (6).

また、セグメント電極に出力するデータON信号波形、データOFF信号波形は、ユニット期間(1)、(2)、(5)および(6)において1値(Vs0=0V)であり、ユニット期間(3)および(4)は2値(Vs1、−Vs1)の電圧で構成されている。   Further, the data ON signal waveform and the data OFF signal waveform output to the segment electrode are one value (Vs0 = 0V) in the unit periods (1), (2), (5) and (6), and the unit period (3 ) And (4) are composed of binary (Vs1, -Vs1) voltages.

データON信号波形、データOFF信号波形がともに0V以外の電圧を出力するユニット期間(3)および(4)に注目すると、コモン電極に出力する保持電圧波形と非選択電圧波形は、同じ電圧Vc0で構成されている。   When attention is paid to the unit periods (3) and (4) in which the data ON signal waveform and the data OFF signal waveform output voltages other than 0 V, the holding voltage waveform output to the common electrode and the non-selection voltage waveform are the same voltage Vc0. It is configured.

したがって、図21Aおよび図22Aに示すように、コモン保持電圧波形とデータON信号波形の合成波形と、コモン保持電圧波形とデータOFF信号波形の合成波形とは、すべてのユニット期間で電圧の絶対値が同じである。   Therefore, as shown in FIGS. 21A and 22A, the combined waveform of the common holding voltage waveform and the data ON signal waveform and the combined waveform of the common holding voltage waveform and the data OFF signal waveform are the absolute values of the voltages in all unit periods. Are the same.

再び図21B、図22Bに着目すると、データON信号波形、データOFF信号波形とも、0V(=Vs0)を出力する期間は、0V以外の電圧を出力する期間の2倍である。   When attention is paid again to FIGS. 21B and 22B, the period in which 0 V (= Vs0) is output for both the data ON signal waveform and the data OFF signal waveform is twice the period in which a voltage other than 0 V is output.

本発明のコレステリック液晶表示装置の構成を示す概略図である。It is the schematic which shows the structure of the cholesteric liquid crystal display device of this invention. 本発明のコレステリック液晶表示装置に使用されるコレステリック液晶表示素子の概略図である。It is the schematic of the cholesteric liquid crystal display element used for the cholesteric liquid crystal display device of this invention. コモン電極に出力する4種類の電圧波形、セグメント電極に出力する2種類のデータ信号と、その合成波形とを示す図である。It is a figure which shows four types of voltage waveforms output to a common electrode, two types of data signals output to a segment electrode, and its synthetic waveform. コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号とを比較するために、時間軸を併せて縦方向に並べた図である。In order to compare four types of voltage waveforms output to a common electrode and two types of data signals output to a segment electrode, FIG. コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号とを比較するために、電圧軸を併せて横方向に並べた図である。In order to compare four types of voltage waveforms output to a common electrode and two types of data signals output to a segment electrode, the voltage axes are aligned in the horizontal direction. コモン電極に出力する4種類の電圧波形、セグメント電極に出力する2種類のデータ信号と、その合成波形とを示す図である。It is a figure which shows four types of voltage waveforms output to a common electrode, two types of data signals output to a segment electrode, and its synthetic waveform. コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号とを比較するために、時間軸を併せて縦方向に並べた図である。In order to compare four types of voltage waveforms output to a common electrode and two types of data signals output to a segment electrode, FIG. コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号とを比較するために、電圧軸を併せて横方向に並べた図である。In order to compare four types of voltage waveforms output to a common electrode and two types of data signals output to a segment electrode, the voltage axes are aligned in the horizontal direction. コレステリック液晶表示素子をマトリクス駆動するために、各コモン電極、各セグメント電極に実際に出力する電圧波形の一例を示す図である。It is a figure which shows an example of the voltage waveform actually output to each common electrode and each segment electrode in order to carry out matrix drive of a cholesteric liquid crystal display element. 図3Aおよび図4Aに示したコモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、セグメント電極に出力するデータ信号の組み合わせを示す図である。It is a figure which shows the combination of the data signal output to the reset voltage waveform output to the common electrode shown to FIG. 3A and FIG. 4A, a selection voltage waveform, a holding voltage waveform, a non-selection voltage waveform, and a segment electrode. 図5Aで各コモン電極に出力する電圧波形と、各セグメント電極に出力する電圧波形とを時間軸を併せて横方向に並べた図である。FIG. 5B is a diagram in which a voltage waveform output to each common electrode and a voltage waveform output to each segment electrode in FIG. 図5Aの(COM3、SEG2)および(COM8、SEG1)の各画素に印加される電圧波形を示す図である。It is a figure which shows the voltage waveform applied to each pixel of (COM3, SEG2) and (COM8, SEG1) of FIG. 5A. コレステリック液晶表示素子をマトリクス駆動するために、各コモン電極、各セグメント電極に実際に出力する電圧波形の一例を示す図である。It is a figure which shows an example of the voltage waveform actually output to each common electrode and each segment electrode in order to carry out matrix drive of a cholesteric liquid crystal display element. 図7中の(COM3、SEG2)および(COM8、SEG1)の各画素に印加される電圧波形を示す図である。It is a figure which shows the voltage waveform applied to each pixel of (COM3, SEG2) and (COM8, SEG1) in FIG. コレステリック液晶表示素子をマトリクス駆動するために、各コモン電極、各セグメント電極に実際に出力する電圧波形の一例を示す図である。It is a figure which shows an example of the voltage waveform actually output to each common electrode and each segment electrode in order to carry out matrix drive of a cholesteric liquid crystal display element. 図9中の(COM3、SEG2)および(COM8、SEG1)の各画素に印加される電圧波形を示す図である。It is a figure which shows the voltage waveform applied to each pixel of (COM3, SEG2) and (COM8, SEG1) in FIG. コレステリック液晶表示素子をマトリクス駆動するために、各コモン電極、各セグメント電極に実際に出力する電圧波形の一例を示す図である。It is a figure which shows an example of the voltage waveform actually output to each common electrode and each segment electrode in order to carry out matrix drive of a cholesteric liquid crystal display element. 図11中の(COM3、SEG2)および(COM8、SEG1)の各画素に印加される電圧波形を示す図である。It is a figure which shows the voltage waveform applied to each pixel of (COM3, SEG2) and (COM8, SEG1) in FIG. データ階調信号波形を含む電圧波形を示す図である。It is a figure which shows the voltage waveform containing a data gradation signal waveform. データ階調信号波形を含む電圧波形を示す図である。It is a figure which shows the voltage waveform containing a data gradation signal waveform. 図13に示す電圧波形の組合せおよび図14に示す電圧波形の組み合わせで構成した電圧波形を示す図である。It is a figure which shows the voltage waveform comprised by the combination of the voltage waveform shown in FIG. 13, and the combination of the voltage waveform shown in FIG. 液晶表示素子のパルス電圧−視感反射率の特性を示す図である。It is a figure which shows the characteristic of the pulse voltage-luminous reflectance of a liquid crystal display element. 電圧波形を示す図である。It is a figure which shows a voltage waveform. 電圧波形を示す図である。It is a figure which shows a voltage waveform. 図17に示す電圧波形の組み合わせおよび図18に示す電圧波形の組み合わせで構成した電圧波形を示す図である。It is a figure which shows the voltage waveform comprised by the combination of the voltage waveform shown in FIG. 17, and the combination of the voltage waveform shown in FIG. 液晶表示素子のパルス電圧−視感反射率の特性を示す図である。It is a figure which shows the characteristic of the pulse voltage-luminous reflectance of a liquid crystal display element. コモン電極に出力する4種類の電圧波形、セグメント電極に出力する2種類のデータ信号と、その合成波形とを示す図である。It is a figure which shows four types of voltage waveforms output to a common electrode, two types of data signals output to a segment electrode, and its synthetic waveform. コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号とを比較するために、時間軸を併せて縦方向に並べた図である。In order to compare four types of voltage waveforms output to a common electrode and two types of data signals output to a segment electrode, FIG. コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号とを比較するために、電圧軸を併せて横方向に並べた図である。In order to compare four types of voltage waveforms output to a common electrode and two types of data signals output to a segment electrode, the voltage axes are aligned in the horizontal direction. コモン電極に出力する4種類の電圧波形、セグメント電極に出力する2種類のデータ信号と、その合成波形とを示す図である。It is a figure which shows four types of voltage waveforms output to a common electrode, two types of data signals output to a segment electrode, and its synthetic waveform. コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号とを比較するために、時間軸を併せて縦方向に並べた図である。In order to compare four types of voltage waveforms output to a common electrode and two types of data signals output to a segment electrode, FIG. コモン電極に出力する4種類の電圧波形と、セグメント電極に出力する2種類のデータ信号とを比較するために、電圧軸を併せて横方向に並べた図である。In order to compare four types of voltage waveforms output to a common electrode and two types of data signals output to a segment electrode, the voltage axes are aligned in the horizontal direction. DDS法の駆動電圧波形を示す図である。It is a figure which shows the drive voltage waveform of DDS method. 単純マトリクスパネルを駆動させるために、コモン電極に印加される電圧のタイミング図である。It is a timing diagram of the voltage applied to a common electrode in order to drive a simple matrix panel. コモン電極に印加されるリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形と、セグメント電極に印加されるプレーナー用のON信号波形、フォーカルコニック用OFF信号波形と、これらの合成波形とを示す図である。Reset voltage waveform applied to the common electrode, selection voltage waveform, holding voltage waveform, non-selection voltage waveform, planar ON signal waveform applied to the segment electrode, focal conic OFF signal waveform, and their combined waveforms FIG. コモン電極に印加される波形と、セグメント電極に印加される波形とを比較するために、時間軸を併せて縦方向に並べた図である。In order to compare the waveform applied to a common electrode, and the waveform applied to a segment electrode, it is the figure which put in order the vertical axis along with the time axis. コレステリック液晶表示素子を駆動させるために、各コモン電極、各セグメント電極に実際に出力する電圧波形の一例を示す図である。It is a figure which shows an example of the voltage waveform actually output to each common electrode and each segment electrode in order to drive a cholesteric liquid crystal display element. 図26Aの各コモン電極に出力する電圧波形を示す図である。It is a figure which shows the voltage waveform output to each common electrode of FIG. 26A. 図26Aの各セグメント電極に出力する電圧波形を示す図である。It is a figure which shows the voltage waveform output to each segment electrode of FIG. 26A. (COM2、SEG1)の画素に印加される電圧波形を示す図である。It is a figure which shows the voltage waveform applied to the pixel of (COM2, SEG1). (COM2、SEG3)の画素に印加される電圧波形を示す図である。It is a figure which shows the voltage waveform applied to the pixel of (COM2, SEG3).

符号の説明Explanation of symbols

1 基板
2 電極
3 電気絶縁膜
4 配向膜
5 メインシール
6 コレステリック液晶
7 光吸収膜
10 コレステリック液晶表示素子
12 コモンドライバ
14 セグメントドライバ
16 コントローラ
18 電源



DESCRIPTION OF SYMBOLS 1 Substrate 2 Electrode 3 Electrical insulation film 4 Alignment film 5 Main seal 6 Cholesteric liquid crystal 7 Light absorption film 10 Cholesteric liquid crystal display element 12 Common driver 14 Segment driver 16 Controller 18 Power supply



Claims (12)

第1のガラス基板の表面に設けられたコモン電極群と、前記第1のガラス基板と対向配置された第2のガラス基板の表面に前記コモン電極群の方向に対して直交する方向に設けられたセグメント電極群と、前記コモン電極群とセグメント電極群の間に介在するコレステリック液晶とによりマトリックス状に画素が構成され、前記画素に電圧を印加しないときにプレーナ状態、フォーカルコニック状態、またはそれらの中間状態からなる表示状態が液晶のメモリー性により維持されるコレステリック液晶表示素子に対して、前記コモン電極およびセグメント電極に印加する電圧の差により前記画素を構成する液晶に電圧を印加して表示内容の書き換えを行う液晶表示素子の駆動方法であって、
前記各コモン電極から、前記コレステリック液晶をホメオトロピック配向状態にするためのリセット電圧波形、前記コレステリック液晶の最終的な配向状態を選択するための選択電圧波形、前記選択電圧波形で選択された配向状態を保持するための保持電圧波形、および、マトリクス駆動を行うために必要な非選択電圧波形からなるコモン電極駆動電圧波形を、コレステリック液晶表示素子に印加するステップと、
前記各セグメント電極から、前記コレステリック液晶の最終的な配向状態をプレーナー配向状態に決定するON信号波形と、前記コレステリック液晶の最終的な配向状態をフォーカルコニック配向状態に決定するOFF信号波形と、データ階調信号波形とを含むセグメント電極駆動電圧波形を、コレステリック液晶表示素子に印加するステップとを含み、
前記保持電圧波形と前記ON信号波形の合成波形と、前記保持電圧波形と前記OFF信号波形の合成波形が、常に電圧の絶対値が同じであることを特徴とするコレステリック液晶表示素子の駆動方法。
The common electrode group provided on the surface of the first glass substrate, and the surface of the second glass substrate disposed opposite to the first glass substrate are provided in a direction orthogonal to the direction of the common electrode group. The segment electrode group and the cholesteric liquid crystal interposed between the common electrode group and the segment electrode group form a pixel in a matrix, and when no voltage is applied to the pixel, a planar state, a focal conic state, or their In contrast to a cholesteric liquid crystal display element in which a display state consisting of an intermediate state is maintained by the memory property of the liquid crystal, a voltage is applied to the liquid crystal constituting the pixel by the difference in voltage applied to the common electrode and the segment electrode. A method of driving a liquid crystal display element for rewriting
From each of the common electrodes, a reset voltage waveform for bringing the cholesteric liquid crystal into a homeotropic alignment state, a selection voltage waveform for selecting a final alignment state of the cholesteric liquid crystal, and an alignment state selected by the selection voltage waveform Applying a common electrode driving voltage waveform consisting of a holding voltage waveform for holding and a non-selection voltage waveform necessary for performing matrix driving to the cholesteric liquid crystal display element;
From each segment electrode, an ON signal waveform for determining the final alignment state of the cholesteric liquid crystal to a planar alignment state, an OFF signal waveform for determining the final alignment state of the cholesteric liquid crystal to a focal conic alignment state, and data Applying a segment electrode driving voltage waveform including a gradation signal waveform to a cholesteric liquid crystal display element,
A method for driving a cholesteric liquid crystal display element, wherein the combined waveform of the holding voltage waveform and the ON signal waveform and the combined waveform of the holding voltage waveform and the OFF signal waveform always have the same voltage absolute value.
前記コモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、および前記セグメント電極に出力するON信号波形、OFF信号波形は、同一数のユニット期間を有し、前記保持電圧波形と前記非選択電圧波形は、同じ電圧を出力するユニット期間を有することを特徴とする請求項1に記載のコレステリック液晶表示素子の駆動方法。   The reset voltage waveform, selection voltage waveform, holding voltage waveform, non-selection voltage waveform output to the common electrode, and the ON signal waveform and OFF signal waveform output to the segment electrode have the same number of unit periods, and the holding 2. The driving method of a cholesteric liquid crystal display element according to claim 1, wherein the voltage waveform and the non-selection voltage waveform have a unit period for outputting the same voltage. 前記コモン電極に出力するリセット電圧波形、選択電圧波形、保持電圧波形、および非選択電圧波形は、同一のユニット期間において、3値の電圧で構成することを特徴とする請求項2に記載のコレステリック液晶表示素子の駆動方法。   3. The cholesteric according to claim 2, wherein the reset voltage waveform, the selection voltage waveform, the holding voltage waveform, and the non-selection voltage waveform output to the common electrode are configured by three-value voltages in the same unit period. A driving method of a liquid crystal display element. 前記セグメント電極に出力するON信号波形およびOFF信号波形は、同一のユニット期間において、2値の電圧で構成することを特徴とする請求項2または3に記載のコレステリック液晶表示素子の駆動方法。   4. The method for driving a cholesteric liquid crystal display element according to claim 2, wherein the ON signal waveform and the OFF signal waveform output to the segment electrode are constituted by binary voltages in the same unit period. 前記2値の電圧は、0Vと0V以外の電圧とであり、前記セグメント電極に出力するON信号波形およびOFF信号波形は、0Vを出力するユニット期間を有し、0Vを出力する期間は、0V以外の電圧を出力する期間の1.5倍以上であることを特徴とする請求項4に記載のコレステリック液晶表示素子の駆動方法。   The binary voltage is a voltage other than 0V and 0V. The ON signal waveform and the OFF signal waveform output to the segment electrode have a unit period for outputting 0V, and the period for outputting 0V is 0V. 5. The driving method of a cholesteric liquid crystal display element according to claim 4, wherein the driving period is 1.5 times or more of a period during which a voltage other than the above is output. 前記コモン電極に出力する保持電圧波形および非選択電圧波形が同じ電圧を出力するユニット期間を有し、このユニット期間は、前記セグメント電極に出力するON信号波形の0V以外の電圧を出力するユニット期間とOFF信号波形の0V以外の電圧を出力するユニット期間とであることを特徴とする請求項5に記載のコレステリック液晶表示素子の駆動方法。   The holding voltage waveform output to the common electrode and the non-selection voltage waveform have a unit period for outputting the same voltage, and this unit period is a unit period for outputting a voltage other than 0 V of the ON signal waveform output to the segment electrode. 6. The driving method of a cholesteric liquid crystal display element according to claim 5, wherein the unit period for outputting a voltage other than 0 V of the OFF signal waveform is output. 前記2値の電圧は、前記液晶表示素子に出力する電圧の最大値Vmaxと、前記最大値Vmax以外の電圧とであり、前記セグメント電極に出力するON信号波形およびOFF信号波形は、前記最大値Vmaxを出力するユニット期間を有し、前記最大値Vmaxを出力する期間は、前記最大値Vmax以外の電圧を出力する期間の1.5倍以上であることを特徴とする請求項4に記載のコレステリック液晶表示素子の駆動方法。   The binary voltage is a maximum value Vmax of the voltage output to the liquid crystal display element and a voltage other than the maximum value Vmax. The ON signal waveform and the OFF signal waveform output to the segment electrode are the maximum value. 5. The unit according to claim 4, further comprising: a unit period for outputting Vmax, wherein the period for outputting the maximum value Vmax is 1.5 times or more of a period for outputting a voltage other than the maximum value Vmax. A driving method of a cholesteric liquid crystal display element. 前記コモン電極に出力する保持電圧波形および非選択電圧波形が同じ電圧を出力するユニット期間を有し、このユニット期間は、前記セグメント電極に出力するON信号波形の前記最大値Vmax以外の電圧を出力するユニット期間と、OFF信号波形の前記最大値Vmax以外の電圧を出力するユニット期間とであることを特徴とする請求項7に記載のコレステリック液晶表示素子の駆動方法。   The holding voltage waveform output to the common electrode and the non-selection voltage waveform have a unit period for outputting the same voltage, and this unit period outputs a voltage other than the maximum value Vmax of the ON signal waveform output to the segment electrode. 8. The method of driving a cholesteric liquid crystal display element according to claim 7, wherein the unit period is a unit period for outputting a voltage other than the maximum value Vmax of the OFF signal waveform. 複数のコモン電極と複数のセグメント電極との各交差部で画素を形成するコレステリック液晶表示素子と、
前記液晶素子の各画素のコレステリック液晶を、ホメオトロピック配向にするためのリセット電圧波形と、前記コレステリック液晶の最終的な配向状態を選択するための選択電圧波形と、前記選択電圧波形で選択された配向状態を保持するための保持電圧波形と、前記コレステリック液晶表示素子をマトリクス駆動するために必要な非選択電圧波形を含む駆動電圧波形を、各コモン電極から前記コレステリック液晶表示素子に印加するコモンドライバと、
前記コレステリック液晶の最終的な配向状態をプレーナー配向状態に決定するON信号波形と、前記コレステリック液晶の最終的な配向状態をフォーカルコニック配向状態に決定するOFF信号波形と、前記コレステリック液晶の最終的な配向状態をプレーナー配向とフォーカルコニック配向の混合状態に決定する階調信号波形とを含む駆動電圧波形を、各セグメント電極から前記コレステリック液晶表示素子に印加するセグメントドライバと、
前記コモンドライバおよびセグメントドライバを制御するコントローラとを備え、
前記コントローラは、前記リセット電圧波形の繰り返しからなるリセット期間、前記選択電圧波形からなる選択期間、前記保持電圧波形の繰り返しからなる保持期間をこの順番に有する電圧波形を少なくとも含むコモン電圧波形を、前記選択期間分ずらしながら前記コレステリック液晶表示素子のコモン電極に順次印加するように前記コモンドライバを制御し、
前記コントローラーは、表示内容に対応して、前記選択期間に同期させて、ON信号波形、OFF信号波形、階調信号波形を少なくとも配置したセグメント電圧波形を前記コレステリック液晶表示素子のセグメント電極に印加するように前記セグメントドライバを制御し、
前記コントローラーは、前記保持期間に前記コレステリック液晶表示素子の画素に印加される電圧波形が、常に電圧の絶対値が同じになるように、前記コモンドライバおよび前記セグメントドライバを制御することを特徴とするコレステリック液晶表示素子装置。
A cholesteric liquid crystal display element that forms a pixel at each intersection of a plurality of common electrodes and a plurality of segment electrodes;
The cholesteric liquid crystal of each pixel of the liquid crystal element is selected by the reset voltage waveform for homeotropic alignment, the selection voltage waveform for selecting the final alignment state of the cholesteric liquid crystal, and the selection voltage waveform A common driver for applying a driving voltage waveform including a holding voltage waveform for maintaining the alignment state and a non-selection voltage waveform necessary for matrix driving of the cholesteric liquid crystal display element from each common electrode to the cholesteric liquid crystal display element When,
An ON signal waveform for determining the final alignment state of the cholesteric liquid crystal as a planar alignment state, an OFF signal waveform for determining the final alignment state of the cholesteric liquid crystal as a focal conic alignment state, and a final signal of the cholesteric liquid crystal A segment driver that applies a drive voltage waveform including a gradation signal waveform that determines an alignment state to a mixed state of planar alignment and focal conic alignment from each segment electrode to the cholesteric liquid crystal display element;
A controller for controlling the common driver and the segment driver,
The controller has a common voltage waveform including at least a voltage waveform having a reset period consisting of repetition of the reset voltage waveform, a selection period consisting of the selection voltage waveform, and a holding period consisting of repetition of the holding voltage waveform in this order, Controlling the common driver to sequentially apply to the common electrode of the cholesteric liquid crystal display element while shifting by a selection period;
The controller applies a segment voltage waveform having at least an ON signal waveform, an OFF signal waveform, and a gradation signal waveform to the segment electrode of the cholesteric liquid crystal display element in synchronization with the selection period in accordance with display contents. Control the segment driver as
The controller controls the common driver and the segment driver so that a voltage waveform applied to a pixel of the cholesteric liquid crystal display element during the holding period always has the same absolute voltage value. Cholesteric liquid crystal display device.
前記リセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、ON信号波形、OFF信号波形、階調信号波形の第1および第2の組み合わせを有し、表示内容の書き換えを行うために画素に印加される駆動電圧波形の正の電圧波形と負の電圧波形が等しくなるように、前記コントローラーは、前記第1の組み合わせの電圧波形を各電極に印加するタイミングと、前記第2の組み合わせの電圧波形を各電極に印加するタイミングを制御することを特徴とする請求項9に記載のコレステリック液晶表示装置。   To have the first and second combinations of the reset voltage waveform, the selection voltage waveform, the holding voltage waveform, the non-selection voltage waveform, the ON signal waveform, the OFF signal waveform, and the gradation signal waveform, and to rewrite the display contents The controller applies the first combination voltage waveform to each electrode so that the positive voltage waveform and the negative voltage waveform of the drive voltage waveform applied to the pixel are equal, and the second combination. The cholesteric liquid crystal display device according to claim 9, wherein a timing at which the voltage waveform is applied to each electrode is controlled. 前記リセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、ON信号波形、OFF信号波形、階調信号波形の第1および第2の組み合わせを有し、前記コントローラーは、n回目の表示内容の書き換えを前記第1の組み合わせの電圧波形のみで行い、n+1回目の表示内容の書き換えを前記第2の組み合わせの電圧波形のみで行うように制御することを特徴とする請求項9に記載のコレステリック液晶表示装置。   The controller has the first and second combinations of the reset voltage waveform, the selection voltage waveform, the holding voltage waveform, the non-selection voltage waveform, the ON signal waveform, the OFF signal waveform, and the gradation signal waveform, and the controller displays the nth time 10. The control according to claim 9, wherein rewriting of contents is performed only with the voltage waveform of the first combination, and rewriting of display contents for the (n + 1) th time is performed only with the voltage waveform of the second combination. Cholesteric liquid crystal display device. 前記リセット電圧波形、選択電圧波形、保持電圧波形、非選択電圧波形、ON信号波形、OFF信号波形、階調信号波形の第1および第2の組み合わせを有し、前記コントローラーは、連続するn回の表示内容の書き換えを前記第1の組み合わせの電圧波形のみで行い、続いて連続するn回の表示内容の書き換えを前記第2の組み合わせの電圧波形のみで行うことが交互に繰り返されるように制御することを特徴とする請求項9に記載のコレステリック液晶表示装置。

The controller has the first and second combinations of the reset voltage waveform, the selection voltage waveform, the holding voltage waveform, the non-selection voltage waveform, the ON signal waveform, the OFF signal waveform, and the gradation signal waveform, and the controller has n consecutive times The display content is rewritten with only the voltage waveform of the first combination, and the rewrite of the display content of n times in succession with only the voltage waveform of the second combination is repeated alternately. The cholesteric liquid crystal display device according to claim 9.

JP2005287397A 2005-09-30 2005-09-30 Cholesteric liquid crystal display device and driving method of cholesteric liquid crystal display element Expired - Fee Related JP4116029B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005287397A JP4116029B2 (en) 2005-09-30 2005-09-30 Cholesteric liquid crystal display device and driving method of cholesteric liquid crystal display element

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005287397A JP4116029B2 (en) 2005-09-30 2005-09-30 Cholesteric liquid crystal display device and driving method of cholesteric liquid crystal display element

Publications (2)

Publication Number Publication Date
JP2007101582A true JP2007101582A (en) 2007-04-19
JP4116029B2 JP4116029B2 (en) 2008-07-09

Family

ID=38028620

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005287397A Expired - Fee Related JP4116029B2 (en) 2005-09-30 2005-09-30 Cholesteric liquid crystal display device and driving method of cholesteric liquid crystal display element

Country Status (1)

Country Link
JP (1) JP4116029B2 (en)

Also Published As

Publication number Publication date
JP4116029B2 (en) 2008-07-09

Similar Documents

Publication Publication Date Title
JP5034646B2 (en) Liquid crystal display element, driving method thereof, and electronic paper including the same
JP3713954B2 (en) Driving method of liquid crystal display element
JP5071388B2 (en) Liquid crystal display element, driving method thereof, and electronic paper including the same
KR100828011B1 (en) Liquid crystal display device
JP4313702B2 (en) Liquid crystal display element and driving method thereof
JPWO2009050778A1 (en) Display device having dot matrix type display element
US20080291187A1 (en) Drive method and display device of display element
US20060145993A1 (en) Cholesteric liquid crystal display apparatus and method for driving cholesteric liquid crystal display device
JP4985765B2 (en) Display device
JP3688704B2 (en) Cholesteric liquid crystal display device and driving method of cholesteric liquid crystal display element
JP5115217B2 (en) Dot matrix type liquid crystal display device
JP5005039B2 (en) Display device having simple matrix display element and simple matrix driver
JP2009181106A (en) Dot matrix type display device and image writing method
JP4116029B2 (en) Cholesteric liquid crystal display device and driving method of cholesteric liquid crystal display element
JP2001166340A (en) Cholesteric liquid crystal display element and cholesteric liquid crystal display device
JP4710158B2 (en) Driving method and driving apparatus for memory cholesteric liquid crystal display device
JP2002297112A (en) Driving device for liquid crystal display elements
JP2005077805A (en) Cholesteric liquid crystal display device and driving method of cholesteric liquid crystal display element
JP2010008585A (en) Display device
JP2003172947A (en) Liquid crystal display device and driving method therefor
JP5272487B2 (en) Dot matrix type display device
JP2012003017A (en) Display apparatus
JP2004309732A (en) Method for driving liquid crystal display device
JP4924760B2 (en) Driving method of memory cholesteric liquid crystal display device
JP2003344821A (en) Liquid crystal display device

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20071113

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071211

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080208

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080408

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080416

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110425

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110425

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110425

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130425

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees