JP2006217020A - 受信装置 - Google Patents

受信装置 Download PDF

Info

Publication number
JP2006217020A
JP2006217020A JP2005025004A JP2005025004A JP2006217020A JP 2006217020 A JP2006217020 A JP 2006217020A JP 2005025004 A JP2005025004 A JP 2005025004A JP 2005025004 A JP2005025004 A JP 2005025004A JP 2006217020 A JP2006217020 A JP 2006217020A
Authority
JP
Japan
Prior art keywords
circuit
frequency
detection
fsk
ask
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005025004A
Other languages
English (en)
Inventor
Tsunenori Shibata
恒則 柴田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Miyazaki Epson Corp
Original Assignee
Miyazaki Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Miyazaki Epson Corp filed Critical Miyazaki Epson Corp
Priority to JP2005025004A priority Critical patent/JP2006217020A/ja
Publication of JP2006217020A publication Critical patent/JP2006217020A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

【課題】微弱無線あるいは小電力設備のASK/FSK受信装置を構成するとき、受信感度を向上して通信範囲を拡大することができる受信装置を提供する。
【解決手段】受信装置110のSAWバンドパスフィルタ2aと検波IC7の高周波入力回路間に、
バラクタダイオードVC1とインダクタンスL2とキャパシタC2とから成るインピダンスマッチング回路を構成する。また、図示しない中間増幅回路のRSSI出力端にレベル検出回路8を接続し、アンテナ入力回路端より一定レベルの高周波信号を入力した状態で、レベル検出回路8でRSSI出力レベルをモニタしつつバラクタダイオードVC1に印加する制御電圧を変化させて、前記RSSI回路出力レベルが最大となる制御電圧を前記メモリ9に記憶させる。受信装置110の動作開始と同時に、前記メモリ9に記憶された制御電圧を、抵抗R1を介して前記バラクタダイオードVC1に印加する。
【選択図】図1

Description

本発明は、微弱無線あるいは小電力設備の受信装置に関し、特にRSSI出力を参照して各部回路定数のばらつきを補正することによって受信感度を改善したFM/FSK受信装置に関する。
従来より、微弱無線あるいは小電力無線による近距離のFM音声通信、ASK/FSKデータ通信は、無線局の運用のための周波数の使用に免許が不要で、且つ低コストで通信システムを構成できる等の利点から、アナログのコードレス電話、ワイヤレススピーカ、ゲーム機等の広い分野で用いられている。
図4は、従来のFSKに対応した受信装置の一例を示す構成概要図である。同図(a)に示すように、本受信装置100は、アンテナ1と、SAWフィルタ2aと図示しないインピダンスマッチング回路とから成る高周波入力回路2と、高周波増幅回路3と、ミキサ4aと周波数逓倍部4bと局部発振器4cとから成る周波数変換部4と、IFバンドパスフィルタ5aとIFリミッタアンプ5bとRSSI回路5cとから成るIF増幅部5と、検波部6aとディスクリミネータ回路6bと図示しないフィルタアンプ及びCR回路より成る検波用ローパスフィルタ6cとコンパレータ6dとから成る検波出力部6と、で構成される。
同図において、アンテナ1で受信された受信電波は、高周波入力回路2のSAWフィルタ2aで所定の周波数帯域が選択され、高周波増幅回路3でレベル増幅されて周波数変換部4のミキサ4aの一方の入力端に出力される。
前記ミキサ4aのもう一方の入力端には、周波数逓倍部4bで所定の周波数に逓倍された局部発振器4cの発振出力が入力する。
ミキサ4aにおいて周波数逓倍部4b出力信号と周波数混合されて所定の中間周波数に変換された受信波(以下、IF受信波という)は、IF増幅部5のIFバンドパスフィルタ5aに出力される。
前記IFバンドパスフィルタ5aで不要波が除去されたIF受信波は、IFリミッタアンプ5bにおいて所定のレベルに増幅されて検波出力部6に出力される。
検波出力部6に入力したIF受信波は、検波部6aにおいてディスクリミネータ回路6bを移相回路とした検波が行われる。
検波部6aの検波出力は、検波用ローパスフィルタ回路6cで高周波成分が除去されてコンパレータ6dに出力され、このコンパレータ6dにおいて波形成形されて図のDATA-OUT端より復調信号が取り出される。また、前記検波出力信号は、図のAF-OUT端より直接取り出すことができる。
前記IFリミッタアンプ5bの他の出力端からは、RSSI回路5cを介してIFリミッタアンプ5b入力レベルに対応した直流電圧が、図のRSSI-OUT端より取り出すことができる。
上記構成の受信装置100は小型化のために、例えば、図の高周波増幅回路3、ミキサ4a、周波数逓倍部4b、IFリミッタアンプ5b、RSSI回路5c、検波部6a、検波用ローパスフィルタ回路6cに含まれる図示しないローパスフィルタアンプ、コンパレータ6dが内蔵された、汎用のASK/FSK対応の検波IC(以下、単に検波ICという)が市場に提供されている。
図4(b)は、上記検波ICを用いて図4(a)と同一機能をもつASK/FSK対応の受信装置100を構成した場合の構成概要図である。同図に示されるように、本受信装置100aは、アンテナ1と、SAWフィルタ2aを含む高周波入力回路2と、局部発振器4cと、IFバンドパスフィルタ5aと、ディスクリミネータ回路6bと、アクティブフィルタによって構成された検波用ローパスフィルタ回路6cのCR回路6c1と、検波IC7と、で構成され、前記検波IC7の所定の接続端子に前記の他の構成部位が外付けされて受信装置として構成される。
特開2002−033690号公報
微弱無線あるいは小電力無線局は、小型軽量に構成でき、周波数の使用に免許が不要であるが、一方、電波法で送信出力が低く規定されているため、通信距離を伸ばして使用者の利便性を高めるために受信感度特性の改善が望まれている。
前述のように汎用の検波ICと外付け部品とで構成される受信装置においては、各回路に使用される部品の定数のばらつきによって、回路の特性が劣化して受信感度が低下するという問題があった。
また、ASK/FSK受信においては、アクティブフィルタによって構成された検波用ローパスフィルタにおけるパルス幅の精度と受信感度との間には、ローパスフィルタの遮断周波数を高くしてパルス幅の精度を改善すると受信感度は低下し、遮断周波数を低くして受信感度をよくするとパルス幅の精度が劣化するというトレードオフの関係にある。そのため、復調したデータのパルス幅を送信データのパルス幅に極力近づけたいという要望に対し、パルス幅精度を重視すると受信感度が低下するという問題があった。
本発明は、上記問題の解決のためになされたものであって、汎用の検波ICを用いた受信感度特性の優れたASK/FSK対応の受信装置を提供することを目的とする。
上記課題を解決するため、請求項1においては、アンテナと、高周波バンドパスフィルタを含む高周波入力回路と、高周波増幅回路と、局部発振回路を含む周波数変換部と、中間周波バンドパスフィルタと、RSSI回路を備えた中間周波増幅回路と、ディスクリミネータを含む検波回路と、検波用ローパスフィルタと、コンパレータと、で構成されるASK/FSK対応の受信装置であって、
前記高周波バンドパスフィルタと高周波増幅回路間に可変容量ダイオードを含むキャパシタとインダクタとによって構成されるインピーダンスマッチング回路を備え、且つ、高周波入力回路に一定レベルの信号を加えて前記RSSI回路の出力レベルが最大となるときの前記可変容量ダイオードに印加する制御電圧を記憶したメモリを備えたことを特徴とする。
請求項2においては、請求項1に記載のASK/FSK対応の受信装置であって、前記ASK/FSK対応の受信装置の動作開始時に、前記メモリに記憶された制御電圧を前記可変容量ダイオードに印加するよう構成したことを特徴とする。
請求項3においては、アンテナと、高周波バンドパスフィルタを含む高周波入力回路と、高周波増幅回路と、局部発振回路を含む周波数変換部と、中間周波バンドパスフィルタと、RSSI回路を備えた中間周波増幅回路と、ディスクリミネータを含む検波回路と、検波用ローパスフィルタと、コンパレータと、で構成されるASK/FSK対応の受信装置であって、
前記局部発振回路の発振回路容量成分として可変容量ダイオードを備えたものであって、且つ、高周波入力回路に一定レベルの信号を加えて前記RSSI回路の出力レベルが最大となるときの前記可変容量ダイオードに印加する制御電圧を記憶したメモリを備ええたことを特徴とする。
請求項4においては、請求3に記載のASK/FSK対応の受信装置であって、前記ASK/FSK対応の受信装置の動作開始時に、前記メモリに記憶された制御電圧を前記可変容量ダイオードに印加するよう構成したことを特徴とする。
請求項5においては、アンテナと、高周波バンドパスフィルタを含む高周波入力回路と、高周波増幅回路と、局部発振回路を含む周波数変換部と、中間周波バンドパスフィルタと、RSSI回路を備えた中間周波増幅回路と、ディスクリミネータを含む検波回路と、アクティブフィルタで構成される検波用ローパスフィルタと、コンパレータと、で構成されるASK/FSK対応の受信装置であって、
前記検波用ローパスフィルタを構成するキャパシタのそれぞれに切換器を介して並列接続される他のキャパシタを備え、前記RSSI回路出力レベルが所定のレベルを越えた場合は、前記切換器を閉回路とする駆動電圧を印加して前記のそれぞれの他のキャパシタを接続するように構成したことを特徴とする。
請求項1、2の発明においては、検波ICを使用したASK/FSK対応の受信装置の高周波入力回路の高周波バンドパスフィルタと検波ICの高周波入力回路との間に、バラクタダイオードを含むキャパシタとインダクタとによって構成されるインピーダンスマッチング回路を備え、また、高周波入力回路に一定レベルの信号を加えて中間周波増幅回路のRSSI回路の出力レベルが最大となるときの前記バラクタダイオードに印加する制御電圧を記憶したメモリを備えた。
そして、受信装置の動作開始時に、前記メモリに記憶された制御電圧を前記インピーダンスマッチング回路のバラクタダイオードに印加するよう構成した。
これによって、高周波バンドパスフィルタと検波ICの入力回路間のインピダンスミスマッチが補正され、受信装置の受信感度が改善される。
また、請求項3、4の発明においては、検波ICを使用したASK/FSK対応の受信装置の局部発振器の発振回路容量成分をバラクタダイオードによって構成し、また、高周波入力回路に一定レベルの信号を加えて中間周波増幅回路のRSSI回路の出力レベルが最大となるときの前記バラクタダイオードに印加する制御電圧を記憶したメモリを備えた。
そして、受信装置の動作開始時に、前記メモリに記憶された制御電圧を前記局部発振器のバラクタダイオードに印加するよう構成した。
これによって、局部発振器の構成部品あるいは他の回路部品の部品定数のバラツキによって生じる感度最良点とIF受信波の中心周波数とのずれを補正することができる。その結果、受信装置の受信感度を改善することができる。
請求項5の発明においては、検波ICを使用したASK/FSK対応の受信装置のアクティブフィルタで構成される検波用ローパスフィルタを構成するキャパシタのそれぞれに切換器を介して並列接続される他のキャパシタを備え、前記RSSI回路出力レベルが所定のレベルを越えた場合は、前記切換器を閉回路とする駆動電圧を印加して前記のそれぞれの他のキャパシタを接続して、フィルタの遮断周波数を変化させるように構成した。
これによって、受信電界強度が強いときはフィルタの遮断周波数を上げて、受信感度よりもパルス幅の精度を改善することができる。
また、受信電界強度が弱いときはフィルタの遮断周波数を下げて、受信感度を上げるように変更できる。
したがって、本発明の受信装置によれば、優れた受信感度特性を持ったASK/FSK対応の受信装置を提供する上で著効を奏する。
本発明を図面に示した実施の形態に基づいて説明する。図1は、本発明に係わる微弱無線あるいは小電力無線局によるASK/FSK対応の受信装置の実施の一形態例を示す構成概要図である。
同図に示すように、本受信装置110は、アンテナ1と、SAWフィルタ2aを含む高周波入力回路20と、局部発振器4cと、バンドパスフィルタ5aと、ディスクリミネータ回路6bと、図示しない検波用ローパスフィルタ回路のCR回路6c1と、ASK/FSK対応の検波IC(以下、単に検波ICという)7と、レベル検出回路8と、メモリ9と、で構成される。
そして、本受信装置110は、図4に示す従来の受信装置100における高周波入力回路2を前記高周波入力回路20に置き換え、さらに前記検波IC7のRSSI-OUT端子と高周波入力回路20間に前記レベル検出回路8とメモリ9とを接続した回路構成を有するものである。また、前記検波IC7は、図4の検波IC7と同一の検波ICが用いられている。
本受信装置110の復調動作は、前記高周波入力回路20、レベル検出回路8及びメモリ9の動作を除いて、図4の受信装置100の受信動作と同一であるので、共通部分の動作の説明は省略する。
図1に示されるように、本受信装置110の高周波入力回路20は、SAWバンドパスフィルタ2aと、キャパシタC1とインダクタL1とから成るSAWバンドパスフィルタ2aとアンテナ1間のインピダンスマッチング回路と、バラクタダイオード(可変容量ダイオード)VC1とインダクタンスL2とキャパシタC2とから成るSAWバンドパスフィルタ2aと検波IC7に内蔵された図示しない高周波増幅回路間のインピダンスマッチング回路と、で構成される。
前記バラクタダイオードVC1には抵抗R1を介して、前記メモリ9より制御電圧が印加される。
前記レベル検出回路8は、図示しない中間周波増幅部のRSSI-OUT端子に接続されて受信装置のRSSI出力レベルを検出する。
上記の構成の受信装置110の使用に先立って、アンテナ入力回路端より一定レベルの高周波信号を入力した状態で、レベル検出回路8でRSSI出力レベルをモニタしつつバラクタダイオードVC1に印加する制御電圧を変化させて、前記RSSI回路出力レベルが最大となる制御電圧を前記メモリ9に記憶させる。
そして、本受信装置110の動作開始と同時に、前記メモリ9に記憶された制御電圧が、抵抗R1を介して前記バラクタダイオードVC1に印加されて所望の容量値となる。
これによって、SAWフィルタ2aと検波IC7入力回路間のインピダンスミスマッチが補正され、本受信装置110の受信感度が改善される。
図2は、本発明に係わる微弱無線あるいは小電力無線局によるASK/FSK対応の受信装置の実施の第2の形態例を示す構成概要図である。
同図に示すように、本受信装置120は、アンテナ1と、SAWフィルタ2aを含む高周波入力回路2と、局部発振器40と、バンドパスフィルタ5aと、ディスクリミネータ回路6bと、図示しない検波用ローパスフィルタ回路のCR回路6c1と、検波IC7と、レベル検出回路8aと、メモリ9aと、で構成される。
そして、本受信装置120は、図4に示す従来の受信装置10における局部発振器4cを前記局部発振器40に置き換え、さらに前記検波IC7のRSSI-OUT端子と局部発振器40間に前記レベル検出回路8aとメモリ9aとを接続した回路構成を有するものである。また、前記検波IC7は、図4の検波IC7と同一の検波ICが用いられている。
本受信装置120の復調動作は、前記局部発振器40、レベル検出回路8a及びメモリ9aの動作を除いて、図4の受信装置100の受信動作と同一であるので、共通部分の動作の説明は省略する。
図2に示されるように、本受信装置120の局部発振器40は、圧電振動子X1と、バラクタダイオードVC2と、増幅回路41と、で構成され、前記バラクタダイオードVC2には抵抗R2を介して前記メモリ9aに接続される。
この局部発振器40は、メモリ9aより印加される制御電圧によって制御されるバラクタダイオードVC2の容量を発振回路の容量成分として、圧電振動子X1の振動を増幅回路41において継続して発振出力する。
前記レベル検出回路8aは、検波IC7に内蔵された図示しない中間周波増幅部のRSSI-OUT端子に接続されて受信装置のRSSI出力レベルを検出する。
上記の構成の受信装置120の使用に先立って、アンテナ入力回路端より一定レベルの高周波信号を入力した状態で、レベル検出回路8aでRSSI出力レベルをモニタしつつ局部発振器40のバラクタダイオードVC2に印加する制御電圧を変化させ、前記RSSI回路出力レベルが最大となる制御電圧を前記メモリ9aに記憶させる。
そして、本受信装置120の動作開始と同時に、前記メモリ9aに記憶された制御電圧が、抵抗R2を介して前記バラクタダイオードVC2に印加され、バラクタダイオードVC2の容量が所望の容量値となる。
このように構成することによって、局部発振器40の構成部品あるいは他の回路部品の部品定数のバラツキによって生じる感度最良点とIF受信波の中心周波数とのずれを補正することができる。その結果、本受信装置120の受信感度を改善することができる。
図3は、本発明に係わる微弱無線あるいは小電力無線局によるASK/FSK対応の受信装置の実施の第3の形態例を示す構成概要図である。
同図(a)に示すように、本受信装置130は、アンテナ1と、SAWフィルタ2aを含む高周波入力回路2と、局部発振器4cと、バンドパスフィルタ5aと、ディスクリミネータ回路6bと、図示しない検波用ローパスフィルタ回路のCR回路6c10と、検波IC7と、レベル検出回路8cと、駆動部10と、で構成される。
そして、本受信装置130は、図4に示す従来の受信装置100における検波用ローパスフィルタ回路のRC回路6c1を前記CR回路6c10に置き換え、さらに前記検波IC7のRSSI-OUT端子とRC回路6c10間に前記レベル検出回路8cと駆動部10とを接続した回路構成を有するものである。また、前記検波IC7は、図4の検波IC7と同一の検波ICが用いられている。
本受信装置130の復調動作は、前記CR回路6c10と検波IC7に内蔵されたローパスフィルタアンプとで構成される検波用ローパスフィルタ回路と、レベル検出回路8cと、駆動部10と、の動作を除いて、図4の受信装置100の受信動作と同一であるので、共通部分の動作の説明は省略する。
同図(b)は、前記CR回路6c10と検波IC7に内蔵されたローパスフィルタアンプとで構成される検波用ローパスフィルタ回路の回路構成例を示す図である。
同図に示されるように、本受信装置130の検波用ローパスフィルタ回路は、検波IC7に内蔵されたバッファアンプ6C2と、抵抗R21、R22、R23と、キャパシタC21、C22、C23と、前記キャパシタC21に切換器SW21を介して並列接続されたキャパシタC21aと、以下同様に前記キャパシタC22、C23にそれぞれ切換器SW22、SW23を介して並列接続されたキャパシタC22a、C23aとより成るRC回路6c10と、で構成される3次のバタワース型ローパスフィルタ回路である。
そして、前記切換器SW21〜SW23は前記駆動部10に接続され、その駆動電圧によって動作する。
本受信装置130は、必要な受信感度を維持しながら、復調データのパルス幅を送信データのパルス幅に極力近づけたいという要望に対して構成された受信装置である。
上記構成において、前記レベル検出回路8bでは、常時RSSI出力レベルをモニタし、前記レベル検出回路8bでの検出レベルが所定のレベル以下の場合は、駆動部10は動作せず、各切換器SW21、SW22、SW23は開回路となり、3次のバタワース型ローパスフィルタ回路の基本回路を形成する。
また、受信電界強度が強く、前記レベル検出回路8bにおけるRSSI出力検出レベルが所定のレベル以上ある場合は、駆動部10より切換器SW21、SW22、SW23に駆動電圧が出力されて、各切換器は閉回路となる。そのため、キャパシタC21にはキャパシタC21aが、キャパシタC22にはキャパシタC22aが、キャパシタC23にはキャパシタC21aが、それぞれ並列接続される。
その結果、検波用ローパスフィルタ回路の遮断周波数が大となって、受信装置130の受信感度は低下するが、パルス幅の精度は改善されされる。

このように構成することによって、所定の受信感度を維持しつつ、復調データのパルス幅の精度を向上することができる。
本発明に係わる微弱無線あるいは小電力無線局によるASK/FSK対応の受信装置の実施の第1の形態例を示す構成概要図。 本発明に係わる微弱無線あるいは小電力無線局によるASK/FSK対応の受信装置の実施の第2の形態例を示す構成概要図。 本発明に係わる微弱無線あるいは小電力無線局によるASK/FSK対応の受信装置の実施の第3の形態例を示す図で、(a)は、構成概要図、(b)は、(a)における検波用ローパスフィルタの実施例を示す回路構成図。 従来の微弱無線あるいは小電力無線局によるASK/FSK対応の受信装置の一例を示す図で、(a)は、構成概要図、(b)は、(a)の回路構成を汎用のASK/FSK対応の検波ICを用いて構成した構成概要図。
符号の説明
1・・アンテナ、2・・高周波入力回路、2a・・SAWフィルタ、3・・高周波増幅回路、
4・・周波数変換部、 4a・・ミキサ、 4b・・周波数逓倍部、 4c・・局部発振器、
5・・IF増幅部、 5a・・IFバンドパスフィルタ、 5b・・IFリミッタアンプ、
5c・・RSSI回路、 6・・検波出力部、 6a・・検波部、
6b・・ディスクリミネータ回路、 6c・・検波用ローパスフィルタ、
6c1、6c10・・検波用ローパスフィルタ回路のCR回路、
6c2・・ローパスフィルタアンプ、 6d・・コンパレータ、
7・・ASK/FSK対応の検波IC、 8、8a、8b・・レベル検出回路、
9、9a・・メモリ、10・・駆動部、
20・・高周波入力回路、40・・局部発振器、41・・増幅回路、
100、100a、110、120、130・・ASK/FSK受信装置、
C1、C2、C21、C21a、C22、C22a、C23、C23a・・キャパシタ、
L1、L2・・インダクタ、 R1、R2、R21、R22、R23・・抵抗、
SW21、SW22、SW23・・切換器、 VC1、VC2・・バラクタダイオード、
X1・・圧電振動子

Claims (5)

  1. アンテナと、高周波バンドパスフィルタを含む高周波入力回路と、高周波増幅回路と、局部発振回路を含む周波数変換部と、中間周波バンドパスフィルタと、RSSI回路を備えた中間周波増幅回路と、ディスクリミネータを含む検波回路と、検波用ローパスフィルタと、コンパレータと、で構成されるASK/FSK対応の受信装置であって、
    前記高周波バンドパスフィルタと高周波増幅回路間に可変容量ダイオードを含むキャパシタとインダクタとによって構成されるインピーダンスマッチング回路を備え、且つ、高周波入力回路に一定レベルの信号を加えて前記RSSI回路の出力レベルが最大となるときの前記可変容量ダイオードに印加する制御電圧を記憶したメモリを備えたことを特徴とするASK/FSK対応の受信装置。
  2. 前記ASK/FSK対応の受信装置の動作開始時に、前記メモリに記憶された制御電圧を前記可変容量ダイオードに印加するよう構成したことを特徴とする請求項1に記載のASK/FSK対応の受信装置。
  3. アンテナと、高周波バンドパスフィルタを含む高周波入力回路と、高周波増幅回路と、局部発振回路を含む周波数変換部と、中間周波バンドパスフィルタと、RSSI回路を備えた中間周波増幅回路と、ディスクリミネータを含む検波回路と、検波用ローパスフィルタと、コンパレータと、で構成されるFM/FSK対応の受信装置であって、
    前記局部発振回路の発振回路容量成分として可変容量ダイオードを備えたものであって、且つ、高周波入力回路に一定レベルの信号を加えて前記RSSI回路の出力レベルが最大となるときの前記可変容量ダイオードに印加する制御電圧を記憶したメモリを備ええたことを特徴とするASK/FSK対応の受信装置。
  4. 前記ASK/FSK対応の受信装置の動作開始時に、前記メモリに記憶された制御電圧を前記可変容量ダイオードに印加するよう構成したことを特徴とする請求3に記載のASK/FSK対応の受信装置。
  5. アンテナと、高周波バンドパスフィルタを含む高周波入力回路と、高周波増幅回路と、局部発振回路を含む周波数変換部と、中間周波バンドパスフィルタと、RSSI回路を備えた中間周波増幅回路と、ディスクリミネータを含む検波回路と、アクティブフィルタで構成される検波用ローパスフィルタと、コンパレータと、で構成されるASK/FSK対応の受信装置であって、
    前記検波用ローパスフィルタを構成するキャパシタのそれぞれに切換器を介して並列接続される他のキャパシタを備え、前記RSSI回路出力レベルが所定のレベルを越えた場合は、前記切換器を閉回路とする駆動電圧を印加して前記のそれぞれの他のキャパシタを接続するように構成したことを特徴とするASK/FSK対応の受信装置。
JP2005025004A 2005-02-01 2005-02-01 受信装置 Pending JP2006217020A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005025004A JP2006217020A (ja) 2005-02-01 2005-02-01 受信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005025004A JP2006217020A (ja) 2005-02-01 2005-02-01 受信装置

Publications (1)

Publication Number Publication Date
JP2006217020A true JP2006217020A (ja) 2006-08-17

Family

ID=36979900

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005025004A Pending JP2006217020A (ja) 2005-02-01 2005-02-01 受信装置

Country Status (1)

Country Link
JP (1) JP2006217020A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009110758A2 (ko) * 2008-03-05 2009-09-11 (주)에프씨아이 Etcs 단말기의 통신영역 제한 장치
JP2009225417A (ja) * 2008-02-20 2009-10-01 Asahi Kasei Electronics Co Ltd 通信システム
CN101197580B (zh) * 2006-12-06 2011-06-08 联想移动通信科技有限公司 一种阻抗匹配处理装置及阻抗匹配处理方法
US10764096B1 (en) * 2019-07-29 2020-09-01 Beken Corporation Demodulator and method of demodulating ASK signal
CN111866837A (zh) * 2020-08-06 2020-10-30 浙江欧意智能厨房股份有限公司 一种新型蓝牙模块

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101197580B (zh) * 2006-12-06 2011-06-08 联想移动通信科技有限公司 一种阻抗匹配处理装置及阻抗匹配处理方法
JP2009225417A (ja) * 2008-02-20 2009-10-01 Asahi Kasei Electronics Co Ltd 通信システム
WO2009110758A2 (ko) * 2008-03-05 2009-09-11 (주)에프씨아이 Etcs 단말기의 통신영역 제한 장치
WO2009110758A3 (ko) * 2008-03-05 2009-12-30 (주)에프씨아이 Etcs 단말기의 통신영역 제한 장치
KR101016938B1 (ko) * 2008-03-05 2011-02-25 (주)에프씨아이 Etcs 단말기의 통신영역 제한 장치
CN101965590B (zh) * 2008-03-05 2012-12-26 Fci有限公司 电子收费***(etcs)终端的通信范围限制装置
US10764096B1 (en) * 2019-07-29 2020-09-01 Beken Corporation Demodulator and method of demodulating ASK signal
CN111866837A (zh) * 2020-08-06 2020-10-30 浙江欧意智能厨房股份有限公司 一种新型蓝牙模块
CN111866837B (zh) * 2020-08-06 2023-06-30 浙江欧意智能厨房股份有限公司 一种新型蓝牙模块

Similar Documents

Publication Publication Date Title
EP1393403B1 (en) Tunable phase shifter and applications for same
US7164329B2 (en) Tunable phase shifer with a control signal generator responsive to DC offset in a mixed signal
JPH08223065A (ja) 周波数変換器
US8463200B2 (en) Wireless communication apparatus
JP2006217020A (ja) 受信装置
JP3568102B2 (ja) 直接変換受信機
US7796710B2 (en) Digital signal demodulator and wireless receiver using the same
EP2673879B1 (en) Frequency translation filter apparatus and method
JP4068587B2 (ja) 携帯型無線通信端末装置
JP4028528B2 (ja) ダイレクトコンバージョン受信装置及び携帯電話
JP2968592B2 (ja) 携帯電話機
US20020068530A1 (en) Device and process for coupling multi-band transmitters and receivers and communication system employing same
JP2006229427A (ja) 受信装置
US6545554B1 (en) Differential oscillator
JP2003218659A (ja) 携帯通信端末における整合回路切替装置
CN101192841B (zh) 具表面声波式振荡器的接收器集成电路
JP2007281909A (ja) 受信装置とこれを用いた電子機器
JP6275976B2 (ja) 無線通信機器
JPH0799475A (ja) データ通信装置
JP3789435B2 (ja) 移動端末受信機および帯域特性制御方法
JP2010278621A (ja) 無線機の中間周波回路
JP2020178293A (ja) 受信機
JP2007336340A (ja) Fsk送受信機
EP1381167A2 (en) Transmission-and-receiving switching circuit
JP2007124091A (ja) 無線通信装置及び無線通信方法

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Effective date: 20070403

Free format text: JAPANESE INTERMEDIATE CODE: A7424