JP2005100593A - Manufacturing method, and phase difference adjusting method and device for optical disk drive - Google Patents

Manufacturing method, and phase difference adjusting method and device for optical disk drive Download PDF

Info

Publication number
JP2005100593A
JP2005100593A JP2004139735A JP2004139735A JP2005100593A JP 2005100593 A JP2005100593 A JP 2005100593A JP 2004139735 A JP2004139735 A JP 2004139735A JP 2004139735 A JP2004139735 A JP 2004139735A JP 2005100593 A JP2005100593 A JP 2005100593A
Authority
JP
Japan
Prior art keywords
phase difference
filter circuit
signal
phase
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004139735A
Other languages
Japanese (ja)
Other versions
JP3756918B2 (en
Inventor
Kuniaki Arai
邦彰 荒井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2004139735A priority Critical patent/JP3756918B2/en
Publication of JP2005100593A publication Critical patent/JP2005100593A/en
Application granted granted Critical
Publication of JP3756918B2 publication Critical patent/JP3756918B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Optical Recording Or Reproduction (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To prevent adverse influences of phase shifts in a filter circuit while comparatively reducing cost and a time. <P>SOLUTION: When manufacturing an optical disk drive which has a first filter circuit to remove the noise of the wobble signals caused by the wobbling of information tracks from the received signals, and a second filter circuit to extract frequency components near fundamental frequency components of the wobble signals caused by the wobbling of the information tracks from the received signals, a test signal of the same frequency as the fundamental frequency component of the wobble signal extracted at the time of information recording is inputted to the first and the second filter circuits (S102), and the phase difference between the test signals outputted from the first and second filter circuits is obtained (S103, S104). Then, the phase difference of the two signals inputted to a multiplier is adjusted by the phase adjusting circuit according to the obtained phase difference (S105, S106). <P>COPYRIGHT: (C)2005,JPO&NCIPI

Description

本発明は、ウォブル信号検出回路を備える光ディスク装置の製造方法及び位相ずらし量調整方法及び調整装置に関する。   The present invention relates to a method for manufacturing an optical disc device including a wobble signal detection circuit, a method for adjusting a phase shift amount, and an adjustment device.

DVD+R,DVD+RW等の光ディスクでは、一定周期でウォブリング(蛇行)させた情報トラックを有し、そのトラックは位相変調方式(PSK方式=Phase Shift Keying)で予め光ディスクの基板上に螺旋状に形成されたものが使用されている。   Optical discs such as DVD + R and DVD + RW have information tracks that are wobbled (meandered) at a fixed period, and the tracks are previously formed in a spiral on the substrate of the optical disc by the phase modulation method (PSK method = Phase Shift Keying). Things are used.

このようなDVD+R,DVD+RW等の光ディスクの反射光を受光する受光素子、例えば、4分割受光素子の受光信号に基づきウォブル信号を検出・作成してADIP(Address In Pre-groove)情報等の作成に供するウォブル信号検出回路には、図14に示すような回路が用いられている。図示例のウォブル信号検出回路は、4分割受光素子の各々の受光素子領域から得られる電圧信号VA〜VDに基づきデジタルウォブル信号とアナログウォブル信号とを生成するまでの前半部分のみを示している。   In order to create ADIP (Address In Pre-groove) information and the like by detecting and creating a wobble signal based on the light receiving signal of a light receiving element such as a DVD + R, DVD + RW, etc. As the wobble signal detection circuit to be provided, a circuit as shown in FIG. 14 is used. The wobble signal detection circuit in the illustrated example shows only the first half until the digital wobble signal and the analog wobble signal are generated based on the voltage signals VA to VD obtained from the respective light receiving element regions of the four-divided light receiving elements.

まず、各電圧信号VA〜VDを各々サンプルホールド回路(S/H)100により個別にサンプルホールドし、VA,VC、VB,VCを各々加算器101で加算した後、乗算器102で0.5倍処理して、0.5×(VA+VC),0.5×(VB+VC)なる演算を行う。この後、バランスAGC回路103により0.5×(VA+VC)と0.5×(VB+VC)との振幅バランスをとり、減算器104により0.5×(VA+VC)−0.5×(VB+VC)なる演算を行い、フィルタ回路105に入力する。このフィルタ回路105は、BPF(帯域通過フィルタ)106によるデジタルウォブル信号用のBPF経路と、HPF(高域通過フィルタ)107とLPF(低域通過フィルタ)108とによるアナログウォブル信号用のHPF+LPF経路とからなる。BPF106の出力側には例えばコンパレータを用いた2値化器109が設けられている。   First, each of the voltage signals VA to VD is individually sampled and held by the sample and hold circuit (S / H) 100, and VA, VC, VB, and VC are added by the adder 101, and then 0.5 by the multiplier 102. Double processing is performed to calculate 0.5 × (VA + VC) and 0.5 × (VB + VC). Thereafter, the balance AGC circuit 103 balances the amplitude of 0.5 × (VA + VC) and 0.5 × (VB + VC), and the subtractor 104 gives 0.5 × (VA + VC) −0.5 × (VB + VC). An operation is performed and input to the filter circuit 105. The filter circuit 105 includes a BPF path for a digital wobble signal by a BPF (band pass filter) 106, and an HPF + LPF path for an analog wobble signal by an HPF (high pass filter) 107 and an LPF (low pass filter) 108. Consists of. On the output side of the BPF 106, for example, a binarizer 109 using a comparator is provided.

ここで、問題となっているのが、HPF+LPF経路のLPF108部のカットオフ周波数fcのバラツキである。LPF108のカットオフ周波数fcの精度を出すのは厳しく、量産時には、回路間でのばらつきが目立ってしまう。このカットオフ周波数fcがばらつくと、図15に示すように、その高低に応じて、アナログウォブル信号の位相も理想的な位相(実線)から前後にずれることになる。DVD+RW等の光ディスクに情報を記録する時はアナログウォブル信号を基準に記録開始位置が設定されるので、アナログウォブル信号の位相がずれると、図16(b)に示すように、記録開始位置も最適位置からずれてしまうことになる。   Here, the problem is variation in the cut-off frequency fc of the LPF 108 part of the HPF + LPF path. The accuracy of the cut-off frequency fc of the LPF 108 is strict, and variations among circuits become conspicuous during mass production. If the cut-off frequency fc varies, the phase of the analog wobble signal is shifted back and forth from the ideal phase (solid line) according to the height as shown in FIG. When recording information on an optical disc such as a DVD + RW, the recording start position is set based on the analog wobble signal. Therefore, if the phase of the analog wobble signal is shifted, the recording start position is also optimal as shown in FIG. It will shift from the position.

この問題を解決するために、例えば、特許文献1によれば、記録済みディスクに上書きする場合は、記録済み部からの再生データをクロック生成装置への基準信号として用いる。そして、新たに情報を記録する領域では、記録済み部に記録されているクロック生成用信号に、予め切り替えてクロック位相をあわせ、記録開始位置を最適値に設定する、という方法が提案されている。   In order to solve this problem, for example, according to Patent Document 1, when overwriting a recorded disc, reproduced data from the recorded portion is used as a reference signal to the clock generator. In the area where information is newly recorded, a method has been proposed in which the clock generation signal recorded in the recorded part is switched in advance to match the clock phase and the recording start position is set to the optimum value. .

特許文献1以外の方法としては、14Tシンクフレーム部に6Tのミラー部(ライトできなくて反射率が高い部分)を設けたディスク(以下、ミラーディスクとする)を用い、最適記録位置に調整する方法がある。この調整方法は、ミラーディスクに1ECC(DVDの1記録ブロック)ずつ記録し、記録し終わった後、そのディスクをリードしてRF信号波形を観測する(図17参照)。そして、RF信号の14T部中心とミラー部中心の位相差から、最適記録位置を求める(14T中心とミラー部中心とが一致したら記録開始位置は最適な状態)。その後、位相差に応じて、記録開始位置設定パラメータ(以下、timesetとする。図18参照。)P1,P2又はP3を設定して調整する。つまり、ウォブル信号に位相遅れが生じてもtimesetを調整することにより記録開始位置を最適にすることができる。   As a method other than Patent Document 1, a disk (hereinafter, referred to as a mirror disk) in which a 14T sync frame portion is provided with a 6T mirror portion (a portion that cannot be written and has high reflectivity) is adjusted to an optimum recording position. There is a way. In this adjustment method, 1 ECC (1 recording block of DVD) is recorded on a mirror disk, and after recording, the disk is read and an RF signal waveform is observed (see FIG. 17). Then, the optimum recording position is obtained from the phase difference between the center of the 14T part and the center of the mirror part of the RF signal (when the 14T center coincides with the mirror part center, the recording start position is in an optimum state). Thereafter, the recording start position setting parameter (hereinafter referred to as timeset; see FIG. 18) P1, P2, or P3 is set and adjusted according to the phase difference. That is, even if a phase delay occurs in the wobble signal, the recording start position can be optimized by adjusting the timeset.

特開2000−173055公報JP 2000-173055 A

しかし、特許文献1の場合、既に記録部がある光ディスクにしか適用できない。また、正しい記録開始位置で記録されている光ディスクの場合は良いが、正しい記録開始位置で記録されていない記録部を持った光ディスクの場合は、誤った記録開始位置から記録を開始してしまうことになる。   However, in the case of Patent Document 1, it can be applied only to an optical disc that already has a recording portion. Also, it is good for an optical disc recorded at the correct recording start position, but in the case of an optical disc having a recording part that is not recorded at the correct recording start position, recording may start from the wrong recording start position. become.

また、後者の場合の調整方法は、特殊なディスクを用いなければいけないので、コストアップになってしまう。また、ディスクに実際に記録して、実際に再生して、RF信号の状態を確認しなければいけないので、調整にかかる時間も大幅に増加する。   In the latter case, the adjustment method has to use a special disk, which increases the cost. Further, since it is necessary to actually record on a disk and actually reproduce it to check the state of the RF signal, the time required for the adjustment is greatly increased.

また、フィルタ回路内に関しても、例えば、LPFのカットオフ周波数fcのばらつきに起因してアナログウォブル信号とデジタルウォブル信号との間の位相関係にもばらつきが生ずると、乗算処理等がうまくいかず、適正なADIP情報が得られなくなってしまう。この結果、アドレス情報や同期信号にも悪影響を及ぼしてしまう。   Also, regarding the inside of the filter circuit, for example, if the phase relationship between the analog wobble signal and the digital wobble signal also varies due to variations in the cut-off frequency fc of the LPF, multiplication processing or the like does not work. Appropriate ADIP information cannot be obtained. As a result, the address information and the synchronization signal are also adversely affected.

本発明の目的は、コストや時間を比較的少なくして、フィルタ回路での位相ずれによる悪影響を防止できる光ディスク装置の調整装置及び調整方法を提供することである。   An object of the present invention is to provide an adjusting device and an adjusting method for an optical disc apparatus, which can reduce the cost and time relatively and prevent the adverse effect due to the phase shift in the filter circuit.

より具体的には、フィルタ回路での位相ずれの影響を受けることなく、記録開始位置を最適位置に設定すること、或いは、最適な状態でADIP情報を取得することができる光ディスク装置の調整装置、調整方法及び製造方法、並びに位相ずらし量調整方法及び調整装置を提供することである。   More specifically, an adjustment device for an optical disc apparatus capable of setting the recording start position to an optimum position without being affected by the phase shift in the filter circuit, or acquiring ADIP information in an optimum state, An adjustment method and a manufacturing method, and a phase shift amount adjustment method and an adjustment device are provided.

請求項1記載の発明は、一定周期でウォブリングした情報トラックを有する情報記録媒体に対して光を照射し、当該情報記録媒体で反射された光を受光しその受光量に応じた受光信号を出力する光ピックアップと、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号からノイズを除去する第1のフィルタ回路と、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号の基本周波数成分近傍の周波数成分を抽出する第2のフィルタ回路と、前記第1のフィルタ回路から出力された信号と前記第2のフィルタ回路から出力された信号とを乗算する乗算器と、この乗算器に入力される2つの信号の位相差を調整する位相調整回路と、前記乗算器からの出力信号に基づいて前記ウォブル信号に含まれる情報を検出する情報検出回路と、を備える光ディスク装置の製造方法であって、情報記録時に抽出される前記ウォブル信号の基本周波数成分と同一周期のテスト信号を前記第1のフィルタ回路及び前記第2のフィルタ回路に入力する工程と、前記第1のフィルタ回路から出力されたテスト信号と前記第2のフィルタ回路から出力されたテスト信号との位相差を取得する位相差取得工程と、この位相差取得工程により取得された位相差に基づいて前記位相調整回路により前記乗算器に入力される2つの信号の位相差を調整する工程と、を含む。   According to the first aspect of the present invention, light is irradiated to an information recording medium having an information track wobbled at a constant period, light reflected by the information recording medium is received, and a light reception signal corresponding to the amount of light received is output. A first filter circuit that removes noise from the wobble signal based on the wobbling of the information track from the received light signal, and a frequency in the vicinity of the fundamental frequency component of the wobble signal based on the wobbling of the information track from the received light signal. A second filter circuit for extracting a component, a multiplier for multiplying the signal output from the first filter circuit by the signal output from the second filter circuit, and 2 input to the multiplier A phase adjustment circuit for adjusting a phase difference between two signals, and information included in the wobble signal based on an output signal from the multiplier. An optical disc apparatus manufacturing method comprising: an information detection circuit that outputs a test signal having the same period as a fundamental frequency component of the wobble signal extracted at the time of information recording, the first filter circuit and the second filter A step of inputting to the circuit, a phase difference acquisition step of acquiring a phase difference between the test signal output from the first filter circuit and the test signal output from the second filter circuit, and the phase difference acquisition step Adjusting the phase difference between the two signals input to the multiplier by the phase adjustment circuit based on the phase difference obtained by the step.

請求項2記載の発明は、請求項1記載の光ディスク装置の製造方法において、前記位相差取得工程は、前記第1のフィルタ回路から出力されたテスト信号と当該第1のフィルタ回路に入力される前のテスト信号との位相差を取得する第1位相差取得工程と、前記第2のフィルタ回路から出力されたテスト信号と当該第2のフィルタ回路に入力される前のテスト信号との位相差を取得する第2位相差取得工程と、を含む。   According to a second aspect of the present invention, in the method of manufacturing an optical disc device according to the first aspect, the phase difference obtaining step is inputted to the test signal outputted from the first filter circuit and the first filter circuit. A first phase difference obtaining step for obtaining a phase difference from the previous test signal; and a phase difference between the test signal output from the second filter circuit and the previous test signal input to the second filter circuit. And a second phase difference acquisition step of acquiring.

請求項3記載の発明は、一定周期でウォブリングした情報トラックを有する情報記録媒体に対して光を照射し、当該情報記録媒体で反射された光を受光しその受光量に応じた受光信号を出力する光ピックアップと、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号からノイズを除去する第1のフィルタ回路と、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号の基本周波数成分近傍の周波数成分を抽出する第2のフィルタ回路と、前記第1のフィルタ回路から出力された信号と前記第2のフィルタ回路から出力された信号とを乗算する乗算器と、この乗算器に入力される2つの信号の位相差を調整する位相調整回路と、前記乗算器からの出力信号に基づいて前記ウォブル信号に含まれる情報を検出する情報検出回路と、を備える光ディスク装置における前記位相ずらし量を調整する位相ずらし量調整方法であって、情報記録時に抽出される前記ウォブル信号の基本周波数成分と同一周期のテスト信号を前記第1のフィルタ回路及び前記第2のフィルタ回路に入力する工程と、前記第1のフィルタ回路から出力されたテスト信号と前記第2のフィルタ回路から出力されたテスト信号との位相差を取得する位相差取得工程と、この位相差取得工程により取得された位相差に基づいて前記位相調整回路により前記乗算器に入力される2つの信号の位相差を調整する工程と、を含む。   According to the third aspect of the present invention, light is irradiated onto an information recording medium having an information track wobbled at a constant period, light reflected by the information recording medium is received, and a light reception signal corresponding to the amount of light received is output. A first filter circuit that removes noise from the wobble signal based on the wobbling of the information track from the received light signal, and a frequency in the vicinity of the fundamental frequency component of the wobble signal based on the wobbling of the information track from the received light signal. A second filter circuit for extracting a component, a multiplier for multiplying the signal output from the first filter circuit by the signal output from the second filter circuit, and 2 input to the multiplier A phase adjustment circuit for adjusting a phase difference between two signals, and information included in the wobble signal based on an output signal from the multiplier. A phase shift amount adjusting method for adjusting the phase shift amount in an optical disc apparatus comprising: an information detection circuit that outputs a test signal having the same cycle as a fundamental frequency component of the wobble signal extracted during information recording; A step of inputting to the first filter circuit and the second filter circuit, and obtaining a phase difference between the test signal output from the first filter circuit and the test signal output from the second filter circuit. A phase difference acquisition step, and a step of adjusting a phase difference between the two signals input to the multiplier by the phase adjustment circuit based on the phase difference acquired by the phase difference acquisition step.

請求項4記載の発明は、請求項3記載の位相ずらし量調整方法において、前記位相差取得工程は、前記第1のフィルタ回路から出力されたテスト信号と当該第1のフィルタ回路に入力される前のテスト信号との位相差を取得する第1位相差取得工程と、前記第2のフィルタ回路から出力されたテスト信号と当該第2のフィルタ回路に入力される前のテスト信号との位相差を取得する第2位相差取得工程と、を含む。   According to a fourth aspect of the present invention, in the phase shift amount adjusting method according to the third aspect, the phase difference acquisition step is input to the test signal output from the first filter circuit and the first filter circuit. A first phase difference obtaining step for obtaining a phase difference from the previous test signal; and a phase difference between the test signal output from the second filter circuit and the previous test signal input to the second filter circuit. And a second phase difference acquisition step of acquiring.

請求項5記載の発明は、一定周期でウォブリングした情報トラックを有する情報記録媒体に対して光を照射し、当該情報記録媒体で反射された光を受光しその受光量に応じた受光信号を出力する光ピックアップと、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号からノイズを除去する第1のフィルタ回路と、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号の基本周波数成分近傍の周波数成分を抽出する第2のフィルタ回路と、前記第1のフィルタ回路から出力された信号と前記第2のフィルタ回路から出力された信号とを乗算する乗算器と、この乗算器に入力される2つの信号の位相差を調整する位相調整回路と、前記乗算器からの出力信号に基づいて前記ウォブル信号に含まれる情報を検出する情報検出回路と、を備える光ディスク装置における前記位相ずらし量を調整する位相ずらし量調整装置であって、情報記録時に抽出される前記ウォブル信号の基本周波数成分と同一周期のテスト信号を前記第1のフィルタ回路及び前記第2のフィルタ回路に入力する手段と、前記第1のフィルタ回路から出力されたテスト信号と前記第2のフィルタ回路から出力されたテスト信号との位相差を取得する位相差取得手段と、この位相差取得工程により取得された位相差に基づいて前記位相調整回路により前記乗算器に入力される2つの信号の位相差を調整する手段と、を含む。   The invention according to claim 5 irradiates light to an information recording medium having an information track wobbled at a constant period, receives light reflected by the information recording medium, and outputs a light reception signal corresponding to the amount of light received. A first filter circuit that removes noise from the wobble signal based on the wobbling of the information track from the received light signal, and a frequency in the vicinity of the fundamental frequency component of the wobble signal based on the wobbling of the information track from the received light signal. A second filter circuit for extracting a component, a multiplier for multiplying the signal output from the first filter circuit by the signal output from the second filter circuit, and 2 input to the multiplier A phase adjustment circuit for adjusting a phase difference between two signals, and information included in the wobble signal based on an output signal from the multiplier. A phase shift amount adjusting device for adjusting the phase shift amount in an optical disc apparatus comprising: an information detection circuit that outputs a test signal having the same cycle as the fundamental frequency component of the wobble signal extracted during information recording; Means for inputting to the first filter circuit and the second filter circuit, and a phase difference between the test signal output from the first filter circuit and the test signal output from the second filter circuit; Phase difference acquisition means, and means for adjusting the phase difference between the two signals input to the multiplier by the phase adjustment circuit based on the phase difference acquired in the phase difference acquisition step.

請求項6記載の発明は、請求項5記載の位相ずらし量調整装置において、前記位相差取得手段は、前記第1のフィルタ回路から出力されたテスト信号と当該第1のフィルタ回路に入力される前のテスト信号との位相差を取得する第1位相差取得手段と、前記第2のフィルタ回路から出力されたテスト信号と当該第2のフィルタ回路に入力される前のテスト信号との位相差を取得する第2位相差取得手段と、を含む。   According to a sixth aspect of the present invention, in the phase shift amount adjusting device according to the fifth aspect, the phase difference acquisition means is input to the test signal output from the first filter circuit and the first filter circuit. A first phase difference acquisition means for acquiring a phase difference from the previous test signal; a phase difference between the test signal output from the second filter circuit and the previous test signal input to the second filter circuit; And second phase difference acquisition means for acquiring.

本発明によれば、コストや時間を比較的少なくして、フィルタ回路での位相ずれによる悪影響を防止することができる。   According to the present invention, cost and time can be relatively reduced, and adverse effects due to phase shift in the filter circuit can be prevented.

本発明を実施するための最良の形態について、図1ないし図13に基づいて説明する。本実施の形態は、情報の記録が可能な例えばDVD+RW等のような光ディスク(情報記録媒体)1を対象としウォブル信号検出回路を備える光ディスク装置への適用例を示す。また、光ディスク1に関しては、図1(a)に示すように、一定周期でウォブリング(蛇行)させた情報トラック2を有し、その情報トラック2は図1(b)に示すように位相変調方式(PSK方式=Phase Shift Keying)で予め光ディスク1の基板上に螺旋状に形成されたものが使用されている。図1(a)中、黒色で示す部分は記録マーク3の例である。   The best mode for carrying out the present invention will be described with reference to FIGS. The present embodiment shows an example of application to an optical disc apparatus provided with a wobble signal detection circuit for an optical disc (information recording medium) 1 such as a DVD + RW capable of recording information. Further, as shown in FIG. 1A, the optical disc 1 has an information track 2 wobbling (meandering) at a constant cycle, and the information track 2 is a phase modulation system as shown in FIG. 1B. The one formed in advance on the substrate of the optical disk 1 by (PSK method = Phase Shift Keying) is used. In FIG. 1A, the black portion is an example of the recording mark 3.

図2は、ウォブル信号検出回路を備える本実施の形態の光ディスク装置10の構成例を示す概略図である。この光ディスク装置10は、光ディスク1を回転駆動するためのスピンドルモータ11、光ピックアップ装置12、レーザコントロール回路13、エンコーダ14、モータドライバ15、アナログ信号処理回路16、デコーダ17、サーボコントローラ18、バッファRAM19、D/Aコンバータ20、バッファマネージャ21、インターフェース22、ROM23、CPU24及びRAM25などを備えている。なお、図2に示す矢印は、代表的な信号や情報の流れを示すものであり、各ブロックの接続関係の全てを表すものではない。   FIG. 2 is a schematic diagram showing a configuration example of the optical disc apparatus 10 of the present embodiment provided with a wobble signal detection circuit. The optical disk apparatus 10 includes a spindle motor 11 for rotating the optical disk 1, an optical pickup apparatus 12, a laser control circuit 13, an encoder 14, a motor driver 15, an analog signal processing circuit 16, a decoder 17, a servo controller 18, and a buffer RAM 19. , D / A converter 20, buffer manager 21, interface 22, ROM 23, CPU 24, RAM 25, and the like. Note that the arrows shown in FIG. 2 indicate the flow of typical signals and information, and do not represent the entire connection relationship of each block.

光ピックアップ装置12は、光源としての半導体レーザ、この半導体レーザから出射される光束を光ディスク1の記録面に導くとともに、その記録面で反射された戻り光束を所定の受光位置まで導く光学系、受光位置に配置されて戻り光束を受光する受光器、及び゜駆動系(フォーカシングアクチュエータ、トラッキングアクチュエータ、シークモータ等)(何れも図示せず)等を内蔵している。   The optical pickup device 12 includes a semiconductor laser as a light source, an optical system that guides a light beam emitted from the semiconductor laser to a recording surface of the optical disc 1 and guides a return light beam reflected by the recording surface to a predetermined light receiving position. A light receiving device arranged at a position for receiving the return light beam and a ° drive system (focusing actuator, tracking actuator, seek motor, etc.) (all not shown) are incorporated.

光ピックアップ装置12中の受光器は、一例として、図3(a)に示すように、4分割受光素子30(第1〜第4の受光素子30a〜30d)を含んで構成されている。なお、図3(a)では、便宜上、紙面上下方向をX軸方向、紙面左右方向をY軸方向、紙面垂直方向をZ軸方向とする。第1,2の受光素子30a,30bは、各々図3(a)における紙面左右方向(Y軸方向)を長辺とする同一の長方形形状を有し、かつ、紙面上下方向(X軸方向)に隣接させて配置されている。また、第3,4の受光素子30c,30dは、各々図3(a)における紙面上下方向(X軸方向)を長辺とする同一の長方形形状を有し、かつ、紙面左右方向(Y軸方向)に隣接させて配置されている。   As shown in FIG. 3A, the light receiver in the optical pickup device 12 includes, for example, a four-divided light receiving element 30 (first to fourth light receiving elements 30a to 30d). In FIG. 3A, for the sake of convenience, the vertical direction of the paper is the X axis direction, the horizontal direction of the paper is the Y axis direction, and the vertical direction of the paper is the Z axis direction. Each of the first and second light receiving elements 30a and 30b has the same rectangular shape having a long side in the horizontal direction (Y-axis direction) in FIG. 3A and the vertical direction (X-axis direction). It is arranged adjacent to. Each of the third and fourth light receiving elements 30c and 30d has the same rectangular shape with the long side in the vertical direction (X-axis direction) in FIG. 3A and the horizontal direction in the paper (Y-axis). In the direction).

図3(b)に示すように、光ディスク1の記録面からの反射光RBは、光ピックアップ装置12の光学系を構成するプリズム31により2方向に分岐され、プリズム31を透過した一方の反射光RB1は第1,2の受光素子30a,30bに照射される。また、プリズム31により−X軸方向に分岐された他方の反射光RB2はさらに反射鏡32により+Z方向にその進行方向が曲げられ、第3,4の受光素子30c,30dに照射される。   As shown in FIG. 3B, the reflected light RB from the recording surface of the optical disc 1 is branched in two directions by the prism 31 constituting the optical system of the optical pickup device 12, and is one reflected light that has passed through the prism 31. RB1 is applied to the first and second light receiving elements 30a and 30b. The other reflected light RB2 branched in the −X axis direction by the prism 31 is further bent in the traveling direction in the + Z direction by the reflecting mirror 32, and is irradiated to the third and fourth light receiving elements 30c and 30d.

ここで、図4(a)に示すように、反射光RBのうち、図4(a)における紙面上側半分の反射光RBaが第1の受光素子30aに照射され、紙面下側半分の反射光RBbが第2の受光素子30bに照射される。また、図4(b)に示すように、反射光RBのうち、図4(b)における紙面右側半分の反射光RBcが第3の受光素子30cに照射され、紙面左側半分の反射光RBdが第4の受光素子30dに照射される。これらの第1〜第4の受光素子30a〜30dの各々は、光電変換を行い、光電変換信号として、受光量に応じた電流(電流信号)をアナログ信号処理回路16に出力する。   Here, as shown in FIG. 4A, among the reflected light RB, the reflected light RBa in the upper half of the paper surface in FIG. 4A is irradiated to the first light receiving element 30a, and the reflected light in the lower half of the paper surface. RBb is applied to the second light receiving element 30b. 4B, among the reflected light RB, the reflected light RBc in the right half of the paper surface in FIG. 4B is irradiated to the third light receiving element 30c, and the reflected light RBd in the left half of the paper surface is reflected. Irradiates the fourth light receiving element 30d. Each of the first to fourth light receiving elements 30a to 30d performs photoelectric conversion and outputs a current (current signal) corresponding to the amount of received light to the analog signal processing circuit 16 as a photoelectric conversion signal.

なお、受光器は、4分割受光素子30に限定されるものではなく、例えば、第1,2の受光素子30a,30bを含む2分割受光素子構成、第3,4の受光素子30c,30dを含む2分割受光素子構成等でもよく、或いは、第1〜第4の受光素子30a〜30dを1列に並設させた構成等でもよく、形状、配置等を含めて任意である。   The light receiver is not limited to the four-divided light receiving element 30, and includes, for example, a two-divided light receiving element configuration including the first and second light receiving elements 30a and 30b, and the third and fourth light receiving elements 30c and 30d. It may be a two-part light receiving element configuration or the like, or may be a configuration in which the first to fourth light receiving elements 30a to 30d are arranged in a line, and is arbitrary including shape, arrangement, and the like.

図1に戻り、アナログ信号処理回路16は、光ピックアップ装置12の受光素子30a〜30dの出力信号である電流信号を電圧信号に変換するI/Vアンプ(電流−電圧変換アンプ)26、ウォブル信号を検出するウォブル信号検出回路27、再生情報を含むRF信号を検出するRF信号検出回路28、及びフォーカスエラー信号やトラックエラー信号を検出するエラー信号検出回路29等を備えている。   Returning to FIG. 1, the analog signal processing circuit 16 includes an I / V amplifier (current-voltage conversion amplifier) 26 that converts a current signal that is an output signal of the light receiving elements 30 a to 30 d of the optical pickup device 12 into a voltage signal, a wobble signal. A wobble signal detection circuit 27 for detecting the reproduction signal, an RF signal detection circuit 28 for detecting an RF signal including reproduction information, an error signal detection circuit 29 for detecting a focus error signal and a track error signal, and the like.

I/Vアンプ26は、図5に示すように、第1〜第4の受光素子30a〜30dからの電流信号を電圧信号(信号Sa〜Sd)に変換するI/Vアンプ26a〜26dを備えている。   As shown in FIG. 5, the I / V amplifier 26 includes I / V amplifiers 26 a to 26 d that convert current signals from the first to fourth light receiving elements 30 a to 30 d into voltage signals (signals Sa to Sd). ing.

また、RF信号検出回路28では、これらの電圧信号Sa〜Sdを全て加算し、その加算結果をさらに2値化し、RF信号として検出する。   Further, the RF signal detection circuit 28 adds all these voltage signals Sa to Sd, further binarizes the addition result, and detects it as an RF signal.

エラー信号検出回路29では、電圧信号Ra,Rbの差分を求め、その結果を2値化し、フォーカスエラー信号として検出し、電圧信号Rc,Rdの差分を求め、その結果を2値化し、トラックエラー信号として検出する。ここで検出されたこれらのフォーカスエラー信号及びトラックエラー信号は、各々エラー信号検出回路29からサーボコントローラ18に出力される。   The error signal detection circuit 29 obtains the difference between the voltage signals Ra and Rb, binarizes the result, detects it as a focus error signal, obtains the difference between the voltage signals Rc and Rd, binarizes the result, and tracks error. Detect as a signal. These focus error signal and track error signal detected here are output from the error signal detection circuit 29 to the servo controller 18, respectively.

ウォブル信号検出回路27では、電圧信号Sc,Sdに基づきウォブル信号を検出し、デコーダ17に出力する。なお、このウォブル信号検出回路27の構成等については後述する。   The wobble signal detection circuit 27 detects a wobble signal based on the voltage signals Sc and Sd and outputs the wobble signal to the decoder 17. The configuration of the wobble signal detection circuit 27 will be described later.

デコーダ17では、ウォブル信号検出回路27により検出されたウォブル信号に含まれるADIP情報からアドレス情報、同期信号等を抽出する。ここで抽出されたアドレス情報はCPU24に出力され、同期信号はエンコーダ14に出力される。   In the decoder 17, address information, a synchronization signal, and the like are extracted from ADIP information included in the wobble signal detected by the wobble signal detection circuit 27. The address information extracted here is output to the CPU 24, and the synchronization signal is output to the encoder 14.

デコーダ17では、また、RF信号検出回路28により検出されたRF信号に対して、復調及び誤り訂正処理等の再生処理を行う。さらに、デコーダ17では、再生データが音楽データ以外(例えば、画像データや文書データ等)の場合に、データに付加されたチェックコードに基づいてエラーチェック及びエラー訂正処理を行い、バッファマネージャ21を介してバッファRAM19に格納する。   The decoder 17 also performs reproduction processing such as demodulation and error correction processing on the RF signal detected by the RF signal detection circuit 28. Further, when the reproduction data is other than music data (for example, image data, document data, etc.), the decoder 17 performs error check and error correction processing based on the check code added to the data, and passes through the buffer manager 21. And stored in the buffer RAM 19.

サーボコントローラ18では、エラー信号検出回路29により検出されたフォーカスエラー信号に基づいて光ピックアップ装置12のフォーカシングアクチュエータを制御する制御信号を作成し、モータドライバ15に出力する。また、サーボコントローラ18では、エラー信号検出回路29により検出されたトラックエラー信号に基づいて光ピックアップ装置12のトラッキングアクチュエータを制御する制御信号を作成し、モータドライバ15に出力する。   The servo controller 18 creates a control signal for controlling the focusing actuator of the optical pickup device 12 based on the focus error signal detected by the error signal detection circuit 29 and outputs the control signal to the motor driver 15. The servo controller 18 creates a control signal for controlling the tracking actuator of the optical pickup device 12 based on the track error signal detected by the error signal detection circuit 29 and outputs the control signal to the motor driver 15.

D/Aコンバータ20では、光ディスク1に記録されているデータが音楽データの場合に、デコーダ17の出力信号をアナログデータに変換し、オーディオ信号とてオーディオ機器等に出力する。   When the data recorded on the optical disc 1 is music data, the D / A converter 20 converts the output signal of the decoder 17 into analog data and outputs it as an audio signal to an audio device or the like.

バッファマネージャ21では、バッファRAM19へのデータの蓄積を管理し、蓄積されたデータ量が所定値になると、CPU24に通知する。   The buffer manager 21 manages the accumulation of data in the buffer RAM 19, and notifies the CPU 24 when the accumulated data amount reaches a predetermined value.

モータドライバ15では、サーボコントローラ18からの制御信号に基づいて、光ピックアップ装置12のフォーカシングアクチュエータ及びトラッキングアクチュエータを駆動する。また、モータドライバ15では、CPU24の指示に基づいて光ディスク1が線速度一定(CLV方式)又は回転数一定(CAV方式)となるようにスピンドルモータ11を制御する。さらに、モータドライバ15では、CPU24の指示に基づいてシークモータを駆動し、光ピックアップ装置12のスレッジ方向(光ディスク1の半径方向)の位置を制御する。   The motor driver 15 drives the focusing actuator and tracking actuator of the optical pickup device 12 based on the control signal from the servo controller 18. Further, the motor driver 15 controls the spindle motor 11 based on an instruction from the CPU 24 so that the optical disc 1 has a constant linear velocity (CLV method) or a constant rotation speed (CAV method). Further, the motor driver 15 drives a seek motor based on an instruction from the CPU 24 to control the position of the optical pickup device 12 in the sledge direction (radial direction of the optical disc 1).

エンコーダ14では、バッファRAM19に蓄積されているデータに対して、エラー訂正コードの付加等を行い、光ディスク1への書込みデータを作成する。そして、CPU24からの指示に基づいて、デコーダ17からの同期信号に同期させて、書込みデータをレーザコントロール回路13に出力する。   In the encoder 14, an error correction code is added to the data stored in the buffer RAM 19 to create write data to the optical disk 1. Based on the instruction from the CPU 24, the write data is output to the laser control circuit 13 in synchronization with the synchronization signal from the decoder 17.

レーザコントロール回路13では、エンコーダ14からの書込みデータに基づいて、光ピックアップ装置12中の半導体レーザの出力を制御する。そして、レーザコントロール回路13では、記録中に、マーク記録期間とスペース記録期間とに同期したタイミング信号をウォブル信号検出回路27に出力する。   The laser control circuit 13 controls the output of the semiconductor laser in the optical pickup device 12 based on the write data from the encoder 14. The laser control circuit 13 outputs a timing signal synchronized with the mark recording period and the space recording period to the wobble signal detection circuit 27 during recording.

インターフェース22は、ホスト(例えば、パーソナルコンピュータ)との双方向の通信インターフェースであり、ATAPI(At Attachment Packet Interface)、SCSI(Small Computer System Interface)等の標準インターフェースに準拠している。   The interface 22 is a bidirectional communication interface with a host (for example, a personal computer), and conforms to a standard interface such as ATAPI (At Attachment Packet Interface), SCSI (Small Computer System Interface).

CPU24では、ROM23に格納されているプログラムに従って上述したような各部の動作を制御するとともに、制御に必要なデータ等を一時的にRAM25に保存する。   The CPU 24 controls the operation of each unit as described above according to the program stored in the ROM 23 and temporarily stores data necessary for the control in the RAM 25.

次に、ウォブル信号検出回路27並びにその出力側の構成例について図6を参照して説明する。まず、I/Vアンプ26c,26dからの電圧信号Sc,Sdが入力されるサンプルホールド回路(S/H)41a,41bが設けられ、これらのS/H41a,41bの出力側にはサンプルホールド後の電圧信号Sc,Sdの振幅のバランスをとるバランスAGC42が設けられている。バランスAGC42の出力側にはサンプルホールド後の電圧信号Sc,Sdの差Sc−Sdを演算する減算器43が設けられている。この減算器43の出力側にはフィルタ回路44が設けられている。このフィルタ回路44は、BPF(帯域通過フィルタ)45によるデジタルウォブル信号用のBPF経路と、HPF(高域通過フィルタ)46とLPF(低域通過フィルタ)47とによるアナログウォブル信号用のHPF+LPF経路とからなる。BPF45が通過を許す周波数帯域は、ウォブル信号の搬送波(ウォブル信号における位相変調部分以外の部分)の周波数、即ち、ウォブル信号の基本周波数近傍の限られた周波数帯域である。従って、BPF45によりウォブル信号から位相変調成分とノイズが低減されることとなり、ウォブル信号の搬送波成分相当の信号の作成を行いやすくなる。この搬送波成分相当の信号は、CLV方式で光ディスク1を回転させた場合には一定の周波数となる。一方、HPF46及びLPF47を通過した信号は高周波ノイズ成分及び低周波ノイズ成分が除去されたウォブル信号となる。なお、LPF47のみでADIP情報を取得するための許容範囲までノイズを除去できる場合には、HPF46を省略してもよい。BPF45の出力側には例えばコンパレータを用いた2値化器48が設けられている。   Next, a configuration example of the wobble signal detection circuit 27 and its output side will be described with reference to FIG. First, sample and hold circuits (S / H) 41a and 41b to which voltage signals Sc and Sd from the I / V amplifiers 26c and 26d are inputted are provided, and the S / H 41a and 41b output side after the sample hold. A balance AGC 42 is provided to balance the amplitudes of the voltage signals Sc and Sd. On the output side of the balance AGC 42, there is provided a subtractor 43 for calculating a difference Sc-Sd between the voltage signals Sc and Sd after the sample and hold. A filter circuit 44 is provided on the output side of the subtracter 43. The filter circuit 44 includes a BPF path for a digital wobble signal by a BPF (band pass filter) 45, and an HPF + LPF path for an analog wobble signal by an HPF (high pass filter) 46 and an LPF (low pass filter) 47. Consists of. The frequency band that the BPF 45 allows to pass is the frequency of the carrier wave of the wobble signal (the part other than the phase modulation part in the wobble signal), that is, a limited frequency band near the fundamental frequency of the wobble signal. Therefore, the phase modulation component and noise are reduced from the wobble signal by the BPF 45, and it becomes easy to create a signal corresponding to the carrier component of the wobble signal. The signal corresponding to the carrier wave component has a constant frequency when the optical disk 1 is rotated by the CLV method. On the other hand, the signal that has passed through the HPF 46 and the LPF 47 becomes a wobble signal from which a high-frequency noise component and a low-frequency noise component have been removed. Note that the HPF 46 may be omitted when noise can be removed to an allowable range for acquiring ADIP information only by the LPF 47. On the output side of the BPF 45, for example, a binarizer 48 using a comparator is provided.

2値化器48から得られるデジタルウォブル信号に対してはその周期の安定化のためのPLL回路49とタイミング調整用の位相調整回路である遅延回路(delay)50とが順に設けられ、さらに、デジタルウォブル信号と同位相の正弦波(sin波)を生成するsin波発生回路51が設けられている。   For the digital wobble signal obtained from the binarizer 48, a PLL circuit 49 for stabilizing the cycle and a delay circuit (delay) 50, which is a phase adjustment circuit for timing adjustment, are provided in order. A sine wave generation circuit 51 that generates a sine wave having the same phase as the digital wobble signal is provided.

一方、LPF47から得られるアナログウォブル信号をデジタルデータに変換するA/Dコンバータ52が設けられている。このA/Dコンバータ52によりA/D変換されたアナログウォブル信号と正弦波に変換されたデジタルウォブル信号とを乗算する乗算器53が設けられている。この乗算器53の出力側には乗算結果を積分する積分器54が設けられている。この積分器54はPLL回路49出力(遅延回路50出力)に同期したタイミング信号を生成出力するタイミング回路55からのリセット信号によりウォブルの1周期単位でリセットされるように設定されている。   On the other hand, an A / D converter 52 for converting an analog wobble signal obtained from the LPF 47 into digital data is provided. A multiplier 53 for multiplying the analog wobble signal A / D converted by the A / D converter 52 and the digital wobble signal converted into a sine wave is provided. An integrator 54 for integrating the multiplication result is provided on the output side of the multiplier 53. The integrator 54 is set to be reset in units of one wobble period by a reset signal from the timing circuit 55 that generates and outputs a timing signal synchronized with the output of the PLL circuit 49 (output of the delay circuit 50).

積分器54の出力側にはサンプルホールド回路(S/H)56を介してADIP情報検出器57が設けられている。   An ADIP information detector 57 is provided on the output side of the integrator 54 via a sample hold circuit (S / H) 56.

このADIP情報検出器57には、デコーダ17が接続されている。このデコーダ17はADIP情報に基づき同期信号ADIPsyncを検出(ウォブル信号の位相変調を検出)する同期検出器61と、エラー訂正処理を行うエラー訂正部62とエラー訂正後のADIP情報に基づきアドレス情報を抽出するアドレス情報抽出部63とを有する。   A decoder 17 is connected to the ADIP information detector 57. The decoder 17 detects a synchronization signal ADIPsync based on ADIP information (detects phase modulation of the wobble signal), an error correction unit 62 that performs error correction processing, and address information based on ADIP information after error correction. And an address information extraction unit 63 for extraction.

同期検出器61により検出された同期信号ADIPsyncは、入力信号の位相をずらして出力する位相調整回路である遅延回路64を通過した後、エンコーダ14に入力され、ライトタイミング信号(記録開始タイミング信号)の生成に供される。このエンコーダ14にはCPU24から所定タイミングでライト命令(又は、リード命令)も入力されるもので、レーザコントロール回路13はライト命令がある状態でライトタイミング信号が生成されると記録動作を開始するように設定されている。   The synchronization signal ADIPsync detected by the synchronization detector 61 passes through the delay circuit 64 that is a phase adjustment circuit that outputs the input signal with the phase shifted, and is then input to the encoder 14 to be a write timing signal (recording start timing signal). It is used for the generation of The encoder 14 also receives a write command (or read command) from the CPU 24 at a predetermined timing, and the laser control circuit 13 starts a recording operation when a write timing signal is generated in the presence of the write command. Is set to

このような構成において、ウォブル信号検出回路27付近での信号処理例の概略を図7に示す波形図を参照して説明する。まず、I/Vアンプ26c,26dの出力である電圧信号Sc,SdはS/H41a,41bによりサンプルホールドされ、バランスAGC42によりサンプルホールド後の振幅バランスがとられ、減算器43によってSc(S/H後)−Sd(S/H後)なる演算が行われる。光ディスク1上のウォブル信号WBL=S1(図7(a)参照)は、実際には、そのままの状態で把握しきれないので、振幅バランス、演算処理後のSc(S/H後)−Sd(S/H後)をメディア上のウォブル信号WBL=S1とする。このウォブル信号WBL=S1はフィルタ回路44に入力され、一方では、HPF46とLPF47との経路を経ることにより、図7(b)に示すようなアナログウォブル信号S2が生成され、他方では、BPF45の経路を経ることにより、図7(c)に示すような基本周波数成分からなる信号を生成するためのウォブル信号S3が生成され、さらに、2値化器48を通過することにより2値化されて図7(d)に示すようなデジタルウォブル信号S4が生成される。   In such a configuration, an outline of a signal processing example in the vicinity of the wobble signal detection circuit 27 will be described with reference to a waveform diagram shown in FIG. First, the voltage signals Sc and Sd which are the outputs of the I / V amplifiers 26c and 26d are sampled and held by the S / Hs 41a and 41b, the amplitude balance after the sample and hold is taken by the balance AGC 42, and the subtractor 43 sets the Sc (S / S / S). After H) -Sd (after S / H) is performed. Since the wobble signal WBL = S1 (see FIG. 7A) on the optical disc 1 cannot actually be grasped as it is, the amplitude balance and the Sc (after S / H) -Sd ( (After S / H) is set to the wobble signal WBL = S1 on the medium. The wobble signal WBL = S1 is input to the filter circuit 44. On the other hand, an analog wobble signal S2 as shown in FIG. 7B is generated through the path between the HPF 46 and the LPF 47, and on the other hand, the BPF 45 By passing through the path, a wobble signal S3 for generating a signal having a fundamental frequency component as shown in FIG. 7C is generated, and further binarized by passing through the binarizer 48. A digital wobble signal S4 as shown in FIG. 7D is generated.

このデジタルウォブル信号S4は、安定した所定の周期の信号を発生させるためのPLL回路49を通過し、遅延回路50によりdlyclockの遅延がかけられ、図7(e)に示すようなデジタルウォブル信号S5としてsin波発生回路51に入力される。sin波発生回路51では図7(f)に示すようにデジタルウォブル信号S5と同位相のsin波S6を生成する。   This digital wobble signal S4 passes through a PLL circuit 49 for generating a signal having a stable predetermined cycle, is delayed by dlyclock by a delay circuit 50, and a digital wobble signal S5 as shown in FIG. Is input to the sin wave generation circuit 51. The sin wave generating circuit 51 generates a sin wave S6 having the same phase as the digital wobble signal S5 as shown in FIG.

そして、A/Dコンバータ52によりA/D変換されたアナログウォブル信号S2と、sin波S6に変換されたデジタルウォブル信号とは乗算器53により乗算され、図7(g)に示すような乗算結果の信号S7は積分器54により積分されて、図7(h)に示すような積分結果信号S8が得られる。この積分結果信号S8は、S/H56によりサンプルホールドされて図7(i)に示すような信号S9としてADIP情報検出器57に入力される。ADIP情報検出器57ではこの信号S9に基づき図7(j)に示すようなアドレス情報や同期信号を含むADIP情報S10を検出する。このADIP情報S10が入力されるデコーダ17では、同期検出器61が図7(k)に示すようなADIP同期信号ADIPsync=S11を出力する。ADIP同期信号ADIPsync=S11は、入力信号の位相をずらして出力する位相調整回路である遅延回路64を通過した後、ADIP同期信号ADIPsync=S12となり、エンコーダ14に入力される。エンコーダ14ではこのADIP同期信号ADIPsync=S12に基づきライトタイミング信号S13を作成し、CPU24からのライト命令S14とのAND条件下で、レーザコントロール回路13により記録を開始させる。   The analog wobble signal S2 A / D converted by the A / D converter 52 and the digital wobble signal converted to the sin wave S6 are multiplied by the multiplier 53, and the multiplication result as shown in FIG. The signal S7 is integrated by the integrator 54 to obtain an integration result signal S8 as shown in FIG. The integration result signal S8 is sampled and held by the S / H 56 and input to the ADIP information detector 57 as a signal S9 as shown in FIG. The ADIP information detector 57 detects ADIP information S10 including address information and a synchronization signal as shown in FIG. 7 (j) based on the signal S9. In the decoder 17 to which the ADIP information S10 is input, the synchronization detector 61 outputs an ADIP synchronization signal ADIPsync = S11 as shown in FIG. 7 (k). The ADIP synchronization signal ADIPsync = S11 passes through the delay circuit 64, which is a phase adjustment circuit that shifts the phase of the input signal and then outputs the ADIP synchronization signal ADIPsync = S12, and is input to the encoder 14. The encoder 14 creates a write timing signal S13 based on the ADIP synchronization signal ADIPsync = S12, and starts recording by the laser control circuit 13 under an AND condition with the write command S14 from the CPU 24.

なお、同期信号ADIPsyncとライトタイミング信号との間には、一定の時間間隔eがとられているものとする(例えば、16wbl周期=32T×15等)。また、同期信号ADIPsyncとライトタイミング信号とは、1ADIP時間(=93wbl周期=32T×93)毎に1回、L→H→Lとなり、1ADIP時間の先頭である位相変調部がHになるものとする(図7中に示す#0とする)。   It is assumed that a certain time interval e is taken between the synchronization signal ADIPsync and the write timing signal (for example, 16 wbl cycle = 32T × 15). In addition, the synchronization signal ADIPsync and the write timing signal are L → H → L once every ADIP time (= 93 wbl cycle = 32T × 93), and the phase modulation unit at the head of 1 ADIP time becomes H. (Referred to as # 0 shown in FIG. 7).

このような動作において、フィルタ回路44によるフィルタ処理前、即ち、信号S1の時点においては、位相復調等に影響するほどの位相ずれはない。しかし、フィルタ回路44によるフィルタ処理後にあっては、例えば、LPF47部のカットオフ周波数fcのバラツキに起因して、アナログウォブル信号の位相にずれを生じ、ライトタイミング信号S13の発生タイミングにずれを生じ、記録開始位置が最適位置からずれてしまう可能性がある。図7(b)中のaはLPF47に起因する位相遅れを表している。   In such an operation, before the filter processing by the filter circuit 44, that is, at the time of the signal S1, there is no phase shift that affects the phase demodulation or the like. However, after the filter processing by the filter circuit 44, for example, due to variations in the cut-off frequency fc of the LPF 47 unit, a shift occurs in the phase of the analog wobble signal, and a shift occurs in the generation timing of the write timing signal S13. There is a possibility that the recording start position will deviate from the optimum position. In FIG. 7B, “a” represents a phase delay caused by the LPF 47.

そこで、本実施の形態では、当該光ディスク装置の製造段階或いはメンテナンス時等において、記録開始位置のずれを最適に調整する調整機能を付加したものである。ウォブル信号検出回路27の一部を抜粋して示す図8を参照すれば、本実施の形態では、フィルタ回路44の入力側に対して、ウォブル信号S1に代えて、振幅、周波数が情報記録時に対応する当該ウォブル信号S1相当の代替信号(テスト信号)としてsin波S21を例えば発振器(代替信号入力手段)71から入力させ、その時のフィルタ回路44、ここでは、HPF46とLPF47との経路の入出力前後の信号の位相差を例えばオシロスコープ(位相差検出手段)72による観測で測定するようにしたものである。ここで検出される位相差が図7(b)中に示す位相遅れaに相当する。   Therefore, in the present embodiment, an adjustment function for optimally adjusting the deviation of the recording start position is added in the manufacturing stage or maintenance of the optical disc apparatus. Referring to FIG. 8 that shows a part of the wobble signal detection circuit 27, in the present embodiment, the amplitude and frequency of the input side of the filter circuit 44 are changed when the information is recorded instead of the wobble signal S1. A sin wave S21 is input as an alternative signal (test signal) corresponding to the corresponding wobble signal S1, for example, from an oscillator (alternative signal input means) 71, and the filter circuit 44 at that time, here, the input / output of the path between the HPF 46 and the LPF 47 The phase difference between the front and rear signals is measured by observation with an oscilloscope (phase difference detection means) 72, for example. The phase difference detected here corresponds to the phase delay a shown in FIG.

一方、光ディスク装置10にあっては、ライトタイミング信号S13のタイミングに影響する同期信号ADIPsync=S11の位相を適宜調整するための遅延回路(delay)64を同期検出器61・エンコーダ14間に設けておき、遅延回路64の遅延時間timeset(記録開始位置設定パラメータ)の設定により任意に位相調整できるように構成されている。ここに、HPF46とLPF47との経路の入出力信号間の位相差と遅延時間timesetとの間には図9に示すような比例関係がある。なお、図9に示す比例関係は、例えばミラーディスクを1ECCずつ、timesetを変えながら記録し、その部分を再生する等の測定を行うことにより簡単に作成できるものであり、このような比例関係を予め求めておき、オシロスコープ(位相差検出手段)72により検出された位相差に応じて遅延回路64の遅延時間timesetを調整設定することにより、ライトタイミング信号S13のタイミングを最適化させることができる。   On the other hand, in the optical disc apparatus 10, a delay circuit (delay) 64 for appropriately adjusting the phase of the synchronization signal ADIPsync = S11 that affects the timing of the write timing signal S13 is provided between the synchronization detector 61 and the encoder 14. The delay circuit 64 is configured such that the phase can be arbitrarily adjusted by setting the delay time timeset (recording start position setting parameter). Here, there is a proportional relationship as shown in FIG. 9 between the phase difference between the input / output signals on the path of the HPF 46 and the LPF 47 and the delay time timeset. Note that the proportional relationship shown in FIG. 9 can be easily created, for example, by recording a mirror disk in increments of 1 ECC while changing the timeset, and reproducing the portion. The timing of the write timing signal S13 can be optimized by obtaining in advance and adjusting the delay time timeset of the delay circuit 64 in accordance with the phase difference detected by the oscilloscope (phase difference detecting means) 72.

ここで、検出された位相差に基づく記録タイミングの調整設定の詳細について、実際の記録時の動作例で、図7の一部を抜粋して示す図10を参照して説明する。図10は、フィルタ回路44中のHPF46とLPF47との経路での位相遅れaと、遅延回路64による遅延量dとライトタイミング信号S13との関係を示す波形図である。まず、HPF46とLPF47との経路でアナログウォブル信号S2の位相が遅れた分=位相遅れaだけ、同期検出器61による同期信号ADIPsync=S11の位相も遅れる。そして、timesetでの遅延量dだけ遅延回路64による遅延処理後の同期信号ADIPsync=S12の位相が遅れる。また、この同期信号ADIPsync=S12とライトタイミング信号S13との位相関係としては、一定間隔eの差があるものとする。また、規格では、ウォブル信号wblは93周期で1かたまりであり、ライト開始タイミングをwbl#14+24T(wbl#14は位相変調部wbl#0から数えて15周期目の信号、ウォブル1周期=32T)の位置に持ってくることが規定されている。ここに、24TはRF信号の1T×24であり、例えば、ディスク回転速度が1倍相当時であれば1T≒38.5ns,2倍相当時であれば1T≒19.2ns,4倍相当時であれば1T≒9.6ns,…となる。なお、図7に示したように、検出されたウォブル信号は光ディスク1上の実際のウォブル信号に対して約1周期遅れているので、光ディスク1上ではほぼwbl#15+24Tの位置から記録が開始されることとなる(図14等の#15はこの意味である)。   Here, details of the adjustment setting of the recording timing based on the detected phase difference will be described with reference to FIG. 10, which is an excerpt of FIG. FIG. 10 is a waveform diagram showing the relationship between the phase delay a in the path between the HPF 46 and the LPF 47 in the filter circuit 44, the delay amount d by the delay circuit 64, and the write timing signal S13. First, the phase of the synchronization signal ADIPsync = S11 by the synchronization detector 61 is delayed by the amount of delay of the phase of the analog wobble signal S2 in the path between the HPF 46 and the LPF 47 = phase delay a. Then, the phase of the synchronization signal ADIPsync = S12 after the delay processing by the delay circuit 64 is delayed by the delay amount d in timeset. Further, it is assumed that the phase relationship between the synchronization signal ADIPsync = S12 and the write timing signal S13 has a difference of a constant interval e. Further, according to the standard, the wobble signal wbl is one block in 93 cycles, and the write start timing is wbl # 14 + 24T (wbl # 14 is a signal in the 15th cycle counted from the phase modulation unit wbl # 0, 1 wobble cycle = 32T). It is stipulated to bring it to the position. Here, 24T is 1T × 24 of the RF signal. For example, if the disk rotation speed is equivalent to 1 time, 1T≈38.5 ns, and if it is equivalent to 2 times, 1T≈19.2 ns, equivalent to 4 times. For example, 1T ≒ 9.6ns, ... As shown in FIG. 7, since the detected wobble signal is delayed by about one cycle with respect to the actual wobble signal on the optical disc 1, recording starts on the optical disc 1 from the position of approximately wbl # 15 + 24T. (# 15 in FIG. 14 etc. means this).

この場合、
a+d+e=wbl16周期+24bit
=16×32T+24T
が成り立てば、ライトタイミング信号は規格通りということになる。従って、
d=16×32T+24T−a−e
となるように遅延時間timesetを調整設定すればよい。
in this case,
a + d + e = wbl16 cycle + 24bit
= 16 × 32T + 24T
If this holds, the write timing signal is in accordance with the standard. Therefore,
d = 16 × 32T + 24T−ae
The delay time timeset may be adjusted and set so that

このように、本実施の形態によれば、光ディスク装置10に対して、フィルタ回路44の入力側に発振器71により振幅、周波数がウォブル信号相当のsin波S21を入力させ、その時のHPF46とLPF47との経路の入出力前後の信号の位相差をオシロスコープ72により検出し、検出された位相差に応じて遅延回路64の遅延時間timesetを調整設定しておくことで、ライトタイミング信号のタイミングが最適となるようにしたので、光ディスク装置10毎に実際に記録/再生動作を行わせることなく、記録開始位置の最適化を簡単かつ適正に行うことができる。このためにも、発振器71やオシロスコープ72を利用するだけで簡単に実現できる。   As described above, according to the present embodiment, the sinusoidal wave S21 having an amplitude and frequency equivalent to the wobble signal is input to the optical disc apparatus 10 on the input side of the filter circuit 44 by the oscillator 71, and the HPF 46 and the LPF 47 at that time By detecting the phase difference between the signals before and after the input / output of the path with the oscilloscope 72 and adjusting and setting the delay time timeset of the delay circuit 64 according to the detected phase difference, the timing of the write timing signal is optimal. Thus, the recording start position can be optimized easily and appropriately without actually performing the recording / reproducing operation for each optical disc apparatus 10. For this purpose, it can be realized simply by using the oscillator 71 and the oscilloscope 72.

なお、別の実施の形態としては、発振器71及びオシロスコープ72に代えて、特に図示しないが、ゲインフェーズアナライザを代替信号入力手段及び位相差検出手段として用いるようにしてもよい。即ち、ゲインフェーズアナライザからフィルタ回路44の入力側に振幅がウォブル信号相当のsin波を代替信号としてその周波数をスイープさせながら入力し、HPF46+LPF47の入力に対する出力の周波数特性を測定する。この場合の周波数特性とは、「横軸;周波数、縦軸;ゲインと位相」である。そして、周波数がウォブル信号相当時の位相遅れを求め、この位相遅れを前述のaとすればよい。   As another embodiment, a gain phase analyzer may be used as an alternative signal input unit and a phase difference detection unit, although not particularly shown, instead of the oscillator 71 and the oscilloscope 72. That is, a gain phase analyzer inputs a sin wave having an amplitude corresponding to a wobble signal as an alternative signal to the input side of the filter circuit 44 while sweeping the frequency, and measures the frequency characteristics of the output with respect to the input of the HPF 46 + LPF 47. The frequency characteristics in this case are “horizontal axis; frequency, vertical axis; gain and phase”. Then, the phase lag when the frequency is equivalent to the wobble signal is obtained, and this phase lag may be set as a described above.

このようにゲインフェーズアナライザを利用する場合、容易に実施できる上に、HPF46+LPF47の特性も検査することができる。   Thus, when using a gain phase analyzer, it can carry out easily and also can test | inspect the characteristic of HPF46 + LPF47.

また、本実施の形態では、オシロスコープ72やゲインフェーズアナライザにより、HPF46+LPF47経路の入出力前後の信号の位相差を検出するようにしたが、一つの別の実施の形態としては、BPF45の入出力前後の信号の位相差を検出し、検出された位相差に応じて遅延回路64の遅延量timesetを調整設定するようにしてもよい。この場合には、デジタルウォブル信号の位相に合わせてアナログウォブル信号の位相を調整することとなる。   In this embodiment, the oscilloscope 72 and the gain phase analyzer detect the phase difference between the signals before and after the HPF46 + LPF47 path. However, as another embodiment, before and after the input / output of the BPF45. The delay amount timeset of the delay circuit 64 may be adjusted and set according to the detected phase difference. In this case, the phase of the analog wobble signal is adjusted in accordance with the phase of the digital wobble signal.

また、本実施の形態では、フィルタ回路44の入出力前後の信号の位相差を直接的に検出するようにしたが、一つの別の実施の形態としては、例えば図11に示すように、sin波S21等の代替信号を入力させた場合のHPF46+LPF47経路の入出力前後の信号の振幅比a′(=HPF46+LPF47経路の出力振幅/HPF46+LPF47経路の入力振幅)を振幅比較器(振幅比検出手段)74により検出し、この振幅比a′に基づいて位相差検出器(位相差検出手段)75により位相差(位相遅れ)aを検出し、遅延回路64の遅延時間timesetを調整設定するようにしてもよい。この場合、LPF47のフィルタ特性を予め測定し、そのフィルタ特性に応じた振幅比と位相遅れとの関係を制御プログラム中に書き込んでおき、位相差検出器75においてこの関係を利用して振幅比a′から位相差aを求めるようにすればよい。   Further, in this embodiment, the phase difference between the signals before and after the input / output of the filter circuit 44 is directly detected. However, as another embodiment, as shown in FIG. The amplitude ratio a ′ (= output amplitude of the HPF46 + LPF47 path / input amplitude of the HPF46 + LPF47 path) before and after the input / output of the HPF46 + LPF47 path when an alternative signal such as the wave S21 is input is an amplitude comparator (amplitude ratio detecting means) 74. The phase difference (phase lag) a is detected by the phase difference detector (phase difference detecting means) 75 based on the amplitude ratio a ′, and the delay time time set of the delay circuit 64 is adjusted and set. Good. In this case, the filter characteristic of the LPF 47 is measured in advance, and the relationship between the amplitude ratio and the phase delay corresponding to the filter characteristic is written in the control program, and the phase difference detector 75 uses this relationship to obtain the amplitude ratio a What is necessary is just to obtain | require the phase difference a from '.

本発明の別の実施の形態を図12及び図13に基づいて説明する。本実施の形態では、光ディスク装置10に対して、当該光ディスク装置の製造段階或いはメンテナンス時等において、位相ずれに起因するADIP情報の復調特性の悪さを解消するような調整機能を付加したものである。図12では、ウォブル信号検出回路27中の関係部分のみを抽出して示す。   Another embodiment of the present invention will be described with reference to FIGS. In the present embodiment, an adjustment function is added to the optical disc apparatus 10 so as to eliminate the poor demodulation characteristics of ADIP information caused by the phase shift at the manufacturing stage or maintenance of the optical disc apparatus. . In FIG. 12, only the relevant portion in the wobble signal detection circuit 27 is extracted and shown.

本実施の形態では、フィルタ回路44の入力側に対して、ウォブル信号S1に代えて、振幅、周波数が情報の記録時に対応する当該ウォブル信号S1相当の代替信号(テスト信号)としてsin波S21を例えば発振器(代替信号入力手段)71から入力させ、その時のHPF46+LPF47経路の前後の信号の位相差aを例えばオシロスコープ(位相差検出手段)72による観察で測定するとともに、BPF45経路の入出力前後の信号の位相差bを例えばオシロスコープ(位相差検出手段)72による観察で測定し、これらの測定結果に基づいて両経路の位相が一致するようにPLL回路49の後段に設けられた調整手段としての遅延回路50の遅延時間dlyclockを調整設定するようにしたものである。   In the present embodiment, instead of the wobble signal S1, the sin wave S21 is used as an alternative signal (test signal) corresponding to the wobble signal S1 corresponding to the amplitude and frequency when recording information, instead of the wobble signal S1. For example, the signal is input from an oscillator (alternative signal input means) 71, and the phase difference a between the signals before and after the HPF 46 + LPF 47 path at that time is measured by, for example, observation with an oscilloscope (phase difference detection means) 72, and signals before and after the input / output of the BPF 45 path. The phase difference b is measured by observation with an oscilloscope (phase difference detection means) 72, for example, and a delay as an adjustment means provided at the subsequent stage of the PLL circuit 49 so that the phases of both paths match based on these measurement results. The delay time dlyclock of the circuit 50 is adjusted and set.

図13はフィルタ処理前のウォブル信号S1の位相とLPF47等を経たアナログウォブル信号S2の位相とBPF45を経たデジタルウォブル信号S3(2値化回路48によるデジタル化前)の位相との関係を示す波形図である。HPF46+LPF47経路ではアナログウォブル信号S2の位相がaだけ遅れる。BPF45経路ではデジタルウォブル信号S3の位相がbだけ遅れる。そして、sin波発生回路51によりsin波状のデジタルウォブル信号を作成する前に、遅延回路50に設定した遅延時間dlyclockによりc相当の位相遅れを持たせることができる(図7等参照)。ここに、ADIP復調時には、sin波=S6とアナログウォブル信号S2とが乗算器53により乗算されるため、乗算後の振幅が高いほどADIP情報が復調できている、ということになる。そのためには、sin波とアナログウォブル信号との位相関係が同位相になっていることが必要となる。   FIG. 13 is a waveform showing the relationship between the phase of the wobble signal S1 before filtering, the phase of the analog wobble signal S2 that has passed through the LPF 47, and the phase of the digital wobble signal S3 that has passed through the BPF 45 (before digitization by the binarization circuit 48). FIG. In the HPF46 + LPF47 path, the phase of the analog wobble signal S2 is delayed by a. In the BPF45 path, the phase of the digital wobble signal S3 is delayed by b. Then, before a sin wave digital wobble signal is generated by the sin wave generating circuit 51, a phase delay corresponding to c can be provided by the delay time dlyclock set in the delay circuit 50 (see FIG. 7 and the like). Here, at the time of ADIP demodulation, since the sin wave = S6 and the analog wobble signal S2 are multiplied by the multiplier 53, the higher the amplitude after multiplication, the more the ADIP information can be demodulated. For that purpose, it is necessary that the phase relationship between the sin wave and the analog wobble signal is the same phase.

従って、
a=b+c
が成り立つ時、アナログウォブル信号とデジタルウォブル信号との位相関係が最も同位相となり、最も正確なADIP復調が可能となる。よって、測定結果に基づき、
c=a−b
となるように、遅延回路50の遅延時間dlyclockを調整設定してやれぱよいものとなる。
Therefore,
a = b + c
When the above holds, the phase relationship between the analog wobble signal and the digital wobble signal becomes the same phase, and the most accurate ADIP demodulation is possible. Therefore, based on the measurement results,
c = a−b
Thus, the delay time dlyclock of the delay circuit 50 can be adjusted and set.

このように、本実施の形態によれば、光ディスク装置10に対して、フィルタ回路44の入力側に発振器71により振幅、周波数がウォブル信号相当のsin波S21を入力させ、その時のHPF46とLPF47との経路の入出力前後の信号の位相差、BPF45の経路の位相差をオシロスコープ72により各々検出し、検出された位相差に基づき両経路の位相が同位相となるように遅延回路50の遅延時間dlyclockを調整設定しておくことで、ADIP復調を最適に行えるようにしたので、光ディスク装置10毎に実際に記録/再生動作を行わせることなく、常に最適な遅延時間dlyclockでADIP復調を行わせることができる。このためにも、発振器71やオシロスコープ72を利用するだけで簡単に実現できる。   As described above, according to the present embodiment, the sinusoidal wave S21 having an amplitude and frequency equivalent to the wobble signal is input to the optical disc apparatus 10 on the input side of the filter circuit 44 by the oscillator 71, and the HPF 46 and the LPF 47 at that time The oscilloscope 72 detects the phase difference between the signals before and after the input / output of each path and the phase difference between the paths of the BPF 45, and the delay time of the delay circuit 50 so that the phases of both paths become the same phase based on the detected phase difference. Since the ADIP demodulation can be optimally performed by adjusting and setting the dlyclock, the ADIP demodulation is always performed with the optimal delay time dlyclock without actually performing the recording / reproducing operation for each optical disc apparatus 10. be able to. For this purpose, it can be realized simply by using the oscillator 71 and the oscilloscope 72.

この場合も、発振器71やオシロスコープ72に代えて、ゲインフェーズアナライザを用いるようにしてもよい。また、図11に示した例に準じて、フィルタ回路44の入出力前後の信号の振幅比を各々の経路で検出し、検出された振幅比に基づき各々の位相差を検出し、この位相差に基づき上述のように遅延回路50の遅延時間dlyclockを調整設定させるようにしてもよい。   Also in this case, a gain phase analyzer may be used in place of the oscillator 71 and the oscilloscope 72. Further, according to the example shown in FIG. 11, the amplitude ratio of the signals before and after the input / output of the filter circuit 44 is detected in each path, and each phase difference is detected based on the detected amplitude ratio. Based on the above, the delay time dlyclock of the delay circuit 50 may be adjusted and set as described above.

本実施の形態では、BPF45の出力信号を遅延回路50より遅延させるようにしているが、このような構成に代えて、又は、このような構成と共に、LPF47の出力信号を位相調整回路に入力させ、その位相を調整するようにしてもよい。図19にこのような遅延回路50と遅延回路64の遅延時間を調整する工程を含む光ディスク装置10の製造方法に関するフローチャートを示す。この製造工程において、組付け工程として、まず、フィルタ回路44や乗算器53、遅延回路50,64、ADIP情報検出器57、同期検出器61、エンコーダ4等の部品を筐体(図示せず)に組付ける(S101)。一通りの組付けが終了すると、次は、組付けた部品間の調整を行なう調整工程に移行する。ここでは、本発明である遅延時間の調整工程を中心に説明する。フィルタ回路44であるBPF45、HPF46に上記のようなテスト信号を入力する(S102)。テスト信号を入力した状態で、HPF46に入力されるテスト信号とLPF45から出力されたテスト信号との位相差aを測定し検出する(S103)。さらに、BPF45に入力されるテスト信号とBPF45から出力されたテスト信号との位相差bを測定し検出する(S104)。これらの位相差の測定・検出方法は上述した通りである。そして、位相差a(又は、位相差b)に対応する遅延時間timesetだけ遅延回路64を調整する(S105)。これにより、記録タイミングのずれを調整することができる。また、(位相差a−位相差b)に相当する位相差を生じさせるように遅延回路50の遅延時間dlyclockを調整する(S106)。これにより、ADIP情報を正確に取得できるようになる。   In the present embodiment, the output signal of the BPF 45 is delayed from the delay circuit 50. However, instead of or in addition to such a configuration, the output signal of the LPF 47 is input to the phase adjustment circuit. The phase may be adjusted. FIG. 19 shows a flowchart relating to a method of manufacturing the optical disc apparatus 10 including the step of adjusting the delay times of the delay circuit 50 and the delay circuit 64. In this manufacturing process, as an assembly process, first, components such as the filter circuit 44, the multiplier 53, the delay circuits 50 and 64, the ADIP information detector 57, the synchronization detector 61, and the encoder 4 are provided in a housing (not shown). (S101). When one assembly is completed, the next step is an adjustment process for adjusting the assembled parts. Here, the delay time adjustment process according to the present invention will be mainly described. The test signal as described above is input to the BPF 45 and HPF 46 which are the filter circuits 44 (S102). With the test signal input, the phase difference a between the test signal input to the HPF 46 and the test signal output from the LPF 45 is measured and detected (S103). Further, the phase difference b between the test signal input to the BPF 45 and the test signal output from the BPF 45 is measured and detected (S104). The measurement / detection method of these phase differences is as described above. Then, the delay circuit 64 is adjusted by the delay time timeset corresponding to the phase difference a (or phase difference b) (S105). Thereby, it is possible to adjust the deviation of the recording timing. Further, the delay time dlyclock of the delay circuit 50 is adjusted so as to generate a phase difference corresponding to (phase difference a−phase difference b) (S106). Thereby, ADIP information can be acquired correctly.

なお、半導体レーザの発光パワーの調整(ゲイン調整)等、その他の調整も、調整工程において行われることなる。   Other adjustments such as adjustment of the emission power of the semiconductor laser (gain adjustment) are also performed in the adjustment process.

調整工程が終了すると、検査工程となり、光ディスク装置10が適正に動作するかについて各種の公知な検査が行われる。この検査工程の終了により、光ディスク装置10の製造も完了する。   When the adjustment process is completed, an inspection process is performed, and various known inspections are performed as to whether or not the optical disc apparatus 10 operates properly. By completing this inspection process, the manufacture of the optical disk device 10 is also completed.

なお、遅延回路50の遅延時間を調整しない場合、ステップS106、及び、ステップS103,S104の何れか一方の処理を省略できる。また、遅延回路64の遅延時間の調整を行わない場合はステップS105の処理を省略できる。さらに、ステップS106の処理に代えて、LPF7の出力信号とBPF45の出力信号との位相差を求め、この位相差分だけ遅延回路50の遅延時間dlyclockを調整するようしてもよい。   If the delay time of the delay circuit 50 is not adjusted, the process of step S106 and any one of steps S103 and S104 can be omitted. Further, when the delay time of the delay circuit 64 is not adjusted, the process of step S105 can be omitted. Further, instead of the process of step S106, the phase difference between the output signal of the LPF 7 and the output signal of the BPF 45 may be obtained, and the delay time dlyclock of the delay circuit 50 may be adjusted by this phase difference.

なお、BPF45による位相遅れをbとしたとき、図7等では、LPF47側の位相遅れaが位相遅れbよりも大きい場合の例で示しているが、これに限らず、BPF45、HPF46、LPF47の特性によっては逆、即ち、位相遅れbの方が位相遅れaよりも大きい場合もあり得る。このような場合には、c=b−aとなる位相遅れ(即ち、この場合には位相進みとなる)だけ、デジタルウォブル信号S4の位相をずらすようにすればよい。   When the phase delay due to the BPF 45 is b, in FIG. 7 and the like, an example in which the phase delay a on the LPF 47 side is larger than the phase delay b is shown, but not limited thereto, the BPF 45, HPF 46, and LPF 47 Depending on the characteristics, the reverse, that is, the phase delay b may be larger than the phase delay a. In such a case, it is only necessary to shift the phase of the digital wobble signal S4 by a phase delay where c = b−a (that is, a phase advance in this case).

また、上述の説明では,オシロスコープ72やゲインフェーズアナライザを使用することにより手動操作で遅延時間の調整を行う例で説明したが、このような手法に限られない。即ち、図20に示すように、テスト信号を出力する発振器81、オシロスコープ72等の一機能である位相差検出機能を備えた位相差検出装置82及びこれらを制御するCPU83及びCPU83に所定の制御処理を実行させるプログラムを格納したROM84を組合せた調整専用機80を構成し、検出した位相差に応じて自動的に遅延回路50又は64の遅延時間を調整するようにしてもよい。又は、テスト信号を出力する発振器81、振幅比較器74及び位相検出器75からなる位相差検出装置82及び及びこれらを制御するCPU83及びCPU83に所定の制御処理を実行させるプログラムを格納したROM84を組合せた調整専用機80を構成し、検出した位相差に応じて自動的に遅延回路50又は64の遅延時間を調整するようにしてもよい。これらの場合、手動で行っていた各処理(図19に示したステップS102〜S106)に対応する各構成に対する命令等は、その装置が有するROM84に格納されたプログラムに従ってCPU83が実行することとなる。即ち、CPU83は、所定のテスト信号を出力させるように発振器81に指令を与える(S102)。これに応じて発振器81はフィルタ回路44にテスト信号を出力することとなる。次に、CPU83は、HPF46の入力側とLPF47の出力側とのテスト信号の位相差a及びBPF45の入出力間のテスト信号の位相差bを位相差検出装置82に検出させるように指令を出す(S103,S104)。位相差検出装置82はこの指令に応じて位相差a,bの検出を行う。CPU83は、位相差a(又は、位相差b)に対応する遅延時間timesetを遅延回路64に与える(S105)。さらに、CPU83は、(位相差a−位相差b)に対応する位相差分だけの遅延時間dlyclockを遅延回路50に与える(S107)。このような処理を行うことにより、フィルタ回路44によるウォブル信号の位相ずれの影響を低減することができる。   In the above description, the example in which the delay time is adjusted manually by using the oscilloscope 72 or the gain phase analyzer has been described. However, the present invention is not limited to this method. That is, as shown in FIG. 20, an oscillator 81 for outputting a test signal, an oscilloscope 72, and the like, a phase difference detection device 82 having a phase difference detection function, and a CPU 83 and a CPU 83 for controlling these, a predetermined control process. It is also possible to configure a dedicated adjustment machine 80 that is combined with a ROM 84 that stores a program for executing the above, and to automatically adjust the delay time of the delay circuit 50 or 64 according to the detected phase difference. Alternatively, a combination of an oscillator 81 that outputs a test signal, a phase difference detection device 82 including an amplitude comparator 74 and a phase detector 75, and a CPU 83 that controls these and a ROM 84 that stores a program for causing the CPU 83 to execute predetermined control processing. The adjustment dedicated machine 80 may be configured so that the delay time of the delay circuit 50 or 64 is automatically adjusted according to the detected phase difference. In these cases, the CPU 83 executes instructions and the like for each component corresponding to each process (steps S102 to S106 shown in FIG. 19) that have been performed manually according to a program stored in the ROM 84 of the device. . That is, the CPU 83 gives a command to the oscillator 81 so as to output a predetermined test signal (S102). In response to this, the oscillator 81 outputs a test signal to the filter circuit 44. Next, the CPU 83 issues a command to cause the phase difference detector 82 to detect the phase difference a of the test signal between the input side of the HPF 46 and the output side of the LPF 47 and the phase difference b of the test signal between the input and output of the BPF 45. (S103, S104). The phase difference detection device 82 detects the phase differences a and b in response to this command. The CPU 83 gives the delay time 64 corresponding to the phase difference a (or phase difference b) to the delay circuit 64 (S105). Further, the CPU 83 provides the delay circuit 50 with a delay time dlyclock corresponding to the phase difference corresponding to (phase difference a−phase difference b) (S107). By performing such processing, the influence of the wobble signal phase shift by the filter circuit 44 can be reduced.

なお、遅延回路50の遅延時間を調整しない場合、CPU83は、ステップS106、及び、ステップS103,S104の何れか一方の処理を省略できる。また、遅延回路64の遅延時間の調整を行わない場合は、CPU83は、ステップS105の処理を省略できる。さらに、CPU83は、ステップS106の処理に代えて、LPF7の出力信号とBPF45の出力信号との位相差を求め、この位相差分だけ遅延回路50の遅延時間dlyclockを調整するようしてもよい。   Note that when the delay time of the delay circuit 50 is not adjusted, the CPU 83 can omit the process of step S106 and any one of steps S103 and S104. When the delay time of the delay circuit 64 is not adjusted, the CPU 83 can omit the process of step S105. Further, the CPU 83 may obtain the phase difference between the output signal of the LPF 7 and the output signal of the BPF 45 instead of the process of step S106, and adjust the delay time dlyclock of the delay circuit 50 by this phase difference.

光ディスクの情報トラックに関する模式的な説明図である。It is a schematic explanatory drawing regarding the information track of an optical disk. 光ディスク装置の構成例を示す概略図である。It is the schematic which shows the structural example of an optical disk apparatus. 受光器構成を示す正面図である。It is a front view which shows a light receiver structure. 受光器構成を示す側面図である。It is a side view which shows a light receiver structure. I/Vアンプ構成を示す概略回路図である。It is a schematic circuit diagram which shows an I / V amplifier structure. ウォブル信号検出回路等の構成例を示すブロック図である。It is a block diagram which shows the structural examples, such as a wobble signal detection circuit. その各部の動作信号例を示す波形図である。It is a wave form diagram which shows the example of the operation signal of each part. ウォブル信号検出回路の一部を抜粋して示す概略ブロック図である。It is a schematic block diagram which extracts and shows a part of wobble signal detection circuit. 入出力信号間の位相差と遅延時間との関係を示す特性図である。It is a characteristic view which shows the relationship between the phase difference between input-output signals, and delay time. 一部の動作信号例を示す波形図である。It is a wave form diagram which shows a part of operation signal example. 代替信号入力手段及び位相差検出手段に関する別の実施の形態の構成例を示す概略ブロック図である。It is a schematic block diagram which shows the structural example of another embodiment regarding an alternative signal input means and a phase difference detection means. 本発明の別の実施の形態のウォブル信号検出回路の一部を抜粋して示す概略ブロック図である。It is a schematic block diagram which extracts and shows a part of wobble signal detection circuit of another embodiment of this invention. 関係する信号間の位相関係を示す波形図である。It is a wave form diagram which shows the phase relationship between the related signals. 従来のウォブル信号検出回路の一部の構成例を示す概略ブロック図である。It is a schematic block diagram which shows the example of a structure of a part of conventional wobble signal detection circuit. カットオフ周波fcのばらつきに応じた信号特性を示す波形図である。It is a wave form diagram which shows the signal characteristic according to the dispersion | variation in the cut-off frequency fc. 記録開始位置がずれる様子を示す説明図である。It is explanatory drawing which shows a mode that a recording start position shifts. RF信号波形の様子を示す説明図である。It is explanatory drawing which shows the mode of RF signal waveform. 調整動作例を示す波形図である。It is a wave form diagram which shows the example of adjustment operation | movement. 光ディスク装置の製造方法を示す概略フローチャートである。It is a schematic flowchart which shows the manufacturing method of an optical disk apparatus. 調整専用機の構成例を示す概略ブロック図である。It is a schematic block diagram which shows the structural example of an adjustment exclusive machine.

符号の説明Explanation of symbols

1 情報記録媒体
2 情報トラック
10 光ディスク装置
44 フィルタ回路
45 帯域通過フィルタ
46 高域通過フィルタ
47 低域通過フィルタ
50 調整手段
64 調整手段
71 発振器,代替信号入力手段
72 オシロスコープ、位相差検出手段
74 振幅比検出手段
DESCRIPTION OF SYMBOLS 1 Information recording medium 2 Information track 10 Optical disk apparatus 44 Filter circuit 45 Band pass filter 46 High pass filter 47 Low pass filter 50 Adjustment means 64 Adjustment means 71 Oscillator, alternative signal input means 72 Oscilloscope, phase difference detection means 74 Amplitude ratio Detection means

Claims (6)

一定周期でウォブリングした情報トラックを有する情報記録媒体に対して光を照射し、当該情報記録媒体で反射された光を受光しその受光量に応じた受光信号を出力する光ピックアップと、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号からノイズを除去する第1のフィルタ回路と、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号の基本周波数成分近傍の周波数成分を抽出する第2のフィルタ回路と、前記第1のフィルタ回路から出力された信号と前記第2のフィルタ回路から出力された信号とを乗算する乗算器と、この乗算器に入力される2つの信号の位相差を調整する位相調整回路と、前記乗算器からの出力信号に基づいて前記ウォブル信号に含まれる情報を検出する情報検出回路と、を備える光ディスク装置の製造方法であって、
情報記録時に抽出される前記ウォブル信号の基本周波数成分と同一周期のテスト信号を前記第1のフィルタ回路及び前記第2のフィルタ回路に入力する工程と、
前記第1のフィルタ回路から出力されたテスト信号と前記第2のフィルタ回路から出力されたテスト信号との位相差を取得する位相差取得工程と、
この位相差取得工程により取得された位相差に基づいて前記位相調整回路により前記乗算器に入力される2つの信号の位相差を調整する工程と、
を含む光ディスク装置の製造方法。
An optical pickup that irradiates an information recording medium having an information track wobbled at a constant period, receives light reflected by the information recording medium, and outputs a light reception signal corresponding to the amount of light received; and the light reception signal A first filter circuit for removing noise from a wobble signal based on wobbling of the information track, and a second filter for extracting a frequency component near the fundamental frequency component of the wobble signal based on wobbling of the information track from the received light signal A circuit, a multiplier that multiplies the signal output from the first filter circuit and the signal output from the second filter circuit, and adjusts a phase difference between the two signals input to the multiplier A phase adjustment circuit; and an information detection circuit for detecting information contained in the wobble signal based on an output signal from the multiplier; A manufacturing method of an optical disk apparatus comprising,
Inputting a test signal having the same period as the fundamental frequency component of the wobble signal extracted at the time of information recording to the first filter circuit and the second filter circuit;
A phase difference acquisition step of acquiring a phase difference between the test signal output from the first filter circuit and the test signal output from the second filter circuit;
Adjusting the phase difference between the two signals input to the multiplier by the phase adjustment circuit based on the phase difference acquired by the phase difference acquisition step;
Manufacturing method of an optical disc device including:
前記位相差取得工程は、
前記第1のフィルタ回路から出力されたテスト信号と当該第1のフィルタ回路に入力される前のテスト信号との位相差を取得する第1位相差取得工程と、
前記第2のフィルタ回路から出力されたテスト信号と当該第2のフィルタ回路に入力される前のテスト信号との位相差を取得する第2位相差取得工程と、
を含む請求項1記載の光ディスク装置の製造方法。
The phase difference acquisition step includes
A first phase difference acquisition step of acquiring a phase difference between a test signal output from the first filter circuit and a test signal before being input to the first filter circuit;
A second phase difference acquisition step of acquiring a phase difference between the test signal output from the second filter circuit and the test signal before being input to the second filter circuit;
The method of manufacturing an optical disk device according to claim 1 including:
一定周期でウォブリングした情報トラックを有する情報記録媒体に対して光を照射し、当該情報記録媒体で反射された光を受光しその受光量に応じた受光信号を出力する光ピックアップと、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号からノイズを除去する第1のフィルタ回路と、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号の基本周波数成分近傍の周波数成分を抽出する第2のフィルタ回路と、前記第1のフィルタ回路から出力された信号と前記第2のフィルタ回路から出力された信号とを乗算する乗算器と、この乗算器に入力される2つの信号の位相差を調整する位相調整回路と、前記乗算器からの出力信号に基づいて前記ウォブル信号に含まれる情報を検出する情報検出回路と、を備える光ディスク装置における前記位相ずらし量を調整する位相ずらし量調整方法であって、
情報記録時に抽出される前記ウォブル信号の基本周波数成分と同一周期のテスト信号を前記第1のフィルタ回路及び前記第2のフィルタ回路に入力する工程と、
前記第1のフィルタ回路から出力されたテスト信号と前記第2のフィルタ回路から出力されたテスト信号との位相差を取得する位相差取得工程と、
この位相差取得工程により取得された位相差に基づいて前記位相調整回路により前記乗算器に入力される2つの信号の位相差を調整する工程と、
を含む位相ずらし量調整方法。
An optical pickup that irradiates an information recording medium having an information track wobbled at a constant period, receives light reflected by the information recording medium, and outputs a light reception signal corresponding to the amount of light received; and the light reception signal A first filter circuit for removing noise from a wobble signal based on wobbling of the information track, and a second filter for extracting a frequency component near the fundamental frequency component of the wobble signal based on wobbling of the information track from the received light signal A circuit, a multiplier that multiplies the signal output from the first filter circuit and the signal output from the second filter circuit, and adjusts a phase difference between the two signals input to the multiplier A phase adjustment circuit; and an information detection circuit for detecting information contained in the wobble signal based on an output signal from the multiplier; A phase shift amount adjusting method for adjusting the phase shift amount in the optical disc apparatus comprising,
Inputting a test signal having the same period as the fundamental frequency component of the wobble signal extracted at the time of information recording to the first filter circuit and the second filter circuit;
A phase difference acquisition step of acquiring a phase difference between the test signal output from the first filter circuit and the test signal output from the second filter circuit;
Adjusting the phase difference between the two signals input to the multiplier by the phase adjustment circuit based on the phase difference acquired by the phase difference acquisition step;
Phase shift adjustment method including
前記位相差取得工程は、
前記第1のフィルタ回路から出力されたテスト信号と当該第1のフィルタ回路に入力される前のテスト信号との位相差を取得する第1位相差取得工程と、
前記第2のフィルタ回路から出力されたテスト信号と当該第2のフィルタ回路に入力される前のテスト信号との位相差を取得する第2位相差取得工程と、
を含む請求項3記載の位相ずらし量調整方法。
The phase difference acquisition step includes
A first phase difference acquisition step of acquiring a phase difference between a test signal output from the first filter circuit and a test signal before being input to the first filter circuit;
A second phase difference acquisition step of acquiring a phase difference between the test signal output from the second filter circuit and the test signal before being input to the second filter circuit;
The method for adjusting the amount of phase shift according to claim 3, comprising:
一定周期でウォブリングした情報トラックを有する情報記録媒体に対して光を照射し、当該情報記録媒体で反射された光を受光しその受光量に応じた受光信号を出力する光ピックアップと、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号からノイズを除去する第1のフィルタ回路と、前記受光信号から前記情報トラックのウォブリングに基づくウォブル信号の基本周波数成分近傍の周波数成分を抽出する第2のフィルタ回路と、前記第1のフィルタ回路から出力された信号と前記第2のフィルタ回路から出力された信号とを乗算する乗算器と、この乗算器に入力される2つの信号の位相差を調整する位相調整回路と、前記乗算器からの出力信号に基づいて前記ウォブル信号に含まれる情報を検出する情報検出回路と、を備える光ディスク装置における前記位相ずらし量を調整する位相ずらし量調整装置であって、
情報記録時に抽出される前記ウォブル信号の基本周波数成分と同一周期のテスト信号を前記第1のフィルタ回路及び前記第2のフィルタ回路に入力する手段と、
前記第1のフィルタ回路から出力されたテスト信号と前記第2のフィルタ回路から出力されたテスト信号との位相差を取得する位相差取得手段と、
この位相差取得工程により取得された位相差に基づいて前記位相調整回路により前記乗算器に入力される2つの信号の位相差を調整する手段と、
を含む位相ずらし量調整装置。
An optical pickup that irradiates an information recording medium having an information track wobbled at a constant period, receives light reflected by the information recording medium, and outputs a light reception signal corresponding to the amount of light received; and the light reception signal A first filter circuit for removing noise from a wobble signal based on wobbling of the information track, and a second filter for extracting a frequency component near the fundamental frequency component of the wobble signal based on wobbling of the information track from the received light signal A circuit, a multiplier that multiplies the signal output from the first filter circuit and the signal output from the second filter circuit, and adjusts a phase difference between the two signals input to the multiplier A phase adjustment circuit; and an information detection circuit for detecting information contained in the wobble signal based on an output signal from the multiplier; A phase shift amount adjusting device for adjusting the phase shift amount in the optical disc apparatus comprising,
Means for inputting a test signal having the same period as the fundamental frequency component of the wobble signal extracted during information recording to the first filter circuit and the second filter circuit;
Phase difference acquisition means for acquiring a phase difference between the test signal output from the first filter circuit and the test signal output from the second filter circuit;
Means for adjusting a phase difference between two signals input to the multiplier by the phase adjustment circuit based on the phase difference acquired by the phase difference acquisition step;
Phase shift amount adjusting device including
前記位相差取得手段は、
前記第1のフィルタ回路から出力されたテスト信号と当該第1のフィルタ回路に入力される前のテスト信号との位相差を取得する第1位相差取得手段と、
前記第2のフィルタ回路から出力されたテスト信号と当該第2のフィルタ回路に入力される前のテスト信号との位相差を取得する第2位相差取得手段と、
を含む請求項5記載の位相ずらし量調整装置。
The phase difference acquisition means includes
First phase difference acquisition means for acquiring a phase difference between a test signal output from the first filter circuit and a test signal before being input to the first filter circuit;
Second phase difference acquisition means for acquiring a phase difference between the test signal output from the second filter circuit and the test signal before being input to the second filter circuit;
The phase shift amount adjusting device according to claim 5, comprising:
JP2004139735A 2003-08-28 2004-05-10 Optical disk device manufacturing method, phase difference adjusting method, and adjusting device Expired - Fee Related JP3756918B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004139735A JP3756918B2 (en) 2003-08-28 2004-05-10 Optical disk device manufacturing method, phase difference adjusting method, and adjusting device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003304546 2003-08-28
JP2004139735A JP3756918B2 (en) 2003-08-28 2004-05-10 Optical disk device manufacturing method, phase difference adjusting method, and adjusting device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2003368476A Division JP3570684B1 (en) 2003-08-28 2003-10-29 Adjustment device, adjustment method and manufacturing method for optical disk device, and phase shift amount adjustment method and adjustment device

Publications (2)

Publication Number Publication Date
JP2005100593A true JP2005100593A (en) 2005-04-14
JP3756918B2 JP3756918B2 (en) 2006-03-22

Family

ID=34467288

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004139735A Expired - Fee Related JP3756918B2 (en) 2003-08-28 2004-05-10 Optical disk device manufacturing method, phase difference adjusting method, and adjusting device

Country Status (1)

Country Link
JP (1) JP3756918B2 (en)

Also Published As

Publication number Publication date
JP3756918B2 (en) 2006-03-22

Similar Documents

Publication Publication Date Title
US6859425B2 (en) Wobble signal detection circuit and optical disk device
JP3736398B2 (en) Optical disk device
JP4579803B2 (en) Optical disk device
JP3756918B2 (en) Optical disk device manufacturing method, phase difference adjusting method, and adjusting device
JP3570683B1 (en) Optical disk device and information recording method
JP3570684B1 (en) Adjustment device, adjustment method and manufacturing method for optical disk device, and phase shift amount adjustment method and adjustment device
JP3756917B2 (en) Optical disc apparatus and information recording method
WO2005024801A1 (en) Optical disc device, information recording method, optical disc device adjustment device, adjustment method, manufacturing method, phase shift amount adjustment method, and adjustment device
JP4387422B2 (en) Signal reproduction device
JP2002245633A (en) Optical disk drive
JP2007157267A (en) Wobble signal demodulation circuit, recording and reproducing apparatus, and wobble signal demodulation method
JP2006309862A (en) Wobble signal demodulation apparatus and method, and recording and reproducing device
WO2005101388A1 (en) Optical disc recording/reproduction device
JP3566961B1 (en) Demodulation method, demodulation device, and information recording medium device
JP3638277B2 (en) Demodulation circuit, optical disc apparatus, and demodulation method
CN100416666C (en) Optical disc device, information recording method, optical disc device adjustment device, adjustment method, manufacturing method, phase shift amount adjustment method, and adjustment device
JP4038146B2 (en) Optical disc apparatus and adjustment method thereof
WO2005101389A1 (en) Optical disc recording/reproduction device
JP2008135130A (en) Optical disk inspection device and optical disk inspection method
JP2005149589A (en) Optical disk device
JP2006338716A (en) Pll circuit and optical disk drive using it
JP2004192807A (en) Wobble signal detecting circuit and optical disk device
JP2006040489A (en) Signal generation circuit for optical disk recording/reproducing device
JP2005078789A (en) Wobble signal demodulation circuit and optical disk drive
JP2004192715A (en) Optical disk device

Legal Events

Date Code Title Description
RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20050620

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20051011

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051111

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051208

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20051220

A61 First payment of annual fees (during grant procedure)

Effective date: 20051222

Free format text: JAPANESE INTERMEDIATE CODE: A61

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees