JP2005049750A - Driving method of plasma display device - Google Patents

Driving method of plasma display device Download PDF

Info

Publication number
JP2005049750A
JP2005049750A JP2003283762A JP2003283762A JP2005049750A JP 2005049750 A JP2005049750 A JP 2005049750A JP 2003283762 A JP2003283762 A JP 2003283762A JP 2003283762 A JP2003283762 A JP 2003283762A JP 2005049750 A JP2005049750 A JP 2005049750A
Authority
JP
Japan
Prior art keywords
discharge
plasma display
display device
panel
aspect ratio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003283762A
Other languages
Japanese (ja)
Inventor
Hiroshige Taniguchi
啓成 谷口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2003283762A priority Critical patent/JP2005049750A/en
Publication of JP2005049750A publication Critical patent/JP2005049750A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To reduce the burning phenomenon by subjecting a side panel part to perform light emission display at the minimum brightness in a plasma display device. <P>SOLUTION: In a driving method of the plasma display device, a pair of substrates of which at least the front surface side is transparent are arranged oppositely to each other so as to form a discharge space between the substrates, barriers for dividing the discharge space into a plurality of chambers are disposed on at least one side substrate, an electrode group is disposed on the substrate so that discharge is generated in the discharge space divided by the barriers and a panel provided with red, green and blue phosphor layers which emit light by the discharge is disposed. Therein, when an image signal having an aspect ratio different from the aspect ratio of the panel is displayed, the light emission is performed with the color and brightness according to the brightness characteristics of the phosphors of respective colors of the phosphor layers besides the part that performs image display. <P>COPYRIGHT: (C)2005,JPO&NCIPI

Description

本発明は、大画面で、薄型、軽量のディスプレイ装置として知られているプラズマディスプレイ装置の駆動方法に関するものである。   The present invention relates to a driving method of a plasma display device known as a large-screen, thin and light display device.

プラズマディスプレイ装置は、液晶パネルに比べて高速の表示が可能であり視野角が広いこと、大型化が容易であること、自発光型であるため表示品質が高いことなどの理由から、フラットパネルディスプレイ技術の中で最近特に注目を集めている。   A plasma display device is capable of high-speed display compared to a liquid crystal panel, has a wide viewing angle, is easy to increase in size, and is self-luminous, so that the display quality is high. Recently, it has attracted particular attention in technology.

一般に、このプラズマディスプレイ装置では、ガス放電により紫外線を発生させ、この紫外線で蛍光体を励起して発光させカラー表示を行っている。そして、基板上に隔壁によって区画された表示セルが設けられており、これに蛍光体層が形成されている構成を有する。   In general, in this plasma display device, an ultraviolet ray is generated by gas discharge, and a phosphor is excited by the ultraviolet ray to emit light to perform color display. And the display cell divided by the partition on the board | substrate is provided, and it has the structure by which the fluorescent substance layer is formed in this.

このプラズマディスプレイ装置には、大別して、駆動的にはAC型とDC型があり、放電形式では面放電型と対向放電型の2種類があるが、高精細化、大画面化および製造の簡便性から、現状では、プラズマディスプレイ装置の主流は、3電極構造の面放電型のもので、その構造は、一方の基板上に平行に隣接した表示電極対を有し、もう一方の基板上に表示電極と交差する方向に配列されたアドレス電極と、隔壁、蛍光体層を有するもので、比較的蛍光体層を厚くすることができ、蛍光体によるカラー表示に適している。   This plasma display device is roughly classified into an AC type and a DC type in terms of driving, and there are two types of discharge types: a surface discharge type and a counter discharge type, but high definition, large screen, and simple manufacturing are possible. Therefore, at present, the mainstream of plasma display devices is a surface discharge type of a three-electrode structure, and the structure has a pair of display electrodes adjacent in parallel on one substrate, and on the other substrate. It has an address electrode arranged in a direction intersecting with the display electrode, a partition wall, and a phosphor layer. The phosphor layer can be made relatively thick and is suitable for color display using a phosphor.

ところで、このプラズマディスプレイ装置は、パネルの縦横比と異なる縦横比の映像信号を表示すると、映像表示部と映像表示を行なう部分以外(以下、サイドパネル部という)で輝度差が生じる焼き付き現象が発生する。この焼き付き現象を軽減するために、特許文献1に示すようにさまざまな提案がなされているが、映像信号の平均輝度をサイドパネル部の輝度にしたり、サイドパネル部を一定の輝度で発光表示しておくという方法がとられているが、サイドパネル部が明るく本来の映像表示の妨げとなっている。
特開2000−227775号公報
By the way, in this plasma display device, when a video signal having an aspect ratio different from the aspect ratio of the panel is displayed, a burn-in phenomenon occurs in which a luminance difference occurs in a portion other than the image display portion and the portion that displays the image (hereinafter referred to as a side panel portion). To do. In order to reduce the image sticking phenomenon, various proposals have been made as shown in Patent Document 1, but the average luminance of the video signal is set to the luminance of the side panel portion, or the side panel portion is lit and displayed with a constant luminance. The side panel is bright and obstructs the original video display.
JP 2000-227775 A

本発明は上記問題点に鑑みなされたもので、サイドパネル部を必要最低限の輝度で発光表示させて焼き付き現象を軽減することを目的とする。   The present invention has been made in view of the above problems, and an object of the present invention is to reduce the burn-in phenomenon by causing the side panel portion to emit and display with the minimum necessary luminance.

上記目的を達成するために本発明のプラズマディスプレイ装置の駆動方法は、少なくとも前面側が透明な一対の基板を基板間に放電空間が形成されるように対向配置するとともに前記放電空間を複数に仕切るための隔壁を少なくとも一方の基板に配置し、かつ前記隔壁により仕切られた放電空間で放電が発生するように基板に電極群を配置するとともに放電により発光する赤色、緑色および青色の蛍光体層を設けたパネルを有するプラズマディスプレイ装置の駆動方法において、パネルの縦横比と異なる縦横比の映像信号を表示する際に、映像表示を行なう部分以外は、蛍光体層の各色の蛍光体の輝度特性に応じた色と輝度で発光させるものである。   In order to achieve the above object, a driving method of a plasma display apparatus according to the present invention is configured to dispose a pair of substrates, at least on the front side, facing each other so that a discharge space is formed between the substrates and to partition the discharge space into a plurality of substrates. Are arranged on at least one substrate, and an electrode group is arranged on the substrate so that discharge is generated in a discharge space partitioned by the partition, and red, green and blue phosphor layers emitting light are provided. When a video signal having an aspect ratio different from the aspect ratio of the panel is displayed in the driving method of the plasma display device having a panel, the display is in accordance with the luminance characteristics of the phosphors of the respective colors in the phosphor layer except for the image display portion. It emits light with different colors and brightness.

本発明によれば、パネル本体の縦横比と異なる縦横比の映像信号を表示する際に、各色の蛍光体の発光輝度特性をもとに映像表示を行なう部分以外のサイドパネル部の色と輝度を決定し、発光させるため、最低限の輝度で焼き付き軽減の効果が得られる。   According to the present invention, when a video signal having an aspect ratio different from the aspect ratio of the panel body is displayed, the color and brightness of the side panel portion other than the portion that performs video display based on the emission luminance characteristics of the phosphors of the respective colors Therefore, the effect of reducing the burn-in can be obtained with the minimum luminance.

以下、本発明の一実施の形態によるプラズマディスプレイ装置の駆動方法について、図1〜図6を用いて説明するが、本発明の実施の態様はこれに限定されるものではない。   Hereinafter, a method for driving a plasma display apparatus according to an embodiment of the present invention will be described with reference to FIGS. 1 to 6, but the embodiment of the present invention is not limited thereto.

まず、プラズマディスプレイ装置におけるプラズマディスプレイパネルの構造について図1を用いて説明する。図1に示すように、ガラス基板などの透明な前面側の基板1上には、スキャン電極とサステイン電極とで対をなすストライプ状の表示電極2が複数列形成され、そしてその電極群を覆うように誘電体層3が形成され、その誘電体層3上には保護膜4が形成されている。   First, the structure of the plasma display panel in the plasma display device will be described with reference to FIG. As shown in FIG. 1, a plurality of stripe-shaped display electrodes 2 that are paired with a scan electrode and a sustain electrode are formed on a transparent front substrate 1 such as a glass substrate, and covers the electrode group. Thus, the dielectric layer 3 is formed, and the protective film 4 is formed on the dielectric layer 3.

また、前記前面側の基板1に対向配置される背面側の基板5上には、スキャン電極及びサステイン電極の表示電極2と交差するように、オーバーコート層6で覆われた複数列のストライプ状のアドレス電極7が形成されている。このアドレス電極7間のオーバーコート層6上には、アドレス電極7と平行に複数の隔壁8が配置され、この隔壁8間の側面およびオーバーコート層6の表面に蛍光体層9が設けられている。   Further, a plurality of rows of stripes covered with an overcoat layer 6 are formed on the rear substrate 5 opposite to the front substrate 1 so as to intersect the display electrodes 2 of the scan electrodes and the sustain electrodes. Address electrodes 7 are formed. On the overcoat layer 6 between the address electrodes 7, a plurality of barrier ribs 8 are arranged in parallel with the address electrodes 7, and a phosphor layer 9 is provided on the side surface between the barrier ribs 8 and on the surface of the overcoat layer 6. Yes.

これらの基板1と基板5とは、スキャン電極およびサステイン電極の表示電極2とアドレス電極7とがほぼ直交するように、微小な放電空間を挟んで対向配置されるとともに、周囲が封止され、そして前記放電空間には、ヘリウム、ネオン、アルゴン、キセノンのうちの一種または混合ガスが放電ガスとして封入されている。また、放電空間は、隔壁8によって複数の区画に仕切ることにより、表示電極2とアドレス電極7との交点が位置する複数の放電セルが設けられ、その各放電セルには、赤色、緑色及び青色となるように蛍光体層9が一色ずつ順次配置されている。   The substrate 1 and the substrate 5 are opposed to each other with a minute discharge space so that the display electrode 2 and the address electrode 7 of the scan electrode and the sustain electrode are almost orthogonal to each other, and the periphery is sealed, In the discharge space, one or a mixed gas of helium, neon, argon, and xenon is sealed as a discharge gas. Further, the discharge space is divided into a plurality of sections by partition walls 8 to provide a plurality of discharge cells where the intersections of the display electrodes 2 and the address electrodes 7 are located, and each of the discharge cells has red, green and blue colors. The phosphor layers 9 are sequentially arranged one by one so that

図2にこのプラズマディスプレイパネルの電極配列を示しており、図2に示すようにスキャン電極およびサステイン電極とアドレス電極とは、M行×N列のマトリックス構成であり、行方向にはM行のスキャン電極SCN1〜SCNMおよびサステイン電極SUS1〜SUSMが配列され、列方向にはN列のアドレス電極D1〜DNが配列されている。   FIG. 2 shows an electrode arrangement of the plasma display panel. As shown in FIG. 2, the scan electrode, the sustain electrode, and the address electrode have a matrix configuration of M rows × N columns, and M rows are arranged in the row direction. Scan electrodes SCN1 to SCNM and sustain electrodes SUS1 to SUSM are arranged, and N columns of address electrodes D1 to DN are arranged in the column direction.

このような電極構成のプラズマディスプレイパネルにおいては、アドレス電極とスキャン電極の間に書き込みパルスを印加することにより、アドレス電極とスキャン電極の間でアドレス放電を行い、放電セルを選択した後、スキャン電極とサステイン電極との間に、交互に反転する周期的な維持パルスを印加することにより、スキャン電極とサステイン電極との間で維持放電を行い、所定の表示を行うものである。   In the plasma display panel having such an electrode configuration, an address pulse is applied between the address electrode and the scan electrode by applying a write pulse between the address electrode and the scan electrode, and after selecting the discharge cell, the scan electrode By applying a periodic sustain pulse that is alternately inverted between the sustain electrode and the sustain electrode, a sustain discharge is performed between the scan electrode and the sustain electrode, and a predetermined display is performed.

図3に、本実施の形態におけるプラズマディスプレイ装置の表示駆動回路の構成を示している。図3に示すように、図1に示す構成のプラズマディスプレイパネル(PDP)10、アドレスドライバ回路11、スキャンドライバ回路12、サステインドライバ回路13、放電制御タイミング発生回路14、電源回路15、16、A/Dコンバータ(アナログ・デジタル変換器)17、走査数変換部18、及びサブフィールド変換部19を備えている。   FIG. 3 shows the configuration of the display drive circuit of the plasma display device in this embodiment. As shown in FIG. 3, the plasma display panel (PDP) 10 having the configuration shown in FIG. 1, the address driver circuit 11, the scan driver circuit 12, the sustain driver circuit 13, the discharge control timing generation circuit 14, the power supply circuits 15, 16, and A A / D converter (analog / digital converter) 17, a scanning number conversion unit 18, and a subfield conversion unit 19 are provided.

図3の回路において、まず、映像信号VDは、A/Dコンバータ17に入力される。また、水平同期信号H及び垂直同期信号Vは放電制御タイミング発生回路14、A/Dコンバータ17、走査数変換部18、サブフィールド変換部19に与えられる。A/Dコンバータ17は、映像信号VDをデジタル信号に変換し、その画像データを走査数変換部18に与える。   In the circuit of FIG. 3, first, the video signal VD is input to the A / D converter 17. Further, the horizontal synchronizing signal H and the vertical synchronizing signal V are given to the discharge control timing generation circuit 14, the A / D converter 17, the scanning number conversion unit 18, and the subfield conversion unit 19. The A / D converter 17 converts the video signal VD into a digital signal and supplies the image data to the scanning number conversion unit 18.

走査数変換部18は、画像データをPDP10の画素数に応じたライン数の画像データに変換し、各ラインごとの画像データをサブフィールド変換部19に与える。サブフィールド変換部19は、各ラインごとの画像データの各画素データを複数のサブフィールドに対応する複数のビットに分割し、各サブフィールドごとに各画素データの各ビットをアドレスドライバ回路11にシリアルに出力する。アドレスドライバ回路11は、電源回路15に接続されており、サブフィールド変換部19から各サブフィールドごとにシリアルに与えられるデータをパラレルデータに変換し、そのパラレルデータに基づいて複数のアドレス電極に電圧を供給する。   The scanning number conversion unit 18 converts the image data into image data having the number of lines corresponding to the number of pixels of the PDP 10, and supplies the image data for each line to the subfield conversion unit 19. The subfield conversion unit 19 divides each pixel data of the image data for each line into a plurality of bits corresponding to a plurality of subfields, and serializes each bit of each pixel data to the address driver circuit 11 for each subfield. Output to. The address driver circuit 11 is connected to the power supply circuit 15, converts serially supplied data from the subfield conversion unit 19 for each subfield into parallel data, and applies voltages to a plurality of address electrodes based on the parallel data. Supply.

放電制御タイミング発生回路14は、水平同期信号Hおよび垂直同期信号Vを基準として、放電制御タイミング信号SC、SUを発生し、各々スキャンドライバ回路12およびサステインドライバ回路13に与える。スキャンドライバ回路12は、出力回路121及びシフトレジスタ122を有する。また、サステインドライバ回路13は、出力回路131及びシフトレジスタ132を有する。これらのスキャンドライバ回路12及びサステインドライバ回路13は共通の電源回路16に接続されている。   The discharge control timing generation circuit 14 generates discharge control timing signals SC and SU with reference to the horizontal synchronization signal H and the vertical synchronization signal V, and supplies them to the scan driver circuit 12 and the sustain driver circuit 13, respectively. The scan driver circuit 12 includes an output circuit 121 and a shift register 122. The sustain driver circuit 13 includes an output circuit 131 and a shift register 132. The scan driver circuit 12 and the sustain driver circuit 13 are connected to a common power supply circuit 16.

スキャンドライバ回路12のシフトレジスタ122は、放電制御タイミング発生回路14から与えられる放電制御タイミング信号SCを垂直走査方向にシフトしつつ出力回路121に与える。出力回路121は、シフトレジスタ122から与えられる放電制御タイミング信号SCに応答して複数のスキャン電極に順に駆動信号電圧を供給する。   The shift register 122 of the scan driver circuit 12 applies the discharge control timing signal SC supplied from the discharge control timing generation circuit 14 to the output circuit 121 while shifting in the vertical scanning direction. The output circuit 121 sequentially supplies drive signal voltages to the plurality of scan electrodes in response to the discharge control timing signal SC supplied from the shift register 122.

サステインドライバ回路13のシフトレジスタ132は、放電制御タイミング発生回路14から与えられる放電制御タイミング信号SUを垂直走査方向にシフトしつつ出力回路131に与える。出力回路131は、シフトレジスタ132から与えられる放電制御タイミング信号SUに応答して複数のサステイン電極に順に駆動信号電圧を供給する。   The shift register 132 of the sustain driver circuit 13 supplies the discharge control timing signal SU supplied from the discharge control timing generation circuit 14 to the output circuit 131 while shifting in the vertical scanning direction. The output circuit 131 sequentially supplies drive signal voltages to the plurality of sustain electrodes in response to the discharge control timing signal SU supplied from the shift register 132.

図4にこのプラズマディスプレイ装置の表示駆動回路のタイミングチャートの一例を示しており、図4に示すように、書き込み期間では、全てのサステイン電極SUS1〜SUSMを0(V)に保持した後に、第1行目の表示する放電セルに対応する所定のアドレス電極D1〜DNに正の書き込みパルス電圧+Vw(V)を、第1行目のスキャン電極SCN1に負の走査パルス電圧−Vs(V)をそれぞれに印加すると、所定のアドレス電極D1〜DNと第1行目のスキャン電極SCN1との交点部において、書き込み放電が起こる。   FIG. 4 shows an example of a timing chart of the display driving circuit of the plasma display device. As shown in FIG. 4, after all the sustain electrodes SUS1 to SUSM are held at 0 (V) in the writing period, Positive write pulse voltage + Vw (V) is applied to predetermined address electrodes D1 to DN corresponding to discharge cells to be displayed in the first row, and negative scan pulse voltage -Vs (V) is applied to scan electrode SCN1 in the first row. When applied to each, an address discharge occurs at the intersection of predetermined address electrodes D1 to DN and scan electrode SCN1 in the first row.

次に、第2行目の表示する放電セルに対応する所定のアドレス電極D1〜DNに正の書き込みパルス電圧+Vw(V)を、第2行目のスキャン電極SCN2に負の走査パルス電圧−Vs(V)をそれぞれに印加すると、所定のアドレス電極D1〜DNと第2行目のスキャン電極SCN2との交点部において書き込み放電が起こる。   Next, a positive write pulse voltage + Vw (V) is applied to predetermined address electrodes D1 to DN corresponding to discharge cells to be displayed in the second row, and a negative scan pulse voltage -Vs is applied to the scan electrode SCN2 in the second row. When (V) is applied to each, an address discharge occurs at the intersection of the predetermined address electrodes D1 to DN and the scan electrode SCN2 in the second row.

上記同様の動作が順次に行われて、最後に第M行目の表示する放電セルに対応する所定のアドレス電極D1〜DNに正の書き込みパルス電圧+Vw(V)を、第M行目のスキャン電極SCNMに負の走査パルス電圧−Vs(V)をそれぞれに印加すると、所定のアドレス電極D1〜DNと第M行目のスキャン電極SCNMとの交点部において書き込み放電が起こる。   The same operation as described above is sequentially performed. Finally, a positive write pulse voltage + Vw (V) is applied to predetermined address electrodes D1 to DN corresponding to discharge cells to be displayed in the Mth row, and the Mth row is scanned. When a negative scan pulse voltage -Vs (V) is applied to each electrode SCNM, a write discharge occurs at the intersection of predetermined address electrodes D1 to DN and the Mth scan electrode SCNM.

次の維持期間では、全てのスキャン電極SCN1〜SCNMを一旦0(V)に保持すると共に、全てのサステイン電極SUS1〜SUSMに負の維持パルス電圧−Vm(V)を印加すると、書き込み放電を起こした前記交点部におけるスキャン電極SCN1〜SCNMとサステイン電極SUS1〜SUSMとの間に維持放電が起こる。次に全てのスキャン電極SCN1〜SCNMと全てのサステイン電極SUS1〜SUSMとに負の維持パルス電圧−Vm(V)を交互に印加することにより、表示する放電セルにおいて維持放電が継続して起こる。この維持放電の発光によりパネル表示が行われる。   In the next sustain period, all the scan electrodes SCN1 to SCNM are once held at 0 (V), and when a negative sustain pulse voltage -Vm (V) is applied to all the sustain electrodes SUS1 to SUSM, an address discharge is caused. Further, a sustain discharge occurs between the scan electrodes SCN1 to SCNM and the sustain electrodes SUS1 to SUSM at the intersection. Next, a negative sustain pulse voltage -Vm (V) is alternately applied to all the scan electrodes SCN1 to SCNM and all the sustain electrodes SUS1 to SUSM, so that the sustain discharge continuously occurs in the display discharge cells. Panel display is performed by the light emission of the sustain discharge.

次の消去期間において、全てのスキャン電極SCN1〜SCNMを一旦0(V)に保持すると共に、全てのサステイン電極SUS1〜SUSMに消去パルス電圧−Ve(V)を印加すると、消去放電を起こして放電が停止する。   In the next erasing period, all the scan electrodes SCN1 to SCNM are once held at 0 (V), and when the erasing pulse voltage −Ve (V) is applied to all the sustain electrodes SUS1 to SUSM, an erasing discharge is caused and discharged. Stops.

図5(a)、(b)は、横長のPDP10の画面の縦横比と、表示する映像信号の縦横比の例を示すもので、図5において、20はPDP10の画面の映像表示部、21はサイドパネル部である。また、図5(a)は映像表示部20の左右両側にサイドパネル部21が存在する場合の画面を示し、図5(b)は映像表示部20の上下にサイドパネル部21が存在する場合の画面を示すものである。   5A and 5B show examples of the aspect ratio of the screen of the horizontally long PDP 10 and the aspect ratio of the video signal to be displayed. In FIG. 5, 20 is a video display section of the screen of the PDP 10, 21 Is a side panel part. 5A shows a screen when the side panel portions 21 exist on both the left and right sides of the video display unit 20, and FIG. 5B shows a case where the side panel portions 21 exist above and below the video display unit 20. Is shown.

また、図6は、PDP10の赤色(R)、緑色(G)および青色(B)の各色の蛍光体の発光輝度特性を示す図であり、図6に示すように、Rの特性は発光時間にかかわらずほぼ一定であり、GとBは発光時間と共に輝度が低下するが、BはGの約2倍輝度が低下する。   FIG. 6 is a diagram showing the emission luminance characteristics of the phosphors of red (R), green (G), and blue (B) colors of the PDP 10, and as shown in FIG. However, the brightness of G and B decreases with the light emission time, but the brightness of B decreases by about twice that of G.

本発明の駆動方法では、このようなPDP10における蛍光体の輝度特性を利用し、輝度特性に応じて、サイドパネル部21の発光の色と輝度を決定するもので、Rは発光時間により輝度がほとんど低下しないことから焼き付き軽減という観点からはサイドパネル部21として発光させても発光させなくても影響はなく、できるだけサイドパネル部21の輝度を低くしたい場合は、Rを発光させず、またGはBに比べて約半分の輝度で発光させるものである。   In the driving method of the present invention, the luminance characteristic of the phosphor in the PDP 10 is used, and the color and luminance of light emission of the side panel unit 21 are determined according to the luminance characteristic. R is a luminance depending on the light emission time. From the viewpoint of reducing burn-in since there is almost no decrease, there is no effect whether the side panel portion 21 emits light or not, and when the luminance of the side panel portion 21 is desired to be as low as possible, R is not emitted, and G Emits light with about half the brightness of B.

例えば、255ステップが100%の輝度と想定すると、映像表示部20の平均輝度が白色100ステップの場合、サイドパネル部21は、本発明においては、発光輝度特性に基づき、白色100ステップ相当にあたるRを0ステップ、Gを50ステップ、Bを100ステップとすることにより、実際のサイドパネル部21の輝度は、RGBの発光強度比R:3、G:6、B:1で換算すると、従来のサイドパネル部21の輝度レベルを100とした場合、本発明では40の輝度で、従来と同等の焼き付き軽減効果を得ることができる。なお、従来においては、Rを100ステップ、Gを100ステップ、Bを100ステップとしていた。   For example, when 255 steps are assumed to be 100% luminance, when the average luminance of the video display unit 20 is 100 steps of white, the side panel unit 21 in the present invention corresponds to R corresponding to 100 steps of white based on the light emission luminance characteristics. Is set to 0 step, G is set to 50 steps, and B is set to 100 steps, so that the actual luminance of the side panel unit 21 is converted into the conventional emission intensity ratio R: 3, G: 6, B: 1. When the luminance level of the side panel unit 21 is set to 100, in the present invention, a burn-in reduction effect equivalent to the conventional one can be obtained with a luminance of 40. Conventionally, R is 100 steps, G is 100 steps, and B is 100 steps.

以上の説明から明らかなように、本発明によれば、パネルの縦横比と異なる縦横比の映像信号を表示する際に、PDPの各色の蛍光体の発光輝度特性をもとに、サイドパネル部の色と輝度を決定するため、最低限の輝度で焼き付き軽減の効果が得られる。   As is apparent from the above description, according to the present invention, when displaying a video signal having an aspect ratio different from the aspect ratio of the panel, the side panel portion is based on the light emission luminance characteristics of the phosphors of each color of the PDP. Since the color and brightness of the image are determined, the effect of reducing the burn-in can be obtained with the minimum brightness.

以上のように本発明によれば、パネルの縦横比と異なる縦横比の映像信号を表示する際に、サイドパネル部を必要最低限の輝度で発光表示でき、焼き付き現象を軽減したプラズマディスプレイ装置を提供することができる。   As described above, according to the present invention, when displaying a video signal having an aspect ratio different from the aspect ratio of the panel, the plasma display device can display the side panel portion with light emission with the minimum necessary luminance and reduce the burn-in phenomenon. Can be provided.

本発明の一実施の形態によるプラズマディスプレイ装置のパネルの概略構成を示す斜視図The perspective view which shows schematic structure of the panel of the plasma display apparatus by one embodiment of this invention. 同プラズマディスプレイ装置のパネルの電極配列を示す説明図Explanatory drawing which shows the electrode arrangement of the panel of the plasma display apparatus 同プラズマディスプレイ装置の表示駆動回路の一例を示すブロック回路図Block circuit diagram showing an example of a display drive circuit of the plasma display device 同プラズマディスプレイ装置の駆動方法の一例を示す信号波形図Signal waveform diagram showing an example of a driving method of the plasma display device 同プラズマディスプレイ装置の画面の例を示す平面図The top view which shows the example of the screen of the plasma display apparatus 蛍光体の発光輝度特性を示す特性図Characteristic chart showing the luminance characteristics of phosphors

符号の説明Explanation of symbols

1、5 基板
2 表示電極
7 アドレス電極
10 プラズマディスプレイパネル
20 映像表示部
21 サイドパネル部
1, 5 Substrate 2 Display electrode 7 Address electrode 10 Plasma display panel 20 Video display section 21 Side panel section

Claims (1)

少なくとも前面側が透明な一対の基板を基板間に放電空間が形成されるように対向配置するとともに前記放電空間を複数に仕切るための隔壁を少なくとも一方の基板に配置し、かつ前記隔壁により仕切られた放電空間で放電が発生するように基板に電極群を配置するとともに放電により発光する赤色、緑色および青色の蛍光体層を設けたパネルを有するプラズマディスプレイ装置の駆動方法において、パネルの縦横比と異なる縦横比の映像信号を表示する際に、映像表示を行なう部分以外は、蛍光体層の各色の蛍光体の輝度特性に応じた色と輝度で発光させることを特徴とするプラズマディスプレイ装置の駆動方法。 At least a pair of substrates transparent at least on the front side are disposed opposite to each other so that a discharge space is formed between the substrates, and a partition for partitioning the discharge space into a plurality is disposed on at least one substrate, and is partitioned by the partition In a driving method of a plasma display device having a panel in which electrodes are arranged on a substrate so that discharge occurs in a discharge space and red, green and blue phosphor layers emitting light by discharge are provided, the method differs from the aspect ratio of the panel A method for driving a plasma display device, wherein when displaying a video signal having an aspect ratio, light is emitted with a color and luminance corresponding to the luminance characteristics of the phosphors of each color of the phosphor layer, except for a portion where the image is displayed .
JP2003283762A 2003-07-31 2003-07-31 Driving method of plasma display device Pending JP2005049750A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003283762A JP2005049750A (en) 2003-07-31 2003-07-31 Driving method of plasma display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003283762A JP2005049750A (en) 2003-07-31 2003-07-31 Driving method of plasma display device

Publications (1)

Publication Number Publication Date
JP2005049750A true JP2005049750A (en) 2005-02-24

Family

ID=34268549

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003283762A Pending JP2005049750A (en) 2003-07-31 2003-07-31 Driving method of plasma display device

Country Status (1)

Country Link
JP (1) JP2005049750A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007043525A (en) * 2005-08-04 2007-02-15 Matsushita Electric Ind Co Ltd Signal processing apparatus and method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007043525A (en) * 2005-08-04 2007-02-15 Matsushita Electric Ind Co Ltd Signal processing apparatus and method
JP4723944B2 (en) * 2005-08-04 2011-07-13 パナソニック株式会社 Signal processing apparatus and method

Similar Documents

Publication Publication Date Title
JP3259681B2 (en) AC discharge type plasma display panel and driving method thereof
JP4636901B2 (en) Plasma display apparatus and driving method thereof
US7129912B2 (en) Display device, and display panel driving method
JP4089759B2 (en) Driving method of AC type PDP
JP2000215813A (en) Ac plasma display panel substrate ac plasma display panel, ac plasma display device and ac plasma display panel drive method
JP4264044B2 (en) Panel driving method and display panel
US6400342B2 (en) Method of driving a plasma display panel before erase addressing
JPH03219286A (en) Driving method for plasma display panel
JP4240160B2 (en) AC type PDP driving method and plasma display device
KR20050035801A (en) Driving method for plasma display panel
JP4111359B2 (en) Gradation display method for plasma display panel
KR100484113B1 (en) Method of driving a plasma display panel
JP5011615B2 (en) Plasma display device
JP2005049750A (en) Driving method of plasma display device
JP2010033097A (en) Plasma display and control method for the same
KR100884801B1 (en) Apparatus for driving plasma display panel and method thereof
JP2008076515A (en) Plasma display panel and color display device
KR20000003388A (en) Plasma display paneal, driving apparatus and method thereof
KR20000031142A (en) Method for operating ads type pdp
US20060113920A1 (en) Plasma display panel and drive method thereof
KR20030062798A (en) Plasma display panel
JP4637267B2 (en) Plasma display device
JP2001084906A (en) Plasma display device
JP2001084907A (en) Plasma display device
JP2002278509A (en) Plasma display device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060602

RD01 Notification of change of attorney

Effective date: 20060712

Free format text: JAPANESE INTERMEDIATE CODE: A7421

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090508

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090519

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20091020