JP2004266115A - Silicon carbide schottky barrier diode - Google Patents

Silicon carbide schottky barrier diode Download PDF

Info

Publication number
JP2004266115A
JP2004266115A JP2003055479A JP2003055479A JP2004266115A JP 2004266115 A JP2004266115 A JP 2004266115A JP 2003055479 A JP2003055479 A JP 2003055479A JP 2003055479 A JP2003055479 A JP 2003055479A JP 2004266115 A JP2004266115 A JP 2004266115A
Authority
JP
Japan
Prior art keywords
silicon carbide
type
semiconductor layer
carbide semiconductor
barrier diode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003055479A
Other languages
Japanese (ja)
Other versions
JP4281378B2 (en
Inventor
Hiroshi Sugimoto
博司 杉本
Kenichi Otsuka
健一 大塚
Yoshinori Matsuno
吉徳 松野
Yuji Hase
裕司 長谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2003055479A priority Critical patent/JP4281378B2/en
Publication of JP2004266115A publication Critical patent/JP2004266115A/en
Application granted granted Critical
Publication of JP4281378B2 publication Critical patent/JP4281378B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Electrodes Of Semiconductors (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a silicon carbide Schottky barrier diode which exerts high withstand pressure in reverse direction and low current leakage in reverse direction. <P>SOLUTION: The silicon carbide Schottky barrier diode comprises an n-type first silicon carbide semiconductor layer 2 having a first impurity concentration N<SB>1</SB>, an n-type second silicon carbide semiconductor layer 3 having a second impurity concentration N<SB>2</SB>, both formed on the substrate 1 in this order, a Schottky electrode 4 formed on the semiconductor layer 3, and an n-type impurity ion implantation region 7 which is provided in the semiconductor layer 3 under the electrode 4 and has a third impurity concentration N<SB>3</SB>. These elements are formed on an n-type silicon carbide semiconductor substrate 1. The Schottky barrier diode is adapted to satisfy a relationship N<SB>1</SB>>N<SB>3</SB>>N<SB>2</SB>between the individual impurity concentrations. <P>COPYRIGHT: (C)2004,JPO&NCIPI

Description

【0001】
【発明の属する技術分野】
本発明は炭化珪素ショットキー障壁ダイオードに関し、特に、高い逆方向耐圧あるいは低い逆方向リーク電流等の良好な整流特性を有する炭化珪素ショットキー障壁ダイオードに関する。
【0002】
【従来の技術】
炭化珪素(SiC)は、DRAMに代表される半導体装置の結晶材料として用いられる珪素(Si)に比べて、結晶のバンドギャップエネルギーが大きい、あるいは高温でも安定している等の特有の性質を有している。かかる性質を活かすべく、高い逆方向耐圧を要求されるショットキーダイオードへの適用が検討されている一方、炭化珪素結晶特有の問題も生じている。
【0003】
炭化珪素ショットキー障壁ダイオードでは、一般的に用いられるシリコンショットキー障壁ダイオードと比較して、一層電界強度が高いことに起因する炭化珪素ショットキー障壁ダイオード特有の問題、すなわち、逆方向耐圧特性上の問題とともに、逆電圧印加時のトンネル効果による逆方向リーク電流の発生も問題となる。特に、ショットキー電極端部は電界集中により電界強度が大きくなる結果、逆方向リーク電流が顕著となる。
【0004】
従来の炭化珪素ショットキー障壁ダイオードでは、逆方向耐圧特性向上のために、ショットキー電極の端部における電界集中の緩和を目的とした素子構造として、イオン注入により形成したガードリング構造や、高抵抗領域の適用が試みられていた。例えば、非特許文献1に開示されるように、従来のショットキー障壁ダイオードではショットキー電極の端部にアルミニウム(Al)イオン注入領域で構成されたガードリングを備えた構造を有していた。かかるp型領域からなるガードリング構造では電界強度の最大点はガードリングとドリフト領域との境界に形成されるpn接合となって、ショットキー電極端部での電界集中は緩和される結果、逆方向耐圧が向上した。
【0005】
しかし、n型炭化珪素半導体層へのp型不純物のイオン注入によりp型領域で構成されたガードリング構造を形成する場合、p型不純物のイオン注入自体が炭化珪素結晶に結晶欠陥等の損傷を与えてしまう問題と、イオン注入後に不純物をアクセプタ化するために必要な不純物活性化熱処理時の高温処理によってショットキー障壁が形成される炭化珪素半導体層の表面に凹凸形状の損傷が生じて、ショットキー電極と炭化珪素半導体層との界面における逆方向リーク電流が著しく増大する問題が生じ、これらの要因により実用上充分な素子特性が得られなかった。
【0006】
一方、ショットキー障壁における逆方向リーク電流自体の低減を目的として、例えば、特許文献1に開示されているように、耐圧層とショットキー電極の間に相対的に不純物濃度の低い中間層を設ける構造が提案されている。しかしながら、特許文献1による素子構造(特許文献1の図1)では、ショットキー電極端部での電界集中を緩和する構造はなんら開示されておらず、逆方向リーク電流は低減するものの、逆方向耐圧が依然低いという問題があった。
【0007】
従来のp型領域からなるガードリング構造および特許文献1の素子構造でそれぞれ生じる諸問題を解決するために、例えば、特許文献2ではn型炭化珪素結晶成長層の表面層にアルミニウムイオンのような逆導電型であるp型不純物をショットキー電極の端部を含むリング状の領域にイオン注入した後、不純物活性化熱処理を行い、エピタキシャル結晶成長層に本来ドーピングされているn型不純物とイオン注入されたp型不純物を相殺させてn型不純物濃度を意図的に減少させることにより、n型炭化珪素結晶成長層と同じ導電型であるn型の低不純物濃度領域を形成する端部構造が提案されている。ガードリング構造作製に必要なp型イオン注入量の低減と不純物活性化熱処理温度の低温化により、上述の炭化珪素半導体結晶内の損傷あるいは炭化珪素半導体層表面への損傷を減少させる効果があるからである。しかし、かかる素子構造でも電界集中が一番問題となるショットキー電極端部にイオン注入がなされているので、イオン注入時に発生する結晶欠陥により逆方向耐圧の劣化、逆方向リーク電流の増加等が充分解決されていなかった。
【0008】
【特許文献1】
特開2000−133819号公報
【特許文献2】
特開2000−188406号公報
【非特許文献1】
Roland Rupp他6名, ”Performance and Reliability Issues of SiC−Schottky Diodes”, Material Science Forum、2000年、338−342巻、1167−1170ページ
【0009】
【発明が解決しようとする課題】
上述のガードリング領域をイオン注入および不純物活性化熱処理で形成する構造では、電界集中により電界強度が大きくなる部分がイオン注入の損傷を受けた領域と一致する問題があった。イオン注入による結晶欠陥等の損傷はある程度高温での不純物活性化熱処理で大部分は回復するものの、依然若干の損傷は残存し、逆方向耐圧の低下、及び、逆方向リーク電流の増加を招来する。特に、電界集中により電界強度が大きくなるガードリング領域では、かかるイオン注入に起因する損傷の影響が顕著となって、素子特性を著しく劣化させる。
【0010】
特に、不純物活性化熱処理時の高温工程が炭化珪素半導体層の表面に与える損傷を避ける目的で、不純物活性化熱処理温度を低温化した場合、イオン注入領域における損傷の回復が不十分となる問題もあった。
【0011】
本発明は、以上の問題点を解決するためになされたもので、逆方向耐圧の低下、及び、逆方向リーク電流の増加等の素子特性の劣化を引き起こさないような電界集中緩和構造を具備し、整流特性等の良好な素子特性を具備する炭化珪素ショットキー障壁ダイオードを提供するものである。
【0012】
【課題を解決するための手段】
本発明に係る炭化珪素ショットキー障壁ダイオードは、n型炭化珪素半導体基板と、上記n型炭化珪素半導体基板上に形成され第1不純物濃度Nを有するn型第1炭化珪素半導体層と、上記n型第1炭化珪素半導体層上に形成され第2不純物濃度Nを有するn型第2炭化珪素半導体層と、上記n型第2炭化珪素半導体層上に形成されたショットキー電極と、上記ショットキー電極の下部の上記n型第2炭化珪素半導体層内に設けられ第3不純物濃度Nを有するn型不純物イオン注入領域と、を備え、上記各不純物濃度がN>N>Nの関係を満たすこととした。
【0013】
【発明の実施の形態】
実施の形態1.
本発明の実施の形態1の炭化珪素ショットキー障壁ダイオードの断面図を図1に示す。図中、1はn型炭化珪素半導体基板、2はエピタキシャル結晶成長で形成され上記n型炭化珪素半導体基板1より不純物濃度が低いn型第1炭化珪素半導体層、3はエピタキシャル結晶成長で形成され上記n型第1炭化珪素半導体層2よりさらに不純物濃度が低いn型第2炭化珪素半導体層、4は例えばチタンからなるショットキー電極、5はショットキー電極端部、6はニッケル(Ni)からなる裏面n側電極、7は例えば窒素イオン等のn型不純物のイオン注入によりショットキー電極4直下のn型第2炭化珪素半導体層3中に形成されたn型不純物イオン注入領域、8はn型不純物イオン注入領域7の端部、9は炭化珪素ショットキー障壁ダイオードに逆方向電圧を印加した場合の空乏層の拡がりの先端部、10はイオン注入マスク、をそれぞれ示す。
【0014】
先ず、本実施の形態の炭化珪素ショットキー障壁ダイオードの製造方法を図2に基づき説明する。n型炭化珪素半導体基板1上にシランおよびプロパンガス等を原料としたCVD結晶成長法によって、例えば1.2×1016cm−3の不純物濃度を有し層厚10μm程度のn型第1炭化珪素半導体層2と、上記n型第1炭化珪素半導体層2より不純物濃度が低い、例えば3×1015cm−3の不純物濃度で層厚1μm程度のn型第2炭化珪素半導体層3と、を順次エピタキシャル結晶成長する(図2(a))。
【0015】
公知のフォトリソグラフィ技術によって、エピタキシャル結晶成長後のウエハ上にイオン注入マスク10として機能するレジストパターンを形成して、炭化珪素半導体結晶中でn型の導電性を示す、例えば窒素のような不純物をn型第2炭化珪素半導体層3中にイオン注入して、n型不純物イオン注入領域7を形成する(図2(b))。なお、イオン注入マスク10の開口部は、後工程でショットキー電極4を形成する領域にほぼ一致している。かかる開口部を通してn型第2炭化珪素半導体層3中に5×1015cm−3の濃度に相当する不純物のイオン注入を行い、元々含まれていた不純物と併せて8×1015cm−3の不純物濃度のn型不純物イオン注入領域7を形成する。イオン注入後、イオン注入マスク10を除去して、不純物活性化熱処理を例えば1100℃で10分間行う。
【0016】
上述の不純物活性化熱処理後、スパッタ成膜法によりn型炭化珪素半導体基板1の裏面側に膜厚0.5μm程度のニッケル膜を成膜して裏面n側電極6を形成し、さらに、オーミック電極化のため例えば真空中で950℃、1分間の熱処理を実施する。
【0017】
最後に、スパッタ成膜法によりウエハの上面側、すなわちエピタキシャル結晶成長層が形成されている側に、例えばチタンを膜厚0.5μm程度成膜した後、公知のフォトリソグラフィ技術とウエットあるいはドライエッチング技術によってショットキー電極4をパターン形成すると、図1に示した断面構造を呈する炭化珪素ショットキー障壁ダイオードが完成する。
【0018】
本実施の形態の炭化珪素ショットキー障壁ダイオードで重要なn型第1炭化珪素半導体層2、n型第2炭化珪素半導体層3およびn型不純物イオン注入領域7間の不純物濃度の関係について以下に説明する。なお、不純物濃度とはドナーとして寄与する不純物の濃度を意味する。n型不純物イオン注入領域7の不純物濃度をn型第2炭化珪素半導体層3の不純物濃度より高く、かつn型第1炭化珪素半導体層2の不純物濃度より小さくなるように設定する。
【0019】
すなわち、n型第1炭化珪素半導体層2の不純物濃度をN、n型第2炭化珪素半導体層3の不純物濃度をN、n型不純物イオン注入領域7の不純物濃度をNとした場合、前記各不純物濃度がN>N>Nを満たす関係にある。さらに、各層および領域毎の不純物濃度について説明する。
【0020】
(1)n型第1炭化珪素半導体層2
n型第1炭化珪素半導体層2の不純物濃度Nとして、目標逆方向耐圧に対応した不純物濃度、つまり、空乏層の伸びで決まる膜厚と最大電界強度の積の2分の1が逆方向耐圧に等しくなる不純物濃度が好適である。例えば、炭化珪素ショットキー障壁ダイオードに要求される目標逆方向耐圧が1.2kVの場合は、最大電界強度として2MV/cmが想定され、n型第1炭化珪素半導体層2の膜厚を15μmとすると、不純物濃度Nは8.84×1015cm−3が好適である。
【0021】
(2)n型第2炭化珪素半導体層3
n型第2炭化珪素半導体層3の不純物濃度Nとして、n型第1炭化珪素半導体層2の不純物濃度Nに対して10%から50%の濃度範囲が好適である。つまり、0.1N≦N≦0.5Nの範囲が望ましい。例えば、n型第1炭化珪素半導体層2の不純物濃度Nが8.84×1015cm−3の場合に対しては、n型第2炭化珪素半導体層3の不純物濃度Nは8.84×1014cm−3から4.42×1015cm−3の範囲が好適である。不純物濃度Nが不純物濃度Nに対して50%以下では空乏層が水平方向に充分広がって所望の効果が得られる一方、不純物濃度Nに対して10%以上では不純物濃度の低下による順方向抵抗の増加が問題ない程度だからである。
【0022】
(3)n型不純物イオン注入領域7
n型不純物イオン注入領域7の不純物濃度Nとしては、n型第2炭化珪素半導体層3の不純物濃度Nの1.5倍以上で、ショットキー障壁での逆方向リーク電流を定格以下にする濃度、すなわち、不純物濃度Nの5倍以下の範囲が好適である。つまり、1.5N≦N≦5.0Nの範囲が望ましい。
【0023】
例えば、n型第2炭化珪素半導体層3の不純物濃度Nが8.84×1014cm−3の場合は、n型不純物イオン注入領域7の不純物濃度Nとして1.33×1015cm−3以上1×1016cm−3以下の範囲が好適であり、n型第2炭化珪素半導体層3の不純物濃度Nが4.42×1015cm−3の場合は、n型不純物イオン注入領域7の不純物濃度Nとして6.63×1015cm−3以上5×1016cm−3以下の範囲が好適である。
【0024】
次に、本実施の形態の炭化珪素ショットキー障壁ダイオードの動作を説明する。ショットキー電極4に負電圧を印加した場合、ショットキー電極4の下部に形成される電位障壁によって電子が遮断されることにより、主にn型第1炭化珪素半導体層2に形成される空乏層に負電圧が印加され、ダイオードとしての整流特性を示す。
【0025】
上述したようにショットキー電極4下部のn型不純物イオン注入領域7の不純物濃度Nに比べてn型第2炭化珪素半導体層3の不純物濃度Nが低いため、空乏層への負電圧印加時にはウエハ主面に対して水平方向へ空乏層が広がる。よって、空乏層の拡がりの先端部9もウエハ主面に対して水平方向に拡張される結果、従来構造に比べてショットキー電極端部5と空乏層の拡がりの先端部9の間隔も一層広くなる。したがって、ショットキー電極端部5での電界集中がより緩和され逆方向耐圧が向上する効果をもたらす。また、n型第2炭化珪素半導体層3の不純物濃度Nが相対的に低いため、特に電界強度が大きく逆方向リーク電流が問題となるショットキー電極端部5の近傍でショットキー障壁の厚みが増加することにより、逆方向リーク電流が低減する効果も生じる。
【0026】
さらに、空乏層の拡がりの先端部9がウエハ主面に対して水平方向に拡張するに伴い、位置に対する電界強度の傾きも一層ゆるやかとなり、ショットキー障壁の厚みが増加して逆方向リーク電流が低減するため、同程度の不純物濃度の耐圧層、つまりn型第1炭化窒素層2に対して、逆方向リーク電流を抑制できる。
【0027】
以上、本実施の形態の炭化珪素ショットキー障壁ダイオードの構成によると、逆方向耐圧が高くかつ逆方向リーク電流が低い良好な素子特性を有する炭化珪素ショットキー障壁ダイオードが容易に得られる。
【0028】
実施の形態2.
図3は本発明の実施の形態2の炭化珪素ショットキー障壁ダイオードの断面図である。図中、図1と同一の符号を付したものは、同一またはこれに相当するものである。
【0029】
先ず、本実施の形態に示した炭化珪素ショットキー障壁ダイオードの製造方法を以下に説明する。n型炭化珪素半導体基板1上へのn型第1炭化珪素半導体層2およびn型第2炭化珪素半導体層3の形成は、実施の形態1と同様である。公知のフォトリソグラフィ技術によって、エピタキシャル結晶成長後のウエハ上にイオン注入マスク10として機能するレジストパターンを形成して、炭化珪素半導体結晶中でn型の導電性を示すような例えば窒素のような不純物をn型第2炭化珪素半導体層3中にイオン注入して、n型不純物イオン注入領域7を形成する。なお、イオン注入マスク10の開口部は、後工程でショットキー電極を形成する領域にほぼ一致している。この時、例えば100keV以下の低イオン注入エネルギーでのイオン注入を行わないことにより、n型第2炭化珪素半導体層3の表面から0.2μmの距離までは不純物がイオン注入されないように、つまり、イオン注入されない領域の不純物濃度をn型第2炭化珪素半導体層3の不純物濃度と同程度に維持する。イオン注入後、イオン注入マスク10を除去して、不純物活性化熱処理を例えば1100℃で10分間行う。裏面n側電極6を形成する工程、及び、ショットキー電極4を形成する工程は実施の形態1と同様である。
【0030】
上述の説明ではn型第2炭化珪素半導体層3の表面側で不純物がイオン注入されない部分の層厚、言い換えれば、ショットキー電極4とn型不純物イオン注入領域7の間隙の層厚を0.2μmにする例を示したが、イオン注入時の損傷が表面に及ばない範囲の間隙の層厚以上で、かつ順方向抵抗の増加を招来しない間隙の層厚以下の範囲であるならば良く、例えば、0.1μmから1μmの範囲が好適である。要するに、上述の間隙の層厚をdとすると、0.1μm≦d≦1.0μmを満たす範囲が好適である。
【0031】
本実施の形態の炭化珪素ショットキー障壁ダイオードにおけるn型第1炭化珪素半導体層2、n型第2炭化珪素半導体層3およびn型不純物イオン注入領域7間の不純物濃度の関係は実施の形態1と同様である。つまり、n型第1炭化珪素半導体層2の不純物濃度をN、n型第2炭化珪素半導体層3の不純物濃度をN、n型不純物イオン注入領域7の不純物濃度をNとした場合、前記各不純物濃度がN>N>Nを満たす関係にある。
【0032】
本実施の形態の炭化珪素ショットキー障壁ダイオードでは、実施の形態1と同様、ショットキー電極4下部のn型不純物イオン注入領域7の不純物濃度Nに比べてn型第2炭化珪素半導体層3の不純物濃度Nが低いため、ウエハ主面に対して水平方向に空乏層が広がりやすくなる。よって、空乏層の拡がりの先端部9もウエハ主面に対して水平方向に拡張される結果、従来構造に比べてショットキー電極端部5と空乏層の拡がりの先端部9の間隔はより広くなって、逆方向耐圧が高くかつ逆方向リーク電流が低い良好な素子特性が得られる点は実施の形態1の素子構造と同様である。
【0033】
本実施の形態の炭化珪素ショットキー障壁ダイオードでは、実施の形態1の素子構造に対して、ショットキー電極4下部のn型不純物イオン注入領域7はショットキー電極4と接していない構造を備えている。一般に、逆方向に高電圧を印加して空乏層が水平方向に広がった状態では、炭化珪素半導体基板1主面に対して垂直方向、つまり層厚方向におけるショットキー電極4とn型第2炭化珪素半導体層3との界面で電界強度が最大となって絶縁破壊が生じ得るが、本実施の形態の炭化珪素ショットキー障壁ダイオードでは、かかる最大電界強度の位置においてイオン注入による結晶欠陥等の損傷が少ない結果、絶縁破壊を一層生じにくくする作用が生じる。つまり、欠陥密度の高いn型不純物イオン注入領域7がショットキー電極4と接していないため、欠陥損傷の影響を受けにくいからである。よって、損傷の影響による歩留まりの低下もなく、逆方向耐圧が高くかつ逆方向リーク電流が低い良好な素子特性を有する炭化珪素ショットキー障壁ダイオードが容易に得られる。
【0034】
実施の形態3.
図4は本発明の実施の形態3の炭化珪素ショットキー障壁ダイオードの断面図である。図中、図1と同一の符号を付したものは、同一またはこれに相当するものである。
【0035】
先ず、本実施の形態に示した炭化珪素ショットキー障壁ダイオードの製造方法を以下に説明する。n型炭化珪素半導体基板1上へのn型第1炭化珪素半導体層2およびn型第2炭化珪素半導体層3の形成は実施の形態1と同様である。公知のフォトリソグラフィ技術によって、エピタキシャル結晶成長後のウエハ上にイオン注入マスク10として機能するレジストパターンを形成して、炭化珪素半導体結晶中でn型の導電性を示すような例えば窒素のような不純物をn型第2炭化珪素半導体層3中にイオン注入して、n型不純物イオン注入領域7を形成する。この時、例えば100keV以下の低イオン注入エネルギーでのイオン注入を行わないことにより、n型第2炭化珪素半導体層3の例えば表面から0.2μmの距離には不純物がイオン注入されないように、つまり、イオン注入されない領域の不純物濃度をn型第2炭化珪素半導体層3の不純物濃度と同程度に維持する。イオン注入後の不純物活性化熱処理、裏面n側電極6を形成する工程も実施の形態1と同様である。
【0036】
裏面n側電極6の形成後、ウエハ主面上にショットキー電極4をパターン形成する。例えば、チタンをスパッタ成膜法により膜厚0.5μm程度形成した後、公知のパターニング法およびウエットあるいはドライエッチング法によりショットキー電極4を形成する。この工程において、ショットキー電極端部5がn型不純物イオン注入領域端部8に対して内側に位置するように、ショットキー電極4に対応したフォトリソグラフィ用マスクを予め設計しておく。この結果、図4に示す断面形状を呈するショットキー障壁ダイオード、つまりショットキー電極4のn型不純物イオン注入領域7に対する投影面がn型不純物イオン注入領域7をなす面に対して内側に位置する素子構造が完成する。
【0037】
本実施の形態の炭化珪素ショットキー障壁ダイオードにおけるn型第1炭化珪素半導体層2、n型第2炭化珪素半導体層3およびn型不純物イオン注入領域7間の不純物濃度の関係は実施の形態1と同様である。つまり、n型第1炭化珪素半導体層2の不純物濃度をN、n型第2炭化珪素半導体層3の不純物濃度をN、n型不純物イオン注入領域7の不純物濃度をNとした場合、前記各不純物濃度がN>N>Nを満たす関係にある。
【0038】
上記ショットキー電極端部5とn型不純物イオン注入領域端部8の位置関係をさらに具体的に説明すると、ショットキー電極4のn型不純物イオン注入領域7に対する投影面とn型不純物イオン注入領域7をなす面との端部間の間隔をsとし、n型第2炭化珪素半導体層3の層厚をdとすると、0.1d≦s≦5.0dの範囲とすれば、炭化珪素ショットキー障壁ダイオードの逆方向耐圧と逆方向リーク電流特性を良好に維持することが可能である。
【0039】
本実施の形態の炭化珪素ショットキー障壁ダイオードでは実施の形態1と同様、ショットキー電極4下部のn型不純物イオン注入領域7の不純物濃度Nに比べn型第2炭化珪素半導体層3の不純物濃度Nが低いため、ウエハ主面に対して水平方向に空乏層が広がりやすくなる。よって、空乏層の拡がりの先端部9もウエハ主面に対して水平方向に拡張される結果、従来構造に比べてショットキー電極端部5と空乏層の拡がりの先端部9の間隔はより広くなって、逆方向耐圧が高くかつ逆方向リーク電流が低い良好な素子特性が得られる点は実施の形態1の素子構造と同様である。
【0040】
さらに、本実施の形態の炭化珪素ショットキー障壁ダイオードでは、実施の形態1の素子構造に加え、ショットキー電極4の下部のn型不純物イオン注入領域7はショットキー電極4と接していない構造を備えているため、イオン注入時の結晶欠陥等の損傷の影響による歩留まりの低下もなく、逆方向耐圧が高くかつ逆方向リーク電流が低い良好な素子特性が実現できる点は実施の形態2の素子構造と同様である。
【0041】
実施の形態1及び2の素子構造では、逆方向に高電圧を印加し空乏層が広がった状態では、ショットキー電極4の下部近傍のn型不純物イオン注入領域7では外側のn型第2炭化珪素半導体層3に比べて空乏層の層厚方向への拡がりが小さいことにより、ショットキー電極4の端部5近傍の下部で空乏層の拡がりの先端部9が形成する面が下方向に凸の形状を呈して、局所的な電界集中を生み出す場合がある。
【0042】
一方、本実施の形態の素子構造では、n型不純物イオン注入領域端部8は上記ショットキー電極端部5に対して外側に位置するため、空乏層の層厚方向への拡がりは外側に向かうに従い徐々に小さくなっていくので、空乏層の拡がりの先端部9が形成する面が層厚方向に凸の形状をなすことがなく、ショットキー電極の端部5の下部で一層電界集中の生じにくい空乏層の拡がりが得られる。よって、同程度の不純物濃度の耐圧層、つまりn型第1炭化珪素半導体層2に対して、高絶縁破壊電圧が得られる効果がある。すなわち、一層逆方向耐圧が高くかつ逆方向リーク電流が低い良好な素子特性を有する炭化珪素ショットキー障壁ダイオードが容易に得られる。
【0043】
実施の形態4.
図5は本発明の実施の形態4の炭化珪素ショットキー障壁ダイオードの断面図である。図中、図1と同一の符号を付したものは、同一またはこれに相当するものである。
【0044】
先ず、本実施の形態に示した炭化珪素ショットキー障壁ダイオードの製造方法を以下に説明する。n型炭化珪素半導体基板1上へのn型第1炭化珪素半導体層2およびn型第2炭化珪素半導体層3の形成は、実施の形態1と同様である。公知のフォトリソグラフィ技術によって、エピタキシャル結晶成長後のウエハ上にイオン注入マスク10として機能するレジストパターンを形成して、炭化珪素半導体結晶中でn型の導電性を示すような例えば窒素のような不純物をn型第2炭化珪素半導体層3中にイオン注入して、n型不純物イオン注入領域7を形成する。例えば、かかる開口部を通してn型第2炭化珪素半導体層3中に5×1015cm−3の濃度に相当する不純物のイオン注入を行い、n型不純物イオン注入領域7を形成する。イオン注入後の不純物活性化熱処理、裏面n側電極6を形成する工程も実施の形態1と同様である。
【0045】
裏面n側電極6形成後、ウエハ主面上にショットキー電極4を形成する。例えば、チタンをスパッタ成膜法により膜厚0.5μm程度形成した後、公知のパターニング法およびウエットあるいはドライエッチング法によりショットキー電極4をパターン形成する。この工程において、n型不純物イオン注入領域端部8がショットキー電極端部5より内側に位置するようにショットキー電極4に対応したフォトリソグラフィ用マスクを予め設計しておく。この結果、図5に示す断面形状を呈するショットキー障壁ダイオード、つまり、n型不純物イオン注入領域端部8がショットキー電極4の内側に位置する素子構造が完成する。
【0046】
本実施の形態の炭化珪素ショットキー障壁ダイオードにおけるn型第1炭化珪素半導体層2、n型第2炭化珪素半導体層3およびn型不純物イオン注入領域7間の不純物濃度の関係は実施の形態1と同様である。つまり、n型第1炭化珪素半導体層2の不純物濃度をN、n型第2炭化珪素半導体層3の不純物濃度をN、n型不純物イオン注入領域7の不純物濃度をNとした場合、前記各不純物濃度がN>N>Nを満たす関係にある。
【0047】
上述のショットキー電極端部5とn型不純物イオン注入領域端部8の位置関係を具体的に説明する。ショットキー電極端部5とn型不純物イオン注入領域端部8との間隔をsとし、n型第2炭化珪素半導体層3の層厚をdとすると、0.1d≦s≦5.0dの範囲とすれば、炭化珪素ショットキー障壁ダイオードの逆方向耐圧と逆方向リーク電流特性を良好に維持することが可能である。
【0048】
本実施の形態の炭化珪素ショットキー障壁ダイオードでは、実施の形態1の素子構造と同様な原理で、逆方向耐圧が高くかつ逆方向リーク電流が低い良好な素子特性を有する炭化珪素ショットキー障壁ダイオードが容易に得られる。
【0049】
加えて、本実施の形態の炭化珪素ショットキー障壁ダイオードでは、上述したようにn型不純物イオン注入領域端部8はショットキー電極端部5よりも内側にあって、結果的にショットキー電極端部5はイオン注入を行わない部分に位置して、ショットキー電極端部5で電界強度が最大になる領域はイオン注入による結晶欠陥等の損傷の影響を全く受けないため、絶縁破壊が発生しにくくなる。この結果、一層逆方向耐圧が高くかつ逆方向リーク電流が低い良好な素子特性を有する炭化珪素ショットキー障壁ダイオードが容易に得られる。
【0050】
なお、上述の各実施の形態では、各エピタキシャル結晶成長層及びn型イオン注入領域のn型不純物として窒素を例示したが、炭化珪素に対する他のn型不純物、例えば燐等でも同様な効果が得られる。
【0051】
また、上述の各実施の形態では、ショットキー電極としてチタンを例示したが、順方向電圧と逆方向リーク電流の仕様に応じて仕事関数の異なる金、ニッケル、白金、銅等の金属材料でショットキー障壁を形成しても同様な効果が得られる。
【0052】
上述の各実施の形態では、ショットキー障壁ダイオード単体から形成される炭化珪素ショットキー障壁ダイオードの例を示したが、本発明は他のpnダイオードとショットキー障壁ダイオードを組み合わせた半導体装置や、スイッチ素子とショットキー障壁ダイオードを組み合わせた半導体装置にも同様に適用可能である。
【0053】
上述の各実施の形態では、ショットキー電極の形成方法としてエッチングを例示したが、他のリフトオフ、メタルマスク等の電極パターニング方法でも同様に適用可能である。
【0054】
【発明の効果】
本発明に係る炭化珪素ショットキー障壁ダイオードでは、n型炭化珪素半導体基板と、上記n型炭化珪素半導体基板上に形成され第1不純物濃度Nを有するn型第1炭化珪素半導体層と、上記n型第1炭化珪素半導体層上に形成され第2不純物濃度Nを有するn型第2炭化珪素半導体層と、上記n型第2炭化珪素半導体層上に形成されたショットキー電極と、上記ショットキー電極の下部の上記n型第2炭化珪素半導体層内に設けられ第3不純物濃度Nを有するn型不純物イオン注入領域と、を備え、上記各不純物濃度がN>N>Nの関係を満たすこととしたので、逆方向耐圧が高くかつ逆方向リーク電流が低い良好な素子特性を有する炭化珪素ショットキー障壁ダイオードが容易に得られる。
【図面の簡単な説明】
【図1】実施の形態1の炭化珪素ショットキー障壁ダイオードの断面図及び、逆方向電圧を印加した場合の空乏層の形状を示したものである。
【図2】実施の形態1の炭化珪素ショットキー障壁ダイオードの製造方法を示す図である。
【図3】実施の形態2の炭化珪素ショットキー障壁ダイオードの断面図及び、逆方向電圧を印加した場合の空乏層の形状を示したものである。
【図4】実施の形態3の炭化珪素ショットキー障壁ダイオードの断面図及び、逆方向電圧を印加した場合の空乏層の形状を示したものである。
【図5】実施の形態4の炭化珪素ショットキー障壁ダイオードの断面図及び、逆方向電圧を印加した場合の空乏層の形状を示したものである。
【符号の説明】
1 n型炭化珪素半導体基板、 2 n型第1炭化珪素半導体層、 3 n型第2炭化珪素半導体層、 4 ショットキー電極、 5 ショットキー電極端部、 6 ニッケルからなる裏面n側電極、 7 n型不純物イオン注入領域、 8 n型不純物イオン注入領域端部、 9 逆方向電圧を印加した場合の空乏層の拡がりの先端部、 10 イオン注入マスク。
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a silicon carbide Schottky barrier diode, and more particularly to a silicon carbide Schottky barrier diode having good rectification characteristics such as high reverse breakdown voltage or low reverse leakage current.
[0002]
[Prior art]
Silicon carbide (SiC) has specific properties such as a larger crystal band gap energy and a higher stability at high temperatures than silicon (Si) used as a crystal material of a semiconductor device represented by a DRAM. are doing. In order to take advantage of such properties, application to Schottky diodes, which require a high reverse breakdown voltage, is being studied, but problems unique to silicon carbide crystals have also arisen.
[0003]
In the silicon carbide Schottky barrier diode, a problem peculiar to the silicon carbide Schottky barrier diode due to a higher electric field strength as compared with a generally used silicon Schottky barrier diode, that is, a reverse breakdown voltage characteristic. Along with the problem, the occurrence of a reverse leakage current due to the tunnel effect when a reverse voltage is applied is also a problem. In particular, the electric field strength increases due to the electric field concentration at the end of the Schottky electrode, and as a result, the reverse leakage current becomes remarkable.
[0004]
In a conventional silicon carbide Schottky barrier diode, a guard ring structure formed by ion implantation, a high-resistance structure, or the like is used as an element structure for reducing electric field concentration at the end of the Schottky electrode in order to improve reverse breakdown voltage characteristics. Attempts were made to apply the territory. For example, as disclosed in Non-Patent Document 1, a conventional Schottky barrier diode has a structure including a guard ring formed of an aluminum (Al) ion-implanted region at an end of a Schottky electrode. In the guard ring structure composed of such a p-type region, the maximum point of the electric field strength is a pn junction formed at the boundary between the guard ring and the drift region, and the electric field concentration at the end of the Schottky electrode is reduced. Directional breakdown voltage has been improved.
[0005]
However, when a guard ring structure composed of a p-type region is formed by ion implantation of a p-type impurity into an n-type silicon carbide semiconductor layer, the ion implantation of the p-type impurity itself damages the silicon carbide crystal such as crystal defects. In addition, the surface of the silicon carbide semiconductor layer on which the Schottky barrier is formed due to the high temperature treatment during the impurity activation heat treatment necessary to convert the impurities into acceptors after ion implantation occurs, causing irregularities in the surface of the silicon carbide semiconductor layer. There was a problem that the reverse leakage current at the interface between the key electrode and the silicon carbide semiconductor layer was remarkably increased. Due to these factors, practically sufficient element characteristics could not be obtained.
[0006]
On the other hand, for the purpose of reducing the reverse leakage current itself in the Schottky barrier, for example, an intermediate layer having a relatively low impurity concentration is provided between the breakdown voltage layer and the Schottky electrode as disclosed in Patent Document 1. A structure has been proposed. However, the device structure according to Patent Document 1 (FIG. 1 of Patent Document 1) does not disclose any structure for alleviating the electric field concentration at the end of the Schottky electrode. There is a problem that the withstand voltage is still low.
[0007]
In order to solve various problems that occur in the conventional guard ring structure composed of a p-type region and the element structure of Patent Document 1, for example, Patent Document 2 discloses a method in which a surface layer of an n-type silicon carbide crystal growth layer is made of aluminum ions such as aluminum ions. After ion implantation of a p-type impurity of the opposite conductivity type into the ring-shaped region including the end of the Schottky electrode, an impurity activation heat treatment is performed, and the n-type impurity originally doped in the epitaxial crystal growth layer is ion-implanted. An end structure that forms an n-type low-impurity-concentration region having the same conductivity type as the n-type silicon carbide crystal growth layer by intentionally reducing the n-type impurity concentration by canceling the p-type impurity that has been provided. Have been. The reduction in the amount of p-type ion implantation necessary for the fabrication of the guard ring structure and the lowering of the impurity activation heat treatment temperature have the effect of reducing the above-described damage in the silicon carbide semiconductor crystal or damage to the silicon carbide semiconductor layer surface. It is. However, even in such an element structure, since ion implantation is performed at the end of the Schottky electrode where electric field concentration is the most problematic, deterioration in reverse breakdown voltage and increase in reverse leakage current due to crystal defects generated during ion implantation are caused. It was not fully resolved.
[0008]
[Patent Document 1]
JP-A-2000-133819
[Patent Document 2]
JP 2000-188406 A
[Non-patent document 1]
Roland Rupp and 6 others, "Performance and Reliability Issues of SiC-Schottky Diodes", Material Science Forum, 2000, 338-342, 1167-1170.
[0009]
[Problems to be solved by the invention]
In the above-described structure in which the guard ring region is formed by the ion implantation and the impurity activation heat treatment, there is a problem in that the portion where the electric field intensity increases due to the electric field concentration coincides with the region damaged by the ion implantation. Most of the damage such as crystal defects due to ion implantation is recovered by the impurity activation heat treatment at a certain high temperature, but some damage still remains, leading to a decrease in reverse breakdown voltage and an increase in reverse leakage current. . In particular, in the guard ring region where the electric field intensity increases due to the electric field concentration, the influence of the damage due to the ion implantation becomes remarkable, and the device characteristics are remarkably deteriorated.
[0010]
In particular, when the impurity activation heat treatment temperature is lowered for the purpose of avoiding damage to the surface of the silicon carbide semiconductor layer due to the high temperature process at the time of the impurity activation heat treatment, the problem of insufficient recovery of damage in the ion-implanted region also occurs. there were.
[0011]
The present invention has been made in order to solve the above-described problems, and has a reduction in reverse breakdown voltage, and an electric field concentration relaxation structure that does not cause deterioration of device characteristics such as an increase in reverse leakage current. Another object of the present invention is to provide a silicon carbide Schottky barrier diode having good device characteristics such as rectification characteristics.
[0012]
[Means for Solving the Problems]
A silicon carbide Schottky barrier diode according to the present invention includes an n-type silicon carbide semiconductor substrate and a first impurity concentration N formed on the n-type silicon carbide semiconductor substrate. 1 An n-type first silicon carbide semiconductor layer having a second impurity concentration N formed on the n-type first silicon carbide semiconductor layer 2 An n-type second silicon carbide semiconductor layer having: a Schottky electrode formed on the n-type second silicon carbide semiconductor layer; and an n-type second silicon carbide semiconductor layer provided below the Schottky electrode. And the third impurity concentration N 3 And an n-type impurity ion implantation region having 1 > N 3 > N 2 To satisfy the relationship.
[0013]
BEST MODE FOR CARRYING OUT THE INVENTION
Embodiment 1 FIG.
FIG. 1 is a sectional view of a silicon carbide Schottky barrier diode according to the first embodiment of the present invention. In the figure, 1 is an n-type silicon carbide semiconductor substrate, 2 is an n-type first silicon carbide semiconductor layer formed by epitaxial crystal growth and having a lower impurity concentration than the n-type silicon carbide semiconductor substrate 1, and 3 is formed by epitaxial crystal growth An n-type second silicon carbide semiconductor layer having an impurity concentration lower than that of the n-type first silicon carbide semiconductor layer 2, 4 is a Schottky electrode made of, for example, titanium, 5 is a Schottky electrode end, and 6 is nickel (Ni). The back side n-side electrode 7 is an n-type impurity ion implantation region formed in the n-type second silicon carbide semiconductor layer 3 immediately below the Schottky electrode 4 by ion implantation of an n-type impurity such as nitrogen ion, and 8 is n End portion of the impurity ion implantation region 7; 9 is a leading end portion of the depletion layer when a reverse voltage is applied to the silicon carbide Schottky barrier diode; 10 is an ion implantation mask; Respectively.
[0014]
First, a method for manufacturing a silicon carbide Schottky barrier diode according to the present embodiment will be described with reference to FIG. For example, 1.2 × 10 4 on the n-type silicon carbide semiconductor substrate 1 by a CVD crystal growth method using silane, propane gas, or the like as a raw material. 16 cm -3 N-type first silicon carbide semiconductor layer 2 having an impurity concentration of about 10 μm and an impurity concentration lower than that of n-type first silicon carbide semiconductor layer 2, for example, 3 × 10 Fifteen cm -3 An n-type second silicon carbide semiconductor layer 3 having an impurity concentration of about 1 μm and a thickness of about 1 μm is sequentially epitaxially grown (FIG. 2A).
[0015]
By a known photolithography technique, a resist pattern functioning as an ion implantation mask 10 is formed on the wafer after epitaxial crystal growth, and an impurity such as nitrogen, which has n-type conductivity in the silicon carbide semiconductor crystal, is removed. Ions are implanted into the n-type second silicon carbide semiconductor layer 3 to form n-type impurity ion-implanted regions 7 (FIG. 2B). The opening of the ion implantation mask 10 substantially coincides with a region where the Schottky electrode 4 will be formed in a later step. 5 × 10 5 through the opening in n-type second silicon carbide semiconductor layer 3. Fifteen cm -3 Of impurities corresponding to the impurity concentration of 8 × 10 Fifteen cm -3 An n-type impurity ion implanted region 7 having an impurity concentration of is formed. After the ion implantation, the ion implantation mask 10 is removed, and an impurity activation heat treatment is performed, for example, at 1100 ° C. for 10 minutes.
[0016]
After the above-described impurity activation heat treatment, a nickel film having a thickness of about 0.5 μm is formed on the back surface of the n-type silicon carbide semiconductor substrate 1 by a sputtering film forming method to form a back surface n-side electrode 6, For electrode formation, for example, heat treatment is performed at 950 ° C. for 1 minute in a vacuum.
[0017]
Finally, a titanium film having a thickness of, for example, about 0.5 μm is formed on the upper surface side of the wafer, that is, on the side on which the epitaxial crystal growth layer is formed, by a sputtering film forming method. When the Schottky electrode 4 is patterned by the technique, a silicon carbide Schottky barrier diode having the cross-sectional structure shown in FIG. 1 is completed.
[0018]
The relationship of the impurity concentration between n-type first silicon carbide semiconductor layer 2, n-type second silicon carbide semiconductor layer 3, and n-type impurity ion implanted region 7, which is important in the silicon carbide Schottky barrier diode of the present embodiment, will be described below. explain. Note that the impurity concentration means the concentration of an impurity that contributes as a donor. The impurity concentration of n-type impurity ion implanted region 7 is set to be higher than the impurity concentration of n-type second silicon carbide semiconductor layer 3 and lower than the impurity concentration of n-type first silicon carbide semiconductor layer 2.
[0019]
That is, the impurity concentration of n-type first silicon carbide semiconductor layer 2 is set to N 1 , The impurity concentration of n-type second silicon carbide semiconductor layer 3 is set to N 2 , The impurity concentration of the n-type impurity ion 3 , The impurity concentration is N 1 > N 3 > N 2 It is in a relationship that satisfies. Further, the impurity concentration of each layer and each region will be described.
[0020]
(1) n-type first silicon carbide semiconductor layer 2
Impurity concentration N of n-type first silicon carbide semiconductor layer 2 1 It is preferable to use an impurity concentration corresponding to the target reverse breakdown voltage, that is, an impurity concentration in which half of the product of the film thickness determined by the elongation of the depletion layer and the maximum electric field strength is equal to the reverse breakdown voltage. For example, when the target reverse breakdown voltage required for the silicon carbide Schottky barrier diode is 1.2 kV, the maximum electric field strength is 2 MV / cm. 2 When the thickness of the n-type first silicon carbide semiconductor layer 2 is 15 μm, the impurity concentration N 1 Is 8.84 × 10 Fifteen cm -3 Is preferred.
[0021]
(2) n-type second silicon carbide semiconductor layer 3
Impurity concentration N of n-type second silicon carbide semiconductor layer 3 2 The impurity concentration N of the n-type first silicon carbide semiconductor layer 2 1 Is preferably in the range of 10% to 50%. That is, 0.1N 1 ≤N 2 ≤0.5N 1 Is desirable. For example, the impurity concentration N of the n-type first silicon carbide semiconductor layer 2 1 Is 8.84 × 10 Fifteen cm -3 , The impurity concentration N of the n-type second silicon carbide semiconductor layer 3 2 Is 8.84 × 10 14 cm -3 From 4.42 × 10 Fifteen cm -3 Is suitable. Impurity concentration N 2 Is the impurity concentration N 1 On the other hand, if it is 50% or less, the depletion layer spreads sufficiently in the horizontal direction to obtain a desired effect, while the impurity concentration N 1 On the other hand, if it is 10% or more, an increase in the forward resistance due to a decrease in the impurity concentration is at a level where there is no problem.
[0022]
(3) N-type impurity ion implantation region 7
Impurity concentration N of n-type impurity ion implantation region 7 3 The impurity concentration N of the n-type second silicon carbide semiconductor layer 3 2 Is 1.5 times or more of the concentration that makes the reverse leakage current at the Schottky barrier below the rating, that is, the impurity concentration N 2 The range of 5 times or less is preferable. That is, 1.5N 2 ≤N 3 ≤5.0N 2 Is desirable.
[0023]
For example, the impurity concentration N of the n-type second silicon carbide semiconductor layer 3 2 Is 8.84 × 10 14 cm -3 , The impurity concentration N of the n-type impurity ion implanted region 7 3 1.33 × 10 Fifteen cm -3 More than 1 × 10 16 cm -3 The following range is preferable, and the impurity concentration N of the n-type second silicon carbide semiconductor layer 3 is 2 Is 4.42 × 10 Fifteen cm -3 , The impurity concentration N of the n-type impurity ion implanted region 7 3 6.63 × 10 Fifteen cm -3 5 × 10 or more 16 cm -3 The following ranges are preferred.
[0024]
Next, the operation of the silicon carbide Schottky barrier diode of the present embodiment will be described. When a negative voltage is applied to Schottky electrode 4, electrons are cut off by a potential barrier formed below Schottky electrode 4, so that a depletion layer mainly formed in n-type first silicon carbide semiconductor layer 2 Is applied with a negative voltage, and exhibits rectification characteristics as a diode.
[0025]
As described above, the impurity concentration N in the n-type impurity ion implantation region 7 below the Schottky electrode 4 3 , The impurity concentration N of the n-type second silicon carbide semiconductor layer 3 2 Therefore, when a negative voltage is applied to the depletion layer, the depletion layer spreads in the horizontal direction with respect to the main surface of the wafer. Therefore, the leading end 9 of the depletion layer is also expanded in the horizontal direction with respect to the main surface of the wafer. As a result, the distance between the Schottky electrode end 5 and the leading end 9 of the depletion layer is wider than in the conventional structure. Become. Therefore, the concentration of the electric field at the Schottky electrode end 5 is further alleviated, and the effect of improving the reverse breakdown voltage is brought about. Further, impurity concentration N of n-type second silicon carbide semiconductor layer 3 2 Is relatively low, the thickness of the Schottky barrier increases in the vicinity of the Schottky electrode end portion 5 where the electric field strength is particularly large and the reverse leakage current becomes a problem, so that the effect of reducing the reverse leakage current also occurs. .
[0026]
Further, as the leading end 9 of the depletion layer expands in the horizontal direction with respect to the main surface of the wafer, the gradient of the electric field intensity with respect to the position becomes more gentle, the thickness of the Schottky barrier increases, and the reverse leakage current decreases. In order to reduce the leakage current, the reverse leakage current can be suppressed for the breakdown voltage layer having the same impurity concentration, that is, the n-type first nitrogen carbide layer 2.
[0027]
As described above, according to the configuration of silicon carbide Schottky barrier diode of the present embodiment, a silicon carbide Schottky barrier diode having high reverse breakdown voltage and low reverse leakage current and excellent device characteristics can be easily obtained.
[0028]
Embodiment 2 FIG.
FIG. 3 is a sectional view of a silicon carbide Schottky barrier diode according to the second embodiment of the present invention. In the figure, components denoted by the same reference numerals as those in FIG. 1 are the same or corresponding components.
[0029]
First, a method for manufacturing the silicon carbide Schottky barrier diode shown in the present embodiment will be described below. Formation of n-type first silicon carbide semiconductor layer 2 and n-type second silicon carbide semiconductor layer 3 on n-type silicon carbide semiconductor substrate 1 is the same as in the first embodiment. By a known photolithography technique, a resist pattern functioning as an ion implantation mask 10 is formed on the wafer after epitaxial crystal growth, and an impurity such as nitrogen, which exhibits n-type conductivity in the silicon carbide semiconductor crystal, is formed. Is implanted into n-type second silicon carbide semiconductor layer 3 to form n-type impurity ion-implanted region 7. The opening of the ion implantation mask 10 substantially coincides with a region where a Schottky electrode is to be formed in a later step. At this time, for example, by not performing ion implantation at a low ion implantation energy of 100 keV or less, impurities are not implanted up to a distance of 0.2 μm from the surface of the n-type second silicon carbide semiconductor layer 3, that is, The impurity concentration of the region not ion-implanted is maintained at a level substantially equal to the impurity concentration of n-type second silicon carbide semiconductor layer 3. After the ion implantation, the ion implantation mask 10 is removed, and an impurity activation heat treatment is performed, for example, at 1100 ° C. for 10 minutes. The step of forming the back surface n-side electrode 6 and the step of forming the Schottky electrode 4 are the same as in the first embodiment.
[0030]
In the above description, the layer thickness of the portion on the surface side of n-type second silicon carbide semiconductor layer 3 where impurities are not ion-implanted, in other words, the layer thickness of the gap between Schottky electrode 4 and n-type impurity ion-implanted region 7 is set to 0. Although an example in which the thickness is set to 2 μm is shown, it is sufficient if the thickness is not less than the thickness of the gap in a range where damage during ion implantation does not reach the surface and is not more than the thickness of the gap that does not cause an increase in forward resistance. For example, a range of 0.1 μm to 1 μm is preferable. In short, the layer thickness of the above-mentioned gap is d 1 Then, 0.1 μm ≦ d 1 A range satisfying ≦ 1.0 μm is preferable.
[0031]
The relationship between the impurity concentration between n-type first silicon carbide semiconductor layer 2, n-type second silicon carbide semiconductor layer 3, and n-type impurity ion implanted region 7 in the silicon carbide Schottky barrier diode of the present embodiment is the same as in the first embodiment. Is the same as That is, the impurity concentration of the n-type first silicon carbide semiconductor layer 2 is set to N 1 , The impurity concentration of n-type second silicon carbide semiconductor layer 3 is set to N 2 , The impurity concentration of the n-type impurity ion 3 , The impurity concentration is N 1 > N 3 > N 2 It is in a relationship that satisfies.
[0032]
In the silicon carbide Schottky barrier diode of the present embodiment, similarly to the first embodiment, impurity concentration N of n-type impurity ion implantation region 7 below Schottky electrode 4 is set. 3 , The impurity concentration N of the n-type second silicon carbide semiconductor layer 3 2 , The depletion layer tends to spread in the horizontal direction with respect to the main surface of the wafer. Therefore, the leading end 9 of the depletion layer is also expanded in the horizontal direction with respect to the main surface of the wafer. As a result, the distance between the Schottky electrode end 5 and the leading end 9 of the depletion layer is wider than in the conventional structure. This is similar to the element structure of the first embodiment in that good element characteristics with high reverse breakdown voltage and low reverse leakage current can be obtained.
[0033]
The silicon carbide Schottky barrier diode of the present embodiment has a structure in which n-type impurity ion implanted region 7 below Schottky electrode 4 is not in contact with Schottky electrode 4 as compared with the element structure of the first embodiment. I have. Generally, when a high voltage is applied in the reverse direction and the depletion layer spreads in the horizontal direction, Schottky electrode 4 and n-type second carbonization in the direction perpendicular to the main surface of silicon carbide semiconductor substrate 1, that is, in the layer thickness direction. Although the electric field strength becomes maximum at the interface with the silicon semiconductor layer 3 and dielectric breakdown may occur, in the silicon carbide Schottky barrier diode of the present embodiment, damage such as crystal defects due to ion implantation occurs at the position of the maximum electric field strength. As a result, the effect of further reducing the occurrence of dielectric breakdown occurs. That is, since the n-type impurity ion implanted region 7 having a high defect density is not in contact with the Schottky electrode 4, it is hardly affected by defect damage. Therefore, a silicon carbide Schottky barrier diode having a high reverse breakdown voltage and a low reverse leakage current and having good device characteristics can be easily obtained without a decrease in yield due to the influence of damage.
[0034]
Embodiment 3 FIG.
FIG. 4 is a sectional view of a silicon carbide Schottky barrier diode according to the third embodiment of the present invention. In the figure, components denoted by the same reference numerals as those in FIG. 1 are the same or corresponding components.
[0035]
First, a method for manufacturing the silicon carbide Schottky barrier diode shown in the present embodiment will be described below. Formation of n-type first silicon carbide semiconductor layer 2 and n-type second silicon carbide semiconductor layer 3 on n-type silicon carbide semiconductor substrate 1 is the same as in the first embodiment. By a known photolithography technique, a resist pattern functioning as an ion implantation mask 10 is formed on the wafer after epitaxial crystal growth, and an impurity such as nitrogen, which exhibits n-type conductivity in the silicon carbide semiconductor crystal, is formed. Is implanted into n-type second silicon carbide semiconductor layer 3 to form n-type impurity ion-implanted region 7. At this time, by not performing ion implantation at a low ion implantation energy of, for example, 100 keV or less, impurities are not implanted at a distance of, for example, 0.2 μm from the surface of the n-type second silicon carbide semiconductor layer 3. In addition, the impurity concentration of the region not ion-implanted is maintained at a level substantially equal to the impurity concentration of n-type second silicon carbide semiconductor layer 3. The impurity activation heat treatment after the ion implantation and the step of forming the back surface n-side electrode 6 are also the same as those in the first embodiment.
[0036]
After the formation of the back surface n-side electrode 6, the Schottky electrode 4 is patterned on the main surface of the wafer. For example, after a titanium film is formed to a thickness of about 0.5 μm by a sputtering film forming method, the Schottky electrode 4 is formed by a known patterning method and a wet or dry etching method. In this step, a photolithography mask corresponding to the Schottky electrode 4 is designed in advance such that the Schottky electrode end 5 is located inside the end 8 of the n-type impurity ion implantation region. As a result, the Schottky barrier diode having the cross-sectional shape shown in FIG. 4, that is, the projection surface of Schottky electrode 4 with respect to n-type impurity ion implantation region 7 is located inside the surface forming n-type impurity ion implantation region 7. The element structure is completed.
[0037]
The relationship between the impurity concentration between n-type first silicon carbide semiconductor layer 2, n-type second silicon carbide semiconductor layer 3, and n-type impurity ion implanted region 7 in the silicon carbide Schottky barrier diode of the present embodiment is the same as in the first embodiment. Is the same as That is, the impurity concentration of the n-type first silicon carbide semiconductor layer 2 is set to N 1 , The impurity concentration of n-type second silicon carbide semiconductor layer 3 is set to N 2 , The impurity concentration of the n-type impurity ion 3 , The impurity concentration is N 1 > N 3 > N 2 It is in a relationship that satisfies.
[0038]
The positional relationship between the end 5 of the Schottky electrode and the end 8 of the n-type impurity ion implantation region 8 will be described in more detail. The projection surface of the Schottky electrode 4 with respect to the n-type impurity ion implantation region 7 and the n-type impurity ion implantation region The distance between the end and the surface forming s 1 And the layer thickness of the n-type second silicon carbide semiconductor layer 3 is d 2 Then, 0.1d 2 ≤s 1 ≤5.0d 2 Within this range, the reverse breakdown voltage and reverse leakage current characteristics of the silicon carbide Schottky barrier diode can be favorably maintained.
[0039]
In the silicon carbide Schottky barrier diode of the present embodiment, similarly to the first embodiment, impurity concentration N of n-type impurity ion implantation region 7 below Schottky electrode 4 is set. 3 The impurity concentration N of the n-type second silicon carbide semiconductor layer 3 2 , The depletion layer tends to spread in the horizontal direction with respect to the main surface of the wafer. Therefore, the leading end 9 of the depletion layer is also expanded in the horizontal direction with respect to the main surface of the wafer. As a result, the distance between the Schottky electrode end 5 and the leading end 9 of the depletion layer is wider than in the conventional structure. This is similar to the element structure of the first embodiment in that good element characteristics with high reverse breakdown voltage and low reverse leakage current can be obtained.
[0040]
Further, in the silicon carbide Schottky barrier diode of the present embodiment, in addition to the element structure of the first embodiment, n-type impurity ion implanted region 7 below Schottky electrode 4 has a structure not in contact with Schottky electrode 4. The device according to the second embodiment is characterized in that good device characteristics can be realized with a high reverse breakdown voltage and a low reverse leakage current without being affected by the influence of damage such as crystal defects during ion implantation. Same as the structure.
[0041]
In the device structure according to the first and second embodiments, when a high voltage is applied in the reverse direction and the depletion layer is widened, the outer n-type second carbonization region 7 in the n-type impurity ion implanted region 7 near the lower portion of Schottky electrode 4. Since the expansion of the depletion layer in the layer thickness direction is smaller than that of the silicon semiconductor layer 3, the surface formed by the front end 9 of the expansion of the depletion layer in the lower portion near the end 5 of the Schottky electrode 4 is convex downward. , Which may cause local electric field concentration.
[0042]
On the other hand, in the device structure of the present embodiment, the end 8 of the n-type impurity ion implantation region is located outside the Schottky electrode end 5, so that the depletion layer extends outward in the thickness direction. Therefore, the surface formed by the leading end 9 of the depletion layer does not form a convex shape in the layer thickness direction, and a further electric field concentration occurs below the end 5 of the Schottky electrode. Difficult expansion of the depletion layer can be obtained. Therefore, there is an effect that a high dielectric breakdown voltage can be obtained for the breakdown voltage layer having substantially the same impurity concentration, that is, the n-type first silicon carbide semiconductor layer 2. In other words, a silicon carbide Schottky barrier diode having a higher reverse breakdown voltage and a lower reverse leakage current and excellent device characteristics can be easily obtained.
[0043]
Embodiment 4 FIG.
FIG. 5 is a sectional view of a silicon carbide Schottky barrier diode according to a fourth embodiment of the present invention. In the figure, components denoted by the same reference numerals as those in FIG. 1 are the same or corresponding components.
[0044]
First, a method for manufacturing the silicon carbide Schottky barrier diode shown in the present embodiment will be described below. Formation of n-type first silicon carbide semiconductor layer 2 and n-type second silicon carbide semiconductor layer 3 on n-type silicon carbide semiconductor substrate 1 is the same as in the first embodiment. By a known photolithography technique, a resist pattern functioning as an ion implantation mask 10 is formed on the wafer after epitaxial crystal growth, and an impurity such as nitrogen, which exhibits n-type conductivity in the silicon carbide semiconductor crystal, is formed. Is implanted into n-type second silicon carbide semiconductor layer 3 to form n-type impurity ion-implanted region 7. For example, 5 × 10 5 through the opening in n-type second silicon carbide semiconductor layer 3. Fifteen cm -3 Is ion-implanted to form an n-type impurity ion-implanted region 7. The impurity activation heat treatment after the ion implantation and the step of forming the back surface n-side electrode 6 are also the same as those in the first embodiment.
[0045]
After the formation of the rear surface n-side electrode 6, the Schottky electrode 4 is formed on the main surface of the wafer. For example, after titanium is formed to a thickness of about 0.5 μm by a sputtering film forming method, the Schottky electrode 4 is patterned by a known patterning method and a wet or dry etching method. In this step, a photolithography mask corresponding to the Schottky electrode 4 is designed in advance so that the end 8 of the n-type impurity ion implantation region is located inside the Schottky electrode end 5. As a result, a Schottky barrier diode having the cross-sectional shape shown in FIG. 5, that is, an element structure in which the end 8 of the n-type impurity ion implantation region is located inside the Schottky electrode 4 is completed.
[0046]
The relationship between the impurity concentration between n-type first silicon carbide semiconductor layer 2, n-type second silicon carbide semiconductor layer 3, and n-type impurity ion implanted region 7 in the silicon carbide Schottky barrier diode of the present embodiment is the same as in the first embodiment. Is the same as That is, the impurity concentration of the n-type first silicon carbide semiconductor layer 2 is set to N 1 , The impurity concentration of n-type second silicon carbide semiconductor layer 3 is set to N 2 , The impurity concentration of the n-type impurity ion 3 , The impurity concentration is N 1 > N 3 > N 2 It is in a relationship that satisfies.
[0047]
The positional relationship between the end 5 of the Schottky electrode and the end 8 of the n-type impurity ion implanted region will be specifically described. The distance between the end 5 of the Schottky electrode and the end 8 of the n-type impurity ion implantation region is set to s. 2 And the layer thickness of the n-type second silicon carbide semiconductor layer 3 is d 2 Then, 0.1d 2 ≤s 2 ≤5.0d 2 Within this range, the reverse breakdown voltage and reverse leakage current characteristics of the silicon carbide Schottky barrier diode can be favorably maintained.
[0048]
In the silicon carbide Schottky barrier diode of the present embodiment, a silicon carbide Schottky barrier diode having a high reverse breakdown voltage and a low reverse leakage current has excellent device characteristics based on the same principle as the device structure of the first embodiment. Can be easily obtained.
[0049]
In addition, in silicon carbide Schottky barrier diode of the present embodiment, n-type impurity ion implantation region end 8 is located inside Schottky electrode end 5 as described above, and as a result, the Schottky electrode end The portion 5 is located in a portion where the ion implantation is not performed, and the region where the electric field strength is maximized at the Schottky electrode end portion 5 is not affected at all by damage such as crystal defects due to the ion implantation. It becomes difficult. As a result, it is possible to easily obtain a silicon carbide Schottky barrier diode having a higher reverse breakdown voltage and a lower reverse leakage current and excellent device characteristics.
[0050]
In each of the above-described embodiments, nitrogen is exemplified as the n-type impurity in each epitaxial crystal growth layer and the n-type ion-implanted region. Can be
[0051]
Further, in each of the above-described embodiments, titanium is exemplified as the Schottky electrode. However, the Schottky electrode is made of a metal material such as gold, nickel, platinum, or copper having a different work function according to the specifications of the forward voltage and the reverse leakage current. Similar effects can be obtained by forming a key barrier.
[0052]
In each of the above embodiments, an example of a silicon carbide Schottky barrier diode formed from a single Schottky barrier diode has been described. However, the present invention relates to a semiconductor device in which another pn diode and a Schottky barrier diode are combined, and a switch. The present invention is similarly applicable to a semiconductor device in which an element and a Schottky barrier diode are combined.
[0053]
In each of the above-described embodiments, the etching is exemplified as the method of forming the Schottky electrode. However, other lift-off and electrode patterning methods such as a metal mask can be similarly applied.
[0054]
【The invention's effect】
In a silicon carbide Schottky barrier diode according to the present invention, an n-type silicon carbide semiconductor substrate and a first impurity concentration N formed on the n-type silicon carbide semiconductor substrate 1 An n-type first silicon carbide semiconductor layer having a second impurity concentration N formed on the n-type first silicon carbide semiconductor layer 2 An n-type second silicon carbide semiconductor layer having: a Schottky electrode formed on the n-type second silicon carbide semiconductor layer; and an n-type second silicon carbide semiconductor layer provided below the Schottky electrode. And the third impurity concentration N 3 And an n-type impurity ion implantation region having 1 > N 3 > N 2 Is satisfied, a silicon carbide Schottky barrier diode having a high reverse breakdown voltage and a low reverse leakage current and excellent element characteristics can be easily obtained.
[Brief description of the drawings]
FIG. 1 is a cross-sectional view of a silicon carbide Schottky barrier diode according to a first embodiment and shows a shape of a depletion layer when a reverse voltage is applied.
FIG. 2 is a diagram showing a method of manufacturing the silicon carbide Schottky barrier diode of the first embodiment.
FIG. 3 is a cross-sectional view of a silicon carbide Schottky barrier diode according to a second embodiment, and shows a shape of a depletion layer when a reverse voltage is applied.
FIG. 4 is a cross-sectional view of a silicon carbide Schottky barrier diode according to a third embodiment and shows a shape of a depletion layer when a reverse voltage is applied.
FIG. 5 is a cross-sectional view of a silicon carbide Schottky barrier diode according to a fourth embodiment and shows a shape of a depletion layer when a reverse voltage is applied.
[Explanation of symbols]
Reference Signs List 1 n-type silicon carbide semiconductor substrate, 2 n-type first silicon carbide semiconductor layer, 3 n-type second silicon carbide semiconductor layer, 4 Schottky electrode, 5 Schottky electrode end, 6 backside n-side electrode made of nickel, 7 9 n-type impurity ion implantation region, 8 end of n-type impurity ion implantation region, 9 tip of expansion of depletion layer when reverse voltage is applied, 10 ion implantation mask.

Claims (9)

n型炭化珪素半導体基板と、
前記n型炭化珪素半導体基板上に形成され第1不純物濃度Nを有するn型第1炭化珪素半導体層と、
前記n型第1炭化珪素半導体層上に形成され第2不純物濃度Nを有するn型第2炭化珪素半導体層と、
前記n型第2炭化珪素半導体層上に形成されたショットキー電極と、
前記ショットキー電極の下部の前記n型第2炭化珪素半導体層内に設けられ第3不純物濃度Nを有するn型不純物イオン注入領域と、を備え、
前記各不純物濃度がN>N>Nの関係を満たすことを特徴とする炭化珪素ショットキー障壁ダイオード。
an n-type silicon carbide semiconductor substrate;
A n-type first silicon carbide semiconductor layer having the n-type silicon carbide first impurity concentration N 1 formed on a semiconductor substrate,
A n-type second silicon carbide semiconductor layer having the n-type first second impurity concentration is formed on a silicon carbide semiconductor layer N 2,
A Schottky electrode formed on the n-type second silicon carbide semiconductor layer;
And a n-type impurity ion implanted region having a third impurity concentration N 3 provided at a lower portion of the n-type second silicon carbide semiconductor layer of the Schottky electrode,
A silicon carbide Schottky barrier diode, wherein each of the impurity concentrations satisfies a relationship of N 1 > N 3 > N 2 .
前記第1不純物濃度Nと前記第2不純物濃度Nが、さらに0.1N≦N≦0.5Nの関係を満たすことを特徴とする請求項1記載の炭化珪素ショットキー障壁ダイオード。Wherein the first impurity concentration N 1 and the second impurity concentration N 2 further silicon carbide Schottky barrier diode of claim 1, wherein a satisfies the relationship 0.1 N 1N 2 ≦ 0.5 N 1 . 前記第2不純物濃度Nと前記第3不純物濃度Nが、さらに1.5N≦N≦5.0Nの関係を満たすことを特徴とする請求項1記載の炭化珪素ショットキー障壁ダイオード。The second impurity concentration N 2 and the third impurity concentration N 3 further 1.5 N 2N 3 ≦ 5.0 N silicon carbide Schottky barrier diode according to claim 1, characterized by satisfying the two relationships . 前記ショットキー電極と前記n型第2炭化珪素半導体層内のn型不純物イオン注入領域とが層厚方向に対して層厚dの間隙を有することを特徴とする請求項1記載の炭化珪素ショットキー障壁ダイオード。2. The silicon carbide according to claim 1, wherein the Schottky electrode and the n-type impurity ion implanted region in the n-type second silicon carbide semiconductor layer have a gap having a layer thickness d 1 in a layer thickness direction. 3. Schottky barrier diode. 前記間隙の層厚dが、0.1μm≦d≦1.0μmの範囲であることを特徴とする請求項4記載の炭化珪素ショットキー障壁ダイオード。5. The silicon carbide Schottky barrier diode according to claim 4, wherein a layer thickness d 1 of the gap is in a range of 0.1 μm ≦ d 1 ≦ 1.0 μm. 前記ショットキー電極の前記n型不純物イオン注入領域に対する投影面が、前記n型不純物イオン注入領域をなす面の内側に位置することを特徴とする請求項4または5記載の炭化珪素ショットキー障壁ダイオード。6. The silicon carbide Schottky barrier diode according to claim 4, wherein a projection surface of said Schottky electrode with respect to said n-type impurity ion implantation region is located inside a surface forming said n-type impurity ion implantation region. . 前記ショットキー電極の前記n型不純物イオン注入領域に対する投影面と前記n型不純物イオン注入領域をなす面との端部間の間隔sが、前記n型第2炭化珪素半導体層の層厚をdとするとき、0.1d≦s≦5.0dの範囲であることを特徴とする請求項6記載の炭化珪素ショットキー障壁ダイオード。The distance s 1 between the end of the projected surface of the Schottky electrode with respect to the n-type impurity ion-implanted region and the surface forming the n-type impurity ion-implanted region depends on the thickness of the n-type second silicon carbide semiconductor layer. when the d 2, silicon carbide Schottky barrier diode according to claim 6, wherein the range of 0.1d 2 ≦ s 1 ≦ 5.0d 2 . 前記n型第2炭化珪素半導体層内のn型不純物イオン注入領域と前記ショットキー電極とが接し、かつ前記n型不純物イオン注入領域をなす面が前記ショットキー電極をなす面の内側に位置することを特徴とする請求項1記載の炭化珪素ショットキー障壁ダイオード。The n-type impurity ion-implanted region in the n-type second silicon carbide semiconductor layer is in contact with the Schottky electrode, and a surface forming the n-type impurity ion-implanted region is located inside a surface forming the Schottky electrode. The silicon carbide Schottky barrier diode according to claim 1, wherein: 前記ショットキー電極と前記n型不純物イオン注入領域との端部間の間隔sが、前記n型第2炭化珪素半導体層の層厚をdとするとき、0.1d≦s≦5.0dの範囲であることを特徴とする請求項8記載の炭化珪素ショットキー障壁ダイオード。The distance s 2 between the ends of the Schottky electrode and the n-type impurity ion-implanted region is 0.1 d 2 ≦ s 2 ≦ where the thickness of the n-type second silicon carbide semiconductor layer is d 2. silicon carbide Schottky barrier diode of claim 8, wherein the range of 5.0D 2.
JP2003055479A 2003-03-03 2003-03-03 Silicon carbide Schottky barrier diode Expired - Lifetime JP4281378B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003055479A JP4281378B2 (en) 2003-03-03 2003-03-03 Silicon carbide Schottky barrier diode

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003055479A JP4281378B2 (en) 2003-03-03 2003-03-03 Silicon carbide Schottky barrier diode

Publications (2)

Publication Number Publication Date
JP2004266115A true JP2004266115A (en) 2004-09-24
JP4281378B2 JP4281378B2 (en) 2009-06-17

Family

ID=33119483

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003055479A Expired - Lifetime JP4281378B2 (en) 2003-03-03 2003-03-03 Silicon carbide Schottky barrier diode

Country Status (1)

Country Link
JP (1) JP4281378B2 (en)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010068008A (en) * 2009-12-24 2010-03-25 Mitsubishi Electric Corp Method of manufacturing silicon carbide schottky barrier diode
WO2010073455A1 (en) 2008-12-26 2010-07-01 昭和電工株式会社 Method for manufacturing silicon carbide semiconductor element
JP2010283403A (en) * 2010-09-27 2010-12-16 Sumitomo Electric Ind Ltd Rectifying element, and method for manufacturing the same
JP2012256670A (en) * 2011-06-08 2012-12-27 Advanced Power Device Research Association Schottky diode and pn diode
US8377811B2 (en) 2007-10-11 2013-02-19 Mitsubishi Electric Corporation Method for manufacturing silicon carbide semiconductor device
US8779439B2 (en) 2011-11-07 2014-07-15 Hyundai Motor Company Silicon carbide Schottky-barrier diode device and method for manufacturing the same
KR20200039905A (en) * 2018-10-05 2020-04-17 한국전기연구원 Annihilation of Deep-level Defects in SiC Semiconductor
CN114497236A (en) * 2022-01-25 2022-05-13 先之科半导体科技(东莞)有限公司 High-power heat dissipation type silicon carbide schottky diode

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8377811B2 (en) 2007-10-11 2013-02-19 Mitsubishi Electric Corporation Method for manufacturing silicon carbide semiconductor device
WO2010073455A1 (en) 2008-12-26 2010-07-01 昭和電工株式会社 Method for manufacturing silicon carbide semiconductor element
US8404574B2 (en) 2008-12-26 2013-03-26 Showa Denko K.K. Method for manufacturing silicon carbide semiconductor device
JP2010068008A (en) * 2009-12-24 2010-03-25 Mitsubishi Electric Corp Method of manufacturing silicon carbide schottky barrier diode
JP2010283403A (en) * 2010-09-27 2010-12-16 Sumitomo Electric Ind Ltd Rectifying element, and method for manufacturing the same
JP2012256670A (en) * 2011-06-08 2012-12-27 Advanced Power Device Research Association Schottky diode and pn diode
US8779439B2 (en) 2011-11-07 2014-07-15 Hyundai Motor Company Silicon carbide Schottky-barrier diode device and method for manufacturing the same
US8936964B2 (en) 2011-11-07 2015-01-20 Hyundai Motor Company Silicon carbide schottky-barrier diode device and method for manufacturing the same
KR20200039905A (en) * 2018-10-05 2020-04-17 한국전기연구원 Annihilation of Deep-level Defects in SiC Semiconductor
KR102563890B1 (en) * 2018-10-05 2023-08-10 한국전기연구원 Annihilation of Deep-level Defects in SiC Semiconductor
CN114497236A (en) * 2022-01-25 2022-05-13 先之科半导体科技(东莞)有限公司 High-power heat dissipation type silicon carbide schottky diode

Also Published As

Publication number Publication date
JP4281378B2 (en) 2009-06-17

Similar Documents

Publication Publication Date Title
JP5044117B2 (en) Silicon carbide bipolar semiconductor device
JP5046083B2 (en) Method for manufacturing silicon carbide semiconductor device
JP5665912B2 (en) Semiconductor device and manufacturing method thereof
JP5439215B2 (en) Semiconductor device and manufacturing method of semiconductor device
JP4581270B2 (en) SiC semiconductor ion-implanted layer and method of manufacturing the same
JP2003318413A (en) High breakdown voltage silicon carbide diode and manufacturing method therefor
CN110473911B (en) SiC MOSFET device and manufacturing method thereof
JP5140998B2 (en) Wide band gap semiconductor device and method of manufacturing the same
US9722029B2 (en) Semiconductor device and method of manufacturing semiconductor device
JP4281378B2 (en) Silicon carbide Schottky barrier diode
JP4942255B2 (en) Silicon carbide semiconductor device and manufacturing method thereof
JP4613682B2 (en) Silicon carbide semiconductor device and manufacturing method thereof
JP4800239B2 (en) Manufacturing method of semiconductor device
JP2007242797A (en) Semiconductor device and its manufacturing method
JP2005005578A (en) Semiconductor device and its manufacturing method
JP7119521B2 (en) Silicon carbide semiconductor device and manufacturing method thereof
JP2004200391A (en) Semiconductor device
JP3941641B2 (en) Silicon carbide semiconductor device manufacturing method and silicon carbide semiconductor device manufactured by the manufacturing method
JP3635956B2 (en) Method for manufacturing silicon carbide Schottky barrier diode
JP5532248B2 (en) Diamond electronic device and manufacturing method thereof
JP2005026408A (en) Semiconductor element and its fabricating process
JP2014130913A (en) Semiconductor device and driving method thereof
JP6930113B2 (en) Semiconductor devices and manufacturing methods for semiconductor devices
JP3879697B2 (en) Semiconductor device
JP5524403B2 (en) Semiconductor device

Legal Events

Date Code Title Description
RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20040712

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20051101

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070309

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090224

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090309

R151 Written notification of patent or utility model registration

Ref document number: 4281378

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120327

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120327

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130327

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130327

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140327

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term