JP2004201339A - アナログとデジタルビデオモードとを有する受信機及びその受信方法 - Google Patents

アナログとデジタルビデオモードとを有する受信機及びその受信方法 Download PDF

Info

Publication number
JP2004201339A
JP2004201339A JP2004035192A JP2004035192A JP2004201339A JP 2004201339 A JP2004201339 A JP 2004201339A JP 2004035192 A JP2004035192 A JP 2004035192A JP 2004035192 A JP2004035192 A JP 2004035192A JP 2004201339 A JP2004201339 A JP 2004201339A
Authority
JP
Japan
Prior art keywords
signal
analog
digital
video
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004035192A
Other languages
English (en)
Inventor
Byeung-Woo Jeon
炳 宇 全
Dong-Il Song
東 一 宋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2004201339A publication Critical patent/JP2004201339A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • H04N21/42607Internal components of the client ; Characteristics thereof for processing the incoming bitstream
    • H04N21/4263Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific tuning arrangements, e.g. two tuners
    • H04N21/42638Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific tuning arrangements, e.g. two tuners involving a hybrid front-end, e.g. analog and digital tuners
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/44004Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving video buffer management, e.g. video decoder buffer or video display buffer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/646Circuits for processing colour signals for image enhancement, e.g. vertical detail restoration, cross-colour elimination, contour correction, chrominance trapping filters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • H04N9/78Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/26Pc applications
    • G05B2219/2615Audio, video, tv, consumer electronics device

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

【課題】 メモリの効率性を高め、システムのコストを低めうるアナログとデジタルビデオモードを有する受信器及びその受信方法を提供する。
【解決手段】 アナログビデオモードとデジタルビデオモードを有する受信器において、アナログビデオモードのTVチャネルまたはデジタルビデオモードのTVチャネルを示すモード選択信号により選択されたアナログビデオモード時Y/C分離、画質改善のための後処理のため必要なフレームメモリを、デジタルビデオ復号化時に必要な大容量のメモリと共有する。
【選択図】 図5

Description

本発明はアナログとデジタルビデオモードを有する受信器及びその受信方法に係り、特にアナログビデオモード時に、デジタルテレビジョン(以下、TVと称する)信号処理のためのメモリを共有する受信器及びその受信方法に関する。
デジタルビデオモードとは送信器(例えば放送局)でMPEG(Moving Picture Experts Group)標準によりデジタル処理されたTV信号を受信することであり、アナログビデオモードとはNTSC、PAL、またはSECAM等のような既存の放送方式によりアナログ処理された信号を受信することである。
MPEG−2により符号化されたビットストリームを復号化するセットトップボックス(SET-TOP-BOX:STB)またはSTBを内蔵したデジタルTV等が開発されているが既存のアナログビデオサービスも相当期間行われる見込である。
このような状況に対応するため、TV受信器はアナログとデジタルビデオモードの両方を採用することになった。アナログとデジタルビデオモードを有するTV受信器は、デジタルTV信号の復号化のために8−32Mbitsのメモリが要求されるが、アナログビデオモード時にはデジタルビデオ復号化のために具備された8−32Mbitsの大容量のメモリは使用されない。
一方、既存のアナログビデオモードを有する受信器は図1に示されたように、チューナ11で送信器(図示せず)から伝送されるアナログTVチャネルの信号の中使用者が所望のTVチャネルの信号を選択して中間周波数(以下、IFと称する)信号として出力する。
チャネル復調器12ではチューナ11で選択されたチャネルのIF信号を増幅する(ここで、増幅された信号でビデオ信号とオーディオ信号を分離するが、簡略化のためにビデオ信号処理のみに対して図示及び説明される)。
輝度(Y)/色(C)分離器13ではチャネル復調器12から出力されるビデオ信号からY信号とC信号を分離する。この際Y/C分離はフレームメモリ14に蓄積された前のフレームと現在のフレームとの相関度及び/又は現在のラインと隣接ラインとの相関度を利用する。分離された信号はフレームメモリ14に蓄積されると共にディスプレイ接続部15に入力される。
ディスプレイ接続部15ではY/C分離器13から出力されるYとC信号をアナログR、G、B信号として変換した後、ディスプレイ16に出力する。ここで、ディスプレイは一例として受像管である。
チューナ11、チャネル復調器12、Y/C分離器13はアナログTV信号処理部100に該当する。また、チャネル復調器12の出力がフレームメモリ14にデジタルデータとして蓄積されるためにはチャネル復調器12の出力がデジタル信号形態に変換されるアナログ/デジタル(A/D)変換器がさらに構成され、ディスプレイ接続部15の出力がアナログ信号としてディスプレイ16にディスプレイされるためにはディスプレイ接続部15の出力がアナログ信号形態に変換するD/A変換器が構成されうる。
一方、従来のアナログTVでコムフィルタ等を使用してY/C分離を行う場合、Y/C分離が足りなくてクロスカラーまたはクロスルミナンス現象のような問題点が発生し、これを改善するために図1のようにフレームメモリ14を具備して時々フレームコムフィルタリングとして知られる3次元Y/C分離を行うことにより画質を改善させている。
また、さらに優秀な画質を得るためにY/C分離を行った後、後処理を行う場合にもフレームメモリが使用されうる。即ち、フレームメモリを利用して現在フレームと以前フレームとの相関度によりエッジ成分であるかを判別してエッジを強調する。
このように、画質を効果的に改善するための改善策の中多くの方法等が高容量のメモリを要求してメモリ使用に起因してコスト高となるので効果は最適でないが制限されたメモリのみで具現可能な方法等が使用された。
図2は従来のMPEG−2に符号化されたTV信号を受信するデジタルTVの概略的なブロック図である。図2において、チューナ21ではアンテナを通して伝送されるTV信号で所望のチャネルの信号を選択する。この際アンテナを通して伝送されるTV信号はMPEG−2のパケット構造で入力される。
即ち、MPEG−2フォーマットを見ると伝送路上のデータのシステム層は188バイト単位のパケットよりなる。付加的に、パケット構造は同期とサイド情報よりなるヘッダ情報とヘッダ情報を除いた他の領域にはビデオデータ、オーディオデータまたは使用者データ等が含まれている。ここで、ビデオデータはピクチャ間符号化またはピクチャ内符号化に圧縮されている。
ここで、ピクチャ間符号化によれば1つのGOP(通常15個のピクチャで構成)単位中イントラピクチャに追従するプリディックティドピクチャ(predicted picture)と二方向プリディックティドピクチャは、符号化しようとするピクチャと符号化した他のピクチャ間の差のみを符号化する。
1つのGOP内には他の画面データなく独立的にコーディング可能なイントラ(I)ピクチャデータと、前のイントラピクチャデータやプリディックティドピクチャデータから隣接するピクチャの間の動き補償を利用してコーディング可能なプリディックティド(P)ピクチャデータと、前のイントラピクチャデータまたはプリディックティドピクチャデータと、追従するイントラピクチャデータまたはプリディックティドピクチャデータから動き補償を利用してコーディング可能な二方向プリディックティド(B)ピクチャデータを含む。
チャネル復調器22はQPSK復調器、リードーソロモン復号化器、ビタビ(Viterbi)復号化器等を具備してチューナ21を通して伝送される所望のデジタルTVチャネルの信号をMPEG−2ビットストリームに変換させる。
システムデコーダ23はMPEG−2ビットストリームをまたオーディオとビデオデータストリームとに分離する。ここで、オーディオデータストリームから出力されるオーディオ信号をデコーディングするオーディオデコーダとデコーディングされたオーディオ信号を信号処理するオーディオ信号処理部が含まれることが望ましいが、図1ではビデオ信号処理のみが説明される。
ビデオデコーダ24ではシステムデコーダ23から出力されるビデオデータストリームで可変長復号化する可変長復号器、可変長復号化されたデータを逆量子化する逆量子化器、IDCT(Inverse Discrete Cosine Transform)動作を行うIDCT動作器及び動き−予測データを計算するための動き補償器を含み、圧縮されたデータを本来のデータに復元してディスプレイ27にディスプレイする。
ここで、ディスプレイ接続部26は復元されたビデオデータをディスプレイ27にディスプレイする前にアナログRGB信号に変換する過程を行う。
メモリ25はビデオデコーダ24で行われるデジタルビデオデータのビデオデコーディング(ソース−復号化とも称する)のために使用される。即ち、メモリ25は、システムデコーダ23から出力されるビデオデータストリームが固定されたビット率を有するので可変長復号化する前可変ビット率に変換するためのVBV(Video Buffering Verifier)バッファ(チャネルバッファとも称する)と、前のフレームデータから動きベクトルに相応する所定大きさのDCTブロックを読出し、読出されたブロックデータと逆DCTデータを加算して動きを補償した後、PとBピクチャを復元するためのフレームバッファ等を含む。従ってビデオデータストリームの復号化のためにメモリ25は約8−32Mbitsのメモリがフレームバッファ等とVBVバッファ用として必要となる。
ここで、チューナ21、チャネル復調器22、システムデコーダ23、ビデオデコーダ24はデジタルTV信号処理部200に該当する。また、デジタルTV信号処理部200とメモリ25をSTBと称する。
相当期間、NTSC、PALのようなアナログTVサービスが存在し続けるので民生用のテレビシステムはアナログとデジタルビデオサービスの両方をディスプレイすべきである。次のような2つの方法が予測できる。
図3に示されたように、デジタルビデオサービスのための全ての処理をSTB210で行った後、復元された映像信号を既存のアナログTV110のビデオ入力端子に印加してアナログTV110でもデジタルビデオサービスができるように開発されている。
そして、図4に示されたように、TVではデジタルTV信号処理部200とメモリ25を具備してアナログビデオサービスとデジタルビデオサービスの両方できるように開発されている。
従って、図3及び図4に示されたように、アナログTV信号処理においても、Y/C分離または所定の画質改善のための後処理のためにフレームメモリを使用し、テレビがアナログビデオサービスのみを受信する時はデジタルビデオ復号化のための8−32Mbitsの膨大なメモリは使用されない。
デジタルビデオ復号化機能を内蔵したTVには必ず所定量のメモリ(8−32Mbits)が存在するが、デジタルビデオサービスを受けずアナログビデオサービスを受ける場合このデジタルビデオ復号化機能のための膨大なメモリは使用されないのでTVシステム内に既に存在する資源が使用できない問題点がある。
前記問題点を克服するための本発明の目的はアナログとデジタルモードを両方有する受信器において、アナログビデオモード時デジタルビデオ復号化のためのメモリをアナログTV信号の処理のため共有する受信器を提供することにある。
本発明の他の目的はアナログビデオモード時デジタルビデオ復号化のためのメモリをアナログTV信号の処理のため共有する受信方法を提供することにある。
前記目的を達成するための本発明の装置は、所定のアナログ放送方式によりアナログ処理されたTV信号を受信するアナログ映像モードと所定のデジタル信号フォーマットによりデジタル処理されたTV信号を受信するデジタル映像モードを有する受信器において、受信されるアナログTV信号を信号処理する第1信号処理手段と、受信されるデジタルTV信号を復号化する第2信号処理手段と、前記第2信号処理手段でデジタル化されたアナログTV信号を処理するためデータを蓄積するメモリと、アナログ映像モードまたはデジタル映像モードを示すモード選択信号を発生する発生手段と、前記モード選択信号に応じてアナログ映像モード時には前記第1信号処理手段で処理された信号を前記メモリに書込及び読出すため、またデジタル映像モード時にはデジタルTV信号を前記メモリに書込/読出すため使用されるように前記メモリを制御するメモリ制御手段とを含むことを特徴とする。
前記他の目的を達成するための本発明の方法は所定のアナログ放送方式によりアナログ処理されたTV信号と所定のデジタル信号フォーマットによりデジタル処理されたTV信号を受信する方法において、(a)使用者により選択されたチャネルがアナログ映像モードのTVチャネルかまたはデジタル映像モードのTVチャネルかを判断してモード選択信号を発生させる段階と、(b)上記モード選択信号によりデジタル映像モード時には受信されるデジタルTV信号をデジタル映像復号用メモリに蓄積し、前記メモリに蓄積されたデータを利用して復号化し、アナログ映像モード時には受信されるアナログTV信号を前記デジタル映像復号化用のメモリに蓄積し、前記メモリに貯蔵されたデータを読出して処理する段階を含むことを特徴とする。
本発明はアナログビデオサービスとデジタルビデオサービスを両方受信する受信機において、アナログTVチャネル受信時、アナログTV信号処理中必要なフレームメモリをデジタルビデオ復号化のため具備した大容量のメモリを利用することによりデジタルビデオ復号用メモリの効率性を高め、システムのコストを低める効果がある。
以下、添付の図面に基づき本発明によるアナログとデジタルビデオモードを有する受信器及びその受信方法の望ましい実施例を説明する。
図5は本発明によるアナログとデジタルビデオモードを有する受信器の一実施例による概念的ブロック図である。図5において、アナログTV信号処理部100とデジタルTV信号処理部200の構成と動作は図1及び図2で説明した構成及び動作と同じなのでここでは説明しない。
制御部310は入力されたチャネルキーが既存のアナログ放送方式により信号処理されたTVチャネル(以下、アナログTVチャネルと称する)またはMPEG−2でデジタル符号化されたTVチャネル(以下、デジタルTVチャネルと称する)かを判定してアナログビデオモードまたはデジタルビデオモードを示すモード選択信号を出力する。
メモリ制御部320はモード選択信号によりアナログTV信号処理部100及びデジタルTV信号処理部200で処理された出力の中1つを選択してメモリ330に書込んだり、またはメモリ330に蓄積されたデータを読出してアナログTV信号処理部100またはデジタルTV信号処理部200に供給する。
アナログビデオモード時アナログTV信号処理部100で処理された信号がマルチプレクサ340及びディスプレイ接続部350を通してディスプレイ360にディスプレイされ、デジタルビデオモード時デジタルTV信号処理部200から処理された信号がマルチプレクサ340及びディスプレイ接続部350を通してディスプレイ360にディスプレイされる。
ここで、マルチプレクサ340は制御部310から出力されるモード選択信号により選択された映像信号をディスプレイ接続部350に供給する。
メモリ330はアナログビデオモード時には図1に基づき前述したようにY/C分離と後処理のためのフレームメモリ(またはフィールドメモリ)で使用され、デジタルビデオモード時には図2に基づき前述したように、固定ビット率の伝送率を変換するVBVバッファと動き補償のためのフレームバッファとして使用される。
図6は図5に示されたメモリ制御部320の詳細図である。図6では便宜上メモリ入/出力ラインが1つに示されているが、実際の具現はそれぞれの入/出力ラインに対して構成されうる。ここで、入/出力ラインはメモリ330にデータを読出したり書込むため使用されるデータライン、アドレスライン、そしてイネーブルのようなメモリ制御ライン等を通称する。
メモリ制御部320はスイッチング役割をする複数個のマルチプレクサ320.1−320.nで構成でき、各マルチプレクサの第1入力端子a1 −an は図5に示されたデジタルTV信号処理部200の入/出力ラインと連結されていて、第2入力端子c1−cnは図5に示されたアナログTV信号処理部100の入/出力ラインと連結されていて、固定端子b1−bnは図5に示されたメモリ330の入/出力ラインと連結されている。
従って、各マルチプレクサ320.1−320.nは図5に示された制御部310から出力されるモード選択信号がアナログビデオモードを示す場合Y/C分離及び後処理用のフレームバッファとして使用するためにメモリ330の入/出力ラインをアナログTV信号処理部100の入/出力ラインと連結させる。反対に各マルチプレクサ320.1−320.nはモード選択信号がデジタルビデオモードを示す場合、メモリ330を固定ビット率の伝送率を変換するVBVバッファと動き補償のためのフレームバッファとして使用するためにメモリ部330の入/出力ラインをデジタルTV信号処理部200の入/出力ラインと連結させる。
一方、アナログとデジタルビデオモード時バス制御方式を利用してメモリを共有する受信器は図7に示されている。バス制御方式とは制御部(マイクロコンピュータ)のデータ出力端等とクロック出力端に連結される二方向データ伝送の可能なデータラインとクロックラインよりなる2つの共用バスラインを通して機能制御ユニット等が制御部410と連結されていて、制御部でアドレスとデータを2つの共用バスラインを通して伝送し、伝送されるアドレスは与えられた機能ユニットの固有アドレスに該当し、機能制御ユニットは伝送されたデータにより機能を行う方式を称し、このバス制御方式がTVに導入されることにより制御部の制御負担が減り、信号処理時間が短くなった。
図7において、制御部410では入力されたチャネルキーがアナログTVチャネルかまたはデジタルTVチャネルかを判断する。制御部410は選択されたチャネルがアナログTVチャネルならアナログビデオモードに対したモード選択データをデータラインを通してアナログTV信号処理部100及びメモリ420に伝送し、アナログTV信号処理部100及びメモリ420を動作させる。
また、制御部410は選択されたチャネルがデジタルTVチャネルならデジタルビデオモードに対したモード選択データをデータラインを通してデジタルTV信号処理部200及びメモリ420に伝送し、デジタルTV信号処理部200及びメモリ420を動作させる。
アナログビデオモードが選択される時、このメモリ420をY/C分離及び後処理のためのフレームメモリとして使用するため、アナログTV信号処理部100で処理された現在のフレームデータはデータラインを通してメモリ420に書込まれ、メモリ420に蓄積された前のフレームデータはデータラインを通してアナログTV信号処理部100に伝送される。また、メモリ420はデジタルビデオモードが選択される時固定ビット率の伝送率を可変ビット率に変換するVBVバッファと動き補償のためのフレームバッファとして使用するためにデジタルTV信号処理部200で処理されたデータはデータラインを通してメモリ420に書込まれ、メモリ420に蓄積された前のデータはデータラインを通してデジタルTV信号処理部200に伝送される。
制御部410から出力されるモード選択信号によりアナログTV信号処理部100及びデジタルTV信号処理部200で処理された信号はマルチプレクサ430により切換られた後、ディスプレイ接続部440を通してディスプレイ450に表示される。
図8は本発明の第3実施例によるアナログとデジタルビデオモードを有する受信器に関したブロック図である。ここでは、図5でハードウェアで構成されたメモリ制御部に対した機能、即ちモード選択信号によりアナログ信号処理部100またはデジタル信号処理部200を選択する機能がプログラム化されていて、メモリ519はデジタルビデオ復号化と、Y/C分離及び後処理のようなアナログTV信号処理のために交番的に使用される。
また、デジタルビデオ復号化機能を行うマイクロプロセッサ518でアナログビデオモード時Y/C分離及び後処理を行うことによりメモリ519を共有可能になっている。
図8において、第1チューナ511ではアナログTVチャネル受信用アンテナを通して伝送されるアナログTVチャネルの信号で使用者の希望するチャネルの信号のみを選択してIF信号として出力する。
第1チャネル復調器512では第1チューナ511で選択されたチャネルのIF信号を増幅してビデオ信号を出力する。A/D変換器513では第1チャネル復調器512から出力されるビデオ信号をデジタル信号形に変換する。
一方、第2チューナ514ではデジタルTVチャネル受信用アンテナを通して伝送されるMPEG−2に符号化されたデジタルTV信号で所望のチャネルの信号を選択する。
第2チャネル復調器515では第2チューナ514を通して出力される所望のデジタルTVチャネルの信号をMPEG−2ビットストリームで出力する。
システムデコーダ516ではMPEG−2ビットストリームから再びビデオデータストリームのみを抽出する。
制御部517では入力されたチャネルキーがアナログTVチャネルまたはデジタルTVチャネルかを判断してアナログビデオモードまたはデジタルビデオモードを示すモード選択信号を出力する。
マイクロプロセッサ518ではモード選択信号を判断して第1入力ポートに連結されたA/D変換器513の出力を選択したり、第2入力ポートに連結されたシステムデコーダ516の出力を選択する。即ち、マイクロプロセッサ518ではアナログビデオモード時、A/D変換器513から出力されるデジタル化されたアナログTVチャネル信号を選択して所定のプログラム命令等(例えばread from address XXXX、write to address XXX)を利用してメモリ519に書込んだり、メモリ519から読出してY/C分離及び後処理をすることになる。この際、メモリ519はY/C分離と後処理のためのフレームメモリとして使用される。
また、マイクロプロセッサ518ではデジタルビデオモード時システムデコーダ516から出力されるビデオデータストリームを所定のプログラム命令等(例えばread from address YYYY、write to address YYY)を利用してメモリ519に書込んだり、メモリ519から読出してビデオ復号化する。このビデオ復号化は可変長復号化、逆量子化、逆DCT変換等を含む。この際、メモリ519は固定ビット率の伝送率を変換するVBVバッファと動き補償のためのフレームバッファとして使用される。
図8のように、マイクロプロセッサ518の第1及び第2入力ポートを用いて信号を入力されること以外にマイクロプロセッサ518の1つの入力ポートのみを使用するため、入力ポートの前にマルチプレクサを連結して2つの入力間切換を行うように具現しうる。このような変形には図9乃至図11、図12乃至図16の実施例にも同様に適用されうる。
一方、ディスプレイ接続部520ではマイクロプロセッサ518から出力されるデジタルデータをアナログ信号形に変換し、アナログR、G、B信号としてディスプレイ521にディスプレイする。このディスプレイ接続部は信号変換器とも言われる。
ここで、演算速度の非常に速い一種のマイクロプロセッサ518を使用しても高速度を要求する逆DCT変換のように、特定の機能のみはハードウェアで具現されうる。
図9乃至図11は図8に示された第3実施例の各変形例等を示し、図8に示された同一な構成に対しては同一な符号を付し、その詳細な動作説明は省略することにする。
図9に示されたマイクロプロセッサ522はアナログビデオモード時A/D変換器513から出力されるデジタル化されたアナログTVチャネル信号を入力して図8で説明されたようにメモリ519を用いてY/C分離及び後処理を行う。
また、マイクロプロセッサ522はデジタルビデオモード時、第2チャネル復調器515からMPEG−2ビットストリームを入力され制御部517の制御下でMPEG−2ビットストリームからビデオデータストリームを選択抽出した後、ビデオデコーダ523に出力する。ビデオデコーダ523では抽出されたビデオデータストリームをビデオデータに復元する。
この際、マイクロプロセッサ522はビデオデコーダ523に必要なVBVバッファ、フレームバッファ及びディスプレイバッファとしてメモリ519を使用しうるようにメモリ接続経路を提供する。
マルチプレクサ524は制御部517からのモード選択信号によりマイクロプロセッサ522から出力されるデジタル化されたアナログ信号またはビデオデコーダ523で復元されたビデオデータを選択して選択された信号をディスプレイ接続部520に供給する。
図10に示されたマイクロプロセッサ525はアナログビデオモード時(図9で説明したように)、Y/C分離及び後処理を行い、デジタルビデオモード時にはMPEG−2システムデコーディング及びビデオデコーディングを行う。即ち、デジタルビデオモードの場合、第2チャネル復調器515からMPEG−2ビットストリームを入力されビデオデータストリームを抽出した後、抽出されたビデオデータストリームからビデオデータを復元するまでにマイクロプロセッサ525により行う。
図11に示されたマイクロプロセッサ527はアナログビデオモード時とデジタルビデオモード時との各場合にメモリ519を共有しうるようにするメモリ制御機能及びアナログモード時には図9及び図10で説明したようにY/C分離及び後処理を行う。
一方、デジタルビデオモード時にはMPEG−2システムデコーディング及びビデオデコーディングはシステム及びビデオデコーダ526により行われる。そしてマルチプレクサ528は制御部517からのモード選択信号によりマイクロプロセッサ527から出力されるデジタル化されたアナログ信号またはシステム及びビデオデコーダ526から出力される復元されたビデオデータを選択して選択された信号をディスプレイ接続部520に供給する。
図12は本発明の第4実施例によるアナログとデジタルビデオモードを有する受信器のブロック図であって、図8と同一な構成の第1チューナ611、第1チャネル復調器612、第2チューナ614、第2チャネル復調器615とシステムデコーダ616、ディスプレイ接続部620とディスプレイ621の詳細な動作は略する。
図8に示された第3実施例ではメモリ制御機能がマイクロプロセッサ518にプログラム化されている反面、第4実施例では3−D(dimensional)Y/C分離または後処理のようなアナログ処理はマイクロプロセッサ618の外部に分離されたアナログ処理器613で行われる。アナログ処理器613の詳しい構成は図13に示されたようにA/D変換器701、アナログTV信号処理器702及びD/A変換器703となっている。
A/D変換器701で図12の第1チャネル復調器612から出力されるチャネル復調された信号をデジタルデータに変換する。このデジタルデータはアナログTV信号処理器702に入力された後、メモリ制御器として動作するマイクロプロセッサ618を通してメモリ619に蓄積される。メモリ619に蓄積されたアナログTV信号はY/C分離または後処理のためアナログTV信号処理器702により使用される。アナログTV信号処理器702で処理された出力は読出される前にメモリ619に一時的に蓄積され、D/A変換器703でアナログ信号に変換される。
一方、デジタルビデオサービスの場合、MPEG−2ビットストリームはシステムデコーダ616でビデオデータストリームに復号化され、このビデオデータストリームはマイクロプロセッサ618によりビデオデータに復元される。復元されたデータはD/A変換器623でアナログ信号に変換される。
チャネルキー入力によりモードを認識する制御部617から出力されるモード選択信号によりマルチプレクサ622はアナログ処理器613で処理されたアナログTV信号またはD/A変換器623から出力されるアナログビデオ信号を選択する。
この際、図12のディスプレイ接続部620はアナログ信号に変換されたデータを受入れR、G、B信号に変換してディスプレイ621に出力する。この変形例として、ディスプレイ接続部620はアナログ処理器613の構成要素の中1つのデジタル/アナログ変換器703及びデジタル/アナログ変換器623が通じ合われた形で内部に具現しうるが、この際、マルチプレクサ622はデジタル信号を入力してアナログ信号に変換した後アナログR、G、B信号でディスプレイ621に出力する。このような変形例には図14、図15及び図16にも適用される。
一方、図12の実施例はマイクロプロセッサ618を使用してソフトウェアによりMPEG復号化を具現する程度に依存して多少変形されうる。
図14乃至図16は図12に示された第4実施例の変形例等であって、図12に示された同一な構成に対しては同一な符号を付し、その詳細な動作説明は略する。図14に示されたマイクロプロセッサ801はメモリ619の制御のみを行う。MPEG−2ビットストリーム復号化とビデオデータストリーム復号化はマイクロプロセッサ801の外部にあるシステム及びビデオデコーダ802により行われる。
図15に示されたマイクロプロセッサ803はMPEG−2ビットストリーム復号化とビデオデータストリームの復号化を全て行う。
図16に示されたマイクロプロセッサ804はMPEG−2ビットストリーム復号化を行うが、ビデオデータストリーム復号化はマイクロプロセッサ804の外部にあるビデオデコーダ805により行われる。
従来のアナログTVのブロック図である。 従来のデジタルTVのブロック図である。 STBを具備した従来のアナログTVの概略図である。 従来のアナログビデオモードを有するデジタルTVの概略図である。 本発明によるアナログとデジタルビデオモードを有する受信器の一実施例による概念的ブロック図である。 図5に示されたメモリ制御部の詳細図である。 本発明によるアナログとデジタルビデオモードを有する受信器の第2実施例によるブロック図である。 本発明によるアナログとデジタルビデオモードを有する受信器の第3実施例によるブロック図である。 図8に示された第3実施例の変形例である。 図8の第3実施例の他の変形例である。 図8の第3実施例の更に他の変形例である。 本発明によるアナログとデジタルビデオモードを有する受信器の第4実施例によるブロック図である。 図12に示されたアナログ処理器の詳細ブロック図である。 図10に示された第4実施例の変形例である。 図10の第4実施例の他の変形例である。 図10の第4実施例の更に他の変形例である。
符号の説明
100:アナログテレビ信号処理部
200:デジタルテレビ信号処理部
310:制御部
320:メモリ制御部
330:メモリ
350:ディスプレイ接続部
360:ディスプレイ
410:制御部
420:メモリ
440:ディスプレイ接続部
450:ディスプレイ
511:第1チューナ
512:第1チャネル復調器
513:A/D変換器
514:第2チューナ
515:第2チャネル復調器
516:システムデコーダ
517:制御部
518:マイクロプロセッサ
519:メモリ
520:ディスプレイ接続部
521:ディスプレイ
522:マイクロプロセッサ
523:ビデオデコーダ
525:マイクロプロセッサ
526:システム及びビデオデコーダ
527:マイクロプロセッサ
611:第1チューナ
612:第1チャネル復調器
613:アナログ処理器
614:第2チューナ
615:第2チャネル復調器
616:システムデコーダ
617:制御部
618:マイクロプロセッサ
619:メモリ
620:ディスプレイ接続部
621:ディスプレイ
623:D/A変換器
701:A/D変換器
702:アナログTV信号処理器
703:D/A変換器
801:マイクロプロセッサ
802:システム及びビデオデコーダ
803:マイクロプロセッサ
804:マイクロプロセッサ
805:ビデオデコーダ

Claims (63)

  1. 所定のアナログ放送方式によりアナログ処理されたTV信号を受信するためのアナログ映像モードと、所定のデジタル信号フォーマットによりデジタル処理されたTV信号を受信するためのデジタル映像モードとを有する受信機であって、
    受信されたアナログTV信号を処理するための第一の信号処理手段と、
    受信されたデジタルTV信号をデコードするための第二の信号処理手段と、
    前記デジタル映像モードの間に前記第二の信号処理手段で前記デジタルTV信号をデコードするためにデータを記憶し、前記アナログ映像モードの間に前記第一の信号処理手段でデジタル化されたアナログTV信号を処理するためにデータを記憶するための記憶装置と、
    を備える受信機。
  2. 前記第一の信号処理手段は、
    受信されたアナログTVチャネル間でチャネルを選局し、選局されたチャネルの中間周波信号を出力するための第一のチューナと、
    前記第一のチューナにより選局されたチャネルの前記中間周波信号を増幅して復調し、映像信号を出力するための第一のチャネル復調器と、
    前記記憶装置に記憶されている隣接するピクチャとの相関と、前記記憶装置に記憶されている隣接するラインとの相関を使用して、前記第一のチャネル復調器から出力された前記映像信号から輝度信号と色度信号とを分離するための輝度/色度分離器と、
    を備える請求項1記載の受信機。
  3. 画質を向上するために、前記輝度信号を使用して前記映像信号を後処理するためのポストプロセッサをさらに備える、
    請求項2記載の受信機。
  4. 前記アナログ映像モードでは、前記記憶装置は、前記第一のチャネル復調器から出力されたデータをピクチャ単位で記憶するためのフレームメモリとして使用される、
    請求項2記載の受信機。
  5. 前記アナログ映像モードでは、前記記憶装置は、前記第一のチャネル復調器から出力されたデータをピクチャ単位で記憶し、前記ポストプロセッサから入力されたデータをピクチャ単位で記憶するためのフレームメモリとして使用される、
    請求項3記載の受信機。
  6. 前記第一の信号処理手段は、
    受信されたアナログTVチャネル間でチャネルを選局し、中間周波信号を出力するための第一のチューナと、
    前記第一のチューナにより選局されたチャネルの前記中間周波信号を増幅して復調し、映像信号を出力するための第一のチャネル復調器と、
    前記第一のチャネル復調器から出力された前記映像信号と前記記憶装置に記憶されているデータとを使用して、後処理するためのポストプロセッサと、
    を備える請求項1記載の受信機。
  7. 前記アナログ映像モードでは、前記記憶装置は、前記第一のチャネル復調器から出力されたデータをピクチャ単位で記憶するためのフレームメモリとして使用される、
    請求項6記載の受信機。
  8. 前記第二の信号処理手段は、
    受信されたデジタル信号フォーマットによりエンコードされたTV信号間でチャネル信号を選局するための第二のチューナと、
    前記第二のチューナから出力された前記チャネル信号をチャネルデコードするための第二のチャネル復調器と、
    前記第二のチャネル復調器から出力されたチャネルデコード信号から映像データストリームを出力するためのシステムデコーダと、
    前記映像データストリームから映像データを再構成するためのビデオデコーダと、
    を備える請求項1記載の受信機。
  9. 前記デジタル映像モードでは、前記記憶装置は、固定ビットレートである伝送レートを映像信号のデコード用の可変ビットレートに変換するためのチャネルバッファとして使用され、及び動き補償のためのフレームバッファとして使用される、
    請求項8記載の受信機。
  10. 前記アナログ映像モードと前記デジタル映像モードのうちの1つを表すモード選択信号を発生するための発生手段と、
    前記アナログ映像モードの間に、前記第一の信号処理手段で処理された信号を前記記憶装置に書き込むか、又は前記第一の信号処理手段で処理された信号を前記記憶装置から読み出すために前記モード選択信号に従って前記記憶装置を制御し、前記デジタル映像モードの間に、デジタルTV信号を前記記憶装置に書き込むか、又は前記デジタルTV信号を前記記憶装置から読み出すために前記モード選択信号に従って前記記憶装置を制御するためのメモリコントローラと、
    をさらに備える請求項1記載の受信機。
  11. 前記メモリコントローラは、前記モード選択信号に従って前記第一の信号処理手段と前記第二の信号処理手段からの出力のうちの1つを選択して前記記憶装置に書き込み、前記記憶装置に記憶されているデータを選択された信号処理手段に供給するためのスイッチ手段を含む、
    請求項10記載の受信機。
  12. 前記スイッチ手段は、少なくとも1つのマルチプレクサを含む、
    請求項11記載の受信機。
  13. 前記モード選択信号に従って前記第一の信号処理手段と前記第二の信号処理手段からの出力信号のうちの1つを選択するためのスイッチ手段と、
    前記スイッチ手段により選択された信号をディスプレイで表示するためのディスプレイ制御手段と、
    をさらに備える請求項10記載の受信機。
  14. 前記メモリコントローラは、マイクロプロセッサから構成される、
    請求項10記載の受信機。
  15. 前記第一の信号処理手段は、
    受信されたアナログTVチャネル間でチャネルを選局するための第一のチューナと、
    前記第一のチューナにより選局されたチャネル信号を復調して、映像信号を出力するための第一のチャネル復調器と、
    前記第一のチャネル復調器により復調された前記映像信号をデジタル化されたアナログTV信号に変換するためのアナログ−デジタル変換器と、
    を備える請求項14記載の受信機。
  16. 前記第二の信号処理手段は、
    前記デジタル信号フォーマットによりエンコードされた受信されたTV信号間でチャネル信号を選択するための第二のチューナと、
    前記第二のチューナから出力されたチャネル信号をチャネルデコードするための第二のチャネル復調器と、
    を備える請求項15記載の受信機。
  17. 前記第一の信号処理手段、前記第二の信号処理手段及び前記記憶装置のそれぞれは、少なくとも1つのデータラインとクロックラインとを含む共通バスラインに接続される、
    請求項1記載の受信機。
  18. 前記共通バスラインに接続され、前記アナログ映像モードと前記デジタル映像モードのうちの1つを表すモード選択データを発生するための制御手段をさらに備える、
    請求項17記載の受信機。
  19. 前記マイクロプロセッサは、前記アナログ映像モードでは、前記アナログ−デジタル変換器から出力された前記デジタル化されたアナログTV信号の後処理を実行し、前記デジタル映像モードでは、前記第二のチャネル復調器から出力された前記チャネルデコードされたデジタルTV信号のシステムデコードを実行して、映像データストリームを抽出する、
    請求項16記載の受信機。
  20. 前記マイクロプロセッサにより処理された信号をディスプレイで表示するためのディスプレイ制御手段をさらに備える、
    請求項16記載の受信機。
  21. 前記第二のチャネル復調器から出力された前記チャネルデコードされたデジタルTV信号から映像データストリームを抽出するためのシステムデコーダをさらに備える、
    請求項16記載の受信機。
  22. 前記マイクロプロセッサは、前記アナログ映像モードでは、前記アナログ−デジタル変換器から出力された前記デジタル化されたアナログTV信号の輝度/色度分離を実行し、前記デジタル映像モードでは、前記システムデコーダから出力された前記映像データストリームから前記チャネルデコードされたデジタルTV信号を再構成する、
    請求項21記載の受信機。
  23. 前記マイクロプロセッサは、前記輝度信号を使用して後処理を実行する、
    請求項22記載の受信機。
  24. 前記マイクロプロセッサは、前記アナログ映像モードでは、前記アナログ−デジタル変換器から出力された前記デジタル化されたアナログTV信号を後処理し、前記デジタル映像モードでは、前記システムデコーダから出力された前記チャネルデコードされたデジタルTV信号を再構成する、
    請求項22記載の受信機。
  25. 前記マイクロプロセッサは、前記チャネルデコードされたデジタルTV信号を多重化し、前記システムデコーダから出力された前記映像データストリームからデジタル映像信号を再構成する、
    請求項24記載の受信機。
  26. 前記再構成されたデジタル映像信号をアナログ信号に変換するデジタル−アナログ変換器をさらに備える、
    請求項25記載の受信機。
  27. 前記システムデコーダから出力された前記再構成されたデジタルTV信号と前記マイクロプロセッサから出力された処理されたアナログTV信号のうちの1つを選択するためのスイッチ手段と、
    前記スイッチ手段により選択された信号をディスプレイに表示するためのディスプレイ制御手段と、
    をさらに備える請求項25記載の受信機。
  28. 前記デジタル化されたアナログTV信号を受信して記憶し、記憶装置から読み出されたデータを処理して、処理されたアナログTV信号を出力するためのアナログ処理手段と、
    前記システムデコーダから出力された前記再構成されたデジタルTV信号と、前記アナログ処理手段から出力された前記処理されたアナログTV信号のうちの1つを選択するためのスイッチ手段と、
    前記スイッチ手段により選択された信号をディスプレイで表示するためのディスプレイ制御手段と、
    をさらに備える請求項25記載の受信機。
  29. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の輝度/色度分離を実行する、
    請求項28記載の受信機。
  30. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の後処理を実行する、
    請求項28記載の受信機。
  31. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の輝度/色度分離と後処理を実行する、
    請求項28記載の受信機。
  32. 前記マイクロプロセッサは、前記アナログ映像モードでは、前記アナログ−デジタル変換器から出力された前記デジタル化されたアナログTV信号を分離するための輝度/色度分離を実行し、前記デジタル映像モードでは、システムデコードを実行して、第二のチャネル復調器から出力された前記チャネルデコードされたデジタルTV信号から映像データストリームを抽出する、
    請求項16記載の受信機。
  33. 前記マイクロプロセッサから出力された前記映像データストリームからデジタル映像信号を再構成するためのビデオデコーダをさらに備える、
    請求項32記載の受信機。
  34. 前記マイクロプロセッサは、前記アナログ映像モードでは、前記アナログ−デジタル変換器から出力された前記デジタル化されたアナログTV信号の輝度/色度分離を実行し、前記デジタル映像モードでは、前記第二のチャネル復調器から出力された前記チャネルデコードされたデジタルTV信号から映像データストリームを抽出して、該抽出された映像データストリームからデジタル映像信号を再構成する、
    請求項16記載の受信機。
  35. 前記マイクロプロセッサは、前記アナログ映像モードでは、前記アナログ−デジタル変換器から出力された前記デジタル化されたアナログTV信号の後処理を実行し、前記デジタル映像モードでは、前記第二のチャネル復調器から出力された前記チャネルデコードされたデジタルTV信号をシステムデコードして、映像データストリームを抽出し、該抽出された映像データストリームからデジタル映像信号を再構成する、
    請求項33記載の受信機。
  36. 前記ビデオデコーダから出力された前記再構成されたデジタルTV信号と前記マイクロプロセッサから出力された処理されたアナログTV信号のうちの1つを選択するためのスイッチ手段と、
    前記スイッチ手段により選択された信号をディスプレイで表示するためのディスプレイ制御手段と、
    をさらに備える請求項33記載の受信機。
  37. 前記ディスプレイ制御手段は、前記スイッチ手段で選択された信号をアナログ信号に変換する、
    請求項36記載の受信機。
  38. 前記再構成されたデジタル映像信号をアナログ映像信号に変換するためのデジタル−アナログ変換器をさらに備える、
    請求項36記載の受信機。
  39. 前記ディスプレイ制御手段は、前記信号をアナログ信号に変換する、
    請求項36記載の受信機。
  40. 前記デジタル化されたアナログTV信号を受信して、前記マイクロプロセッサを介して前記デジタル化されたアナログTV信号を記憶装置に記憶し、前記記憶装置から読み出されたデータを処理して、処理されたアナログTV信号を出力するためのアナログ処理手段と、
    前記ビデオデコーダから出力された前記再構成されたデジタルTV信号と、前記アナログ処理手段から出力された前記処理されたアナログTV信号とのうちの1つを選択するためのスイッチ手段と、
    前記スイッチ手段により選択された信号をディスプレイで表示するためのディスプレイ制御手段と、
    をさらに備える請求項33記載の受信機。
  41. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の輝度/色度分離を実行する、
    請求項40記載の受信機。
  42. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の後処理を実行する、
    請求項40記載の受信機。
  43. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の輝度/色度分離と後処理を実行する、
    請求項40記載の受信機。
  44. 前記第二のチャネル復調器から出力された前記チャネルデコードされたデジタルTV信号から映像データストリームを抽出して、該抽出された映像データストリームからデジタル映像信号を再構成するためのシステム及びビデオデコーダをさらに備える、
    請求項16記載の受信機。
  45. 前記マイクロプロセッサは、前記アナログ映像モードでは、前記アナログ−デジタル変換器から出力された前記デジタル化されたアナログTV信号の輝度/色度分離を実行し、前記デジタル映像モードでは、システムデコード及び映像信号のデコード用の前記記憶装置に前記デジタルTV信号を書き込むか、又は前記デジタルTV信号を前記記憶装置から読み出す、
    請求項44記載の受信機。
  46. 前記マイクロプロセッサは、前記アナログ映像モードでは、前記アナログ−デジタル変換器から出力された前記デジタル化されたアナログTV信号の後処理を実行し、前記デジタル映像モードでは、システムデコード及び映像信号のデコード用の前記記憶装置に前記チャネルデコードされたデジタルTV信号を書き込むか、前記チャネルデコードされたデジタルTV信号を前記記憶装置から読み出す、
    請求項44記載の受信機。
  47. 前記システム及びビデオデコーダから出力された前記再構成されたデジタルTV信号と、前記マイクロプロセッサから出力された処理されたアナログTV信号のうちの1つを選択するためのスイッチ手段と、
    前記スイッチ手段により選択された信号をディスプレイで表示するためのディスプレイ制御手段と、
    をさらに備える請求項44記載の受信機。
  48. 前記システム及びビデオデコーダから出力された前記再構成されたデジタル映像信号を前記デジタル化されたアナログTV信号に変換して、該変換されたアナログ信号を前記スイッチ手段に供給する第二のデジタル処理手段をさらに備える、
    請求項47記載の受信機。
  49. 前記ディスプレイ制御手段は、前記信号をアナログ信号に変換する、
    請求項47記載の受信機。
  50. 前記デジタル化されたアナログTV信号を受信して記憶し、記憶装置から読み出されたデータを処理して、処理されたアナログTV信号を出力するためのアナログ処理手段と、
    前記システム及びビデオデコーダから出力された前記再構成されたデジタルTV信号と、前記アナログ処理手段から出力された前記処理されたアナログTV信号のうちの1つを選択するためのスイッチ手段と、
    前記スイッチ手段により選択された信号をディスプレイで表示するためのディスプレイ制御手段と、
    さらに備える請求項44記載の受信機。
  51. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の輝度/色度分離を実行する、
    請求項50記載の受信機。
  52. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の後処理を実行する、
    請求項50記載の受信機。
  53. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の輝度/色度分離と後処理を実行する、
    請求項50記載の受信機。
  54. 前記システム及びビデオデコーダから出力された前記再構成されたデジタルTV信号と、前記マイクロプロセッサから出力された処理されたアナログTV信号のうちの1つを選択するためのスイッチ手段と、
    前記スイッチ手段により選択された信号をディスプレイで表示するためのディスプレイ制御手段と、
    をさらに備える請求項44記載の受信機。
  55. 前記再構成されたデジタルTV信号をアナログ信号に変換し、前記アナログ信号を前記スイッチ手段に供給するための変換手段をさらに備える、
    請求項54記載の受信機。
  56. 前記ディスプレイ制御手段は、前記スイッチ手段で選択された信号をアナログ信号に変換する、
    請求項54記載の受信機。
  57. 前記デジタル化されたアナログTVジョン信号を受信して記憶し、記憶装置から読み出されたデータを処理して、処理されたアナログTV信号を出力するためのアナログ処理手段と、
    前記システム及びビデオデコーダから出力された前記再構成されたデジタルTV信号と、前記アナログ処理手段から出力された前記処理されたアナログTV信号のうちの1つを選択するためのスイッチ手段と、
    ディスプレイで前記スイッチ手段により選択された信号を表示するためのディスプレイ制御手段と、
    をさらに備える請求項44記載の受信機。
  58. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の輝度/色度分離を実行する、
    請求項57記載の受信機。
  59. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の後処理を実行する、
    請求項57記載の受信機。
  60. 前記アナログ処理手段は、前記デジタル化されたアナログTV信号の輝度/色度分離と後処理を実行する、
    請求項57記載の受信機。
  61. 所定のアナログ放送方式によりアナログ処理されたTV信号と所定のデジタル信号フォーマットによりデジタル処理されたTV信号とを受信するための方法であって、
    (a)ユーザにより選局されたチャネルがアナログ映像モードのTVチャネルであるか、デジタル映像モードのTVチャネルであるかを判定するためのモード選択信号を発生するステップと、
    (b)デジタル映像信号のデコード用の記憶装置に、前記モード選択信号に従って受信されたデジタルTV信号を記憶するステップと、
    (c)前記デジタルTV信号をデコードするステップと、
    を備える方法。
  62. 所定のアナログ放送方式に従ってアナログ処理されたTV信号と所定のデジタル信号フォーマットによりデジタル処理されたTV信号とを受信するための方法であって、
    (a)ユーザにより選局されたチャネルがアナログ映像モードのTVチャネルであるか、デジタル映像モードのTVチャネルであるかを判定するためのモード選択信号を発生するステップと、
    (b)デジタル映像信号のデコード用の記憶装置に、前記モード選択信号に従って受信されたアナログTV信号を記憶するステップと、
    (c)前記記憶装置に記憶されているデータを読み出すステップと、
    (d)前記アナログ映像モードで、前記データを処理してデジタルTV信号を発生するステップと、
    を備える方法。
  63. 所定のアナログ放送方式に従ってアナログ処理されたTV信号と所定のデジタル信号フォーマットによりデジタル処理されたTV信号とを受信する方法であって、
    (a)ユーザにより選局されたチャネルがアナログ映像モードのTVチャネルであるか、デジタル映像モードのTVチャネルであるかを判定するためのモード選択信号を発生するステップと、
    (b)デジタル映像信号のデコード用の記憶装置に、前記モード選択信号に従って受信されたデジタルTV信号を記憶するステップと、
    (c)前記デジタル映像モードで、前記記憶装置に記憶されている前記受信されたデジタルTV信号をデコードするステップと、
    (d)デジタル映像信号のデコード用の前記記憶装置に、受信されたアナログTV信号を記憶するステップと、
    (e)前記アナログ映像モードで、前記記憶装置に記憶されているデータを読み出して、前記記憶装置におけるデータを処理するステップと、
    を備える方法。
JP2004035192A 1995-09-29 2004-02-12 アナログとデジタルビデオモードとを有する受信機及びその受信方法 Pending JP2004201339A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR19950032893 1995-09-29

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP25193596A Division JP3547572B2 (ja) 1995-09-29 1996-09-24 アナログとデジタルビデオモードを有する受信器及びその受信方法

Publications (1)

Publication Number Publication Date
JP2004201339A true JP2004201339A (ja) 2004-07-15

Family

ID=19428537

Family Applications (2)

Application Number Title Priority Date Filing Date
JP25193596A Expired - Lifetime JP3547572B2 (ja) 1995-09-29 1996-09-24 アナログとデジタルビデオモードを有する受信器及びその受信方法
JP2004035192A Pending JP2004201339A (ja) 1995-09-29 2004-02-12 アナログとデジタルビデオモードとを有する受信機及びその受信方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP25193596A Expired - Lifetime JP3547572B2 (ja) 1995-09-29 1996-09-24 アナログとデジタルビデオモードを有する受信器及びその受信方法

Country Status (6)

Country Link
US (2) US5926228A (ja)
EP (1) EP0766462B1 (ja)
JP (2) JP3547572B2 (ja)
KR (1) KR100213048B1 (ja)
CN (1) CN1087124C (ja)
DE (1) DE69628985T2 (ja)

Families Citing this family (67)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5844623A (en) * 1996-09-27 1998-12-01 Sony Corporation Television with integrated receiver decoder
JP3907705B2 (ja) * 1996-12-18 2007-04-18 トムソン コンシューマ エレクトロニクス インコーポレイテッド 多重フォーマットビデオ信号処理装置
US6900845B1 (en) 1996-12-18 2005-05-31 Thomson Licensing S.A. Memory architecture for a multiple format video signal processor
GB2337679B (en) * 1997-02-19 2001-05-09 Sanyo Electric Co Television receiver
US6300980B1 (en) * 1997-02-19 2001-10-09 Compaq Computer Corporation Computer system design for distance viewing of information and media and extensions to display data channel for control panel interface
JP3514063B2 (ja) * 1997-02-20 2004-03-31 松下電器産業株式会社 受信装置
KR200158088Y1 (ko) * 1997-03-07 1999-10-15 윤종용 아날로그 및 디지탈 방송시청이 가능한 케이블 티브이(catv)
US6727960B2 (en) * 1997-07-25 2004-04-27 Samsung Electronics Co., Ltd. Television channel selection method and apparatus
US6725463B1 (en) * 1997-08-01 2004-04-20 Microtune (Texas), L.P. Dual mode tuner for co-existing digital and analog television signals
KR100480687B1 (ko) * 1997-08-28 2005-06-16 엘지전자 주식회사 아날로그및디지털신호겸용티브이(tv)수신장치
JP3803843B2 (ja) * 1997-09-09 2006-08-02 株式会社日立製作所 ディジタル信号記録装置及び記録再生装置及び受信記録再生装置
US6353460B1 (en) * 1997-09-30 2002-03-05 Matsushita Electric Industrial Co., Ltd. Television receiver, video signal processing device, image processing device and image processing method
US6069607A (en) 1997-10-15 2000-05-30 Videotek, Inc. Multi-format on-screen monitor
KR100222994B1 (ko) * 1997-10-23 1999-10-01 윤종용 디지털 방송 수신기의 아날로그 방송 수신방법 및 장치
KR100269130B1 (ko) 1997-11-21 2000-10-16 윤종용 단일고스트제거기를갖는디지털/아날로그tv방송공용수신기와고스트제거방법
JPH11196249A (ja) * 1997-12-26 1999-07-21 Funai Electric Co Ltd 画像通信装置
KR100249232B1 (ko) * 1997-12-31 2000-03-15 구자홍 디티브이의 영상 표시용 클럭 및 동기신호 발생장치
US7830968B1 (en) 1998-01-07 2010-11-09 Thomson Licensing Apparatus for providing a video lip sync delay and method therefore
JPH11261906A (ja) * 1998-01-12 1999-09-24 Sony Corp テレビ放送受信装置、テレビ放送受信方法およびテレビ放送方法
US6377316B1 (en) * 1998-02-23 2002-04-23 Zenith Electronics Corporation Tuner with switched analog and digital modulators
US6348955B1 (en) * 1998-02-23 2002-02-19 Zenith Electronics Corporation Tuner with switched analog and digital demodulators
KR100326287B1 (ko) * 1998-03-31 2002-06-26 윤종용 저장된 채널정보를 이용하여 채널선택이 이루어지는 디지털tv수상기및 그방법
KR100313890B1 (ko) * 1998-05-15 2001-11-15 구자홍 디지털/아날로그 겸용 티브이 수상기
US6154789A (en) * 1998-06-15 2000-11-28 Compaq Computer Corporation Peripheral controller comprising first messaging unit for communication with first OS driver and second messaging unit for communication with second OS driver for mass-storage peripheral
KR100263896B1 (ko) * 1998-06-26 2000-08-16 윤종용 디지털/아날로그 방송 신호 처리장치
US7131135B1 (en) 1998-08-26 2006-10-31 Thomson Licensing Method for automatically determining the configuration of a multi-input video processing apparatus
DE69902475T2 (de) * 1998-08-26 2003-01-09 Thomson Licensing S.A., Boulogne Verfahren zur automatischen ermittlung der konfiguration eines mehrfachen eingangsbildverarbeitungsgerätes
KR100287162B1 (ko) * 1998-10-28 2001-04-16 윤종용 아날로그 채널 및 디지털 채널의 시간 설정장치 및 방법
US6707505B2 (en) * 1999-03-26 2004-03-16 Tvia, Inc. Method and apparatus for combining video and graphics
US6757025B1 (en) 1999-04-09 2004-06-29 Sony Corporation Method for switching input terminals based on incoming signal format
US6731347B1 (en) * 1999-04-09 2004-05-04 Sony Corporation Method for switching signal input based on device capability
US6976267B1 (en) 1999-04-09 2005-12-13 Sony Corporation Method and apparatus for controlling connections between devices
WO2000062462A2 (en) * 1999-04-09 2000-10-19 Sony Electronics, Inc. Method for switching signal input based on device capability
US6826776B1 (en) 1999-04-09 2004-11-30 Sony Corporation Method and apparatus for determining signal path
US6369857B1 (en) * 1999-05-13 2002-04-09 Sarnoff Corporation Receiver for analog and digital television signals
JP2000332632A (ja) * 1999-05-20 2000-11-30 Toyota Motor Corp 移動体用放送受信装置
JP2003505949A (ja) * 1999-07-16 2003-02-12 トムソン ライセンシング ソシエテ アノニム テレビジョン受信機を自動プログラミングするための方法および装置
US8024767B1 (en) * 1999-09-14 2011-09-20 Ati Technologies Ulc Method and apparatus for receiving digital video signals
JP2002044557A (ja) * 2000-07-19 2002-02-08 Sony Corp テレビジョン受信装置
US6741292B1 (en) * 2000-11-06 2004-05-25 Koninklijke Philips Electronics N.V. System and method for a baseband digital television
US6788350B2 (en) * 2001-11-01 2004-09-07 Sony Corporation Apparatus and method for implementing a unified clock recovery system
JP2003244570A (ja) * 2002-02-21 2003-08-29 Sanyo Electric Co Ltd テレビシステム
EP1892711B1 (en) * 2002-03-05 2009-12-02 D&M Holdings, Inc. Audio reproducing apparatus
JP2004221803A (ja) 2003-01-14 2004-08-05 Sharp Corp サイマル放送受信装置
US20040189879A1 (en) * 2003-03-31 2004-09-30 Sony Electronics Inc. Method and apparatus for switching television channels
US20060282875A1 (en) * 2003-05-22 2006-12-14 Terry Glatt Digital cable adapter
CN100596177C (zh) * 2003-07-14 2010-03-24 汤姆森许可公司 用于处理来自多路信号源的模拟和数字信号的装置和方法
US7825987B2 (en) * 2003-10-03 2010-11-02 Canon Kabushiki Kaisha Information processor, TV system, control method and program
KR20050070953A (ko) * 2003-12-31 2005-07-07 삼성전자주식회사 아날로그 입력 신호에 포함된 복제 방지 신호를손상시키지 않고 출력할 수 있는 아날로그/디지털 신호처리 장치 및 그 방법
US20050262311A1 (en) * 2004-05-20 2005-11-24 Lippincott Louis A Hierarchical processor architecture for video processing
US7551229B2 (en) * 2004-08-13 2009-06-23 Sony Corporation Automatic channel selection method and apparatus in unstable digital channel environments
JP4271121B2 (ja) * 2004-10-14 2009-06-03 三菱電機株式会社 デジタル放送受信装置
US20060095947A1 (en) * 2004-11-04 2006-05-04 Russ Samuel H Digital set-top terminal configured to receive analog signals
KR100620964B1 (ko) * 2005-01-07 2006-09-14 삼성전자주식회사 Dtv 튜너에 의해 아날로그/디지털 튜닝이 가능한영상표시장치 및 그 아날로그/디지털 튜닝방법
TWI260922B (en) * 2005-04-14 2006-08-21 Coretronic Corp A projection system with a built-in digital video player
TWI266533B (en) * 2005-06-29 2006-11-11 Avermedia Tech Inc Analog/digital set-top box
KR101046588B1 (ko) * 2005-11-16 2011-07-06 삼성전자주식회사 신호처리장치 및 그 제어방법
TWI274510B (en) * 2005-12-16 2007-02-21 Tatung Co Control method for integrating digital TV module and display device
JP2008028943A (ja) * 2006-07-25 2008-02-07 Sony Corp テレビジョン信号受信装置及び受信方法
US8049820B2 (en) * 2007-08-06 2011-11-01 Mediatek Inc. Video processing circuits and methods using same buffer for video decoder and cross color suppressor
CN101431622B (zh) * 2007-11-07 2012-05-30 晨星半导体股份有限公司 数字电视的处理装置及处理方法
JP2010252104A (ja) * 2009-04-16 2010-11-04 Sony Corp 情報処理装置及びテレビジョンチューナ
TWI479449B (zh) * 2012-10-24 2015-04-01 Mstar Semiconductor Inc 使用在視訊訊號處理裝置中的記憶體空間配置方法
KR101352842B1 (ko) * 2013-02-26 2014-01-17 주식회사 삼알글로벌 영상신호 처리 장치 및 방법
CN103595970B (zh) * 2013-11-21 2017-02-22 浙江宇视科技有限公司 一种模拟视频和ip视频快速切换的视频监控装置及方法
WO2015195528A1 (en) * 2014-06-16 2015-12-23 Thomson Licensing System, apparatus and method for distribution of a signal on a single cable
US11989440B2 (en) * 2021-08-11 2024-05-21 Silicon Storage Technology, Inc. Hybrid memory system configurable to store neural memory weight data in analog form or digital form

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62206977A (ja) * 1986-03-06 1987-09-11 Toshiba Corp 高品位デジタルテレビジヨン受像機
JPS63292777A (ja) * 1987-05-25 1988-11-30 Mitsubishi Electric Corp 輪郭補正装置
GB8922702D0 (en) * 1989-10-09 1989-11-22 Videologic Ltd Radio television receiver
JP3057512B2 (ja) * 1990-08-28 2000-06-26 ソニー株式会社 受信装置
US5134477A (en) * 1990-12-11 1992-07-28 At&T Bell Laboratories Hdtv receiver
JP3241098B2 (ja) * 1992-06-12 2001-12-25 株式会社東芝 多方式対応の受信装置
US5448300A (en) * 1992-06-16 1995-09-05 Kabushiki Kaisha Toshiba Image signal processing apparatus for processing multiplex image signal formats
US5872556A (en) * 1993-04-06 1999-02-16 International Business Machines Corp. RAM based YUV-RGB conversion
CN1092446C (zh) * 1993-05-31 2002-10-09 佳能株式会社 图象处理方法和装置
JPH0730824A (ja) * 1993-07-07 1995-01-31 Matsushita Electric Ind Co Ltd ディジタル放送受信機
US5488300A (en) * 1994-10-21 1996-01-30 Jamieson; Robert S. Method and apparatus for monitoring the state of charge of a battery
US5675390A (en) * 1995-07-17 1997-10-07 Gateway 2000, Inc. Home entertainment system combining complex processor capability with a high quality display

Also Published As

Publication number Publication date
CN1087124C (zh) 2002-07-03
DE69628985T2 (de) 2004-05-27
US5926228A (en) 1999-07-20
EP0766462A3 (en) 1998-03-04
JP3547572B2 (ja) 2004-07-28
CN1151656A (zh) 1997-06-11
KR100213048B1 (ko) 1999-08-02
DE69628985D1 (de) 2003-08-14
JPH09130697A (ja) 1997-05-16
KR970019496A (ko) 1997-04-30
US6014178A (en) 2000-01-11
EP0766462A2 (en) 1997-04-02
EP0766462B1 (en) 2003-07-09

Similar Documents

Publication Publication Date Title
JP3547572B2 (ja) アナログとデジタルビデオモードを有する受信器及びその受信方法
US6091458A (en) Receiver having analog and digital video modes and receiving method thereof
JP3395166B2 (ja) 統合ビデオ復号化システム、フレーム・バッファ、符号化ストリーム処理方法、フレーム・バッファ割当て方法及び記憶媒体
JP3365771B2 (ja) ビデオ信号圧縮装置
JP3163830B2 (ja) 画像信号伝送方法及び装置
US5410354A (en) Method and apparatus for providing compressed non-interlaced scanned video signal
JP3737586B2 (ja) ディジタルビデオデータストリームの前処理装置
EP1185087A2 (en) Digital television channel surfing system
WO2008075688A1 (ja) 撮像装置及び方法、記録装置及び方法、再生装置及び方法
JPH08280022A (ja) 符号化ビデオ信号の復号化方法及び装置
US7446819B2 (en) Apparatus and method for processing video signals
KR100556357B1 (ko) 디지털 비디오 포맷을 지원하는 엠펙 비디오 디코딩 시스템
JP3623056B2 (ja) 動画像圧縮装置
KR100213056B1 (ko) 아날로그와 디지털 비디오 모드를 갖는 수신기와 그 수신방법
US6885703B1 (en) Video code processing method, which can generate continuous moving pictures
JP4383844B2 (ja) 映像表示装置及び映像表示装置の制御方法
JPH09247667A (ja) 動画像符号化装置および動画像復号化装置
JP2002335528A (ja) 動画像復号化装置及び方法
JP3164110B2 (ja) 符号化装置及び方法
JP3500340B2 (ja) コーディング装置及び方法
JP3572819B2 (ja) ディジタル画像圧縮符号化装置
JP3307379B2 (ja) 復号化装置及び方法
JP3516622B2 (ja) 復号化装置及び方法
JP3516621B2 (ja) 符号化装置及び方法
JPH08265759A (ja) 圧縮信号切換装置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061205

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070305

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070417