JP2004173302A - 符号分割移動通信システムにおける硬分割モードのための伝送形式組み合わせ表示ビットのシンボルマッピング装置及び方法 - Google Patents

符号分割移動通信システムにおける硬分割モードのための伝送形式組み合わせ表示ビットのシンボルマッピング装置及び方法 Download PDF

Info

Publication number
JP2004173302A
JP2004173302A JP2004006033A JP2004006033A JP2004173302A JP 2004173302 A JP2004173302 A JP 2004173302A JP 2004006033 A JP2004006033 A JP 2004006033A JP 2004006033 A JP2004006033 A JP 2004006033A JP 2004173302 A JP2004173302 A JP 2004173302A
Authority
JP
Japan
Prior art keywords
tfci
coded
symbol
symbols
bit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004006033A
Other languages
English (en)
Inventor
Sung Oh Hwang
承吾 黄
Kook-Heui Lee
國煕 李
Jae-Yoel Kim
宰烈 金
Sang-Hwan Park
相煥 朴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2004173302A publication Critical patent/JP2004173302A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/16Code allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/45Soft decoding, i.e. using symbol reliability information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/24Radio transmission systems, i.e. using radiation field for communication between two or more posts
    • H04B7/26Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
    • H04B7/2628Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using code-division multiple access [CDMA] or spread spectrum multiple access [SSMA]
    • H04B7/264Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using code-division multiple access [CDMA] or spread spectrum multiple access [SSMA] for data rate control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0025Transmission of mode-switching indication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0028Formatting
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0036Systems modifying transmission characteristics according to link quality, e.g. power backoff arrangements specific to the receiver
    • H04L1/0039Systems modifying transmission characteristics according to link quality, e.g. power backoff arrangements specific to the receiver other detection of signalling, e.g. detection of TFCI explicit signalling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0079Formats for control data
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/136Reed-Muller [RM] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/61Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
    • H03M13/618Shortening and extension of codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6362Error control coding in combination with rate matching by puncturing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/70701Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation featuring pilot assisted reception
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W84/00Network topologies

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

【課題】 符号分割多重接続移動通信システムにおいてTFCIビットを送受信するための装置及び方法を提供する。
【解決手段】 kビットの第1TFCIビット及び(10−k)ビットの第2TFCIビットを符号化する移動通信システムの送信装置で、全部で32個の第1TFCI符号化シンボル及び第2TFCI符号化シンボルをラジオフレームにマッピングする方法を提供する。前記方法は、前記第1TFCI符号化シンボル及び第2TFCI符号化シンボルが均等の間隔で分布されるように多重化して32個の符号化シンボルを出力する過程と、1つのラジオフレームにマッピングできる符号化シンボルの数を満足するように前記多重化した32個の符号化シンボルを前記ラジオフレームにマッピングする過程と、からなる。
【選択図】 図4

Description

本発明は、符号分割多重接続移動通信システムにおいて硬分割モードのための伝送装置及び方法に関し、特に、伝送形式組み合わせ表示(Transport Format Combination Indicator:以下、TFCIと称する)ビットを伝送するためのマッピング装置及び方法に関する。
通常、ダウンリンク共有チャネル(Downlink Shared Channel:以下、DSCHと称する)は、複数の使用者が時間を分割して使用する共有チャネルである。前記DSCHは、各使用者に対して専用チャネル(Dedicated Channel:以下、DCHと称する)とともに設定される。前記DCHは、DPCH(Dedicated Physical Channel:以下、DPCHと称する)を通して伝送され、前記DPCHは、専用物理制御チャネル(Dedicated Physical Control Channel:以下、DPCCHと称する)及び専用物理データチャネル(Dedicated Physical Data Channel:以下、DPDCHと称する)を時分割(Time Division)単位で結合した形態で構成される。
前記DSCHは、物理ダウンリンク共有チャネル(Physical Downlink Shared Channel:以下、PDSCHと称する)を通して伝送され、前記PDSCHのためのチャネル制御情報は、前記DPCHのうちのDPCCHを通して伝送される。前記DPCCHを通して伝送される制御情報は、(1)UE(User Equipment)からのアップリンク送信電力を制御する電力制御命令語(Transmitted Power Control command:以下、TPCと称する)、(2)ノードB(node B)からUEへのチャネル変化の推定、送信電力の測定、及びスロット同期の獲得のために使用されるパイロットフィールド(Pilot Field)、及び(3)TFCIに対する情報を含む。前記情報のうち、前記TPC及び前記パイロット(Pilot)は、前記PDSCH及び前記DPCHのための物理制御情報として使用され、前記TFCIは、前記DSCH及び前記DPDCHを通して伝送されるデータの情報特性(例えば、情報伝送速度、相違する情報の組み合わせ、つまり、音声情報及びパケット情報の組み合わせ)を示すために使用される。
前述したように、前記TFCIは、前記物理チャネル(DSCH及びDPDCH)を通して伝送されるデータの情報特性を示す制御情報であり、10ビットの長さを有し、32ビットに符号化される。つまり、データ量に関する情報は、10ビットで表現され、前記10ビットの情報は、前記物理チャネルを通して伝送される時に32ビットに符号化される。
前記TFCIは、非同期移動通信方式(UMTS)の標準である3GPP(3rd Generation Partnership Project)技術仕様25.212に記述されている下記の方法によって、前記物理チャネルを通して伝送される。
前記TFCIが物理チャネルを通して伝送される方法を説明するために、下記の用語を定義する。
=伝送組み合わせ情報のk番目の情報ビット(information bit)(0≦k≦9)
=伝送組み合わせ情報のi番目の符号化ビット(coded bit)(0≦l≦31)
=伝送組み合わせ情報のm番目の伝送符号化ビット(transmitted coded bit)
前記aは、前記DPDCHを通して伝送されるデータの伝送率、データの種類、及び組み合わせを示す10ビットの情報であり、前記bは、前記aを符号化することによって得られた32符号化ビットからなり、前記dは、前記bが前記DPCCHを通して伝送される伝送符号化ビットである。ここで、前記m値は、条件によって可変的である。
ビットの数が決定される条件は、前記DPCCHの伝送モード及び前記DPCHの伝送率によって決定される。前記DPCCHの伝送モードには、正常伝送モード(normal transmission mode)及び圧縮伝送モード(compressed transmission mode)がある。前記圧縮伝送モードは、1つのRF送受信器を有するUEが他の周波数帯域で測定をしようとする時に使用される。前記圧縮伝送モードの動作は、現在周波数帯域で伝送を一時的に停止して、UEが他の周波数帯域で測定することを可能にする。前記伝送休止期間で伝送されるデータは、伝送休止期間の直前及び直後に圧縮される。
前記dの数を決定する条件のうち1つである“DPCHの伝送率”は、前記DPCHの物理伝送率を称し、データの拡散率(Spreading Factor:以下、SFと称する)によって決定される。前記SFの範囲は、4から512までであり、前記伝送率は、15Kbpsから1920Kbpsまでである。前記SFが大きくなるほど、データ伝送率は小さくなる。前記DPCHの伝送率によってdの数が決定される理由は、前記DPCHの伝送率によって前記DPCCHのTFCIビットが伝送されるTFCIフィールドのサイズ(または、長さ)が変化するからである。
の決定条件のそれぞれに対して伝送されるdの数は、下記のようである。
A1.正常伝送モードで、DPCHの伝送率が60Kbpsより小さい場合
前記dの数を決定する条件A1において、前記dの数は30になる。前記3GPP標準において、前記物理チャネルの基本伝送単位は、ラジオフレーム(radio frame)である。前記ラジオフレームは、10msの長さを有し、15個のタイムスロット(time slot)から構成される。各タイムスロットは、TFCIを伝送するフィールドを有する。前記条件A1において、各タイムスロットが2つのTFCI伝送フィールドを有するので、1つのラジオフレームの間に伝送できるTFCI伝送符号ビットdの数は30になる。従って、前記情報ビットaによる符号化ビットbの数が32になっても、実際伝送されるTFCIフィールドの数の制限によって最後の2つ伝送組み合わせ情報ビットb30及びd31は伝送されない。
A2.正常伝送モードで、DPCHの伝送率が60Kbpsより大きい場合
前記dの数を決定する条件A2において、前記タイムスロット内のTFCIフィールドの長さは8ビットであり、1つのラジオフレームの間に前記DPCCHを通して伝送できるdの総数は120である。前記dの総数が120である場合、bは下記のように繰り返して伝送される。
d0(b0), ・・・, d31(b31), d32(b0), ・・・, d63(b31), ・・・, d96(b0),・・・, d119(b23)
条件A2において、0番目乃至23番目のbビットは4回繰り返され、24番目乃至31番目のbビットは3回繰り返して伝送される。
A3.圧縮伝送モードで、DPCHの伝送率が60Kbpsより小さいか、それとも120Kbpsである場合
前記dビットの数を決定する条件A3において、前記タイムスロット内のTFCIフィールドの長さが4ビットであり、圧縮伝送モードにおいて使用されるタイムスロットの数によって1つのラジオフレームに対して伝送できるTFCIの数は変化する。前記圧縮伝送モードにおいて、伝送休止のタイムスロットの数は、最小1から最大7まで範囲を有し、dビットの数は、32乃至56である。前記伝送符号化ビットdの数を最大32に制限することによって、前記変化されるdで0番目乃至31番目の全てのbビットが伝送され、前記他のdでは前記bビットが伝送されないようになる。
A4.圧縮伝送モードで、DPCHの伝送率が120Kbpsより大きいか、それとも60Kbpsである場合
前記dビットの数を決定する条件A4において、前記タイムスロットにおけるTFCIフィールドの長さは16ビットであり、圧縮伝送モードにおいて使用されるタイムスロットの数によって1つのラジオフレームに伝送できるTFCIの数は変化する。前記圧縮伝送モードにおいて、伝送休止のタイムスロットの数は、最小1から最大7までの範囲を有し、dビットの数は、128から244までの範囲を有する。伝送される符号化ビットdの数を最大128制限することによって、前記変化されるdで0番目乃至31番目のbビットが4回繰り返して伝送され、その他のdではbビットが伝送されないようになる。
前記条件A3及びA4の圧縮伝送モードにおいて、伝送休止期間から最大に離れた区間に前記dを配置して前記dの伝送の信頼度が最大になるようにする。
前記条件A1、A2、A3、及びA4は、前記TFCIが前記DPCHのデータ伝送組み合わせ及び種類を示す場合に使用される。前記TFCIをDSCHのためのTFCIとDPCHのためのTFCIに分けて伝送する方法は、2つの方法に分けられる。
第1方法は、硬分割モード(Hard Split Mode:以下、HSMと称する)に対する方法であり、第2方法は、論理分割モード(Logical Split Mode:以下、LSMと称する)に対する方法である。
前記DCHのためのTFCIは、TFCI(field 1)または第1TFCIと称し、前記DSCHのためのTFCIは、TFCI(field 2)または第2TFCIと称する。
前記LSM方法において、前記TFCI(field 1)及び前記TFCI(field 2)を1つのTFCIとして(32,10)リードマラーコード(sub-code second order Reed Muller Code)で符号化する。前記TFCI(field 1)及び前記TFCI(field 2)は、10ビットのTFCI情報を多様な比率で表現し、10情報ビットを前記A1、A2、A3、及びA4によって1つのブロックコード(block code)、つまり、(32,10)リードマラーコード(sub-code second order Reed Muller Code)で符号化して伝送する。前記TFCI(field 1)と前記TFCI(field 2)の比率は、1:9、2:8、3:7、4:6、5:5、6:4、7:3、8:2、9:1を含む。前記第1TFCI情報ビット及び前記第2TFCI情報ビットの和は、10より小さくなる可能性がある。前記LSM方法において、前記第1TFCI情報ビット及び前記第2TFCI情報ビットの和が10より小さい場合、不足なビットの分だけの0を挿入する。結果として、前記第1TFCI情報ビット及び前記第2TFCI情報ビットを(32,10)リードマラーコードで符号化して伝送することができる。
前記HSM方法において、前記TFCI(field 1)及び前記TFCI(field 2)は、それぞれ5ビットずつ表現され、それぞれの情報が(16,5)2重直交符号(Bi-Orthogonal code)を利用して出力された後、前記TFCI(field 1)及び前記TFCI(field 2)に対する16ビットが前記条件A1、A2、A3、及びA4によって交互に伝送される。前記第1TFCI情報ビット及び前記第2TFCI情報ビットの最大数がそれぞれ5に限定されている場合、前記第1TFCI情報ビットまたは前記第2TFCI情報ビットの数が5を超えると、前記HSM方法を使用することができない。従って、前記第1TFCI情報ビットまたは前記第2TFCI情報ビットの数が5の未満であると、空きのビットの分だけの0を挿入して(16,5)2重直交符号を使用して符号化される。
図1は、従来のHSM方法による送信器の構造を示す図である。図1を参照すると、(16,5)2重直交符号器(Bi-Orthogonal encoder)100は、5ビットのDCHのためのTFCI(field 1)を16符号化シンボルに符号化し、前記16符号化シンボルをマルチプレクサ(multiplexer)110に提供する。同時に、(16,5)2重直交符号器105は、5ビットのDSCHのためのTFCI(field 2)ビットを16符号化シンボルに符号化し、前記16符号化シンボルを前記マルチプレクサ110に提供する。次に、前記マルチプレクサ100は、前記符号器100からの16符号化シンボル及び前記符号器105からの16符号化シンボルを時間的に多重化し、32シンボルを配列して出力する。マルチプレクサ120は、前記マルチプレクサ110から出力された32シンボル及び他の信号を時間的に多重化して拡散器130に提供する。前記拡散器130は、拡散符号生成器135から提供された拡散符号で前記マルチプレクサ120の出力信号を拡散する。スクランブラー(scrambler)140は、スクランブリング符号生成器145から提供されたスクランブリング符号で前記拡散された信号をスクランブリングする。
前記LSM方法において、UEがソフトハンドオーバー地域に位置する場合、下記の理由によって使用上の制約が発生する。説明の便宜のために、3GPPの無線伝送ネットワークに関して簡略に説明すると、無線接続ネットワーク(Radio Access Network:以下、RANと称する)は、無線ネットワーク制御器(Radio Network controller:以下、RNCと称する)、前記RNCによって制御されるノードB、及び加入者装置(User Equipment:以下、UEと称する)から構成される。前記RNCは、前記ノードBを制御し、前記ノードBは、基地局の役割をし、前記UEは、端末機の役割をする。前記RNCは、前記UEとの関係によってサービング無線ネットワーク制御器(Serving Radio Network Controller:以下、SRNCと称する)と制御無線ネットワーク制御器(Control Radio Network Controller:以下、CRNCと称する)に分けられる。前記SRNCは、前記UEが登録されているRNCであり、前記UEに伝送されるデータ及び前記UEから受信されるデータを処理し、前記UEを制御する。前記CRNCは、前記UEが現在連結されているRNCであり、前記UEを前記SRNCに連結する。
前記UEと通信するノードBが相違するRNCに属する場合、DSCHを伝送しないノードBは、前記DSCHのためのTFCI符号化ビットの値を認知することができないので、前記UEにTFCI符号化ビットを正しく伝送することができない。
前述したHSMにおいて、前記DSCHのためのTFCI情報ビット及び前記DCHのためのTFCI情報ビットが独立的に符号化されるので、前記UEが前記TFCIを受信して復号することに問題ない。しかしながら、現在の3GPPのHSMにおいて、前記DCHのためのTFCIの数及び前記DSCHのためのTFCIビットの数は、それぞれ5ビットに固定されて32個の情報ビットを表現するので、前記DCHのためのTFCIビットまたは前記DSCHのためのTFCIビットがさらに必要である場合、前記HSMを使用することができない。
前述した問題点を解決するための本発明の目的は、符号分割多重接続移動通信システムにおいてTFCIビットを送受信するための装置及び方法を提供することにある。
本発明の他の目的は、符号分割多重接続移動通信システムにおいてTFCI符号化シンボルを物理チャネルにマッピングするための装置及び方法を提供することにある。
本発明のまた他の目的は、符号分割多重接続移動通信システムにおいて所定の比率で分けられるDCHのためのTFCI符号化シンボル及びDSCHのためのTFCI符号化シンボルを物理チャネルにマッピングする装置及び方法を提供することにある。
本発明のまた他の目的は、符号分割多重接続移動通信システムにおいて物理チャネルにマッピングされて伝送されるTFCI符号化シンボルを受信する装置及び方法を提供することにある。
本発明のまた他の目的は、符号分割多重接続移動通信システムにおいて物理チャネルにマッピングされて伝送される、所定の比率で分けられるDCHのためのTFCI符号化シンボル及びDSCHのためのTFCI符号化シンボルシンボルを受信する装置及び方法を提供することにある。
前記のような目的を達成するための本発明の第1特徴によると、kビットの第1TFCIビット及び(10−k)ビットの第2TFCIビットを符号化する移動通信システムの送信装置で、全部で32個の第1TFCI符号化シンボル及び第2TFCI符号化シンボルをラジオフレームにマッピングする方法を提供する。前記方法は、前記ラジオフレームの伝送モード及び伝送率によって前記第1TFCI符号化シンボル及び第2TFCI符号化シンボルが均等の間隔で分布されるように多重化して32個の符号化シンボルを出力する過程と、前記ラジオフレームの伝送モード及び伝送率によって決定される1つのラジオフレームにマッピングできる符号化シンボルの数を満足するように前記多重化した32個の符号化シンボルを前記ラジオフレームにマッピングする過程と、からなる。
本発明の第2特徴によると、移動通信システムの送信装置で、第1TFCIビット及び第2TFCIビットをラジオフレームを通して伝送する装置を提供する。前記装置は、kビットの第1TFCIビットを第1符号率で符号化して(3k+1)個の第1TFCI符号化シンボルを出力し、(10−k)ビットの第2TFCIビットを第2符号率で符号化して(31−3k)個の第2TFCIシンボルを出力する少なくとも1つの符号器と、前記ラジオフレームの伝送モード及び伝送率によって前記第1TFCI符号化シンボル及び第2TFCIシンボルが均等の間隔で分布されるように多重化し、1つのラジオフレームを通して伝送できる符号化シンボルの数によって前記多重化した符号化シンボルを出力する符号化シンボル配置器と、から構成される。
本発明の第3特徴によると、移動通信システムの送信装置で、第1TFCIビット及び第2TFCIビットをラジオフレームを通して伝送する方法を提供する。前記方法は、kビットの第1TFCIビットを第1符号率で符号化して(3k+1)個の第1TFCIシンボルを出力する過程と、(10−k)ビットの第2TFCIビットを第2符号率で符号化した(31−3k)個の第2TFCIシンボルを出力する過程と、前記ラジオフレームの伝送モード及び伝送率によって前記符号化した1TFCIシンボル及び前記第2TFCI符号化シンボルが均等の間隔で分布されるように、前記符号化した1TFCIシンボル及び第2TFCIシンボルTFCIを多重化する過程と、1つのラジオフレームを通して伝送できる符号化シンボルの数によって前記多重化した符号化シンボルを出力する過程と、からなる。
本発明の第4特徴によると、専用チャネル(DCH)のための(3k+1)個の第1TFCIシンボル及びダウンリンク共有チャネル(DSCH)のための(31−3k)個の第2TFCIシンボルを受信する移動通信システムの受信装置で、kビットの第1TFCI及び(10−k)ビットの第2TFCIを復号する装置を提供する。前記装置は、k値によって専用物理制御チャネル(DPCH)を通して伝送される前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを分離して再配列する符号化シンボル再配置器と、前記第1TFCI符号化シンボルを復号して前記kビットの第1TFCIを出力し、前記符号化した第2TFCIを復号して(10−k)ビットの第2TFCIビットを出力する少なくとも1つの復号器と、から構成される。
本発明の第5特徴によると、専用チャネル(DCH)のための(3k+1)個の第1TFCIシンボル及びダウンリンク共有チャネル(DSCH)のための(31−3k)個の第2TFCIシンボルを受信する移動通信システムの受信装置で、kビットの第1TFCI及び(10−k)ビットの第2TFCIを復号する方法を提供する。前記方法は、k値によって専用物理制御チャネル(DPCH)を通して伝送される前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを分離して再配列する過程と、前記第1TFCI符号化シンボルを復号して前記kビットの第1TFCIビットを出力する過程と、前記第2TFCI符号化シンボルを復号して(10−k)ビットの第2TFCIビットを出力する過程と、からなる。
前述してきたように、本発明の実施形態において、1つの符号器/復号器構造を使用して、多様なTFCIビットを符号化/復号化することができる。さらに、相違する符号化方法を使用して符号化した複数のTFCIシンボルを時間的に均一に分布されるように多重化して伝送することができる。さらに、TFCI符号化は、入力情報ビットが10ビットである場合、前記DSCH及び前記DCHを通して伝送されるデータの種類及び性質によって1:9、2:8、3:7、4:6、5:5、6:4、7:3、8:2、9:1のいずれか1つを選択して遂行されることができるので、シグナリング及び時間遅延の観点で前記LSMより前記HSMにおける動作に柔軟性を与えることができる。さらに、前記符号器は、DCHのためのTFCIビット及びDSCHのためのTFCIビットに対して符号化を遂行した後、前記DCHのためにTFCI符号化シンボル及びDSCHのためのTFCI符号化シンボルを貯蔵装置に貯蔵することによって、迅速な情報処理を可能にする。
以下、本発明に従う好適な実施形態について添付図を参照しつつ詳細に説明する。下記の説明において、本発明の要旨のみを明確にする目的で、関連した公知機能または構成に関する具体的な説明は省略する。
本発明は、HSM方法において、総10ビットの入力情報ビットを1:9、2:8、3:7、4:6、5:5、6:4、7:3、8:2、または9:1の比率でDCHのための情報ビットとDSCHのための情報ビットに分け、前記DCHのための情報ビットと前記DSCHのための情報ビットをそれぞれ符号化する装置及び方法を提供する。本発明は、第1TFCI情報ビットの数と第2TFCI情報ビットの数の和が10より小さい場合、前記第1TFCI情報ビットまたは前記第2TFCI情報ビットの信頼度を高めて符号化する装置及び方法を提供する。さらに、前記第1TFCI情報ビット及び前記第2TFCI情報ビットの信頼度をともに高めて符号化する装置及び方法を提供する。
まず、前記第1TFCI情報ビットと前記第2TFCI情報ビットとの和が10である場合に使用できる符号器に関して説明する。
1つのラジオフレームは、前記条件A1、A2、A3、及びA4によってそれぞれ30個、120個、32個、及び128個のTFCI符号化シンボルを伝送する。繰り返して伝送される場合を除くと、基本符号率は10/32であり、条件A1の場合、前記物理チャネルの伝送制約のためで符号率が10/30になる。従って、前記DSCHのためのTFCI情報ビットと前記DCHのためのTFCI情報ビットが1:9、2:8、3:7、4:6、5:5、6:4、7:3、8:2、または9:1の比率で分けられる場合、前述した比率で前記符号化シンボルを分けることによって符号率を一定に維持させることが自然である。前記符号率を一定維持することは、(32,10)の基本符号率を維持することを意味する。前記HSMにおいて、相違して符号化されるDSCHのためのTFCI及びDCHのためのTFCIの符号利得を維持する理由は、前記DSCHのためのTFCI及び前記DCHのためのTFCIがそれぞれ符号化されても、(32,10)の符号率を類似に維持することによって符号利得を一定に維持するためである。前記入力ビットの比率によって前記符号化ビットの数を一定に分ける例を、前記条件A1を仮定して説明する。
前記条件A1において、10ビットの入力情報ビットが1:9の比率で分けられる場合、30符号化出力シンボルは、3:27に分けられ、10ビットの入力情報ビットが2:8に分けられる場合、前記30符号化出力シンボルは6:24に分けられる。さらに、10ビットの情報ビットが3:7に分けられる場合、前記30符号化出力シンボルは9:21に分けられ、10ビットの入力情報ビットが4:6に分けられる場合、前記30符号化出力シンボルは12:18に分けられる。しかしながら、条件A2、A3、及びA4においては、前記32符号化シンボルが全て伝送されるか、それとも前記32符号化シンボルが繰り返して伝送されるので、前記条件A1のように前記符号化シンボルを正確に分けることができない。
従って、本発明の実施形態において、前記入力ビットに対応して定義される前記符号化シンボルの符号率を<表1>ように表現することができる。
Figure 2004173302
<表1>において、入力ビットの比による符号率の決定基準は、下記のようである。本発明の実施形態は、前記条件A1、A2、A3、及びA4のうちもっとも頻繁に使用されるケースであるA1の実質的な符号率(30,10)に最小の要求値を適用し、前記第1TFCIの符号率及び前記第2TFCIの符号率を最小1/3に設定することによって、前記符号化シンボルの和を30に設定した後、残りの2つの符号化シンボルを前記第1TFCIの符号化シンボル及び前記第2TFCIの符号化シンボルにそれぞれ割り当てる。従って、本発明の実施形態は、前記第1TFCIの符号率及び前記第2TFCIの符号率をともに増加させるか、それとも前記残りの2つの符号化シンボルを前記第1TFCIの符号化シンボルまたは前記第2TFCIの符号化シンボルとして使用して、前記第1TFCIの符号率または前記第2TFCIの符号率を増加させる。前記実施形態は、前記第1TFCI符号化シンボルの数と前記第2TFCI符号化シンボルの数の和が32になるべきであるという条件において、前記第1TFCIの符号率のみを高めることによって性能を増加させるか、それとも第2TFCIの符号率のみを高めることによって性能を増加させる必要がある場合、前記符号率の決定基準のうち前記第1TFCIまたは前記第2TFCIの符号率のみを増加させる。
<表1>に示す入力ビット比が決定されると、前記符号化シンボルの比によって3つの符号化方法のいずれか1つの方法が使用される。
本発明は、<表1>に示すそれぞれの符号率によって符号化を遂行することのできる符号器を提供する。<表1>を参照すると、入力ビットの比(または、情報量の比、つまり、第1TFCIビットと第2TFCIビットの比)が1:9である場合、前記符号化シンボルの比は、3:29、4:28.または5:27になる。前記入力ビットの比が2:8である場合、前記符号化シンボルの比は、6:26、7:25、または8:24になり、前記入力ビットの比が3:7である場合は、前記符号化シンボルの比は、9:23、10:22、または11:21になる。前記入力ビットの比が4:6である場合、前記符号化シンボルの比は、12:20、13:19、または14:18になる。前記入力ビットの比が6:4である場合、前記符号化シンボルの比は、18:14、19:13、または20:12になり、前記入力ビットの比が7:3である場合、前記符号化シンボルの比は、21:11、22:10、または23:9になる。前記入力ビットの比が8:2である場合、前記符号化シンボルの比は24:8、25:7または、26:6になり、前記入力ビットの比が9:1である場合、前記符号化シンボルの比は、27:5、28:4、29:3になる
従って、前記入力ビットの比が1:9である場合、{(3,1)符号器、(29,9)符号器、(4,1)符号器、及び(28,9)符号器}または{(5,1)符号器及び(27,9)符号器}が必要である。前記入力ビットの比が2:8である場合、{(6,2)符号器、(26,8)符号器、(7,2)符号器、及び(25,8)符号器}または{(8,2)符号器及び(24,8)符号器}が必要である。前記入力ビットの比が3:7である場合、{(9,3)符号器、(23,7)符号器、(10,3)符号器、及び(22,7)符号器}または{(11,3)符号器及び(21,7)符号器}が必要である。前記入力ビットの比が4:6である場合、{(12,4)符号器、(20,6)符号器、(13,4)符号器、及び(19,6)符号器}または{(14,4)符号器及び(18,6)符号器}が必要である。従って、前記24個の符号器及び現在使用中の(16,5)符号器、(32,10)符号器を考慮して、性能の向上及びハードウェアの複雑度の低減のために、前記18個の符号器が1つの構造で動作できる符号器が必要である。
通常に、線形エラー訂正符号(Linear Error Correcting Code)の性能を示す尺度(measure)としてエラー訂正符号の符号語(codeword)のハミング距離(Hamming distance)分布がある。前記“ハミング距離”は、符号語において0でないシンボルの数を意味する。つまり、ある符号語‘0111’の場合、前記符号語に含まれた1の個数が3であるので、前記ハミング距離は3である。前記ハミング距離のうち最小の値を“最小距離dmin”と称する。前記符号語の最小距離の増加は、前記エラー訂正符号のエラー訂正性能を増加させる。つまり、“最適の符号(optimal code)”は、最適のエラー訂正性能を有する符号を意味する。これは、参照文献「The Theory of Error-Correcting Codes, F.J.Macwilliams, N.J.A.Sloane, North-Holland」に詳細に開示されている。
さらに、ハードウェア複雑度の低減のために相違する長さを有する符号器を1つの符号器構造で動作させるために、最長の符号、つまり、(32,10)符号を短縮化(Shortening)することが望ましい。前記短縮化のためには符号化シンボルの穿孔が必要であり、前記符号の穿孔においては、穿孔位置によって前記符号の最小距離が変化する。従って、前記穿孔された符号が最小距離を有するように前記穿孔位置を計算することが望ましい。
例えば、(3,2)シンプレックス符号を3回繰り返した後、最後の2つの符号化シンボルを穿孔することによって得られる、<表1>に示す多様な符号率のいずれか1つの符号率を有する最適の(7,2)符号を使用することが、最小距離の観点で最も望ましい。<表2>は、前記(3,2)シンプレックス符号の入力情報ビットと前記入力情報ビットによって出力される(3,2)シンプレックス符号語との間の関係を示す。
Figure 2004173302
<表3>は、前記入力情報ビットと、前記(3,2)シンプレックス符号語を3回繰り返した後、前記最後の2つの符号化シンボルを穿孔することによって得られる(7,2)シンプレックス符号語との間の関係を示す。
Figure 2004173302
しかしながら、前記(3,2)シンプレックス符号語を3回繰り返した後、最後の2つの符号化シンボルを穿孔することによって得られる前記(7,2)シンプレックス符号語は、既存の(16,4)リードマラー(Reed Muller)符号を短縮化することによって具現することができる。
以下、前記短縮化の方法に対して例を挙げて説明する。まず、(16,4)リードマラー符号は、長さ16の4つの基底符号語(basis codeword)の線形結合であり、ここで、‘4’は、入力情報ビットの数である。前記16入力情報ビットのうち2ビットのみを受信することは、前記長さ16の4つの基底符号語のうち2つの基底符号語のみの線形結合を使用し、残りの基底符号語は使用しないということである。さらに、前記基底符号語の使用を制限した後、16シンボルのうち9シンボルを穿孔することによって、前記(16,4)符号器を使用して(7,2)符号器を動作させることができる。<表4>は、前記短縮化方法を説明する。
Figure 2004173302
<表4>を参照すると、全ての(16,4)符号語は、太字の長さ16の4つの基底符号語の線形結合である。前記(6,2)符号を得るためには、前記4つの基底符号語のうち上位2つの基底符号語のみを使用する。そうすると、残りの下位12個の基底符号語は、自動的に使用されない。従って、前記上位4つの基底符号語のみが使用される。さらに、前記上位4つの基底符号語のうち長さ7の基底符号語を生成するためには、9つのシンボルを穿孔する必要がある。<表4>に示す(*)によって表示されたシンボルを穿孔した後、残りの7つの符号化シンボルを集めることによって、<表3>の(7,2)シンプレックス符号語を得ることができる。
ここで、(32,10)リードマラーコード(Sub-code of the Second order Reed Muller code)を短縮化することによって、前記情報ビットの比が1:9である場合に使用される{(3,1)最適符号、(29,9)最適符号、(4,1)最適符号、及び(28,9)最適符号}及び{(5,1)最適符号及び(27,9)最適符号}を生成する符号器の構造、前記情報ビットの比が2:8である場合に使用される{(6,2)最適符号、(26,8)最適符号、(7,2)最適符号、及び(25,8)最適符号}及び(8,2)最適符号及び(24,8)最適符号}を生成する符号器の構造、前記情報ビットの比が3:7である場合に使用される{(9,3)最適符号、(23,7)最適符号、(10,3)最適符号、及び(22,7)最適符号}及び{(11,3)最適符号、(21,7)最適符号}を生成する符号器の構造、前記情報ビットの比が4:6である場合に使用される(12,4)最適符号、(20,6)最適符号、(13,4)最適符号、及び(19,6)最適符号}及び{(14,4)最適符号及び(18,6)最適符号}生成する符号器の構造、及び前記情報ビットの比が5:5である場合に使用される(16,5)最適符号及び(32,10)最適符号を生成する符号器の構造に対して説明する。さらに、前記符号器に対応する復号器の構造に対して説明する。
1.送信器の第1実施形態
本発明の実施形態は、前記入力情報ビットの比が5:5であるLSM方法のように、HSM方法において、10ビットの情報ビットを1:9、2:8、3:7、4:6、5:5、6:4、7:3、8:2、または9:1の比率で分けて符号化(coding)する装置及び方法を示す。
図2は、本発明の実施形態による送信器の構造を示す。図2を参照すると、前述した情報ビットの比のいずれか1つによって分けられる前記DSCHのためのTFCIビット及び前記DCHのためのTFCIビットが、第1符号器200及び第2符合器205にそれぞれ入力される。ここで、前記DSCHのためのTFCIビットは、TFCI(field 1)または第1TFCIと称し、前記DCHのためのTFCIビットは、TFCI(field 2)または第2TFCIビットと称する。前記DSCHのためのTFCIビットは、前記第1TFCIビット発生器250から発生し、前記DCHのためのTFCIビットは、前記第2TFCIビット発生器255から発生する。前記第1及び第2TFCIビットは、前述した情報ビットの比によって相違する比率を有する。さらに、前記情報ビットの比による符号語の長さ設定値である符号長さ情報を示す制御信号は、前記第1符号器200及び前記第2符号器205に入力される。前記符号長さ情報は、符号長さ情報発生器460から発生し、前記第1TFCI及び第2TFCIビットの長さによって可変する値を有する。
前記情報ビットの比が6:4である場合、前記符号器200は、6ビットのDSCHのためのTFCIビットを受信すると、(20,6)符号器、(19,6)符号器、または(18,6)符号器として動作するようにする長さ制御信号を受信し、前記3つの符号器のうち1つの符号器として動作する。前記符号器205は、前記4ビットのDCHのためのTFCIビットを受信すると、(12,4)符号器、(13,4)符号器、または(14,4)符号器として動作するようにする長さ制御信号を受信し、前記3つの符号器のうち1つの符号器として動作する。さらに、前記情報ビットの比が7:3である場合、前記符号器200は、前記7ビットのDSCHのためのTFCIビットを受信すると、(23,7)符号器、(22,7)符号器、または(21,7)符号器として動作するようにする長さ制御信号を受信し、前記3つの符号器のうち1つの符号器として動作する。前記符号器205は、前記3ビットのDCHのためのTFCIビットを受信すると、(9,3)符号器、(10,3)符号器、または(11,3)符号器として動作するようにする長さ制御信号を受信し、前記3つの符号器のうち1つの符号器として動作する。さらに、前記情報ビットの比が8:2である場合、前記符号器200は、前記8ビットのDSCHのためのTFCIビットを受信すると、(26,8)符号器、(25,8)符号器、または(24,8)符号器として動作するようにする長さ制御信号を受信し、前記3つの符号器のうち1つの符号器として動作する。前記符号器205は、前記2ビットのDCHのためのTFCIビットを受信すると、(6,2)符号器、(7,2)符号器、または(8,2)符号器として動作するようにする長さ制御信号を受信し、前記3つの符号器のうち1つの符号器として動作する。さらに、前記情報ビットの比は9:1である場合、前記符号器200は、前記9ビットのDSCHのためのTFCIビットを受信すると、(29,9)符号器、(28,9)符号器、または(27,9)符号器として動作するようにする長さ制御信号を入力し、前記3つの符号器のうち1つの符号器として動作する。前記符号器205は、前記1ビットのDCHのためのTFCIビットを受信すると、(3,1)符号器、(4,1)符号器、または(5,1)符号器として動作するようにする長さ制御信号を受信し、前記3つの符号器のうち1つの符号器として動作する。前記制御信号は、前記第1TFCIビットと前記第2TFCIビットとの和が32になるように生成されるべきである。つまり、前記第1TFCI符号器が(4,1)符号器である場合、前記第2TFCI符号器は、(29,9)符号器または(27,9)符号器でなく、(28,9)符号器になるべきであるということである。前記第2TFCI符号器が(29,9)符号器になる場合は、符号化ビットbの数が33になり、前記第2TFCI符号器が(27,9)符号器になる場合は、前記符号化ビットbの数が31になる。この場合、前記送信器は、(16,5)符号器または(32,10)符号器を使用する従来の送信器と互換できない。さらに、前記送信器は、前記bビットを前記dビットにマッピングする場合も、従来の送信器と互換できない。
図4は、前記符号器200及び205の詳細構成を示す。つまり、前記第1TFCIビット及び前記第2TFCIビットのを符号化する符号器200及び205は、図4の構造を有する。しかしながら、前記第1TFCI符号器及び前記第2TFCI符号器は、時間差を置いて前記第1TFCI符号語及び前記第2TFCI符号語を生成すると、1つの符号器として具現されることができる。前記時間差を置いて前期第1TFCI符号語及び前記第2TFCI符号語を生成する送信器の構造は、図3に示すようである。
まず、図2を参照して、前記第1TFCIビットと前記第2TFCIビットとの比が1:9である場合を例として、本発明の実施形態による符号器の動作を詳細に説明する。
前記情報ビットの比が1:9である場合、前記符号器200は(3,1)符号器として動作し、前記符号器205は(29,9)符号器として動作するか、それとも前記符号器200は(4,1)符号器として動作し、前記符号器205は(28,9)符号器として動作するか、それとも符号器200は(5,1)符号器として動作し、前記符号器205は(27,9)符号器として動作する。
以下、図4を参照して、(3,1)符号器、(29,9)符号器、(4,1)符号器、(28,9)符号器、(5,1)符号器、及び(27,9)符号器の動作を詳細に説明する。
第1に、前記(3,1)符号器の動作を説明する。図4を参照すると、1ビットの入力ビットとしてa0が前記符号器に入力され、残りの入力ビットa1、a2、a3、a4、a5、a6、a7、a8、及びa9は‘0’で充填される。そうすると、前記入力ビットa0は乗算器410に、入力ビットa1は乗算器412に、入力ビットa2は乗算器414に、入力ビットa3は乗算器416に、入力ビットa4は乗算器418に、入力ビットa5は乗算器420に、入力ビットa6は乗算器422に、入力ビットa7は乗算器424に、入力ビットa8は乗算器426に、入力ビットa9は乗算器428に入力される。同時に、ウォルシュ符号生成器400は、基底符号語W1=10101010101010110101010101010100を生成し、前記生成された基底符号語W1を前記乗算器410に提供する。前記乗算器410は、前記入力ビットa0を前記基底符号語とシンボル単位で乗算して前記排他的加算器(exclusive OR operator:XOR operator)440に提供する。さらに、前記ウォルシュ符号生成器400は、その他の基底符号語W2、W4、W8、及びW16を生成してそれぞれ乗算器412、414、416、418に提供する。1符号生成器402は、全て1の基底符号語(または、全て1のシーケンス)を生成して前記乗算器420に提供する。一方、マスク生成器404は、基底符号語M1、M2、M4、及びM8を生成し、それぞれ乗算器422、424、426、及び428に提供する。しかしながら、前記乗算器412、414、416、418、420、422、424、426、及び428に入力された前記入力ビットa1、a2、a3、a4、a5、a6、a7、a8、及びa9が全て0であるので、前記乗算器412、414、416、418、420、422、424、426、及び428は前記排他的加算器440に0を出力するので、前記排他的加算器440の出力に何の影響も与えない。つまり、前記排他的加算器440によって前記乗算器410、412、414、416、418、420、422、424、426、及び428の出力値を排他的加算することによって決定される値は、前記乗算器410の出力値と同一である。前記排他的加算器440から出力された32個のシンボルは、穿孔器460に提供される。この時、制御器450は、符号長さ情報を受信し、前記符号長さ情報に基づいて穿孔位置を示す制御信号を前記穿孔器460に提供する。そうすると、前記穿孔器460は、前記制御器450から出力された制御信号によって前記0番目乃至31番目の32個の符号化シンボルのうち、1、3、5、6、7、8、9、10、11、12、13、14、15、16、17、18、19、20、21、22、23、24、25、26、27、28、29、30、31番目の符号化シンボルを穿孔する。つまり、前記穿孔機460は、前記32個の符号化シンボルのうち29個のシンボルを穿孔し、3つの穿孔されなかった符号化シンボルを出力する。
第2に、前記(29,9)符号器の動作に関して説明する。図4を参照すると、9ビットの入力ビットa0、a2、a3、a4、a5、a6、a7、及び及びa8は、前記符号器に提供され、残りの入力ビットa9は‘0’で充填される。前記入力ビットa0は前記乗算器410に、前記入力ビットa1は乗算器412に、前記入力ビットa2は乗算器414に、前記入力ビットa3は乗算器416に、前記入力ビットa4は乗算器418に、前記入力ビットa5は乗算器420に、前記入力ビットa6は乗算器422に、前記入力ビットa7は乗算器424に、前記入力ビットa8は乗算器426に、前記入力ビットa9は乗算器428に入力される。同時に、前記ウォルシュ符号生成器400は、基底符号語W1=10101010101010110101010101010100を前記乗算器410に提供し、基底符号語W2=01100110011001101100110011001100を前記乗算器412に提供し、基底符号語W4=00011110000111100011110000111100を前記乗算器414に提供し、基底符号語W8=00000001111111100000001111111100を前記乗算器416に提供し、基底符号語W16=00000000000000011111111111111101を前記乗算器418に提供する。前記乗算器410は、シンボル単位で前記基底符号語W1と前記入力ビットa0を乗算して前記排他的加算器440に出力し、前記乗算器412は、シンボル単位で前記基底符号語W2と前記入力ビットa1を乗算して前記排他的加算器440に出力し、前記乗算器414は、シンボル単位で前記基底符号語W4と前記入力ビットa2を乗算して前記排他的加算器440に出力し、前記乗算器416は、シンボル単位で前記基底符号語W8と前記入力ビットa3を乗算して前記排他的加算器440に出力し、前記乗算器418は、シンボル単位で前記基底符号語W16と前記入力ビットa4を乗算して前記排他的加算器440に出力する。さらに、1符号生成器402は、全て1の長32の基底符号語を生成して前記乗算器420に出力する。そうすると、前記乗算器420は、シンボル単位で前記全て1の基底符号語と前記入力ビットa5を乗算して前記排他的加算器440に出力する。前記マスク生成器440は、基底符号語M1=0101 0000 1100 0111 1100 0001 1101 1101を前記乗算器422に提供し、基底符号語M2=0000 0011 1001 1011 1011 0111 0001 1100を前記乗算器424に提供し、基底符号語M4=0001 0101 1111 0010 0110 1100 1010 1100を前記乗算器426に提供する。前記乗算器422は、シンボル単位で前記基底符号語M1と前記入力ビットa6を乗算して前記排他的加算器440に出力し、前記乗算器424は、シンボル単位で前記基底符号語M2と前記入力ビットa7を乗算して前記排他的加算器440に出力し、前記乗算器426は、シンボル単位で前記基底符号語M4と前記入力ビットa8を乗算して前記排他的加算器440に出力する。さらに、前記マスク生成器404は、その他の基底符号語M8を生成して前記乗算器428に出力する。しかしながら、前記乗算器428に入力された前記入力ビットa9が0であるので、前記乗算器428は前記排他的加算器440に0を出力する。従って、前記乗算器428の出力は、前記排他的加算器440の出力に何の影響も与えない。つまり、前記排他的加算器440が前記乗算器410、412、414、416、418、420、422、424、426、及び428の出力値を排他的加算して決定された値は、前記乗算器410、412、414、416、418、420、422、424、及び426の出力値を排他的加算して決定された値と同一である。前記排他的加算器440から出力された32個のシンボルは前記穿孔器460に提供される。同時に、制御器450は、符号長さ情報を受信し、前記符号長さ情報に基づいて穿孔位置を示す制御信号を前記穿孔器460に提供する。そうすると、前記穿孔器460は、前記制御器450から出力された前記制御信号によって0番目乃至31番目の32個の符号化シンボルをうち、6、10、11番目の符号化シンボルを穿孔する。つまり、前記穿孔器460は、前記32個の符号化シンボルのうち3つの符号化シンボルを穿孔するので、穿孔なれなかった29個の符号化シンボルを出力する。
第3に、(4,1)符号器の動作を説明する、図4を参照すると、1ビットの入力ビットとしてa0が入力され、残りの入力ビットa1、a2、a3、a4、a5、a6、a7、a8、及びa9は‘0’で充填される。前記入力ビットa0は乗算器410に、前記入力ビットa1は前記乗算器412に、前記入力ビットa2は前記乗算器414に、前記入力ビットa3は前記乗算器416に、前記入力ビットa4は前記乗算器418に、前記入力ビットa5は前記乗算器420に、前記入力ビットa6は前記乗算器422に、前記入力ビットa7は前記乗算器424に、前記入力ビットa8は前記乗算器426に、前記入力ビットa9は前記乗算器428に入力される。同時に、ウォルシュ符号生成器400は、基底符号語W1=10101010101010110101010101010100を生成して前記乗算器410に提供する。そうすると、前記乗算器410は、前記入力ビットa0と前記基底符号語W1をシンボル単位で乗算して前記排他的加算器440に提供する。さらに、前記ウォルシュ符号生成器400は、その他の基底符号語W2、W4、W8、及びW16を生成してそれぞれ乗算器412、414、416、及び418に提供する。1符号生成器402は、全て1の基底符号語(または、全て1のシーケンス)を生成して前記乗算器420に提供する。前記マスク生成器404は、基底符号語M1、M2、M4、及びM8を生成してそれぞれ前記乗算器422、424、426、及び428に提供する。しかしながら、前記乗算器412、414、416、418、420、422、424、426、及び428に入力された前記入力ビットa1、a2、a3、a4、a5、a6、a7、a8、及びa9が0であるので、前記乗算器412、414、416、418、420、422、424、426、及び428は前記排他的加算器440に0を出力する。従って、前記乗算器の出力は前記排他的加算器440の出力に何の影響も与えない。つまり、前記排他的加算器440が前記乗算器410、412、414、416、418、420、422、424、426、及び428の出力値を排他的加算して決定された値は、前記乗算410の出力値と同一である。前記排他的加算器440から出力された32個のシンボルは、前記穿孔器460に入力される。同時に、前記制御器450は、符号長さ情報を受信し、前記符号長さ情報に基づいて穿孔位置を示す制御信号を前記穿孔器460に提供する。そうすると、前記穿孔器460は、前記制御器450から出力された制御信号によって0番目乃至31番目の32個の符号化シンボルのうち、1、3、5、7、8、9、10、11、12、13、14、15、16、17、18、19、20、21、22、23、24、25、26、27、28、29、30、及び31番目の符号化シンボルを穿孔する。つまり、前記穿孔器460は、前記32個の符号化シンボルのうち28個のシンボルを穿孔するので、4つの穿孔されなかった符号化シンボルを出力する。
第4に、(28,9)符号器の動作を説明する。図4を参照すると、9ビットの入力ビットa0、a2、a3、a4、a5、a6、a7、及びa8は前記符号器に提供され、残りのa9は‘0’で充填される。前記入力ビットa0は乗算器410に、前記入力ビットa1は乗算器412に、前記入力ビットa2は乗算器414に、前記入力ビットa3は乗算器416に、前記入力ビットa4は乗算器418に、前記入力ビットa5は乗算器420に、前記入力ビットa6は乗算器422に、前記入力ビットa7は乗算器424に、前記入力ビットa8は乗算器426に、前記入力ビットa9は乗算器428に入力される。同時に、前記ウォルシュ符号生成器400は、基底符号語W1=10101010101010110101010101010100を生成して前記乗算器410に提供し、基底符号語W2=01100110011001101100110011001100を生成して前記乗算器412に提供し、基底符号語W4=00011110000111100011110000111100を生成して前記乗算器414に提供し、基底符号語W8=00000001111111100000001111111100を生成して前記乗算器416に提供し、基底符号語W16=00000000000000011111111111111101を生成して前記乗算器418に提供する。そうすると、前記乗算器410は、シンボル単位で前記基底符号語W1と前記入力ビットa0を乗算して排他的加算器440に出力し、前記乗算器412は、シンボル単位で前記基底符号語W2と前記入力ビットa1を乗算して前記排他的加算器440に出力し、前記乗算器414は、シンボル単位で前記基底符号語W4と前記入力ビットa2を乗算して前記排他的加算器440に出力し、前記乗算器416はシンボル単位で前記基底符号語W8と前記入力ビットa3を乗算して前記排他的加算器440に出力し、前記乗算器418はシンボル単位で前記基底符号語W16と前記入力ビットa4を乗算して前記排他的加算器440に出力する。さらに、1符号生成器402は、全て1の長さ32の基底符号語を生成して前記乗算器420に提供する。そうすると、前記乗算器420は、シンボル単位で前記全て1の基底符号語と前記入力ビットa5を乗算して前記排他的加算器440に提供する。前記マスク生成器440は、基底符号語M1=0101 0000 1100 0111 1100 0001 1101 1101を生成して前記乗算器422に提供し、基底符号語M2=0000 0011 1001 1011 1011 0111 0001 1100を生成して前記乗算器424に提供し、基底符号語M4=0001 0101 1111 0010 0110 1100 1010 1100を生成して前記乗算器426に提供する。前記乗算器422は、シンボル単位で前記基底符号語M1と前記入力ビットa6を乗算して前記排他的加算器440に出力し、前記乗算器424はシンボル単位で前記基底符号語M2と前記入力ビットa7を乗算して前記排他的加算器440に出力し、前記乗算器426は、シンボル単位で前記基底符号語M4と前記入力ビットa8を乗算して前記排他的加算器440に出力する。さらに、前記マスク生成器404は、その他の基底符号語M8を生成して前記乗算器428に提供する。しかしながら、前記乗算器428に入力された前記入力ビットa9が0であるので、前記乗算器428は前記排他的加算器440に0を出力する。従って、前記乗算器428の出力は、前記排他的加算器440の出力に何の影響も与えない。つまり、前記排他的加算器440が前記乗算器前記乗算器410、412、414、416、418、420、422、424、426、及び428からの出力値を排他的加算して決定された値は、前記乗算器410、412、414、416、418、420、422、424、426からの出力値を排他的加算して決定された値と同一である。前記排他的加算器440から出力された32個のシンボルは、前記穿孔器460に提供される。同時に、前記制御器450は、符号長さ情報を受信し、前記符号長さ情報に基づいて穿孔位置を示す制御信号を前記穿孔器460に提供する。そうすると、前記穿孔器460は、前記制御器450から出力された制御信号によって0番目乃至31番目の32個の符号化シンボルのうち、6、10、11、30番目の符号化シンボルを穿孔する。つまり、前記穿孔器460は、前記32個の符号化シンボルのうち4つのシンボルを穿孔するので、28個の穿孔されなかった符号化シンボルを出力する。
第5に、(5,1)符号器の動作を説明する。図4を参照すると、1ビットの入力ビットとしてa0は前記符号器に提供され、残りの入力ビットa1、a2、a3、a4、a5、a6、a7、a8、及びa9は‘0’で充填される。前記入力ビットa0は乗算器410に、入力ビットa1は乗算器412に、入力ビットa2は乗算器414に、入力ビットa3は乗算器416に、入力ビットa4は乗算器418に、入力ビットa5は乗算器420に、入力ビットa6は乗算器422に、入力ビットa7は乗算器424に、入力ビットa8は乗算器426に、入力ビットa9は乗算器428に入力される。それと同時に、前記ウォルシュ符号生成器400は、基底符号語W1=10101010101010110101010101010100を生成して乗算器410に提供する。そうすると、前記乗算器410は、前記基底符号語W1と入力ビットa0をシンボル単位で乗算して前記排他的加算器440に出力する。さらに、前記ウォルシュ符号生成器400は、その他の基底符号語W2、W4、W8、及びW16を生成してそれぞれ乗算器412、414、416、及び418に出力する。1符号生成器402は、全て1の長さ32の基底符号語を生成して前記乗算器420に提供する。さらに、前記マスク生成器404は、基底符号語M1、M2、M4、及びM8を生成してそれぞれ乗算器422、424、426、及び428に提供する。しかしながら、前記乗算器412、414、416、418、420、422、424、426、及び428に入力された前記入力ビットa1、a2、a3、a4、a5、a6、a7、a8、及びa9が全て0であるので、前記乗算器412、414、416、418、420、422、424、426、及び428は、前記排他的加算器440に0を出力する。従って、前記乗算器からの出力は、前記排他的加算器440からの出力に何の影響も与えない。つまり、前記排他的加算器440が乗算器410、412、414、416、418、420、422、424、426、及び428の出力値を排他的加算して決定された値は、前記乗算器410の出力値と同一である。前記排他的加算器440から出力された32個のシンボルは、前記穿孔器460に提供される。それと同時に、前記制御器450は、符号長さ情報を受信し、前記符号長さ情報に基づいて穿孔位置を示す制御信号を前記穿孔器460に出力する。そうすると、前記穿孔器460は、前記制御器450から出力された制御信号によって0番目乃至31番目の32個の符号化シンボルのうち、1、3、5、7、9、10、11、12、13、14、15、16、17、18、19、20、21、22、23、24、25、26、27、28、29、30、31番目の符号化シンボルを穿孔する。つまり、前記穿孔器460は、前記32個の符号化シンボルのうち27個のシンボルを穿孔するので、5つの穿孔されなかった符号化シンボルを出力する。
第6に、(27,9)符号器の動作を説明する。図4を参照すると、9ビットの入力ビットa0、a2、a3、a4、a5、a6、a7、a8は前記符号器に適用され、残りのa9は‘0’で充填される。前記入力ビットa0は乗算器410に、入力ビットa1は乗算器412に、入力ビットa2は乗算器414に、入力ビットa3は乗算器416に、入力ビットa4は乗算器418に、入力ビットa5は乗算器420に、入力ビットa6は乗算器422に、入力ビットa7は乗算器424に、入力ビットa8は乗算器426に、入力ビットa9は乗算器428提供される。それと同時に、前記ウォルシュ符号生成器400は、基底符号語W1=10101010101010110101010101010100を生成して乗算器410に提供し、基底符号語W2=01100110011001101100110011001100を生成して乗算器412に提供し、基底符号語W4=00011110000111100011110000111100を生成して乗算器414に提供し、基底符号語W8=00000001111111100000001111111100を生成して乗算器416に提供し、基底符号語W16=00000000000000011111111111111101を生成して乗算器418に提供する。そうすると、前記乗算器410は、シンボル単位で前記基底符号語W1と入力ビットa0を乗算して排他的加算器440に出力し、前記乗算器412は、シンボル単位で前記基底符号語W2と入力ビットa1を乗算して排他的加算器440に出力し、前記乗算器414はシンボル単位で前記基底符号語W4と入力ビットa2を乗算して排他的加算器440に出力し、前記乗算器416はシンボル単位で前記基底符号語W8と入力ビットa3を乗算して排他的加算器440に出力し、前記乗算器418はシンボル単位で前記基底符号語W16と入力ビットa4を乗算して排他的加算器440に出力する。前記1符号生成器402は、全て1の長さ32の基底符号語を生成して前記乗算器420に出力する。前記乗算器420は、シンボル単位で前記全て1の基底符号語と入力ビットa5を乗算して排他的加算器440に提供する。前記マスク生成器440は、基底符号語M1=0101 0000 1100 0111 1100 0001 1101 1101を生成して乗算器422に提供し、基底符号語M2=0000 0011 1001 1011 1011 0111 0001 1100を生成して乗算器424に提供し、基底符号語M4=0001 0101 1111 0010 0110 1100 1010 1100を生成して乗算器426に提供する。そうすると、前記乗算器422は、シンボル単位で前記基底符号語M1と入力ビットa6を乗算して排他的加算器440に出力し、前記乗算器424は、シンボル単位で前記基底符号語M2と入力ビットa7を乗算して排他的加算器440に出力し、前記乗算器426は、シンボル単位で前記基底符号語M4と入力ビットa8を乗算して排他的加算器440に出力する。さらに、前記マスク生成器404は、その他の基底符号語M8を生成して乗算器428に出力する。しかしながら、前記乗算器428に入力された前記入力ビットa9が0であるので、前記乗算器428は前記排他的加算器440に0を出力する。従って、前記乗算器428の出力は、前記排他的加算器440の出力に何の影響も与えない。つまり、前記排他的加算器440が乗算器410、412、414、416、418、420、422、424、426、及び428の出力値を排他的加算して決定された値は、前記乗算器410、412、414、416、418、420、422、424、及び426の出力値を排他的加算して決定された値と同一である。前記排他的加算器440から出力された32個のシンボルは、前記穿孔器460に提供される。それと同時に、前記逝制御器450は、符号長さ情報を受信し、前記符号長さ情報に基づいて穿孔位置を示す制御信号を前記穿孔器460に出力する。そうすると、前記穿孔器460は、前記制御器450から出力された制御信号によって0番目乃至31番目の32個の符号化シンボルのうち、0、2、8、19、20番目の符号化シンボルを穿孔する。言い換えると、前記穿孔器460は、前記32個の符号化シンボルのうち5つのシンボルを穿孔するので、27個の穿孔されなかった符号化シンボルを出力する。
<表5>は、<表1>の全ての符号器を図4の符号器によって具現できる穿孔パターンを示す。<表5>の穿孔パターンは、図4の穿孔器460に適用され、(n,k)符号を具現することができる(ここで、n=3、4、…14、18、19、…、29で、k=1、2、3、4、6、7、8、9である)。
Figure 2004173302
<表5>において、‘0’は、穿孔される符号化シンボルの位置を示し、‘1’は、穿孔されない符号化シンボルの位置を示す。<表5>の穿孔パターンを使用すると、第1TFCI情報ビットと第2TFCI情報ビットの比が2:8、3:7、4:6、6:4、7:3、8:2、9:1である場合の第1TFCI符号化シンボル及び第2TFCI符号化シンボルを計算することができる。<表5>の穿孔パターン及び前記第1TFCI情報ビットと前記第2TFCI情報ビットとの比が1:9である場合の説明によって、前記符号器200及び205の動作がより明確になる。
前述した動作の後、前記符号器200及び205から出力される符号化シンボルは、符号化シンボル配置器(または、マルチプレクサ)210によって配置(または、時分割)された後、32個のシンボルが多重化された信号を生成する。
次に、前記符号化シンボル配置器210によって前記1TFCI符号化シンボル及び第2TFCI符号化シンボルを配置する方法を説明する。前記符号化シンボル配置器210は、前記符号器200及び205から出力される第1TFCI符号化シンボル及び第2TFCI符号化シンボルが1つのラジオフレームでできるだけ均一に分布されるように配置する。つまり、前記符号化シンボル配置器210は、従来の技術の説明において定義した情報ビットaを符号化シンボルbにマッピングする。前記情報ビットaを符号化した符号化シンボルにおいて、前記第1TFCIビットを符号化した符号化シンボルのうちx番目の符号化シンボルをc と定義する。ここで、xは、‘0’を含む整数である。前記第2TFCIビットを符号化した符号化シンボルのうちy番目の符号化シンボルをc と定義する。ここで、yは、‘0’を含む整数である。前記c の最後のシンボルのx値と前記c の最後のシンボルのy値の和は、常に32である。さらに、前記符号化シンボルc の数と前記符号化シンボルc の数の和は32である。従って、前記符号化シンボル配置器210は、前記符号化シンボルc 及びc を前記ビットbにマッピングする。前記bビットは、前記条件A1、A2、A3、及びA4のそれぞれに対して前記dビットにマッピングされて実際ラジオフレームを通して伝送される。
条件A2、A3、及びA4においては、32個のbが全て伝送されるので問題ない。しかしながら、条件A1においては、ビットd30(b30)及びd31(b31)が伝送されないので、前記ビットd30(b30)及びd31(b31)に符号化シンボルc 及びc のうちどれをマッピングするかを選択する必要がある。前記符号化シンボルc 及びc を前記ビットd30(b30)及びd31(b31)にマッピングする規則は、下記のようである。
規則1:前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルの最後の符号化シンボルをd30(b30)及びd31(b31)にマッピングする。
規則2:前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルの任意の符号化シンボルをd30(b30)及びd31(b31)にマッピングする。
規則3:符号率が高くなった符号器から出力される符号化シンボルのうち任意の2つの符号化シンボルをd30(b30)及びd31(b31)にマッピングする。
規則4:符号率が高い符号器から出力される符号化シンボルのうち任意の2つの符号化シンボルをd30(b30)及びd31(b31)にマッピングする。
規則5:符号率が高くなった符号器以外の他の符号器から出力される符号化シンボルのうち任意の2つの符号化シンボルをd30(b30)及びd31(b31)にマッピングする。
前記規則1、規則2、規則3、規則4、及び規則5の適用において、下記の事項を考慮すべきである。つまり、それぞれの符号の符号化シンボルc 及びc のうち、1つまたは2つの符号化シンボルが伝送されない場合、(1)前記第1TFCIまたは前記第2TFCIのために使用される符号の性能がどのように変化するか、(2)前記第1TFCI及び前記第2TFCIのうちどのTFCIの信頼度(または、性能)を高めるか、(3)前記符号の性能低下を最小化するために、それぞれの符号器から出力された符号化シンボルc 及びc のうち、どの符号化シンボルをd30(b30)及びd31(b31)にマッピングするか、(4)前記第1TFCI及び前記第2TFCIのうちどのTFCIに重点をおいて伝送するかを考慮すべきである。
以下の規則1、規則2、規則3、及び規則5の説明において、前記第1TFCIと前記第2TFCIの入力ビット率はHSMにおいて3:7であると仮定する。さらに、規則4の説明において、前記第1TFCIと前記第2TFCIの入力ビット率は条件A1の場合に3:7であると仮定する。
以下、規則1に対して例を挙げて説明する。前記第1TFCIと前記第2TFCIの情報ビット率によって使用できる符号は、(9,3)符号及び(23,7)符号、または、(11,3)符号及び(21,7)符号である。前記(9,3)符号及び前記(23,7)符号は、第2TFCIの符号性能を高めるために使用され、前記(11,3)符号及び前記(21,7)符号は、第1TFCIの符号性能を高めるために使用される。規則1が適用される時、前記(9,3)符号の最後の符号化シンボルが伝送されないので、前記(9,3)符号の実質符号率が(8,3)符号になり、前記(23,7)符号の最後の符号化シンボルが伝送されないので、前記(23,7)符号の実質符号率は(22,7)符号になる。前記(11,3)符号の最後の符号化シンボルが伝送されないので、前記(11,3)符号の実質符号率が(10,3)符号になり、前記(21,7)符号の最後の符号化シンボルが伝送されないので、前記(21,7)符号の実質符号率は(20,7)符号になる。規則1において、前記符号器は、最後のシンボルをd30(b30)及びd31(b31)にマッピングするので、前記マッピングは簡単になる。しかしながら、条件A1において、前記第1TFCI及び前記第2TFCIの実質符号率が減少されるので、第1TFCI及び第2TFCIの符号性能が減少される結果になる。
以下、規則2に対して例を挙げて説明する。第1TFCIと第2TFCIの情報ビット率によって使用できる符号は、(9,3)符号及び(23,7)符号、または、(11,3)符号及び(21,7)符号である。規則2を適用すると、前記(9,3)符号の任意の符号化シンボルが伝送されないので、(9,3)符号の実質符号率が(8,3)符号になり、前記(23,7)符号は任意の符号化シンボルが伝送されないので、前記(23,7)符号の実質符号率が(22,7)符号になる。前記(11,3)符号は任意の符号化シンボルが伝送されないので、前記(11,3)符号の実質符号率が(10,3)符号になり、前記(21,7)符号は任意の符号化シンボルが伝送されないので、前記(21,7)符号の実質符号率が(20,7)符号になる。それぞれの符号の実質符号率が減少されても実際符号性能が低下しないように、任意の符号化シンボルが前記4つの符号から選択されることができる。しかしながら、前記選択された任意の符号化シンボルに関係なく、いくつかの符号は性能が低下する可能性がある。従って、規則2は、規則1より、前記符号化シンボルc 及びc をマッピングする方法が複雑である。しかしながら、条件A1において、第1TFCI及び第2TFCIのための符号器の実質的な符号率の減少に関係なく、前記第1TFCI及び前記第2TFCIの符号性能を維持することができる。
以下、規則3に対して例を挙げて説明する。第1TFCIと第2TFCIの情報ビット率によって使用できる符号は、(9,3)符号及び(23,7)符号、または、(11,3)符号及び(21,7)符号である。規則3を適用する時、(23,7)符号の2つの任意の符号化シンボルが伝送されないので、前記(23,7)符号の実質符号率が(21,7)になり、前記(11,3)符号の2つの任意の符号化シンボルが伝送されないので、前記(11,3)符号の実質符号率が(9,3)になる。前記任意の符号化シンボルは、前記それぞれの符号の実質伝送率が減少されても実際符号性能が低下しないように選択されることができる。しかしながら、大部分の符号は符号性能が低下する。規則3を適用すると、前記符号の実際符号率が(9,3)または(21,7)になるので、条件A1の場合に、実質符号率1/3のTFCI符号語の性能を満足する。しかしながら、前記TFCIシンボルの数を増加させることは、前記第1TFCI符号または前記第2TFCI符号の性能を向上させるためであったが、前記符号化シンボルの数が増加した符号の性能を低下させる結果になる。規則3は、前記符号の性能を低下させない任意のシンボルを見つけることができる。規則2のように、規則3もマッピング方法が複雑である。前記マッピング方法を簡単にするために、符号化シンボルの数が増加した符号器から出力される符号化シンボルのうち最後の2つのシンボルをd30(b30)及びd31(b31)にマッピングする。
以下、規則4に対して例を挙げて説明する。第1TFCIと第2TFCIの情報ビット率によって使用できる符号は、(23,7)符号及び(9,3)符号、または、(21,7)符号及び(11,3)符号である。前記(21,7)符号及び前記(11,3)符号は、第2TFCIの符号率を高めるために使用され、前記(23,7)符号及び前記(9,3)符号は、第1TFCIの符号率を高めるために使用される。規則4を適用する時、前記(23,7)符号の最後の2つの符号化シンボルが伝送されないので、前記(23,7)符号の実質符号率は(21,7)になり、前記(9,3)符号の符号率は変化しない。さらに、前記(21,7)符号の最後の2つの符号化シンボルが伝送されないので、前記(21,7)符号の実質符号率が(19,7)になり、前記(11,3)符号の符号率は変化しない。規則4を適用すると、多数の符号語を有するそれぞれの符号器から最後の2つのシンボルまたは任意の2つのシンボルをd30(b30)及びd31(b31)にマッピングする。規則4において、長い符号語を有する符号の2つの符号化シンボルが伝送されないので、前記長い符号語を有する符号の性能は低下し、短い符号語を有する符号語の性能は保障される。
以下、規則5に対して例を挙げて説明する。前記第1TFCIと前記第2TFCIの入力ビット率が3:7であり、前記第2TFCIを伝送する符号語の性能が向上すると仮定する場合、(9,3)符号及び(23,7)符号を使用することができる。規則5を適用すると、第2TFCIを高い信頼度で伝送するために、前記(9,3)符号の任意の2つの符号化シンボルを30(b30)及びd31(b31)にマッピングするので、実質符号率は(7,3)になる。規則5において、第1TFCI符号器の性能は低下するが、第2TFCI符号化シンボルが損傷されないので、前記第2TFCI符号語を安定に伝送することが可能になる。
規則1、規則2、規則3、及び規則4の説明において、条件A1のケースのみに前記c 及びc を前記bにマッピングする。しかしながら、条件A2、A3、及びA4の場合に、前記32個の符号化シンボル全てが伝送されるか、それとも前記32個の符号化シンボルが繰り返されて伝送されるので、別のマッピング規則が必要なく、条件A1に対して使用されたマッピング規則を同一に使用することができる。さらに、規則1、規則2、規則3、規則4、及び規則5は、それぞれの状況によって適切に使用されることができる。
ここで、本発明は、前記c 及びc シンボルを前記bにマッピングする方法の例を提示する。下記の例において、規則1に適用される方法及び第1TFCI符号化シンボル及び第2TFCI符号化シンボルができるだけ等間隔に配置されて時間伝送利得を得る方法は、他のマッピング方法にも適用されることができる。条件A1において、前記c 及びc の最後の符号化シンボルは、前記b30またはb31にマッピングされる。
本発明によって提示される符号器において、前記第1TFCI符号器または前記第2TFCI符号器の符号率を増加させる16個の符号器は、実質符号率が1/3であっても、1/3の符号率で最適の性能を有するように設計される。
前記符号化シンボルc 及びc を前記符号化ビットbにマッピングする方法を説明する前に、前記第1TFCI符号化シンボルc の総数をn(ここで、n=x+1)と定義し、前記第2TFCI符号化シンボルc の総数をm(ここで、m=y+1)と定義する。説明の便宜のために、nはmより小さいか、それとも同一の値であると、nとmの和は32であると仮定する。従って、nは、4、7、10、13、及び16であり、mは、前記n値に対して、28、25、22、19、及び16になる。前記n及びm値は、下記の<数式1>及び<数式2>によって定義される。
Figure 2004173302
<数式1>において、nは、前記第1TFCI符号化シンボルの総数を示し、iは、0≦i≦n−1(または、x)である前記第1TFCI符号化シンボルのインデックスを示す。前記インデックスは、生成される順によって割り当てられる。<数式1>は、前記第1TFCI符号化シンボルがマッピングされるbビットの位置を示す。<数式1>において、[x]は、所定の値xを四捨五入した整数である。
<数式2>において、nは、前記第1TFCI符号化シンボルの総数を示し、mは、第2TFCI符号化シンボルの総数であり,iは、0≦i≦m−1(または、y)である前記第2TFCI符号化シンボルのインデックスを示す。前記インデックスは、生成される順によって割り当てられる。<数式2>は、第2TFCI符号化シンボルがマッピングされるbビットの位置を表現する。<数式2>において、下記の記号は、所定の値xより小さいか、それとも同一である整数のうち最大の値である。
Figure 2004173302
<数式1>によって第1TFCI符号化シンボルがマッピングされ、<数式2>によって第2TFCI符号化シンボルがマッピングされる。前記符号化シンボルの配置順序については、第1TFCI符号化シンボルが先に配置されることもでき、第2TFCI符号化シンボルが先に配置されることもできる。さらに、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルが同時に配置されることもできる。
前記第1TFCI符号化シンボルの総数が前記第2TFCI符号化シンボルの総数より大きい場合(n>m)、<数式2>は、前記第1TFCI符号化シンボルのマッピングのために使用され、<数式1>は、前記2TFCI符号化シンボルのマッピングのために使用される。
以下、<表6>は、<数式1>及び<数式2>によって生成された符号化シンボルを示す。<表6>において、‘0’は、前記第1TFCI符号化シンボルc が伝送される位置を示し、‘1’は、前記第2TFCI符号化シンボルc が伝送される位置を示す。
Figure 2004173302
<表6>は、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルの配置例を示す。<表6>によって生成された符号化シンボルを物理チャネルを通して伝送する位置を選定するために、前記条件A1、A2、A3、及びA4において相違する方法を使用する。条件A1の場合、b30またはb31にマッピングされた前記符号化シンボルc 及びc を穿孔した後、30個のbをビットdにマッピングしてから伝送する。条件A2の場合、前記A1の場合にマッピングされた32個のbを順次に3回繰り返し、bからb23までをもう一回繰り返した後、総120個のdにマッピングしてから伝送する。条件A3の場合、前記A1の場合に配列された32個のbビットを前記伝送ビットdの位置にマッピングしてから伝送する。条件A4の場合は、前記A1の場合にマッピングされた32個のbビットを4回繰り返した後、前記128個の伝送ビットdの位置にマッピングしてから伝送する。
図6は、図2の符号化シンボル配置器210の詳細な構成を示す図である。図6を参照すると、参照番号601は、図2の符号器200から出力される第2TFCI符号化シンボルc であり、参照番号611は、図2の符号器205から出力される第1TFCI符号化シンボルc である。貯蔵装置603及び613は、前記符号化シンボルc 及びc を貯蔵する装置であり、メモリを使用して具現することができる。しかしながら、前記ハードウェア構成を変更することによって、前記第2TFCI符号化シンボル601及び前記第1TFCI符号化シンボル611を、前記貯蔵装置に前記符号化シンボルを貯蔵せず、直接スイッチ620に入力することができる。前記スイッチ620は、受信された符号選択情報によって前記貯蔵装置603及び613を交互にスイッチングする。前記貯蔵装置603及び613から出力される前記符号化シンボルc 及びc を貯蔵装置621に貯蔵する。制御器670は、前記受信された符号化シンボルc 及びc を<表6>によって配列する。前記シンボル配置は、ハードウェアまたはソフトウェアによって具現することができる。スイッチ630は、前記TFCI符号化シンボルの個数に関する情報、つまり、前記dビットに関する情報によって、前記貯蔵装置621に貯蔵されたbビットを出力ノードまたは反復器640に出力する。つまり、前記スイッチ630は、前記条件A1またはA3によってdビットが30または32である場合、前記貯蔵装置621からのbを前記出力ノードにスイッチングし、前記条件A2またはA4によってdが120または128である場合、前記貯蔵装置621からのbを前記反復器640にスイッチングする。前記反復器640は、条件A2またはA4によるdを得るために、前記スイッチ630からの前記bビットを所定の回数繰り返す。前記反復器640は、前記条件A2及びA4の場合に動作できる。前記反復器640は、前記制御器670の内部ソフトウェアによって具現されることもできる。
前記符号化シンボル配置器210によって<表6>の例に従って配置された前記bビットは、マルチプレクサ220に提供され、DPCCHを通して伝送されるTPCビット及びパイロットビットのような物理情報、及びDPDCHと時間的に多重化される。前記マルチプレクサ220は、図5に示す構造を有するDPCHを生成する。図5は、ノードBからUEに伝送されるDPCHの構造を示す。
図5を参照すると、参照番号510は、15個のスロットから構成されたラジオフレームの構造を示す。参照番号520は、DPDCH及びDPCCHが時分割されたダウンリンクチャネルのタイムスロットの構造を示す。つまり、前記タイムスロットは、前記DPDCHを構成する2つのデータフィールド501及び507、及び前記DPCCHを構成するTPCフィールド503、TFCIフィールド505、及びパイロットフィールド509から構成される。前記TPCフィールド503は、前記UEから前記ノードBにアップリンクチャネルに対するTPC命令を伝送するために使用され、前記パイロットフィールド509は、前記UEによってダウンリンクチャネルの変化及び信号強度を推定するために使用される。さらに、前記TFCIフィールド505は、前記符号化シンボル配置器210から出力されるTFCI伝送シンボルdを前記UEに伝送するために使用される。
前記マルチプレクサ220から出力される前記DPCHは、拡散器230に提供され、それと同時に、チャネル区分のための拡散符号が拡散符号生成器235から拡散器230に提供される。前記拡散器230は、前記DPCHを前記拡散符号によってシンボル単位でチャネル拡散し、チップ単位で前記チャネル拡散されたDPCHを出力する。前記チャネル拡散されたDPCHは、スクランブラー240に提供され、それと同時に、スクランブリング符号発生器245から前記スクランブラー240にスクランブリング符号が提供される。前記チャネル拡散されたDPCHは、前記スクランブラー240によって前記スクランブリング符号でスクランブリングされる。
2.送信器の第2実施形態
図13は、本発明の実施形態による送信器の構造を示す。図13を参照すると、符号器1303及び1313は、それぞれ前記DSCHのためのTFCI情報ビット(第2TFCI情報ビット)及び前記DCHのためのTFCI情報ビット(第1TFCI情報ビット)を符号化する。前記符号器1303及び前記符号器1313は、図4に示す符号器から穿孔器及び制御器を除いた形態の符号器である。前記符号器1303から出力された32個の符号化シンボルは、第2TFCI符号化シンボル貯蔵装置1305に提供され、前記符号器1313から出力された32個の符号化シンボルは、第1TFCI符号化シンボル貯蔵装置1315に提供される。前記第1TFCI符号化シンボル貯蔵装置1315及び前記第2TFCI符号化シンボル貯蔵装置1305は、同一のメモリを共有することができる。この場合、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルは、論理的に区別されるべきである。前記第2TFCI符号化シンボル貯蔵装置1305及び前記第1TFCI符号化シンボル貯蔵装置1315は、それぞれ制御器1330から受信された第2符号化シンボル選択情報1331及び第1符号化シンボル選択情報1333によって、貯蔵された32個の符号化シンボルのうち選択された符号化シンボルをシンボル配置器1350に提供する。前記第2符号化シンボル選択情報1331及び前記第1符号化シンボル選択情報1333は、<表5>に示す穿孔パターンと同一の情報であり、前記穿孔パターンによる前記符号化シンボルの穿孔の代わりに、前記32個の符号化シンボルのうち必要の符号化シンボルを選択するために使用される。前記第2TFCI符号化シンボル貯蔵装置1305及び前記第1TFCI符号化シンボル貯蔵装置1315の出力は、それぞれc 及びc と同一である。前記シンボル配置器1350は、前記制御器1330から受信された符号化シンボル配置情報1335によって、<表6>に示す形態で受信された第2TFCI符号化シンボル及び第1TFCI符号化シンボルを配置する。前記シンボル配置器1350の出力は、bになる。図13の制御器1330は、<表5>に示す穿孔パターン及び<表6>に示すシンボル配置パターンによって、それぞれシンボル貯蔵装置1305及び1315、及びシンボル配置器1351を制御して、図4、図6、及び図8に示す符号器及びシンボル選択器の出力と同一の出力を提供する。
図19は、前記符号化シンボル配置器1350の詳細な構造を示す。図19を参照すると、符号化シンボル配置器は、貯蔵装置1901、制御器1910、及びスイッチから構成される。前記貯蔵装置1901は、<表6>の形態で配置された第1TFCI符号化シンボル及び第2TFCI符号化シンボルを貯蔵する装置であり、前記制御器1910の制御によって第1TFCI符号化シンボル及び第2TFCI符号化シンボルを配置した後、前記bビットを順次に出力する。前記制御器1910は、前記スイッチを制御して前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを前記貯蔵装置1901に提供し、前記貯蔵装置1901を制御して<表6>の形態で第1TFCI符号化シンボル及び第2TFCI符号化シンボルを再配置する。図19の制御器1910は、ソフトウェアによって具現することもできる。この場合、前記ソフトウェアは、アドレス制御器になることができる。さらに、前記シンボル配置器1350、前記第1TFCI符号化シンボル貯蔵装置1315、及び前記第2TFCI符号化シンボル貯蔵装置1305は、同一のメモリ内に具現することも、異なるメモリ内に具現することもできる。しかしながら、前記制御器1330は、ソフトウェアによって具現される時、シンボル配置器1350、第1TFCI符号化シンボル貯蔵装置1315、及び第2TFCI符号化シンボル貯蔵装置1305のメモリ上のアドレスを制御することで、ソフトウェアによって符号器及びシンボル配置器の動作を遂行する。
3.送信器の第3実施形態
図3は、本発明の第3実施形態による送信器の構造を示す。前記送信器は、第1TFCI情報ビット及び第2TFCI情報ビットを1つの符号器を使用して符号化する。
図3を参照すると、第2TFCIビット301及び第1TFCIビット303は、選別出力器310に入力される。前記選別出力器310は、制御器330からのTFCI選択情報によって前記第2TFCIビット301または前記第1TFCIビット303を符号器311に選別して出力する。前記選別出力器310の詳細な構造は、図7に示す。図7を参照すると、前記第2TFCIビット301は貯蔵装置703に提供され、前記第1TFCIビット303は貯蔵装置713に提供される。前記貯蔵装置703及び713は、それぞれ前記第2TFCIビット301及び前記第1TFCIビット303を貯蔵する装置であり、メモリによって具現することができる。しかしながら、ハードウェア構成を変更することによって、前記第2TFCIビット301及び前記第1TFCIビット303を、前記貯蔵装置を使用せずに、直接スイッチ720に入力させることができる。前記スイッチ720は、受信された符号選択情報によって前記貯蔵装置703及び713に交互にスイッチングされる。前記スイッチ720から出力される前記第2TFCIビット及び前記第1TFCIビットは、前記符号器311に提供される。前記選別出力器310は、ソフトウェアによって具現することもできる。
前記符号器311は、図4の構造を有し、前記制御器330から受信される符号長さ情報によって前記選別出力器310からのTFCIビットを符号化する。前記制御器330は、ソフトウェアによって具現されることもできる。
前記符号器311から出力された前記符号化シンボルc 及びc は、シンボル配置器312に提供され、<表6>に示す形態で配置される。前記シンボル配置器312の内部構造は、図8のようである。
図8を参照すると、貯蔵装置801は、制御器810の制御によって、受信されたTFCI符号化シンボルを<表6>に示す形態で配置する。前記符号化シンボルc またはc のうち、先に受信されたTFCI符号化シンボルは、他のTFCI符号化シンボルが全部配置されるまで、前記貯蔵装置801内に貯蔵される。前記貯蔵装置801は、bビットをスイッチ803に提供する。前記スイッチ803は、TFCI符号化シンボル伝送個数に関する情報によって、前記貯蔵装置801からのTFCI符号化シンボルをそのまま出力するか、それとも前記TFCI符号化シンボルを反復器805に出力する。前記反復器805は、前記物理チャネルを通して伝送される前記TFCI符号化シンボルdの数の分だけ前記スイッチ803から提供されるTFCI符号化シンボルを繰り返す。前記反復器805は、ソフトウェアによって同一の動作を遂行するように具現することができる。前記反復器805は、前記制御器810の内部ブロックとして具現されることも、別のブロックとして具現されることもできる。
前記シンボル配置器312から出力された前記TFCI符号化シンボルdは、マルチプレクサ313に印加され、前記DPCCHを通して伝送されるTPC及びパイロットビットのような物理情報、及び前記DPDCHと時間的に多重化される。前記多重化されたDPCHは、図5に示す構造を有する。
前記DPCHは、拡散器314に入力され、それと同時に、拡散符号生成器316によって生成された拡散符号が前記拡散器314に提供される。前記拡散器314は、チャネル区分のために前記DPCHをシンボル単位で前記拡散符号によってチャネル拡散し、前記チャネル拡散されたDPCHをチップ単位で出力する。前記チャネル拡散されたDPCHは、スクランブラー315に提供され、それと同時に、スクランブリング符号発生器317によって生成されたスクランブリング符号が前記スクランブラー315に提供される。前記スクランブラー315は、前記チャネル拡散されたDPCHを前記スクランブリング符号でスクランブリングする。
4.送信器の第4実施形態
図14は、本発明の第4実施形態による送信器の構造を示す。図14の送信器は、1つの符号器を使用して第1TFCI情報ビット及び第2TFCI情報ビットを順次に符号化するという点で図13の送信器と異なる。図14を参照すると、第1TFCI情報ビットまたは第2TFCI情報ビットは、符号器1403に提供されて符号化された後、符号化シンボル貯蔵装置1405に提供される。前記符号化シンボル貯蔵装置1405は、制御器1430から受信された符号化シンボル選択情報1401、つまり、<表5>に示す穿孔パターンによって符号化シンボルを選択し、前記選択された符号化シンボルを符号選択器(または、符号配置器)1450に提供する。前記符号化シンボル貯蔵装置1405は、前記選択された第1TFCI符号化シンボルまたは第2TFCI符号化シンボルを直接に符号配置器1450に提供することができる。さらに、前記符号器1403が他のTFCI符号化シンボルを受信し、前記符号化シンボル貯蔵装置1405が制御器1430からの前記符号化シンボル選択情報1401によって前記受信されたTFCI符号化シンボルを選択し、2種類のTFCI符号語を前記符号配置器1450に提供することもできる。図14の符号選択器1450は、<表6>に示す形態で受信された前記符号化シンボルc 及びc を前記ビットbにマッピングする。さらに、符号化シンボル貯蔵装置、符号配置器、及び制御器は、ソフトウェアによって具現することができる。
5.送信器の第5実施形態
図15は、本発明の第5実施形態による送信器の構造を示す。図15の送信器は、他の送信とは異なって、TFCI符号化及びシンボル配置を同時に遂行する。
図15の送信器の動作について、第2TFCIビットが(4,1)の比率で符号化され、第1TFCIが(28,9)の比率で符号化され、前記符号化されたシンボルが前記ビットbに配置される場合を例に挙げて説明する。
図15を参照すると、基底符号語貯蔵器1501は、図4の符号器において使用された基底符号語W1、W2、W4、W8、W16、M1、M2、M3、M4、及び全て1のシーケンスを貯蔵する。前記基底符号語貯蔵器1501において、横軸は、長さ32の基底符号語を示し、縦軸は、それぞれの基底符号語のシンボルを示す。制御器1510は、第2TFCI情報ビット1511、第1TFCI情報ビット1513、TFCI符号化シンボル選択情報1515、及びTFCI符号化シンボル配置情報1517を受信し、前記基底符号語貯蔵器1501を制御して(4,1)符号及び(28,9)符号を生成し、前記符号を時間伝送利得を得ることができるように配列する。
前記第2TFCI情報ビット1511をa と定義し、前記第1TFCI情報ビット1513をa 、a 、a 、a 、a 、a 、a 、a 、a と定義すると、前記制御器1510は、<表6>のTFCI符号化シンボル配置情報1517、つまり、c 、c 、c 、c 、c 、c 、c 、c 、c 、c 、c10 、c11 、c12 、c13 、c14 、c15 、c16 、c17 、c18 、c19 、c20 、c21 、c22 、c23 、c24 、c25 、c26 、c27 、及びc によって7つの第1TFCI符号化シンボル及び1つの2TFCI符号化シンボルを生成する動作を4回繰り返す。
前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルは、前記受信されたTFCI情報ビットa 、a 、a 、a 、a 、a 、a 、a 、a 、及びa によって異なる基底符号語を使用する。前記入力ビットが‘0’であるか‘1’であるかによって前記選択された基底符号語の使用が決定され、前記シンボルは、<表5>の穿孔パターンによって選択される。
前記第1TFCI符号化シンボルに対して9つの第1TFCI入力ビットが受信されるので、前記基底符号語貯蔵器1501は、基底符号語W1、W2、W4、W8、W16、全て1のシーケンス、M1、M2、及びM4を生成する。前記第2TFCI符号化シンボルに対しては1つの第2TFCI入力ビットが受信されるので、前記基底符号語貯蔵器1501は、基底符号語W1のみを生成する。前記第1TFCI符号化シンボルは、{1,1,1,1,1,1,0,1,1,1,0,0,1,0,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1}の穿孔パターンを有し、前記第2TFCIシンボルは,{1,0,1,0,1,0,1,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0}の穿孔パターンを有する。
前記基底符号語貯蔵器1501は、前記第2TFCI符号化シンボルを生成するために、前記基底符号語W1の0、2、4、6番目のシンボルを選択する。前記基底符号語貯蔵器1501は、前記第1TFCI符号化シンボルを生成するために、基底符号語W1、W2、W4、W8、W16、全て1のシーケンス、M1、M2、及びM4を排他的加算し、その結果の符号語のうち6、10、11、及び13番目のシンボルを除いたシンボルを選択する。
(4,1)符号及び(28,9)符号を同時に生成する例によって、図15のTFCI符号器及びシンボル配置器の動作を説明する。さらに、異なる種類の符号語を生成する方法においては、入力される符号ビットの数によって使用される基底符号語の種類を決定し、<表6>の符号化シンボル配置パターンを使用して前記符号化シンボルの生成順序を決定する。さらに、前記順序及び前記入力される符号ビットの値によって前記基底符号語を排他的加算し、<表5>の穿孔パターンによって前記符号化シンボルを選択する。符号化シンボル貯蔵装置1530は、基底符号貯蔵装置1501から出力された値を貯蔵する。図15の送信器も、図13及び図14の送信器のように、ソフトウェアによって具現することができる。
6.受信器の第1実施形態
図9は、本発明の実施形態による図3及び図4に示す送信器に対応する受信器の構造を示す。図9を参照すると、ダウンリンクDPCHはデスクランブラー940に入力され、それと同時に、スクランブリング符号発生器945によって生成されたスクランブリング符号が前記デスクランブラー940に入力される。前記デスクランブラー940は、前記入力されたダウンリンクDPCHを前記スクランブリング符号でデスクランブリングする。前記デスクランブリングされたダウンリンクDPCHは逆拡散器930に入力され、それと同時に、拡散符号生成器935によって生成された拡散符号が前記逆拡散器930に入力される。前記逆拡散器930は、前記デスクランブリングされたダウンリンクDPCHを前記拡散符号によってシンボル単位で逆拡散する。
前記逆拡散されたDPCHシンボルは、デマルチプレクサ920に提供され、DPDCH、TPC、及びパイロットビットのようなその他の信号及びTFCI符号化シンボルに逆多重化(分離)される。前記TFCI符号化シンボルは、符号化シンボル再配置器910に提供される。前記符号化シンボル再配置器910は、符号長さ情報及び位置情報によって前記TFCI符号化シンボルをDSCHのための符号化シンボル(第2TFCI情報シンボル)及びDCHのための符号化シンボル(第1TFCI情報シンボル)に分離する。前記符号長さ情報は、前記DSCHのためのTFCIビットと前記DCHのためのTFCIビットの比率による符号長さ制御情報である。前記位置情報は、<表6>に示す前記DSCHのための符号化シンボルの位置及び前記DCHのための符号化シンボルの位置を示す情報である。前記符号化シンボル再配置器910によって分離された前記第2TFCI符号化シンボル及び前記第1TFCI符号化シンボルは、それぞれ第1復号器900及び第2復号器905に入力される。前記復号器900及び905は、前記符号長さ情報によってそれぞれ対応する符号を決定し、前記決定された符号によって前記第2TFCI符号化シンボル及び前記第2TFCI符号化シンボルを復号する。つまり、前記第1復号器900は、前記第2TFCI符号化シンボルを復号して第2TFCIビット(DSCHのためのTFCIビット)を出力する。前記第2復号器905は、前記第1TFCI符号化シンボルを復号して第1TFCIビット(DCHのためのTFCIビット)を出力する。
図18A及び図18Bは、本発明の他の実施形態による前記符号化シンボル再配置器910の詳細な構成を示す。図18Aを参照すると、前記符号化シンボル配置器は、貯蔵装置1801、制御器1810、及びスイッチから構成される。前記貯蔵装置1801は、前記デマルチプレクサ920から受信されたTFCI符号化シンボルを貯蔵する装置であり、前記制御器1810の制御によって、第1TFCI符号化シンボル及び第2TFCI符号化シンボルを区別する。前記制御器1810は、前記貯蔵装置1801及び前記スイッチを制御して、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルをそれぞれ復号器900及び905に出力する。さらに、1つの復号器を使用する場合、前記制御器1810は、2種類のTFCI符号化シンボルを区別して前記1つの復号器に提供する。前記制御器1810は、ソフトウェアによって具現することができる。この場合、前記ソフトウェアは、アドレス制御器になることができる。
図18Bを参照すると、前記符号化シンボル配置器は、貯蔵装置1821、制御器1820、マスク生成器1830、乗算器1815、及び乗算器1817から構成される。前記貯蔵装置1821は、図18Aに示す貯蔵装置1801と同一の動作を遂行する。前記制御器1820は、前記貯蔵装置1821を制御して前記デマルチプレクサ920からのTFCI符号化シンボルを前記第1乗算器1815及び前記第2乗算器1817に提供する。さらに、前記制御器1820は、前記マスク生成装置183を制御して第1TFCI符号化シンボル及び第2TFCI符号化シンボルを区別するためのマスクを生成する。前記マスク生成装置1830によって生成されたマスクは、前記第1乗算器1815及び前記第2乗算器1817に入力される。前記第1乗算器1815は、前記貯蔵装置1821からのTFCI符号化シンボルを対応するマスクと乗算して第1TFCI符号化シンボルを出力する。前記第2乗算器1817は、前記貯蔵装置1821からのTFCI符号化シンボルを対応するマスクと乗算して第2TFCI符号化シンボルを出力する。前記マスク生成装置1830は、<表6>に示す第1TFCI符号化シンボル及び第2TFCI符号化シンボルのシンボル配置パターンをマスクの形態で貯蔵するか、それとも<数式1>及び<数式2>を利用してマスクを生成する。前記マスクは、前記デマルチプレクサ920からのTFCI符号化シンボルを第1TFCI符号化シンボルと第2TFCI符号化シンボルに分離する。それぞれの前記乗算器1815及び1817が2種類のTFCI符号化シンボルを出力することができる場合、前記2つの乗算器のいずれか1つのみを使用して前記第1TFCI符号化シンボルと前記第2TFCI符号化シンボルを分離する。
図11は、図9に示す復号器900及び905の詳細な構造を示す。図11を参照すると、受信されたシンボルr(t)は0挿入器1100に提供され、それと同時に、符号長さ情報が制御器1130に提供される。前記制御器1130は、前記符号長さ情報に基づいて穿孔位置を決定し、前記決定された穿孔位置に対する制御情報を前記0挿入器1100に提供する。前記符号長さ情報は、前記符号器において使用された符号の長さまたは符号率を示し、前記制御情報は、穿孔位置を示す。前記穿孔位置は、前記符号器から受信されるビットに対応して所望する符号化シンボルの長さを得るために除去されたシンボルの位置を示す。<表7>は、前記符号長さに対応して貯蔵される穿孔位置を示す。
Figure 2004173302
<表7>においては、前記符号長さ情報が前記符号器において使用された符号率を示すと仮定する。前記符号率(k,n)は、nビットの入力ビットがk個の符号化シンボルに符号化されることを意味し、前記受信されたシンボルは、kの符号長さを有する。さらに、<表7>のF_nは、n個の穿孔位置を示す。<表7>から分かるように、前記制御情報(穿孔位置)は、前記受信されたシンボルの符号長さに関係なく、前記0挿入器1100が出力シンボルの個数(32)を維持することを可能にする。
<表7>を参照すると、前記制御器1130は、符号率(3,1)の場合は29個の穿孔位置に対する情報を、符号率(4,1)の場合は28個の穿孔位置に対する情報を、符号率(5,1)の場合は27個の穿孔位置に対する情報を、符号率(6,2)の場合は26個の穿孔位置に対する情報を、符号率(7,2)の場合は25個の穿孔位置に対する情報を、符号率(8,2)の場合は24個の穿孔位置に対する情報を、符号率(9,3)の場合は23個の穿孔位置に対する情報を、符号率(10,3)の場合は22個の穿孔位置に対する情報を、符号率(11,9)の場合は21個の穿孔位置に対する情報を、符号率(12,4)の場合は20個の穿孔位置に対する情報を、符号率(13,4)の場合は19個の穿孔位置に対する情報を、符号率(14,4)の場合は18個の穿孔位置に対する情報を、符号率(18,6)の場合は14個の穿孔位置に対する情報を、符号率(19,6)の場合は13個の穿孔位置に対する情報を、符号率(20,6)の場合は12個の穿孔位置に対する情報を、符号率(21,7)の場合は11個の穿孔位置に対する情報を、符号率(22,7)の場合は10個の穿孔位置に対する情報を、符号率(23,7)の場合は9個の穿孔位置に対する情報を、符号率(24,8)の場合は8個の穿孔位置に対する情報を、符号率(25,8)の場合は7個の穿孔位置に対する情報を、符号率(26,8)の場合は6個の穿孔位置に対する情報を、符号率(27,9)の場合は5個の穿孔位置に対する情報を、符号率(28,9)の場合は4個の穿孔位置に対する情報を符号率(29,9)の場合は3個の穿孔位置に対する情報を出力する。前述したそれぞれのケースに対して、前記穿孔位置は、前記符号器の説明において提示された通りである。
前記0挿入器1100は、前記制御情報によって前記受信シンボルの穿孔位置に0を挿入した後、長さ32のシンボル列(symbol stream)を出力する。前記シンボル列は、逆アダマール変換器(Inverse Fast Hadamard Transformer:以下、IFHTと称する)1120及び乗算器1102、1104、及び1106に入力される。前記乗算器1102、1104、1106に入力された前記シンボル列は、それぞれマスク生成器1110から生成されたマスク関数(mask function)M1、M2、及びM15と乗算される。前記乗算器1102、1104、1106の出力シンボルは、それぞれ対応するスイッチ1152、1154、及び1156に入力される。これと同時に、前記制御器1130は、前記符号長さ情報によって前記マスク関数を使用するかどうかを示すスイッチ制御情報を前記スイッチ1152、1154、及び1156にそれぞれ出力する。例えば、(3,1)、(4,1)、(5,1)、(6,2)、(7,2)、(8,2)、(9,3)、(10,3)、(11,3)、(12,4)、(13,4)、(14,4)、(18,6)、(19,6)、及び(20,6)符号器は、マスク関数を使用しないので、前記スイッチ制御情報によって前記スイッチ1152、1154、及び1156は全部連結を断つ。しかしながら、(21,7)、(22,7)、(23,7)符号器は1つの基底マスク関数(basis mask function)を使用するので、前記スイッチ1152のみが連結される。前述したように、前記制御器930は、前記符号率に基づいて使用されるマスク関数の個数によって前記スイッチ1152、1154、及び1156を制御する。そうすると、前記IFHT1120、1122、1124、及び1126は、前記0挿入器1100から受信された32個のシンボルに対して逆アダマール変換を遂行し、前記シンボルと前記送信装置において使用できる全てのウォルシュ符号との相関度を計算する。さらに、前記IFHTは、前記計算された相関度のうち最高の相関度及び前記最高の相関度を有するウォルシュ符号のインデックスを決定する。従って、前記IFHT1120、1122、1124、及び1126は、前記受信された信号と乗算された前記マスク関数のインデックス、前記最高の相関度、及び前記最高の相関度を有するウォルシュ符号のインデックスを相関度比較器1140に提供する。前記IFHT1120に提供される信号は、どのマスク関数とも乗算されないので、前記マスク関数の識別子は‘0’になる。前記相関度比較器1140は、前記IFHTから提供された相関度を比較することによって最高の相関度を決定し、前記最高の相関度を有するマスク関数のインデックスと前記ウォルシュ符号のインデックスを結合する。
7.受信器の第2実施形態
図10は、本発明の他の実施形態による図3及び図4に示す送信器に対応する受信器の構造を示す。図10を参照すると、ダウンリンクDPCHはデスクランブラー1040に入力され、それと同時に、スクランブリング符号発生器1045によって生成されたスクランブリング符号が前記デスクランブラー1040に入力される。前記デスクランブラー1040は、前記ダウンリンクDPCHを前記スクランブリング符号でデスクランブリングする。前記デスクランブリングされたダウンリンクDPCHは逆拡散器1030に入力され、それと同時に、拡散符号生成器1035によって生成された拡散符号が前記逆拡散器1030に入力される。前記逆拡散器1030は、前記デスクランブリングされたダウンリンクDPCHを前記拡散符号によってシンボル単位で逆拡散する。
前記逆拡散されたDPCHシンボルはデマルチプレクサ1020に入力され、前記デマルチプレクサ1020は、前記逆拡散されたDPCHシンボルをDPDCH、TPC、パイロットビットのような他の信号とTFCI符号化シンボルに逆多重化(分離)する。前記TFCI符号化シンボルは、符号化シンボル再配置器1010に入力される。前記符号化シンボル再配置器1010は、符号長さ情報及び位置情報によって、前記入力されたTFCI符号化シンボルを前記DSCHのための符号化シンボル(第2TFCI情報シンボル)及び前記DCHのための符号化シンボル(第1TFCI情報シンボル)に分離する。前記符号長さ情報は、前記DSCHのためのTFCIビットと前記DCHのためのTFCIビットの比率による符号長さ制御情報である。前記位置情報は、<表6>に示すDSCHのための符号化シンボルの位置及びDCHのための符号化シンボルの位置を示す情報である。
前記符号化シンボル再配置器1010は、図18A及び図18Bに示すような構造を有する。図18A及び図18Bのような構造を使用すると、前記符号化シンボル再配置器1010は、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを区別して順次に出力すべきである。前記分離された第2TFCI符号化シンボル及び前記第1TFCI符号化シンボルは、順次に復号器1000に入力される。前記復号器1000は、符号長さに対する制御情報(符号長さ情報)に対応する符号によって前記第1TFCI符号化シンボルまたは前記2TFCI符号化シンボルを復号する。従って、前記復号器1000は、第1TFCIビットまたは第2TFCIビットを出力する。前記復号器1000の動作は、図11に示す復号器の動作と同一である。
さらに、本発明は、多様な長さの符号を符号化する符号器に対応して、それぞれの情報ビット率に対する復号化の遂行ができる復号器を提供する。
以下、本発明の実施形態による復号器の動作に関して説明する。(6,2)、(7,2)、及び(8,2)符号器に対応する復号器として動作する時、前記復号器は、長さ4のウォルシュ符号器に対するIFHTを使用する。(9,3)、(10,3)、及び(11,3)符号器に対応する復号器として動作する時、前記復号器は、長さ8のウォルシュ符号器に対するIFHTを使用する。(12,4)、(13,4)、及び(14,4)符号器に対応する復号器として動作する時、前記復号器は、長さ16のウォルシュ符号器に対するIFHTを使用する。(16,5)符号器に対応する復号器として動作する時、前記復号器は、長さ16のウォルシュ符号器に対するIFHTを使用する。(18,6)、(19,6)、(20,6)、(21,7)、(22,7)、(23,7)、(24,8)、(25,8)、(26,8)、(27,9)、(28,9)、(29,9)、及び(32,10)符号器に対応する復号器として動作する時、前記復号器は、長さ32のウォルシュ符号器に対するIFHTを使用する。前記のような動作のために、前記復号器は、可変の長さを有する符号を支援できるIFHT構造を有するべきであり、本発明は、可変の長さを有する符号を支援できるIFHT構造を有する復号器を提供する。
8.実施形態の動作
以下、図16及び図17を参照して、符号器、復号器、シンボル配置器、及びシンボル再配置器の動作を説明する。
図16は、本発明の実施形態による符号器及び符号化シンボル配置器の動作を説明する。図16を参照すると、段階1601で、前記送信器は、HSM(Hard Split mode)において第1TFCIビット(DCHのためのTFCI情報ビット)及び第2TFCIビット(DSCHのためのTFCI情報ビット)の符号化を決定する。段階1602で、前記符号器は、前記第1TFCI符号化ビット及び第2TFCI符号化ビットを受信する。段階1603で、前記符号器は、本発明による方法によって、第1TFCI符号化ビット(32個の符号化シンボル)及び第2TFCI符号化ビット(32個の符号化シンボル)を符号化する。段階1604で、前記符号化シンボル配置器は、第1TFCI符号化シンボルのうち最適の性能を有する符号化シンボルを符号選択パターンによって選択し、さらに、第2TFCI符号化シンボルのうち最適の性能を有する符号化シンボルを符号選択パターンによって選択する。前記符号選択パターンは、<表5>に示す穿孔パターンと同一である。段階1605で、前記符号化シンボル配置器は、前記選択された第1TFCI符号化シンボル及び第2TFCI符号化シンボルを最適の時間伝送利得(Time Diversity gain)を得るためのシンボル配置パターンによって配置する。前記シンボル配置パターンは、<表6>に示すようである。図15に関連して説明したように、段階1603、1604、及び1605の動作は、1つの過程で遂行することもできる。段階1605の後、前記bビットは、段階1606で最終的に決定され、符号化及びシンボル配置過程を終了する。
図17は、本発明の実施形態による受信器における復号器及び符号化シンボル配置器の動作を示す。図17を参照すると、段階1701で、前記受信器は、ダウンリンクDPCHのダウンリンクDPCCH内のTFCIフィールドを通して伝送されるTFCI符号化シンボルを受信する。段階1702で、前記復号器は、第2TFCI符号化シンボルの位置情報によって、前記受信されたTFCI符号化シンボルのうち第2TFCI符号化シンボルの位置に0を挿入し、32個の符号化シンボルを有する第1TFCI符号語を生成する。さらに、前記復号器は、第1TFCI符号化シンボルの位置情報によって前記受信されたTFCI符号化シンボルのうち第1TFCI符号化シンボルの位置に0を挿入し、32個の符号化シンボルを有する第2TFCI符号語を生成する。図18A及び図18Bに関連して説明したように、マスクを利用して前記第1TFCI符号化シンボルと前記第2TFCI符号化シンボルを区別することができる。前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルの位置情報は、図16の段階1604で使用されたパターンと同一である。穿孔または選択されなかったシンボルの位置に0を挿入する理由は、前記復号器の正しい動作を保障するためである。段階1703で、前記復号器は、前記生成された第1TFCI符号語及び第2TFCI符号語の相関度を計算する。段階1704で、前記復号器は、最大の相関度を有する第1TFCI符号語及び第2TFCI符号語の値またはインデックスを出力する。段階1705で、前記復号器は、第1TFCI符号語及び第2TFCI符号語の復号過程を完了する。
以上、HSMにおいて第1TFCI情報ビットの数と第2TFCI情報ビットの数との和が10である場合の符号化方法、c 及びc をbビットにマッピングする方法、及びbビットをdビットにマッピングする方法を説明した。さらに、送受信器、符号器、及び復号器の動作に関して説明した。従来には、第1TFCI情報ビットの数と第2TFCI情報ビットの数との和が10より小さい場合、LSMは使用できるが、HSMは使用できなかった。つまり、第1TFCI情報ビットの数及び第2TFCI情報ビットの数が両方とも5より小さい時のみに、前記HSMが使用できる。従来には、前記HSMにおいて(16,5)符号器のみを使用した。従って、第1TFCI情報ビットの数が5より大きいか、それとも第2TFCI情報ビットの数が5より大きい場合、前記HSMは使用できなかった。しかしながら、本発明による24種類の符号が生成できる符号器を使用する場合、前記TFCI情報ビットの数に条件がないので、前記TFCI情報ビットの信頼性のある伝送ができるようになる。つまり、前記TFCI情報ビットをどの符号で符号化するかを決定することができる。従って、第1TFCI符号または第2TFCI符号を別に、それとも第1TFCI符号及び第2TFCI符号を同時に、信頼度を高めて伝送することもできる。
前記符号器が図4の構造を有し、<表4>の穿孔パターンを使用すると仮定して、本発明を詳細に説明する。本発明は、前記符号器が他の構造を有し、他の穿孔パターンを使用する場合にも適用することができる。
例1.第1TFCI情報ビットと第2TFCI情報ビットとの比率が2:6である場合
前記第1TFCI情報ビットと第2TFCI情報ビットの比率が2:6である場合、従来のHSM方法は、前記第1TFCI情報ビットを符号化して伝送することができるが、前記第2TFCI情報ビットは符号化して伝送することができない。しかしながら、本発明による符号器を使用する場合、前記第1TFCI情報ビットは、6シンボル、7シンボル、または8シンボルに符号化され、前記第2TFCI情報ビットは、18シンボル、19シンボル、または20シンボルに符号化される。本発明による符号器によって符号化された第1TFCI符号化シンボルと第2TFCI符号化シンボルとの和は、最小24になり、最大28になる。前記和が基本符号化シンボルの数である32より小さい場合、シンボルを処理する最も単純な方法は、不連続伝送区間(Discontinuous Transmission:以下、DTXと称する)によって24シンボルまたは28シンボルのみを伝送することである。この方法は、簡単な伝送方法であるが、前記DTX区間で他の情報を伝送することができないので、資源浪費の結果になる。さらに、前記符号化シンボルの伝送休止区間のため、前記第1TFCI情報ビット及び前記第2TFCI情報ビットの符号化性能をもっと高めることができない。
例1において、第1TFCIに優先権を与えて信頼度または性能を高めるか、第2TFCIに優先権を与えて信頼度または性能を高めるか、または、第1TFCI及び第2TFCIの両方の性能を高めるかによって、符号化方法が変化する。
前記第1TFCIに優先権を与えて信頼度または性能を高める場合、前記第2TFCI情報ビットは、(18,6)符号器、(19,6)符号器、または(20,6)符号器を使用して符号化され、前記第1TFCI情報ビットは、(14,4)符号器、(13,4)符号器、または(12,4)符号器を使用して符号化される。さらに、第1TFCI情報ビットを(6,2)符号器、(7,2)符号器、または(8,2)符号器によって符号化してから繰り返して伝送することによって、性能または信頼度を高める方法がある。前記第1TFCI情報ビットを(14,4)符号器、(13,4)符号器、または(12,4)符号器を使用して符号化することによって第1TFCI符号の性能または信頼度を高める方法において、2ビットの実質的な情報ビットを除いた残りの2ビットに0が挿入されて符号化される。前記第1TFCIを繰り返した後、前記繰り返された第1TFCI符号化シンボルと第2TFCI符号化シンボルの和が32より大きい値になることができる。前記繰り返された第1TFCI符号化シンボルと第2TFCI符号化シンボルの和が32を超過する場合、前記システムは3GPP標準と互換できなくなるので、ハードウェアの複雑度が増加する。逆に、例1のように前記第1TFCI符号化シンボルと第2TFCI符号化シンボルの和が32より小さい場合、前記第1TFCI情報ビットと前記第2TFCI情報ビットの和が10である場合に比べて符号選択の制限が低減する。つまり、第1TFCI情報ビットと第2TFCI情報ビットの和が10である場合、前記符号化シンボルの和が32である符号を選択する必要がある。しかしながら、例1のように与えられた情報ビットのために最大の符号率を使用しても前記符号化シンボルの和が32より小さい場合、前記TFCI情報ビットの符号率は、前記符号化シンボルの和が32になる条件内で性能が改善されるように決定されることができる。
一方、例1において、前記第2TFCIに優先権を与えて信頼度または性能を高める場合、前記第1TFCI情報ビットは、(6,2)符号器、(7,2)符号器、または(8,2)符号器を使用して符号化され、前記第2TFCI情報ビットは、(26,8)符号器、(25,8)符号器、または(24,8)符号器を使用して符号化される。さらに、(20,6)符号器、(19,6)符号器、または(18,6)符号器を使用して前記情報ビットを符号化してから前記符号化ビットを繰り返して伝送することによって、信頼度または性能を高めることができる。前記第2TFCIを繰り返した後、前記第1TFCI符号化シンボルと前記繰り返された第2TFCI符号化シンボルの和が32より大きくなることができる。しかしながら、前記第1TFCI符号化シンボルと前記第2TFCI符号化シンボルの和が32より大きくなる場合、前記システムは、3GPP標準と互換できなくなる。
例1において、第1TFCI及び第2TFCIの両方の信頼度または性能を改善する方法は、第1TFCI情報ビットの数を3に増加させ、第2TFCI情報ビットの数を7に増加させて符号化する。つまり、第1TFCI情報ビットを(9,3)符号器、(10,3)符号器、または(11,3)符号器によって符号化し、第2TFCI情報ビットを(23,7)符号器、(22,7)符号器、または、(21,7)符号器によって符号化して伝送する。この方法は、前記符号化シンボルの和が32より大きい時のみに使用されることができる。前記符号化シンボルの和が32より大きい場合、前述したような問題点が発生する。他の方法は、第1TFCI情報ビットを(6,2)符号器、(7,2)符号器、または(8,2)符号器によって符号化し、第2TFCI情報ビットを(18,6)符号器、(19,6)符号器、(20,6)符号器によって符号化して、前記符号化ビットを繰り返して伝送する方法である。前記繰り返して伝送される符号化シンボルの和は、32を超過してはいけない。前記第1TFCI情報ビットを符号化する符号器は3種類があり、前記第2TFCI情報ビットを符号化する符号器も3種類がある。前記符号器のうち、最高の性能を有する符号器が選択される。この時、前記符号器によって繰り返されるシンボルの数については、前記選択された符号器のシンボルをより多く繰り返して伝送することができる。
例2.第1TFCI情報ビットと第2TFCI情報ビットの比が3:4である場合
第1TFCI情報ビットと第2TFCI情報ビットの比率が3:4である場合、つまり、前記第1TFCI情報ビットの数及び第2TFCI情報ビットの数が5より大きくない場合、前記従来のHSM方法は、前記第1TFCI情報ビット及び前記第2TFCI情報ビットをそれぞれまたは順次に(16,5)符号化して伝送する。しかしながら、本発明による符号器が使用される場合、前記第1TFCI情報ビットは、9シンボル、10シンボル、または11シンボルに符号化され、前記第2TFCI情報ビットは、12シンボル、13シンボル、または14シンボルに符号化される。本発明による符号器によって符号化された第1TFCI符号化シンボルと第2TFCI符号化シンボルの和は、最大25になる。前記和が基本符号化シンボルの数である32より小さい場合、前記シンボルを処理する最も単純な方法は、21シンボルまはた24シンボルのみをDTXによって伝送することである。この方法は、最も簡単に伝送できる方法であるが、前記DTX区間で他の情報を伝送することができないので、資源浪費の結果になる。さらに、前記符号化シンボルの伝送休止区間のため、前記第1TFCI情報ビット及び第2TFCI情報ビットの符号化性能をもっと高めることができない。
例2において、第1TFCIに優先権を与えて信頼度または性能を高めるか、第2TFCIに優先権を与えて信頼度または性能を高めるか、第1TFCI及び第2TFCIの両方ともの性能を高めるかによって、符号化方法が変化する。
前記第1TFCIに優先権を与えて信頼度または性能を高める場合、前記第2TFCI情報ビットを(12,4)符号器、(13,4)符号器、または(14,4)符号器を使用して符号化し、第1TFCI情報ビットを(20,6)符号器、(19,6)符号器、または(18,6)符号器を使用して符号化する。さらに、その他に、第1TFCI情報ビットを(9,3)符号器、(10,3)符号器、または(11,3)符号器によって符号化した後、前記第1TFCI情報ビットを繰り返して伝送することによって、性能または信頼度を高める方法がある。前記第1TFCI情報ビットを(20,6)符号器、(19,6)符号器、または(18,6)符号器を使用して第1TFCI符号の性能または信頼度を高める方法において、3ビットの実質的な情報ビットを除いた残りの3ビットに0が挿入されて符号化される。前記第1TFCIを繰り返した後、前記繰り返された第1TFCI符号化シンボルと前記第2TFCI符号化シンボルとの和が32を超過することができる。しかしながら、前記1TFCI符号化シンボルと第2TFCI符号化シンボルとの和が32より大きくなると、前記システムは3GPP標準と互換できなくなるので、ハードウェアの複雑度が増加する。逆に、例2のように第1TFCI符号化シンボルと第2TFCI符号化シンボルとの和が32より小さい場合、前記第1TFCI符号化シンボルと前記第2TFCI情報ビットとの和が10である場合に比べて、符号選択の制限が低減する。つまり、前記第1TFCI符号化シンボルと前記第2TFCI情報ビットとの和が10である場合、前記符号化シンボルの和が32になる符号を選択すべきである。しかしながら、例2において与えられた情報ビットに対して最大の符号率を使用しても前記符号化シンボルの和が32より小さい場合、前記TFCI情報ビットの符号率は、前記符号化シンボルの和が32である条件内で性能が改善されるように決定されることができる。
一方、例2において、第2TFCIに優先権を与えて信頼度または性能を高める場合、第1TFCI情報ビットを(9,3)符号器、(10,3)符号器、または(11,3)符号器を使用して符号化し、第2TFCI情報ビットを(23,7)符号器、(22,7)符号器、または(21,7)符号器を使用して符号化する。さらに、(14,4)符号器、(13,4)符号器、(12,4)符号器を使用して前記情報ビットを符号化した後、前記符号化ビットを繰り返して伝送することによって、信頼度または性能を高めることができる。前記第2TFCIを繰り返した後、前記繰り返された第2TFCI符号化シンボルと前記第1TFCI符号化シンボルの和が32を超過することができる。しかしながら、前記第1TFCI符号化シンボルと前記第2TFCI符号化シンボルの和が32を超過する場合、前記システムは3GPP標準と互換できなくなる。
最後に、例2において、第1TFCI及び第2TFCIの両方の信頼度または性能を改善する方法は、第1TFCI情報ビットと第2TFCI情報ビットの和が10になるように前記第1TFCI情報ビット及び前記第2TFCI情報ビットの数を増加させ、前記増加された情報ビットの数に適した符号器を使用する方法である。例えば、第1TFCI情報ビットを(14,4)符号器、(13,4)符号器、または(12,4)符号器によって符号化し、第2TFCI情報ビットを(18,6)符号器、(19,6)符号器、または(18,6)符号器によって符号化して伝送する方法を使用することができる。この方法は、前記第1TFCI情報ビットと前記第2TFCI情報ビットの和が10を超過しなく、前記符号化シンボルの和が32を超過しない時のみに使用される。前記符号化シンボルの和が32を超過する場合は、前述したような問題点が発生する。その他の方法として、前記第1TFCI情報ビットを(9,3)符号器、(10,3)符号器、または(11,3)符号器によって符号化し、第2TFCI情報ビットを(12,4)符号器、(13,4)符号器、または(14,4)符号器によって符号化した後、前記符号化シンボルを繰り返して伝送する方法がある。前記繰り返して伝送される符号化シンボルの和は、32を超過してはいけない。前記第1TFCI情報ビットを符号化する符号器は3種類があり、前記第2TFCI情報ビットを符号化する符号器も3種類がある。前記符号器のうち、最高の性能を有する符号器が選択される。前記符号器によって繰り返されるシンボルの数について、前記選択された符号器のシンボルはより多く繰り返されて伝送される。さらに、前記第1TFCI情報ビット及び前記第2TFCI情報ビットを高い信頼度または性能で伝送することにおいて、符号率を変更する方法及び前記繰り返して伝送する方法を混用することができる。
例1及び例2に関連して説明した前記HSMにおける符号選択方法に対する決定基準は、下記のように要約される。
基準1:第1TFCI情報ビットまたは第2TFCI情報ビットの数が5ビットを超過する
- 第1TFCIに優先権を与える場合、前記送信器は、第2TFCI符号器を固定した後、第1TFCIの符号率を変更して伝送するか、それとも実質的な情報ビットの数を考慮して第1TFCIを符号化した後、前記符号化ビットを繰り返して伝送する。
- 第2TFCIに優先権を与える場合、前記送信器は、第1TFCI符号器を固定した後、第2TFCIの符号率を変更して伝送するか、それとも実質的な情報ビットの数を考慮して第2TFCIを符号化した後、前記符号化ビットを繰り返して伝送する。
- 第1TFCI及び第2TFCIの両方に優先権を与える場合、前記送信器は、第1TFCI及び第2TFCIの符号率を変更するか、それとも第1TFCI及び第2TFCIの実質的な情報ビットを考慮することによって符号化を遂行した後、前記符号化ビットを繰り返して伝送する。前記符号率を変更する方法及び前記繰り返して伝送する方法は混用することができる。
基準2:第1TFCI情報ビットまたは第2TFCI情報ビットの数が5ビットを超過しない
- 前記送信器は、(16,5)符号器を使用して第1TFCI情報ビット及び第2TFCI情報ビットを符号化して伝送する。
- その他の場合は、基準1と同一である。
図12を参照して、<表5>の穿孔パターン及び<表1>の符号率を使用して、前述した基準に基づいた符号選択方法に関して説明する。
図12を参照すると、段階1201で、第1TFCI(第1情報ビット)及び第2TFCI(第2情報ビット)の伝送必要性が発生する。つまり、ノードBがUEに前記DSCHを伝送する必要がある場合、送信器は、前記DSCHのためのTFCI及び前記DCHのためのTFCIを受信する。段階1202で、第1情報ビットと第2情報ビットの和が10であるか否かを検査する。前記第1情報ビットと前記第2情報ビットの和が10である場合、前記送信器は、段階1208で、前記第1情報ビット及び前記第2情報ビットのために使用される符号を決定する。
前記第1情報ビットと前記第2情報ビットの比が3:7である場合を例に挙げて、段階1208の符号選択過程を説明する。この場合、前記第1情報ビットの符号器は、(9,3)符号器、(10,3)符号器、または(11,3)符号器であり、前記第2情報ビットの符号器は、(23,7)符号器、(22,7)符号器、または(21,7)符号器である。ここで、前記符号化シンボルの和は32になるべきである。前記情報ビットの種類によって3種類の符号率を選択する基準は、(1)前記第1情報ビットに優先権を与えて余分の2シンボルを追加する符号率を選択するか、(2)前記第2情報ビットに優先権を与えて余分の2シンボルを追加する符号率を選択するか、(3)前記第1情報ビット及び前記第2情報ビットに余分のシンボルを1つずつ追加する符号率を選択することである。段階1208で、前記第1情報ビット及び前記第2情報ビットのために使用される符号率が決定されると、前記送信器は、段階1209で、前記決定された符号率で前記第1情報ビット及び第2情報ビットを符号化する。前記送信器は、段階1210で、前記符号化された第1TFCI符号化シンボル及び第2TFCI符号化シンボルを多重化する。
しかしながら、段階1202で、前記第1情報ビットと前記第2情報ビットの和が10より小さいと判断される場合、前記送信器は、段階1203で、前記第1情報ビットの数が5を超過するか、または、第2情報ビットの数が5を超過するかを検査する。前記第1情報ビットの数及び前記第2情報ビットの数のいずれかが5を超過すると、前記送信器は段階1204に進行する。しかしながら、前記第1情報ビットの数及び前記第2情報ビットの数が両方とも5を超過しない場合、前記送信器は段階1221に進行する。段階1221で、前記送信器は、前記第1情報ビット及び前記第2情報ビットを(16,5)符号器を使用して符号化するか否かを判断する。前記送信器は、前記(16,5)符号器を使用しないと判断する場合、段階1206に進行する。逆に、前記(16,5)符号器を使用すると判断する場合は、段階1209に進行する。
段階1204で、前記送信器は、前記第1情報ビットまたは前記第2情報ビットの伝送においてDTXを使用するか否かを検査する。前記送信器は、DTXを使用すると判断する場合、段階1208に進行する。逆に、前記DTXを使用しないと判断する場合、段階1205に進行する。
前記第1情報ビットと前記第2情報ビットとの比が3:4である場合において、段階1208の過程を説明する。この場合、前記第1情報ビットの符号器として、(9,3)符号器、(10,3)符号器、または(11,3)符号器のいずれか1つを選択し、前記第2情報ビットの符号器として、(12,4)符号器、(13,4)符号器、(14,4)符号器のいずれか1つを選択する。段階1208で、前記第1情報ビット及び前記第2情報ビットの数が両方とも5を超過しない場合に前記DTXを使用すると、前記符号器の選択に制約はないが、前記符号化シンボルの和が32を超過してはいけない。
段階1205で、前記送信器は、第1TFCI及び第2TFCIの両方の信頼度または性能を高めて伝送するか否かを決定する。前記送信器は、第1TFCI及び第2TFCIの両方の性能または信頼度を高めて伝送すると決定する場合、段階1207で、前記符号率増加方法、前記反復伝送方法、または前記2つの方法の混用方法のいずれか1つの方法を選択する。段階1208で、前記送信器は、段階1207で選択された方法によって、第1TFCI及び第2TFCIのために使用される符号を決定する。前記送信器は、段階1209で、前記選択された方法によって第1TFCI情報ビット及び第2TFCI情報ビットを符号化した後、段階1210で、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを多重化する。例えば、前記送信器は、段階1207で、符号率増加方法によって第1TFCI及び第2TFCIの性能または信頼度を高めると決定する場合、段階1209で、前記符号化した第1TFCI符号化シンボル及び第2TFCI符号化シンボルを段階1210で多重化する。前記送信器は、段階1207で、反復伝送方法によって第1TFCI及び第2TFCIの性能または信頼度を高めて伝送すると決定する場合、段階1209で、前記符号化した第1TFCI符号化シンボル及び第2TFCI符号化シンボルを繰り返し、段階1210で、多重化する。または、前記送信器は、段階1210で、前記段階1209で符号化した第1TFCI符号化シンボル及び第2TFCI符号化シンボルを繰り返してから多重化する。
前記送信器は、段階1205で、第1TFCIまたは第2TFCIの1つのみの信頼度または性能を高めて伝送すると決定する場合、段階1206で、第1TFCIまたは第2TFCIのうち、どちらのTFCIに優先権を与えるかを決定する。前記送信器は、前記情報ビットの数に関係なく高い信頼度で第1TFCI情報ビットが伝送される場合、第1TFCIに優先権を与える。さらに、前記送信器は、前記UEがソフトハンドオーバー地域に位置する時、前記DSCHを受信するノードB以外のノードBが前記DSCHのための第2TFCI情報ビットを伝送することができない場合に備えて高い信頼度で前記第2TFCI情報ビットを伝送する場合に、前記第2TFCIに優先権を与える。さらに、前記送信器は、前記情報ビットの数に関係なく高い信頼度で前記第2TFCI情報ビットを伝送する時に、前記第2TFCIに優先権を与える。前記送信器は、段階1206で、第1TFCIまたは第2TFCIの性能または信頼度を高めて伝送すると決定する場合、段階1207で、前述した符号率増加方法、反復伝送方法、または前記2つの方法の混用方法を使用して、前記第1TFCIまたは第2TFCIの性能または信頼度を高めて伝送する方法を決定する。前記送信器は、段階1208で、前記段階1207で決定された方法によって第1TFCI及び第2TFCIのために使用される符号を決定する。前記送信器は、段階1209で、前記決定された方法によって第1TFCI情報ビット及び第2TFCI情報ビットを符号化した後、段階1210で、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを多重化する。前記送信器は、段階1207で、符号率増加方法によって第1TFCIまたは第2TFCIの性能または信頼度を高めて伝送すると決定する場合、段階1209で符号化した第1TFCI符号化シンボル及び第2TFCI符号化シンボルを段階1210で多重化する。前記送信器は、段階1207で、反復伝送方法によって第1TFCIまたは第2TFCIの性能または信頼度を高めて伝送すると決定する場合、段階1209で、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを繰り返した後、段階1210で多重化する。または、前記送信器は、段階1210で、段階1209で符号化した第1TFCI符号化シンボル及び第2TFCI符号化シンボルを繰り返してから多重化する。
前述の如く、本発明の詳細な説明では具体的な実施形態を参照して詳細に説明してきたが、本発明の範囲は前記実施形態によって限られるべきではなく、本発明の範囲内で様々な変形が可能であるということは、当該技術分野における通常の知識を持つ者には明らかである。
従来の硬分割モード(HSM)による送信器の構造を示す図である。 本発明の実施形態によるノードB送信器の構造を示す図である。 本発明の実施形態によるノードB送信器の他の構造を示す図である。 図2及び図3に示す符号器の詳細な構造を示す図である。 ノードBからUEまで伝送されるダウンリンクラジオフレームの構造を示す図である。 図2に示すシンボル配置器の詳細な構造を示す図である。 図3に示す選別出力器の詳細な構造を示す図である。 図3に示すシンボル配置器の詳細な構造を示す図である。 本発明の実施形態によるUE受信器の構造を示す図である。 本発明の他の実施形態によるUE受信器の他の構造を示す図である。 図10に示す受信器に使用される復号器の詳細な構造を示す図である。 本発明の実施形態による第1TFCI及び第2TFCIのために使用される符号を選択する方法を示す図である。 本発明の実施形態による符号器とシンボル配置器との他の関係を示す図である。 本発明の実施形態による符号器とシンボル配置器とのまた他の関係を示す図である。 本発明の実施形態による符号器とシンボル配置器とのまた他の関係を示す図である。 本発明の実施形態による符号化動作を示す図である。 本発明の実施形態による復号化動作を示す図である。 本発明の実施形態によるシンボル配置器の詳細な構造を示す図である。 本発明の実施形態によるシンボル配置器の詳細な他の構造を示す図である。 本発明の実施形態による符号化シンボル配置器の構造を示す図である。
符号の説明
200 第1符号器
205 第2符合器
250 第1TFCIビット発生器
255 第2TFCIビット発生器
301 第2TFCIビット発生器
303 第1TFCIビット発生器
310 選別出力器
311 符号器
330 制御器
713 貯蔵装置
400 ウォルシュ符号生成器
404 マスク生成器
410・412・414・416・418・420・422・424・426・428 乗算器
440 排他的加算器
450 制御器
460 穿孔器

Claims (12)

  1. 専用チャネル(DCH)のための(3k+1)個の第1伝送形式表示ビット(TFCI)シンボル及びダウンリンク共有チャネル(DSCH)のための(31−3k)個の第2TFCIシンボルを受信する移動通信システムの受信装置で、kビットの第1TFCI及び(10−k)ビットの第2TFCIを復号する装置において、
    k値によって専用物理制御チャネル(DPCH)を通して伝送される前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを分離して再配列する符号化シンボル再配置器と、
    前記第1TFCI符号化シンボルを復号して前記kビットの第1TFCIを出力し、前記符号化した第2TFCIを復号して(10−k)ビットの第2TFCIビットを出力する少なくとも1つの復号器と、
    を含むことを特徴とする装置。
  2. 前記符号化シンボル再配置器は、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを多重化することによって得られる符号化シンボルから、下記の数式によって決定された位置に存在する前記第1TFCI符号化シンボルを分離することを特徴とする請求項17記載の装置。
    Figure 2004173302
    ここで、nは、前記第1TFCI符号化シンボルの総数であり、iは、前記第1TFCI符号化シンボルのうち任意の符号化シンボルを示すインデックスである。
  3. 前記符号化シンボル再配置器は、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを多重化することによって得られる符号化シンボルから、下記の数式によって決定された位置に存在する前記第2TFCI符号化シンボルを分離することを特徴とする請求項17記載の装置。
    Figure 2004173302
    ここで、nは、前記第1TFCI符号化シンボルの総数であり、mは、前記第2TFCI符号化シンボルの総数であり、iは、前記第1TFCI符号化シンボルのうち任意の符号化シンボルを示すインデックスである。
  4. 専用チャネル(DCH)のための(3k+1)個の第1伝送形式表示ビット(TFCI)シンボル及びダウンリンク共有チャネル(DSCH)のための(31−3k)個の第2TFCIシンボルを受信する移動通信システムの受信装置で、kビットの第1TFCI及び(10−k)ビットの第2TFCIを復号する方法において、
    k値によって専用物理制御チャネル(DPCH)を通して伝送される前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを分離して再配列する過程と、
    前記第1TFCI符号化シンボルを復号して前記kビットの第1TFCIビットを出力する過程と、
    前記第2TFCI符号化シンボルを復号して(10−k)ビットの第2TFCIビットを出力する過程と、
    を含むことを特徴とする方法。
  5. 下記の数式によって決定された位置に存在する前記第1TFCI符号化シンボルは、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを多重化することによって得られる符号化シンボルから分離されることを特徴とする請求項20記載の方法。
    Figure 2004173302
    ここで、nは、前記第1TFCI符号化シンボルの総数であり、iは、前記第1TFCI符号化シンボルのうち任意の符号化シンボルを示すインデックスである。
  6. 下記の数式によって決定された位置に存在する前記第2TFCI符号化シンボルは、前記第1TFCI符号化シンボル及び前記第2TFCI符号化シンボルを多重化することによって得られる符号化シンボルから分離されることを特徴とする請求項20記載の方法。
    Figure 2004173302
    ここで、nは、前記第1TFCI符号化シンボルの総数であり、mは、前記第2TFCI符号化シンボルの総数であり、iは、前記第1TFCI符号化シンボルのうち任意の符号化シンボルを示すインデックスである。
  7. kビットの第1TFCIビットを第1符号率で符号化して(3k+1)個の第1TFCI符号化シンボルを出力し、(10−k)ビットの第2TFCIビットを第2符号率で符号化して(31−3k)個の第2TFCI符号化シンボルを出力する符号器であって、
    少なくとも1つの第1基底符号語を生成するウォルシュ符号生成器と、
    全てのシンボルが1である第2基底符号語を生成する1符号生成器と、
    少なくとも1つの第3基底符号語を生成するマスク生成器と、
    前記第1TFCIビットまたは前記第2TFCIビットの各ビットを、前記第1,第2および第3基底符号語のうちの互いに異なる基底符号語に乗算する乗算器と、
    前記乗算器による乗算結果をシンボル単位で排他的加算する排他的加算器と、
    符号長さ情報を受信し、前記符号長さ情報に基づいて穿孔位置を示す制御信号を生成する制御器と、
    前記排他的加算器から出力されるシンボル列のうち、前記制御信号が示す穿孔位置のシンボルを穿孔し、穿孔されなかった残りのシンボルを出力する穿孔器と
    を具備することを特徴とする符号器。
  8. 前記TFCI符号化シンボルは下記の数式によって計算される位置で多重化されることを特徴とする請求項7記載の符号器。
    Figure 2004173302
    ここで、nは、前記第1TFCI符号化シンボルの総数であり、iは、前記第1TFCI符号化シンボルのうち任意の符号化シンボルを示すインデックスである。
  9. 前記符号化した第2TFCIは下記の数式によって計算される位置で多重化されることを特徴とする請求項7記載の符号器。
    Figure 2004173302
    ここで、nは、前記第1TFCI符号化シンボルの総数であり、mは、前記第2TFCI符号化シンボルの総数であり、iは、前記第1TFCI符号化シンボルのうち任意の符号化シンボルを示すインデックスである。
  10. kビットの第1TFCIビットを第1符号率で符号化して(3k+1)個の第1TFCI符号化シンボルを出力し、(10−k)ビットの第2TFCIビットを第2符号率で符号化して(31−3k)個の第2TFCI符号化シンボルを出力する符号化方法であって、
    少なくとも1つの第1基底符号語を生成する段階と、
    全てのシンボルが1である第2基底符号語を生成する段階と、
    少なくとも1つの第3基底符号語を生成する段階と、
    前記第1TFCIビットまたは前記第2TFCIビットの各ビットを、前記第1,第2および第3基底符号語のうちの互いに異なる基底符号語に乗算する段階と、
    前記乗算段階による乗算結果をシンボル単位で排他的加算する段階と、
    符号長さ情報を受信し、前記符号長さ情報に基づいて穿孔位置を示す制御信号を生成する段階と、
    前記排他的加算段階から出力されるシンボル列のうち、前記制御信号が示す穿孔位置のシンボルを穿孔し、穿孔されなかった残りのシンボルを出力する段階と
    を具備することを特徴とする符号化方法。
  11. 前記TFCI符号化シンボルは下記の数式によって計算される位置で多重化されることを特徴とする請求項10記載の方法。
    Figure 2004173302
    ここで、nは、前記第1TFCI符号化シンボルの総数であり、iは、前記第1TFCI符号化シンボルのうち任意の符号化シンボルを示すインデックスである。
  12. 前記符号化した第2TFCIは下記の数式によって計算される位置で多重化されることを特徴とする請求項10記載の方法。
    Figure 2004173302
    ここで、nは、前記第1TFCI符号化シンボルの総数であり、mは、前記第2TFCI符号化シンボルの総数であり、iは、前記第1TFCI符号化シンボルのうち任意の符号化シンボルを示すインデックスである。

JP2004006033A 2001-07-09 2004-01-13 符号分割移動通信システムにおける硬分割モードのための伝送形式組み合わせ表示ビットのシンボルマッピング装置及び方法 Pending JP2004173302A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR20010044673 2001-07-09
KR20010051605 2001-08-25
KR20010052596 2001-08-29

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2002200581A Division JP3730195B2 (ja) 2001-07-09 2002-07-09 符号分割移動通信システムにおける硬分割モードのための伝送形式組み合わせ表示ビットのシンボルマッピング装置及び方法

Publications (1)

Publication Number Publication Date
JP2004173302A true JP2004173302A (ja) 2004-06-17

Family

ID=27350498

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2002200581A Expired - Fee Related JP3730195B2 (ja) 2001-07-09 2002-07-09 符号分割移動通信システムにおける硬分割モードのための伝送形式組み合わせ表示ビットのシンボルマッピング装置及び方法
JP2004006033A Pending JP2004173302A (ja) 2001-07-09 2004-01-13 符号分割移動通信システムにおける硬分割モードのための伝送形式組み合わせ表示ビットのシンボルマッピング装置及び方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2002200581A Expired - Fee Related JP3730195B2 (ja) 2001-07-09 2002-07-09 符号分割移動通信システムにおける硬分割モードのための伝送形式組み合わせ表示ビットのシンボルマッピング装置及び方法

Country Status (11)

Country Link
US (2) US7436806B2 (ja)
JP (2) JP3730195B2 (ja)
KR (1) KR100450959B1 (ja)
CN (1) CN100418311C (ja)
AU (1) AU2002300026B2 (ja)
CA (1) CA2392812C (ja)
DE (1) DE10230942B4 (ja)
FI (1) FI118944B (ja)
FR (1) FR2829641B1 (ja)
GB (1) GB2380105B (ja)
SE (1) SE524854C2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008514058A (ja) * 2004-09-20 2008-05-01 ファーウェイチーシュヨウシェンゴンス E−dch専用物理制御チャネルの符号化方法及び符号化装置
JP2011512100A (ja) * 2008-02-11 2011-04-14 ゼットティーイー (ユーエスエー) インコーポレイテッド 複数の独立情報メッセージを統合して符号化する方法およびシステム
US7995552B2 (en) 2001-06-28 2011-08-09 Samsung Electronics Co., Ltd Apparatus and method for transmitting TFCI bits for a hard split mode in a CDMA mobile communication system

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10159637C1 (de) * 2001-12-05 2003-08-07 Siemens Ag Verfahren zur Zuweisung von Übertragungskanälen in einer Mobilfunkzelle für einen Multicast-Dienst
ES2383277T3 (es) * 2002-11-07 2012-06-19 Core Wireless Licensing S.à.r.l. Transmisión de datos en formato de transporte
US20040100918A1 (en) * 2002-11-27 2004-05-27 Antti Toskala Method and system for forwarding a control information
JP3742055B2 (ja) * 2002-11-27 2006-02-01 埼玉日本電気株式会社 無線基地局装置、及びそれに用いるtfci復号特性を利用する復号装置とその復号方法
KR100548346B1 (ko) 2003-05-13 2006-02-02 엘지전자 주식회사 이동통신 시스템에서의 tfci 전송 방법
US7474643B2 (en) 2003-10-02 2009-01-06 Qualcomm Incorporated Systems and methods for communicating control data using multiple slot formats
US7283492B2 (en) * 2003-10-02 2007-10-16 Qualcomm Incorporated Systems and methods for multiplexing control information onto a physical data channel
UA83256C2 (ru) * 2003-10-02 2008-06-25 Квелкомм Инкорпорэйтед Система и способ мультиплексирования данных управления для множества каналов передачи данных в одном канале управления (варианты)
DE10347395A1 (de) * 2003-10-09 2005-05-12 Ihp Gmbh Ultrabreitband-Kommunikationssystem für sehr hohe Datenraten
US7721179B2 (en) * 2004-09-15 2010-05-18 Samsung Electronics Co., Ltd. Method and apparatus for encoding/decoding transmission information in mobile telecommunication system
US7386820B1 (en) * 2004-12-10 2008-06-10 Synopsys, Inc. Method and apparatus for formally checking equivalence using equivalence relationships
WO2006090872A1 (ja) * 2005-02-25 2006-08-31 Nec Corporation 符号系列送信方法、無線通信システム、送信機ならびに受信機
CN1667988B (zh) * 2005-04-18 2010-06-09 中兴通讯股份有限公司 一种实现传输格式组合计算值到传输格式指示的解析方法
JP4065283B2 (ja) * 2005-07-06 2008-03-19 松下電器産業株式会社 送信方法
US8780944B2 (en) * 2005-08-26 2014-07-15 Qualcomm Incorporated Method and apparatus for reliable signaling in wireless communication
KR101459147B1 (ko) * 2008-02-04 2014-11-10 엘지전자 주식회사 무선통신 시스템에서 전송 파워 제어 명령 전송 방법
US8788918B2 (en) * 2008-03-20 2014-07-22 Marvell World Trade Ltd. Block encoding with a variable rate block code
US8331483B2 (en) 2009-08-06 2012-12-11 Lg Electronics Inc. Method for transmitting feedback information via a spatial rank index (SRI) channel
KR101967818B1 (ko) * 2011-08-12 2019-04-10 삼성전자주식회사 수신 장치 및 그 수신 방법
US9112672B2 (en) * 2012-12-17 2015-08-18 Qualcomm Incorporated Apparatus and method for early decoding of TFCI in UMTS
US20140293847A1 (en) * 2013-04-01 2014-10-02 Mediatek Inc. Data processing methods performed by umts-fdd device with tfci early termination
KR101927289B1 (ko) * 2013-09-26 2018-12-10 후지쯔 가부시끼가이샤 기지국, 이동국, 무선 통신 시스템 및 무선 통신 방법
RU2667461C1 (ru) 2013-12-31 2018-09-19 Хуавэй Текнолоджиз Ко., Лтд. Способ и система обработки полярного кода и беспроводное устройство связи

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59170099A (ja) * 1983-03-18 1984-09-26 Nippon Tokushu Noyaku Seizo Kk ホスホン酸エステル、その製法及び殺虫、殺ダニ、殺センチユウ剤
KR100640908B1 (ko) 1998-10-01 2007-01-31 엘지전자 주식회사 이동통신 시스템에서의 트랜스포트 포맷 설정 방법 및 송신 장치
KR100595147B1 (ko) * 1998-12-09 2006-08-30 엘지전자 주식회사 트랜스포트 채널 멀티플렉싱 정보 송수신 방법 및 이를 위한 송수신 장치
FI114077B (fi) * 1999-03-10 2004-07-30 Nokia Corp Tunnuksen varausmenetelmä
EP1041850A1 (en) 1999-04-01 2000-10-04 Nortel Matra Cellular Method and apparatus for changing radio link configurations in a mobile telecommunications system with soft handover
CN1531235B (zh) 1999-07-06 2010-09-29 三星电子株式会社 通信***中的解码设备及方法
EP1069798B1 (en) 1999-07-12 2008-04-16 Lucent Technologies Inc. Universal mobile telephone system network with improved rate matching method
US6781970B1 (en) 1999-08-27 2004-08-24 Telefonaktiebolaget Lm Ericsson (Publ) Transport format combination indicator mapping for telecommunications
KR100652000B1 (ko) * 1999-08-31 2006-11-30 엘지전자 주식회사 확장 전송 포맷 조합 지시자의 부호화 및 복호 방법
DE60032914T2 (de) * 1999-09-30 2007-10-31 Telefonaktiebolaget Lm Ericsson (Publ) Sendeleistungsregelung
KR100317267B1 (ko) 1999-10-02 2001-12-22 서평원 공통 패킷 채널의 보호 방법
ATE525822T1 (de) * 1999-11-18 2011-10-15 Lg Electronics Inc Verfahren zur kodierung und übertragung von formatkombinationsindikatoren
KR100407942B1 (ko) 1999-11-19 2003-12-01 엘지전자 주식회사 이동통신 시스템에서 전송 포맷 조합 지시자를 전송하는 방법
EP1104216A1 (en) * 1999-11-23 2001-05-30 Lucent Technologies Inc. Mobile telecommunications systems
EP1931077B1 (en) * 2000-05-17 2015-08-05 Panasonic Intellectual Property Corporation of America Quality of Service control for a hybrid ARQ transmission apparatus with data and control channel for packet data transmission
US7088700B2 (en) * 2000-10-09 2006-08-08 Samsung Electronics Co., Ltd. Apparatus and method for coding/decoding TFCI bits in an asynchronous CDMA communication system
KR20020062471A (ko) * 2001-01-20 2002-07-26 주식회사 하이닉스반도체 광대역 무선통신 시스템에서의 물리채널 정보 전달 방법
US7068638B2 (en) * 2001-02-27 2006-06-27 Samsung Electronics Co., Ltd. Apparatus and method for coding/decoding TFCI bits in an asynchronous CDMA communication system
US7068618B2 (en) * 2001-08-10 2006-06-27 Interdigital Technology Corp. Dynamic link adaption for time division duplex (TDD)
KR100548346B1 (ko) * 2003-05-13 2006-02-02 엘지전자 주식회사 이동통신 시스템에서의 tfci 전송 방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7995552B2 (en) 2001-06-28 2011-08-09 Samsung Electronics Co., Ltd Apparatus and method for transmitting TFCI bits for a hard split mode in a CDMA mobile communication system
JP2008514058A (ja) * 2004-09-20 2008-05-01 ファーウェイチーシュヨウシェンゴンス E−dch専用物理制御チャネルの符号化方法及び符号化装置
JP4751888B2 (ja) * 2004-09-20 2011-08-17 ファーウェイチーシュヨウシェンゴンス E−dch専用物理制御チャネルの符号化方法及び符号化装置
JP2011512100A (ja) * 2008-02-11 2011-04-14 ゼットティーイー (ユーエスエー) インコーポレイテッド 複数の独立情報メッセージを統合して符号化する方法およびシステム

Also Published As

Publication number Publication date
CA2392812A1 (en) 2003-01-09
CN1402459A (zh) 2003-03-12
SE524854C2 (sv) 2004-10-12
JP3730195B2 (ja) 2005-12-21
AU2002300026B2 (en) 2004-02-05
FI20021343A (fi) 2003-01-10
FI118944B (fi) 2008-05-15
KR20030011263A (ko) 2003-02-07
US20080130608A1 (en) 2008-06-05
US7792085B2 (en) 2010-09-07
CA2392812C (en) 2005-09-20
SE0202150L (sv) 2003-01-10
CN100418311C (zh) 2008-09-10
DE10230942B4 (de) 2007-09-13
FR2829641B1 (fr) 2004-07-16
GB2380105B (en) 2003-12-10
JP2003051760A (ja) 2003-02-21
SE0202150D0 (sv) 2002-07-09
GB0215628D0 (en) 2002-08-14
KR100450959B1 (ko) 2004-10-02
GB2380105A (en) 2003-03-26
FI20021343A0 (fi) 2002-07-08
US20030072290A1 (en) 2003-04-17
DE10230942A1 (de) 2003-06-05
US7436806B2 (en) 2008-10-14
FR2829641A1 (fr) 2003-03-14

Similar Documents

Publication Publication Date Title
JP3730195B2 (ja) 符号分割移動通信システムにおける硬分割モードのための伝送形式組み合わせ表示ビットのシンボルマッピング装置及び方法
US7995552B2 (en) Apparatus and method for transmitting TFCI bits for a hard split mode in a CDMA mobile communication system
JP3683252B2 (ja) 分割モードによる送信フレーム情報ビットの符号化装置及び方法
US7068638B2 (en) Apparatus and method for coding/decoding TFCI bits in an asynchronous CDMA communication system
KR100396503B1 (ko) 분할모드에 따른 전송형식 조합표시 비트의 전송장치 및방법
RU2233540C2 (ru) Устройство и способ преобразования в символы бит указателя tfci для режима жесткого разбиения в системе мобильной связи cdma

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060124

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20060424

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20060427

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060724

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20061017