JP2004153849A5 - - Google Patents

Download PDF

Info

Publication number
JP2004153849A5
JP2004153849A5 JP2003423092A JP2003423092A JP2004153849A5 JP 2004153849 A5 JP2004153849 A5 JP 2004153849A5 JP 2003423092 A JP2003423092 A JP 2003423092A JP 2003423092 A JP2003423092 A JP 2003423092A JP 2004153849 A5 JP2004153849 A5 JP 2004153849A5
Authority
JP
Japan
Prior art keywords
image
defective pixel
processing unit
image processing
pixel address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003423092A
Other languages
English (en)
Other versions
JP2004153849A (ja
JP3748446B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2003423092A priority Critical patent/JP3748446B2/ja
Priority claimed from JP2003423092A external-priority patent/JP3748446B2/ja
Publication of JP2004153849A publication Critical patent/JP2004153849A/ja
Publication of JP2004153849A5 publication Critical patent/JP2004153849A5/ja
Application granted granted Critical
Publication of JP3748446B2 publication Critical patent/JP3748446B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

上記課題を解決すべく、請求項1に記載の発明は、ディジタルスチルカメラ内において、撮像素子で撮像した画像について所定の画像処理を行う画像処理回路であって、前記撮像素子で撮像されて順次入力される画素データについてラインメモリを使用して順次に接続された複数の画像処理部による実時間処理により所定の一般画像処理を行うリアルタイムプロセッシングユニットと、少なくとも前記リアルタイムプロセッシングユニットから出力された画素データを画像フレーム単位で記憶する主メモリとを備え、前記リアルタイムプロセッシングユニットは、当該リアルタイムプロセッシングユニット外の前記主メモリに格納された欠陥画素アドレスをダイレクトメモリアクセスによって読み出し、前記撮像素子からの読み出し時に外部メモリを経由することなく順次に入力した画素データの画素アドレスが前記欠陥画素アドレスに一致したときに欠陥画素補正を行う欠陥画素補正部を有するものである。
請求項2記載の発明は、請求項1に記載の画像入力装置の画像処理回路において、欠陥画素補正を行うためのデータは外部メモリ上に補正に必要な時間位置順に配置され、ダイレクトメモリアクセスによりリアルタイムプロセッシングユニット内に転送され、欠陥画素アドレスが画素アドレスと一致する毎に新たな欠陥画素アドレスが主メモリより転送される。
請求項1に記載の発明によれば、リアルタイムプロセッシングユニット内のレジスタを使用せずに、当該リアルタイムプロセッシングユニット外の主メモリを使用して欠陥画素アドレスを格納するようにしているので、主メモリに格納された欠陥画素アドレスをダイレクトメモリアクセスによって読み出し、画像中の画素データの画素アドレスが欠陥画素アドレスに一致したときに欠陥画素補正を行うことが可能であり、且つリアルタイムプロセッシングユニット内の回路規模を低減でき、低消費電力化を図り得る。
請求項2記載の発明によれば、欠陥画素の総数が多い場合にも、リアルタイムプロセシングユニット内に必要とされる記憶領域を小さくすることが可能である。

Claims (2)

  1. 画像入力装置内において、撮像素子で撮像した画像について所定の画像処理を行う画像処理回路であって、
    前記撮像素子で撮像されて順次入力される画素データについてラインメモリを使用して順次に接続された複数の画像処理部による実時間処理により所定の一般画像処理を行うリアルタイムプロセッシングユニットと、
    少なくとも前記リアルタイムプロセッシングユニットから出力された画素データを画像フレーム単位で記憶する主メモリと
    を備え、
    前記リアルタイムプロセッシングユニットは、当該リアルタイムプロセッシングユニット外の前記主メモリに格納された欠陥画素アドレスをダイレクトメモリアクセスによって読み出し、前記撮像素子からの読み出し時に外部メモリを経由することなく順次に入力した画素データの画素アドレスが前記欠陥画素アドレスに一致したときに欠陥画素補正を行う欠陥画素補正部を有することを特徴とする画像入力装置の画像処理回路。
  2. 請求項1に記載の画像入力装置の画像処理回路において、欠陥画素補正を行うためのデータは外部メモリ上に補正に必要な時間位置順に配置され、ダイレクトメモリアクセスによりリアルタイムプロセッシングユニット内に転送され、欠陥画素アドレスが画素アドレスと一致する毎に新たな欠陥画素アドレスが主メモリより転送されることを特徴とする画像入力装置の画像処理回路。
JP2003423092A 2003-12-19 2003-12-19 画像入力装置の画像処理回路 Expired - Fee Related JP3748446B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003423092A JP3748446B2 (ja) 2003-12-19 2003-12-19 画像入力装置の画像処理回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003423092A JP3748446B2 (ja) 2003-12-19 2003-12-19 画像入力装置の画像処理回路

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP03497999A Division JP3532781B2 (ja) 1999-02-12 1999-02-12 画像入力装置の画像処理回路

Publications (3)

Publication Number Publication Date
JP2004153849A JP2004153849A (ja) 2004-05-27
JP2004153849A5 true JP2004153849A5 (ja) 2005-05-26
JP3748446B2 JP3748446B2 (ja) 2006-02-22

Family

ID=32464053

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003423092A Expired - Fee Related JP3748446B2 (ja) 2003-12-19 2003-12-19 画像入力装置の画像処理回路

Country Status (1)

Country Link
JP (1) JP3748446B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101035762B1 (ko) 2005-01-07 2011-05-20 삼성전자주식회사 개선된 패턴 데이터의 인식 장치 및 방법
JP5757099B2 (ja) * 2010-02-15 2015-07-29 株式会社ニコン 焦点調節装置、及び焦点調節プログラム
KR101613762B1 (ko) * 2012-06-14 2016-04-19 엘에스산전 주식회사 영상 제공 장치 및 방법

Similar Documents

Publication Publication Date Title
US6597394B1 (en) Programmable image transform processor for digital image processing
US20090135263A1 (en) Method and Apparatus for Expanded Dynamic Range Imaging
JP3781634B2 (ja) 画像処理装置および画像処理方法並びに携帯用映像機器
KR100997619B1 (ko) 소형 또는 대형 화상의 처리를 위한 소형 라인 버퍼의 사용을 용이하게 하는 기술
JP2006081122A5 (ja)
JP2015053644A (ja) 撮像装置
JP2009194720A (ja) 画像処理装置、撮像装置及び画像処理方法
JP2006203437A (ja) カメラ装置、カメラ装置の画像処理方法
JP2010278532A (ja) 画像処理装置
JP2004153849A5 (ja)
JP2000311241A (ja) 画像処理装置
JP2010278560A (ja) 撮像システムおよび電子情報機器
JP2001203969A (ja) 撮像装置およびその動作制御方法
JP2007306506A (ja) 撮像装置
JP4551588B2 (ja) 撮像装置および撮像システム
JP2007129339A5 (ja)
JP2004153848A5 (ja)
US20060104543A1 (en) Size optimized pixel line to pixel block conversion algorithm
JP4313907B2 (ja) 撮像装置及びその制御方法
JP2007181064A (ja) 撮像装置およびその欠陥画素補正方法
US8208036B2 (en) Processing for captured images
JP5607345B2 (ja) 画像処理装置及び画像処理方法
US9565378B2 (en) Imaging device
JP2006020015A (ja) 画像処理装置
JP4454532B2 (ja) 画像処理装置、携帯電話機