JP2003189178A - オンスクリーンディスプレイ装置 - Google Patents

オンスクリーンディスプレイ装置

Info

Publication number
JP2003189178A
JP2003189178A JP2001385883A JP2001385883A JP2003189178A JP 2003189178 A JP2003189178 A JP 2003189178A JP 2001385883 A JP2001385883 A JP 2001385883A JP 2001385883 A JP2001385883 A JP 2001385883A JP 2003189178 A JP2003189178 A JP 2003189178A
Authority
JP
Japan
Prior art keywords
transparency
argument
bits
information
original image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001385883A
Other languages
English (en)
Inventor
Kaoru Adachi
薫 足立
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Holdings Corp
Original Assignee
Fuji Photo Film Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Photo Film Co Ltd filed Critical Fuji Photo Film Co Ltd
Priority to JP2001385883A priority Critical patent/JP2003189178A/ja
Publication of JP2003189178A publication Critical patent/JP2003189178A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【課題】原画像とオンスクリーンディスプレイ(OS
D)情報との混合の比率を画素毎又は文字毎に設定する
ための所定のビット数からなる透明度、又は該透明度を
示す係数を従来と同様に設定することができるととも
に、従来の透明度の設定に必要としていたメモリ容量を
低減可能にする。 【解決手段】OSD情報を構成する文字毎又は画素毎の
透明度を示す4ビットの引数を、引数メモリ領域28B
に設定する。この引数は、8ビットの透明度よりもビッ
ト数が少ないため、引数メモリ領域28Bは、透明度を
そのまま書き込む場合に比べてメモリ容量が2分の1で
済む。引数メモリ領域28Bから読み出された引数は、
変換テーブル42Bによって8ビットの透明度に変換さ
れ、更にα値演算器43により透明度を示す係数α(0
≦α≦1)が算出される。この係数αに基づいて乗算器
44、46、及び加算器48により原画像とOSD情報
が混合される。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はオンスクリーンディ
スプレイ装置に係り、特にテレビ、デジタルカメラ等の
画像表示装置に用いられるオンスクリーンディスプレイ
装置に関する。
【0002】
【従来の技術】従来のオンスクリーンディスプレイ装置
は、原画像にキャラクタジェネレータから出力される文
字情報等のオンスクリーンディスプレイ(OSD)情報
を単純に加算していた(特開平11−338454号公
報)。
【0003】また、従来、図4に示すOSD装置も知ら
れている。このOSD装置10は、透明度を示す係数α
(0≦α≦1)によって、原画像とOSD情報との混合
の比率を設定し、原画像にOSD情報を重畳するように
している。
【0004】即ち、OSD装置10に入力する原画像
は、乗算器18により(1−α)が乗算され、加算器1
4に加えられる。また、キャラクタジェネレータ16か
ら出力される文字情報等のOSD情報は、乗算器18に
より透明度を示す係数αが乗算され、加算器14に加え
られる。加算器14は、(1−α)が乗算された原画像
と、透明度を示す係数αが乗算されたOSD情報とを加
算(混合)して出力する。
【0005】尚、前記透明度は、文字毎に又は1画面中
の画素毎に、ある程度のビット数(例えば、8ビット)
で設定される。
【0006】
【発明が解決しようとする課題】図4に示した従来のO
SD装置10は、透明度を文字毎に又は1画面中の画素
毎に、ある程度のビット数(例えば、8ビット)で設定
するようにしているため、透明度の設定に要するメモリ
容量が大きくなるという問題がある。
【0007】本発明はこのような事情に鑑みてなされた
もので、原画像とOSD情報との混合の比率を画素毎又
は文字毎に設定するための所定のビット数からなる透明
度、又は該透明度を示す係数を従来と同様に設定するこ
とができるとともに、従来の透明度の設定に必要として
いたメモリ容量を低減することができるオンスクリーン
ディスプレイ装置を提供することを目的とする。
【0008】
【課題を解決するための手段】前記目的を達成するため
に請求項1に係る発明は、原画像と文字等のオンスクリ
ーン情報とを、該オンスクリーン情報を構成する文字毎
又は画素毎に設定された透明度に基づいて混合するオン
スクリーンディスプレイ装置において、前記オンスクリ
ーン情報を構成する文字毎又は画素毎に透明度を示す引
数が読み書きされる記憶手段であって、所定のビット数
からなる前記透明度よりも少ないビット数からなる引数
が書き込まれ、前記原画像の画素の位置情報に応じて対
応する引数が読み出される記憶手段と、前記引数に対応
する透明度又は該透明度を示す係数を記憶し、前記記憶
手段から読み出された引数に基づいて対応する透明度又
は係数を読み出す変換テーブルと、を備え、前記変換テ
ーブルから読み出された透明度又は係数に基づいて原画
像とオンスクリーン情報とを混合することを特徴として
いる。
【0009】前記記憶手段は、所定のビット数からなる
透明度よりも少ないビット数からなる引数が書き込まれ
るため、透明度をそのまま書き込む場合に比べて記憶容
量が少なくて済む。一方、前記記憶手段から読み出され
た引数は、前記変換テーブルを介して所定のビット数の
透明度又は該透明度を示す係数に変換されるため、透明
度又は係数を従来と同様に設定することができる。
【0010】請求項2に示すように前記変換テーブルに
記憶された引数に対応する透明度又は係数は、自由に書
き換え可能であることを特徴としている。これにより、
引数と透明度又は係数との関係を非線形にすることがで
き、例えば、原画像が明るい場合には、オンスクリーン
情報を濃くする引数に対して透明度を細かく設定するこ
とができる。
【0011】
【発明の実施の形態】以下添付図面に従って本発明に係
るオンスクリーンディスプレイ装置の好ましい実施の形
態について詳説する。
【0012】図1は本発明に係るオンスクリーンディス
プレイ装置を含むテレビ、デジタルカメラ等の画像表示
装置の要部ブロック図である。
【0013】同図に示すように、この画像表示装置は、
本装置を統括制御する制御部であるCPU(中央処理装
置)20と、DMA(Direct Memory Access)コントロ
ーラ22と、シャープネス補正、ガンマ補正、コントラ
スト補正、ホワイトバランス補正等の各種の信号処理を
行う信号処理回路24と、エンコーダ26と、SDRA
M(Synchronous DRAM)28と、装置の制御プログラ
ム、フォント、アイコン等を含むOSD情報、及び後述
する変換テーブルの複数種類のデータ等が格納されたR
OM30と、原画像とOSD情報との合成処理等を行う
OSD回路32とが、共通バス34に接続されて構成さ
れている。
【0014】SDRAM28は、図2に示すように文字
やアイコン等のOSD情報を一時記憶するフレームメモ
リとしてのビットマップメモリ領域28Aと、このビッ
トマップメモリ領域28Aに対応した引数メモリ領域2
8Bとを有している。ビットマップメモリ領域28A
は、例えば、640×480画素サイズで、ビット深さ
が8ビットであり、引数メモリ領域28Bは、例えば、
640×480画素サイズで、ビット深さが4ビットで
あり、ビットマップメモリ領域28Aの半分のメモリ容
量となっている。
【0015】CPU20又はDMAコントローラ22
は、ROM30に記憶されているOSD情報を適宜読み
出し、これをSDRAM28のビットマップメモリ領域
28Aに書き込むとともに、前記OSD情報の透明度を
示す引数を引数メモリ領域28Bに書き込む。尚、OS
D情報の1画素(8ビット)の情報は、カラーパレット
の256色のうちのいずれかの色を示すアドレス情報で
ある。また、各画素毎に又は文字毎に設定される引数
は、その画素又は文字のOSD情報の透明度(8ビット
で表される透明度)を示す4ビット(0〜15)の値で
ある。
【0016】OSD回路32は、図2に示すようにラッ
チ回路40A、40Bと、カラーパレットテーブル42
Aと、変換テーブル42Bと、α値演算器43と、乗算
器44、46と、加算器48とから構成されている。
【0017】このOSD回路32のラッチ回路40A、
40Bには、SDRAM28のビットマップメモリ領域
28A及び引数メモリ領域28BからOSD情報及び引
数が共通バス34を介して加えられ、また、乗算器46
には、原画像が加えられるようになっている。この原画
像は、図示しないインターフェースを介して、又は撮像
手段及び信号処理回路24を介して加えられるようにな
っている。
【0018】尚、ビットマップメモリ領域28A及び引
数メモリ領域28B上の各画素毎のOSD情報及び引数
は、OSD回路32に入力する原画像の画面上の位置情
報(画面の水平方向及び垂直方向の位置情報)に対応し
て順次DMA転送される。
【0019】OSD回路32に転送されたOSD情報及
び引数は、それぞれ画素毎にラッチ回路40A、40B
でラッチされ、カラーパレットテーブル42A、変換テ
ーブル42Bに加えられる。
【0020】前述したように各画素ごとのOSD情報
は、カラーパレットテーブル42Aのアドレス情報であ
り、カラーパレットテーブル42Aからは、入力するO
SD情報に対応する256色のうちのいずれかの色を示
す情報(輝度信号Yとクロマ信号Cr 、Cb )が読み出
され、乗算器44に出力される。
【0021】変換テーブル42Bは、図3に示すように
4ビットの引数に対応して8ビットの透明度が記憶され
たルックアップテーブルであり、例えば、図3に示す入
出力特性A、B、Cのうちのいずれかが書き込まれてい
る。尚、この透明度は、原画像とOSD情報との混合の
比率を示す値であり、図3に示す透明度=255の場合
には、原画像:OSD情報=0:1であり、透明度=0
の場合には、原画像:OSD情報=1:0である。
【0022】図3に示す変換テーブル42Bに書き込ま
れる入出力特性A、B、又はCを示すデータは、予めR
OM30に準備されており、OSD情報を合成する原画
像の種類等に適した入出力特性のテーブル値が設定され
る。例えば、原画像の明るい箇所にOSD情報を合成す
る場合には、引数を大きく(OSD情報を濃く表示)す
るにしたがって、透明度を細かく設定できる入出力特性
Aが選択され、原画像の暗い箇所にOSD情報を合成す
る場合には、引数を小さく(OSD情報を薄く表示)す
るにしたがって、透明度を細かく設定できる入出力特性
Cが選択される。即ち、変換テーブル42Bのテーブル
値は、自由に書き換えができるようになっている。尚、
変換テーブル42Bのテーブル値は、図3の入出力特性
A、B、又はCを示すテーブル値に限らず、γ特性等の
種々の特性をもったテーブル値に書き換えることができ
る。
【0023】変換テーブル42Bは、ラッチ回路40B
から各画素ごとの4ビット(0〜15)の引数を入力す
ると、その入力した引数に対応する8ビットの透明度を
読み出し、これをα値演算器43に出力する。
【0024】α値演算器43は、変換テーブル42Bか
ら入力する8ビットの透明度に基づいて係数α(以下、
「α値」という)を算出するもので、次式、
【0025】
【数1】α=透明度/255 (0≦α≦1) によって求める。このようにして求めたα値は、乗算器
44に出力されるとともに、(1−α)値が乗算器46
に出力される。
【0026】乗算器44の他の入力には、カラーパレッ
トテーブル42Aから256色のうちのいずれかの色を
示す情報が加えられており、乗算器44は色を示す情報
とα値とを乗算して加算器48に出力する。一方、乗算
器46の他の入力には、原画像が加えられており、乗算
器46は原画像と(1−α)値とを乗算して加算器48
に出力する。
【0027】加算器48は、乗算器44及び46から加
えられる2入力を加算し、これによりOSD情報と原画
像とを混合し、エンコーダ26(図2)に出力する。
【0028】エンコーダ26では、上記のようにしてO
SD回路32から原画像とOSD情報とが混合された輝
度信号Yとクロマ信号Cr 、Cb と入力し、輝度信号Y
にブランキングパルスと同期信号とを加算し、一方、ク
ロマ信号Cr 、Cb をそれぞれ3.58MHzの色副搬
送波で直交2相変調して加算し、これにバースチフラグ
パルスにより3.58MHZ の色副搬送波で変調され
た、バースト信号を加算する。そして、ブランキングパ
ルスと同期信号とが加算された輝度信号Yと、バースチ
フラグパルスにより発生されたバースト信号が加算され
たクロマ信号とを加算してNTSC方式の複合映像信号
を生成する。
【0029】このようにして生成された複合映像信号
は、テレビや液晶モニタに出力され、原画像にOSD情
報が混合された画像として表示される。
【0030】尚、引数メモリ領域に記憶される引数のビ
ット深さは、この実施の形態に限定されず、2ビット以
上で、かつ変換テーブルで変換される透明度のビット数
よりも小さい範囲であればよい。また、この実施の形態
では、変換テーブルとα値演算器とを別々に設けるよう
にしたが、これらを1つのテーブルにし、引数から直接
α値を読み出すようにしてもよい。
【0031】
【発明の効果】以上説明したように本発明によれば、原
画像とOSD情報との混合の比率を画素毎又は文字毎に
設定するための所定のビット数からなる透明度を、直接
記憶手段に記憶させず、その透明度よりもビット数の少
ない引数を記憶させるようにしたため、記憶容量を削減
することができる。一方、記憶手段から読み出される引
数は、変換テーブルによって所定のビット数の透明度又
は該透明度を示す係数に変換されるため、透明度又は係
数を従来と同様に設定することができる。尚、変換テー
ブルのテーブル値は、自由に書き換えることができ、原
画像の明るさ等に適した変換テーブルを使用することが
できる。
【図面の簡単な説明】
【図1】本発明に係るオンスクリーンディスプレイ装置
を含むテレビ、デジタルカメラ等の画像表示装置の要部
ブロック図
【図2】図1中のOSD回路等の詳細を示すブロック図
【図3】OSD回路中の変換テーブルを説明するために
用いた図
【図4】従来のオンスクリーンディスプレイ装置の概略
構成図
【符号の説明】
20…中央処理装置(CPU)、22…DMAコントロ
ーラ、26…エンコーダ、28…SDRAM、28A…
ビットマップメモリ領域、28B…引数メモリ領域、3
0…ROM、32…OSD回路、34…共通バス、40
A、40B…ラッチ回路、42A…カラーパレットテー
ブル、42B…変換テーブル、43…α値演算器、4
4、46…乗算器、48…加算器

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 原画像と文字等のオンスクリーン情報と
    を、該オンスクリーン情報を構成する文字毎又は画素毎
    に設定された透明度に基づいて混合するオンスクリーン
    ディスプレイ装置において、 前記オンスクリーン情報を構成する文字毎又は画素毎に
    透明度を示す引数が読み書きされる記憶手段であって、
    所定のビット数からなる前記透明度よりも少ないビット
    数からなる引数が書き込まれ、前記原画像の画素の位置
    情報に応じて対応する引数が読み出される記憶手段と、 前記引数に対応する透明度又は該透明度を示す係数を記
    憶し、前記記憶手段から読み出された引数に基づいて対
    応する透明度又は係数を読み出す変換テーブルと、を備
    え、 前記変換テーブルから読み出された透明度又は係数に基
    づいて原画像とオンスクリーン情報とを混合することを
    特徴とするオンスクリーンディスプレイ装置。
  2. 【請求項2】 前記変換テーブルに記憶された引数に対
    応する透明度又は係数は、自由に書き換え可能であるこ
    とを特徴とする請求項1のオンスクリーンディスプレイ
    装置。
JP2001385883A 2001-12-19 2001-12-19 オンスクリーンディスプレイ装置 Pending JP2003189178A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001385883A JP2003189178A (ja) 2001-12-19 2001-12-19 オンスクリーンディスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001385883A JP2003189178A (ja) 2001-12-19 2001-12-19 オンスクリーンディスプレイ装置

Publications (1)

Publication Number Publication Date
JP2003189178A true JP2003189178A (ja) 2003-07-04

Family

ID=27595173

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001385883A Pending JP2003189178A (ja) 2001-12-19 2001-12-19 オンスクリーンディスプレイ装置

Country Status (1)

Country Link
JP (1) JP2003189178A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005040494A (ja) * 2003-07-25 2005-02-17 Shimadzu Corp 放射線治療計画装置
JP2006238004A (ja) * 2005-02-24 2006-09-07 Casio Comput Co Ltd 表示装置及び撮像装置
CN100413325C (zh) * 2005-04-28 2008-08-20 鸿富锦精密工业(深圳)有限公司 实现在屏显示半透明的***及方法
JP2014525080A (ja) * 2011-07-05 2014-09-25 コーニンクレッカ フィリップス エヌ ヴェ バイオインフォマティクス文字セット及びマップされたバイオインフォマティクスフォントを用いたゲノム/プロテオミクス配列の表現、視覚化、比較及びレポーティング

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005040494A (ja) * 2003-07-25 2005-02-17 Shimadzu Corp 放射線治療計画装置
JP4574965B2 (ja) * 2003-07-25 2010-11-04 株式会社島津製作所 放射線治療計画装置
JP2006238004A (ja) * 2005-02-24 2006-09-07 Casio Comput Co Ltd 表示装置及び撮像装置
JP4525382B2 (ja) * 2005-02-24 2010-08-18 カシオ計算機株式会社 表示装置及び撮像装置
CN100413325C (zh) * 2005-04-28 2008-08-20 鸿富锦精密工业(深圳)有限公司 实现在屏显示半透明的***及方法
JP2014525080A (ja) * 2011-07-05 2014-09-25 コーニンクレッカ フィリップス エヌ ヴェ バイオインフォマティクス文字セット及びマップされたバイオインフォマティクスフォントを用いたゲノム/プロテオミクス配列の表現、視覚化、比較及びレポーティング

Similar Documents

Publication Publication Date Title
KR101138852B1 (ko) 모바일 디스플레이를 위한 스마트 클리퍼
US7512021B2 (en) Register configuration control device, register configuration control method, and program for implementing the method
US20050270304A1 (en) Display controller, electronic apparatus and method for supplying image data
US6664970B1 (en) Display apparatus capable of on-screen display
US6310659B1 (en) Graphics processing device and method with graphics versus video color space conversion discrimination
US8508610B2 (en) Video signal processing apparatus
JPS59198494A (ja) フオント呼出し方式
GB2390250A (en) Converting YUV data to RGB data using look up tables
CN1655626B (zh) 裁剪像素值的方法和***
US5880741A (en) Method and apparatus for transferring video data using mask data
KR20030083613A (ko) 화상처리장치, 화상처리방법, 및 프로그램
US20060055710A1 (en) Image processing method and device thereof
JP2003189178A (ja) オンスクリーンディスプレイ装置
JPH11146275A (ja) 画像処理表示装置
TWI246326B (en) Image processing circuit of digital TV
JP3577434B2 (ja) ディジタル画像表示装置
US20070153100A1 (en) Image display apparatus, image display method, control program, and imaging apparatus
US8035652B2 (en) Color signal generating circuit, method and color signal synthesizing circuit
JP3250468B2 (ja) Osd回路
JP2002006825A (ja) 映像信号補正装置
JP3247595B2 (ja) 液晶表示映像信号生成装置
JP2001249655A (ja) 表示装置
JPH10149431A (ja) 画像処理方法
JPH02137070A (ja) 画像処理装置
JP5153087B2 (ja) 映像信号処理装置及び方法