JP2003127460A - Imaging apparatus - Google Patents

Imaging apparatus

Info

Publication number
JP2003127460A
JP2003127460A JP2001329786A JP2001329786A JP2003127460A JP 2003127460 A JP2003127460 A JP 2003127460A JP 2001329786 A JP2001329786 A JP 2001329786A JP 2001329786 A JP2001329786 A JP 2001329786A JP 2003127460 A JP2003127460 A JP 2003127460A
Authority
JP
Japan
Prior art keywords
apc
period
signal
forming apparatus
image forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001329786A
Other languages
Japanese (ja)
Inventor
Hidetoshi Kanai
英俊 金井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2001329786A priority Critical patent/JP2003127460A/en
Publication of JP2003127460A publication Critical patent/JP2003127460A/en
Pending legal-status Critical Current

Links

Landscapes

  • Laser Beam Printer (AREA)
  • Mechanical Optical Scanning Systems (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide an imaging apparatus which makes an image density proper by changing a sampling time interval of APC in accordance with a period of synchronous detection signals. SOLUTION: In the imaging apparatus for forming latent images to a photoreceptor by scanning a laser light, APC is carried out by charging and discharging a capacitor with the use of a monitor current of a photodiode in a laser unit, and the synchronous detection signal is made a sampling signal of the APC. The imaging apparatus is provided with a period-measuring circuit 17 for detecting a synchronous detection period, and a synchronous detection active time interval-changing circuit 21 for switching an active time interval of the APC sampling signal by the detected period.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明はLD光をポリゴンス
キャナで走査し、感光体を帯電することにより画像形成
を行う複写機およびプリンタ等の画像形成装置に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an image forming apparatus such as a copying machine and a printer which forms an image by scanning LD light with a polygon scanner and charging a photoconductor.

【0002】[0002]

【従来の技術】従来、LD内PD電流により、APC
(オートパワーコントロール)を行う方式であって、電
流保持はコンデンサを使用する技術は、特開平8−88
429号公報により知られている。
2. Description of the Related Art Conventionally, an APC is generated by a PD current in an LD
Japanese Patent Laid-Open No. 8-88 discloses a method of performing (auto power control) and using a capacitor for current retention.
No. 429 publication.

【0003】[0003]

【発明が解決しようとする課題】上記従来技術において
は、同期検知信号によりAPCを行うが、同期検知周期
に応じてAPCのサンプリング期間を適正にしないと、
APCが異常になり画像濃度が適正でなくなるという問
題がある。
In the above prior art, APC is performed by the sync detection signal, but if the sampling period of the APC is not appropriate according to the sync detection cycle,
There is a problem that the APC becomes abnormal and the image density becomes improper.

【0004】そこで、本発明は上記の問題点を解消し、
同期検知信号の周期に応じて、APCのサンプリング期
間を変化させることで、画像濃度を適正にする画像形成
装置を提供することを目的とする。
Therefore, the present invention solves the above problems,
An object of the present invention is to provide an image forming apparatus that makes the image density appropriate by changing the sampling period of the APC according to the cycle of the synchronization detection signal.

【0005】また、請求項2は、APC制御をCPU等
で行うと、回路が大きくなり、部品点数が多くなるが、
本発明は、LD駆動電流を容量でホ−ルドすることによ
り、シンプルな構成で、APCを行うことを目的とす
る。
According to the second aspect, when the APC control is performed by the CPU or the like, the circuit becomes large and the number of parts increases, but
An object of the present invention is to carry out APC with a simple structure by holding the LD drive current with a capacitor.

【0006】さらに、請求項3は、シンプルな構成で、
画素密度に応じてLD光量を切り替えることを目的とす
る。
Further, claim 3 has a simple structure,
The purpose is to switch the amount of LD light according to the pixel density.

【0007】[0007]

【課題を解決するための手段】上記本発明の目的は下記
の手段により達成される。請求項1の発明は、レ−ザ光
を走査して、感光体に潜像を形成する画像形成装置であ
って、レーザユニット内のフォトダイオードのモニタ電
流を使用して、コンデンサのチャ−ジ、デイスチャ−ジ
によりAPCを行い、同期検知信号をAPCのサンプリ
ング信号とする画像形成装置において、同期検知周期を
検知する周期測定回路と、検知された周期によりAPC
のサンプリング信号のアクテイブ期間を切り替える同期
検知アクティブ期間変更回路とを備えた画像形成装置を
最も主要な特徴とする。
The above objects of the present invention can be achieved by the following means. According to a first aspect of the present invention, there is provided an image forming apparatus for scanning a laser beam to form a latent image on a photosensitive member, wherein a monitor current of a photodiode in a laser unit is used to charge a capacitor. In an image forming apparatus that performs APC by a distortion and uses a synchronization detection signal as a sampling signal of the APC, a cycle measurement circuit that detects a synchronization detection cycle and an APC based on the detected cycle
The image forming apparatus having the synchronous detection active period changing circuit for switching the active period of the sampling signal is characterized as the most main feature.

【0008】請求項2の発明は、LD駆動電流を容量に
よりホ−ルドする請求項1記載の画像形成装置を主要な
特徴とする。
A second aspect of the present invention is characterized mainly in the image forming apparatus according to the first aspect, in which the LD drive current is held by the capacitance.

【0009】請求項3の発明は、画素密度に応じてLD
の光量を切り替える請求項1記載の画像形成装置を主要
な特徴とする。
According to a third aspect of the present invention, an LD is provided according to the pixel density.
The image forming apparatus according to claim 1 is characterized in that the light amount is switched.

【0010】[0010]

【発明の実施の形態】以下、本発明の実施の形態を図面
に従って説明する。図1にLD走査光学系のブロック図
を示す。LDユニット1からのLD光は、コリメ−トレ
ンズ2で平行光になり、ポリゴンスキャナ3で走査され
て、fθレンズ4を通って、感光体5を感光することに
より潜像を形成する。同期検知素子(フォトセンサ)6
により同期検知信号が作られる。
BEST MODE FOR CARRYING OUT THE INVENTION Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 shows a block diagram of the LD scanning optical system. The LD light from the LD unit 1 becomes parallel light by the collimating lens 2, is scanned by the polygon scanner 3, passes through the fθ lens 4, and exposes the photoconductor 5 to form a latent image. Synchronous detection element (photo sensor) 6
Produces a sync detection signal.

【0011】図2は同期検知信号発生部の回路図であ
る。同期検知素子6がLD光を受光することにより、電
流Iが流れ、コンパレ−タの入力に電圧V1が発生す
る。V1がVrefより大きくなると、コンパレ−タ7
にパルス出力(同期検知信号XDETP)が発生する。
FIG. 2 is a circuit diagram of the synchronization detection signal generator. When the synchronization detecting element 6 receives the LD light, a current I flows and a voltage V1 is generated at the input of the comparator. When V1 becomes larger than Vref, the comparator 7
A pulse output (synchronization detection signal XDETP) is generated at.

【0012】図3に同期検知信号(XDETP)を示
す。1ライン周期T2に幅T1の信号が1回でる。
FIG. 3 shows the synchronization detection signal (XDETP). The signal having the width T1 occurs once in one line period T2.

【0013】図4は本発明の画像形成装置の制御系の実
施形態を示すブロック図である。LDユニット1内PD
のモニタ電流Imは、IN1信号により、VR1にいく
ラインと、VR2にいくラインに切り替えられる。VR
1、VR2は光量設定用の可変抵抗である。VR1にい
くとV2の電位は、V2=Im*VR1になり、VR2
にいくとV2の電位は、V2=Im*VR2になる。
FIG. 4 is a block diagram showing an embodiment of the control system of the image forming apparatus of the present invention. PD in LD unit 1
The monitor current Im of is switched to a line going to VR1 and a line going to VR2 by the IN1 signal. VR
Reference numerals 1 and VR2 are variable resistors for setting the light amount. When it goes to VR1, the potential of V2 becomes V2 = Im * VR1 and VR2 becomes
The potential of V2 becomes V2 = Im * VR2.

【0014】コンパレ−タ11の基準電位Vref1、
Vref2は、SW2のIN2により切り替えられる。
Vref1,2を切り替えることにより、LD光量を切
り替えることができる。V2がV1より小さい時は、コ
ンパレータ11の出力V3がHIGHになり、コントロ
ール回路12に入力される。そしてコントロール回路1
2の出力により、SW4がONになり、コンデンサC1
またはC2に充電用定電流源13から電流が供給され
て、V4の電位が上昇する。V2がV1より大きい時
は、V3がLOWになり、コントロール回路12の出力
によりSW5がONになり、コンデンサC1またはC2
の電荷が放電用定電流源14の作用により放電されて、V
4の電位が下降する。SW3のIN3信号によりC1と
C2が切り替えられる。
Reference potential Vref1 of the comparator 11,
Vref2 is switched by IN2 of SW2.
The LD light amount can be switched by switching between Vref1 and Vref2. When V2 is smaller than V1, the output V3 of the comparator 11 becomes HIGH and is input to the control circuit 12. And control circuit 1
SW4 is turned on by the output of 2, and the capacitor C1
Alternatively, a current is supplied to C2 from the charging constant current source 13, and the potential of V4 rises. When V2 is larger than V1, V3 becomes LOW, the output of the control circuit 12 turns ON SW5, and the capacitor C1 or C2
Is discharged by the action of the discharging constant current source 14, and V
The potential of 4 drops. C1 and C2 are switched by the IN3 signal of SW3.

【0015】コントロ−ル回路12は、S/H信号によ
りサンプリングとホ−ルドが切り替えられる。S/H信
号がLOWの時は、V3のHIGH、LOWに応じてS
W4とSW5のどちらかがクロ−ズするが、S/H信号
がHIGHの時は、SW4、SW5ともにオ−プンにな
りV4の電位は一定値にホ−ルドされる(S/HがLで
サンプリング、Hでホ−ルドモ−ド)。V4の電位が、
基準電位Vref3を基準として誤差増幅器15で誤差
増幅されることにより、Tr1のコレクタ電流が増減
し、これにより、LD電流が増減して、LDの光量が設
定値に保たれる。
The control circuit 12 is switched between sampling and hold by an S / H signal. When the S / H signal is LOW, S will be changed according to HIGH and LOW of V3.
Either W4 or SW5 is closed, but when the S / H signal is HIGH, both SW4 and SW5 are open and the potential of V4 is held at a constant value (S / H is L Sampling in, hold mode in H). The potential of V4 is
By the error amplification by the error amplifier 15 with the reference potential Vref3 as the reference, the collector current of Tr1 is increased or decreased, whereby the LD current is increased or decreased and the light amount of the LD is maintained at the set value.

【0016】LD光量が設定光量より少ない時は、LD
電流が増加し、LD光量が設定光量より多い時はLD電
流が減少する。LDには、バイアス電流源16により、
バイアス電流が流れる。バイアス電流の値は、固定抵抗
R2の値を変えることにより、変更することができる。
バイアス電流を流すことにより、LD変調の速度を高速
にすることができる。XDATAはビデオデ−タであ
り、XDATAがLOWの時LDにはISW(tr1の
コレクタ電流)+IBが流れる。XDATAがHの時、
LDの電流はIBのみとなり、オフセット発光するのみ
である(画像は形成されない)。
When the LD light quantity is less than the set light quantity, the LD
When the current increases and the LD light quantity is larger than the set light quantity, the LD current decreases. By the bias current source 16, LD
Bias current flows. The value of the bias current can be changed by changing the value of the fixed resistor R2.
By passing the bias current, the LD modulation speed can be increased. XDATA is video data, and when XDATA is LOW, ISW (collector current of tr1) + IB flows through LD. When XDATA is H,
The current of the LD is only IB, and only offset light emission is performed (no image is formed).

【0017】APCを行う時もLDの電流は、tr1の
コレクタ電流とバイアス電流の和が電流になる。本発明
では、XDETP信号を利用して、APCのサンプルと
ホ−ルドを行う。XDETP信号がLOWの時がサンプ
ルモ−ドで、HIの時がホ−ルドモ−ドである。同期検
知信号(XDETP)の周期T2を周期測定回路17で測
定し、周期デ−タをCPUへ送る。
When performing APC, the LD current is the sum of the collector current of tr1 and the bias current. In the present invention, the XDETP signal is used to sample and hold the APC. When the XDETP signal is LOW, the sample mode is used, and when it is HI, the hold mode is used. The cycle T2 of the synchronization detection signal (XDETP) is measured by the cycle measuring circuit 17, and the cycle data is sent to the CPU.

【0018】T2が規定値以下の場合は、S/H信号を
本物の同期検知信号XDETPにする。T2が規定値以
上の場合は、S/H信号をXDETP1にする。XDE
TP1のアクテイブ期間(LOW期間)を本物の同期検
知信号のアクテイブ期間(LOW期間)より長くする
(例えばXDETP1のアクテイブ期間を2uSにし
て、本物の同期検知信号のアクテイブ期間を20uSに
する)。図4において符号18はA/Dコンバータであ
る。
When T2 is equal to or less than the specified value, the S / H signal is changed to the real synchronization detection signal XDETP. When T2 is equal to or greater than the specified value, the S / H signal is set to XDETP1. XDE
The active period (LOW period) of TP1 is made longer than the active period (LOW period) of the real sync detection signal (for example, the active period of XDETP1 is set to 2 uS and the active period of the real sync detection signal is set to 20 uS). In FIG. 4, reference numeral 18 is an A / D converter.

【0019】図5は同期検知アクティブ期間変更回路2
1の入力と出力を示す図である。また図6は同期検知ア
クティブ期間変更回路21の入力と出力のタイミングチ
ャートである。
FIG. 5 shows a synchronous detection active period changing circuit 2
It is a figure which shows the input and output of 1. FIG. 6 is a timing chart of input and output of the synchronization detection active period changing circuit 21.

【0020】T2が規定値以上ということは、同期検知
周期が長いということなので、APCのサンプリング時
間を長くしないと、サンプリング.ホ−ルド用コンデン
サC1、C2の電荷が十分充電されず、LD光量が所定
光量にならないが、本発明では、サンプリング信号のア
クテイブ期間が長く設定されるので、APC時にLD光
量が正常光量で発光する。
If T2 is equal to or more than the specified value, it means that the synchronization detection period is long. Therefore, if the sampling time of APC is not increased, sampling. Although the charges of the hold capacitors C1 and C2 are not sufficiently charged and the LD light amount does not reach the predetermined light amount, in the present invention, since the active period of the sampling signal is set to be long, the LD light amount is emitted at the normal light amount during APC. To do.

【0021】T2が規定値以下の場合は、同期検知周期
が短いということなので、APCのサンプリング時間が
短くても、サンプリング.ホ−ルド用コンデンサC1、
C2の電荷が十分充電され、S/H信号を本物の同期検
知信号XDETPにしても、APC時にLD光量が正常
光量となる(以上が請求項1の説明である)。
When T2 is equal to or less than the specified value, it means that the synchronization detection period is short, so that even if the sampling time of APC is short, sampling. Hold capacitor C1,
The electric charge of C2 is sufficiently charged, and the LD light quantity becomes the normal light quantity at the time of APC even when the S / H signal is set to the real synchronization detection signal XDETP (the above is the description of claim 1).

【0022】図7は本発明の制御動作を示すフローチャ
ートである。同期検知周期T2を測定し(S1)、同期
検知周期T2が規定値以下であれば(S2でY)、S/
H信号に本物の同期検知信号XDETPを入力する(S
3)。同期検知周期T2が規定値を超えていれば(S2
でN)、S/H信号にXDETP1を入力する(S
4)。
FIG. 7 is a flow chart showing the control operation of the present invention. The synchronization detection period T2 is measured (S1), and if the synchronization detection period T2 is less than or equal to a specified value (Y in S2), S /
Input the real sync detection signal XDETP to the H signal (S
3). If the synchronization detection period T2 exceeds the specified value (S2
N), and input XDETP1 to the S / H signal (S
4).

【0023】S/H信号がHの時は、SW4、SW5と
もにオ−プンになり、V4の電位がC1またはC2によ
りホ−ルドされる(これが請求項2の説明である)。コ
ントロ−ル回路12がホ−ルドモ−ドの時、誤差増幅器
15の入力電圧V4は、コンデンサC1またはC2でホ
−ルドされる(SW4、5はともにオ−プン)。コンデ
ンサの容量値が大きい時は、V4の電位が長い時間一定
にホ−ルドされ、容量値が小さい時は、V4の電位は短
い時間一定にホ−ルドされる。ただし容量値が小さい時
はV4の電位が設定値に充電される時間が短くて済むと
いう利点がある。
When the S / H signal is H, both SW4 and SW5 are open, and the potential of V4 is held by C1 or C2 (this is the explanation of claim 2). When the control circuit 12 is in the hold mode, the input voltage V4 of the error amplifier 15 is held by the capacitor C1 or C2 (SW4 and 5 are both open). When the capacitance value of the capacitor is large, the potential of V4 is held constant for a long time, and when the capacitance value is small, the potential of V4 is held constant for a short time. However, when the capacitance value is small, there is an advantage that it takes only a short time to charge the V4 potential to the set value.

【0024】画素密度を切り替える場合、線速を半分に
して、LD光量を半分にする方式を行う場合がある。画
素密度に応じて、IN1信号により、SW1を切り替え
て、光量設定用のVR1、VR2を切り替えればよい。
VR1の値を、VR2の値の2倍にすれば、たとえば画
素密度1200dpi時のLD光量を画素密度600d
pi時の半分にする場合は、1200dpi時に、IN
1信号をHにして、LD光量設定用のVRにVR2をセ
レクトすれば、LD光量が1/2になる。IN2信号を
切り替え、Vref1、2を切り替えることによって
も、LD光量を切り替えることができる。Vref1を
Vref2の1/2にして、Vref1をセレクトすれ
ば、LD光量を、Vref2をセレクトした時の1/2
の光量にすることができる(以上が請求項3の説明であ
る)。
When the pixel density is switched, there is a case where the linear velocity is halved and the LD light amount is halved. According to the pixel density, SW1 may be switched by the IN1 signal to switch between VR1 and VR2 for setting the light amount.
If the value of VR1 is doubled the value of VR2, for example, the LD light amount when the pixel density is 1200 dpi is 600d.
If you want to reduce to half of pi
If one signal is set to H and VR2 is selected for VR for setting the LD light amount, the LD light amount is halved. The LD light amount can also be switched by switching the IN2 signal and switching Vref1 and Vref2. If Vref1 is set to ½ of Vref2 and Vref1 is selected, the LD light amount is ½ of that when Vref2 is selected.
The amount of light can be set to (the above is the description of claim 3).

【0025】[0025]

【発明の効果】請求項1記載の発明によれば、LDユニ
ット内のPDのモニタ電流を使用して、コンデンサのチ
ャ−ジ、デイスチャ−ジによりAPCを行う方式におい
て、同期検知信号の周期に応じて、APCのサンプリン
グ信号のアクテイブ期間を変化させるので、高品質な画
像を得ることができる。
According to the first aspect of the invention, in the method of performing APC by the charge and the discharge of the capacitor by using the monitor current of the PD in the LD unit, the period of the sync detection signal is changed. Accordingly, since the active period of the APC sampling signal is changed, a high quality image can be obtained.

【0026】請求項2記載の発明によれば、LD電流を
容量によりホ−ルドするので、シンプルな構成でAPC
を行える。また精度良くAPCを行えるので、濃度変動
の少ない画像を得ることができる。
According to the second aspect of the invention, since the LD current is held by the capacitance, the APC has a simple structure.
Can be done. Further, since APC can be performed with high accuracy, an image with little density fluctuation can be obtained.

【0027】請求項3記載の発明によれば、画素密度に
応じて光量を切り替えることができるので、高品質な画
像を得ることができる。
According to the third aspect of the present invention, since the light amount can be switched according to the pixel density, a high quality image can be obtained.

【図面の簡単な説明】[Brief description of drawings]

【図1】LD走査光学系のブロック図である。FIG. 1 is a block diagram of an LD scanning optical system.

【図2】同期検知信号発生部の回路図である。FIG. 2 is a circuit diagram of a synchronization detection signal generator.

【図3】同期検知信号(XDETP)を示す図である。FIG. 3 is a diagram showing a synchronization detection signal (XDETP).

【図4】本発明の画像形成装置の制御系の実施形態を示
すブロック図である。
FIG. 4 is a block diagram showing an embodiment of a control system of the image forming apparatus of the present invention.

【図5】同期検知アクティブ期間変更回路の入力と出力
を示す図である。
FIG. 5 is a diagram showing inputs and outputs of a synchronization detection active period changing circuit.

【図6】同期検知アクティブ期間変更回路の入力と出力
のタイミングチャートである。
FIG. 6 is a timing chart of input and output of the synchronization detection active period changing circuit.

【図7】本発明の制御動作を示すフローチャートであ
る。
FIG. 7 is a flowchart showing a control operation of the present invention.

【符号の説明】[Explanation of symbols]

1 LDユニット 5 感光体 6 同期検知素子 17 周期測定回路 21 同期検知アクティブ期間変更回路 1 LD unit 5 photoconductor 6 Synchronous detection element 17 Period measurement circuit 21 Sync detection active period change circuit

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 レ−ザ光を走査して、感光体に潜像を形
成する画像形成装置であって、レーザユニット内のフォ
トダイオードのモニタ電流を使用して、コンデンサのチ
ャ−ジ、デイスチャ−ジによりAPCを行い、同期検知
信号をAPCのサンプリング信号とする画像形成装置に
おいて、同期検知周期を検知する周期測定回路と、検知
された周期によりAPCのサンプリング信号のアクテイ
ブ期間を切り替える同期検知アクティブ期間変更回路と
を備えたことを特徴とする画像形成装置。
1. An image forming apparatus for scanning a laser beam to form a latent image on a photoconductor, wherein a monitor current of a photodiode in a laser unit is used to charge and discharge a capacitor. In an image forming apparatus that performs APC according to D. and uses the synchronization detection signal as a sampling signal for APC, a cycle measurement circuit that detects the synchronization detection cycle and a synchronization detection active that switches the active period of the APC sampling signal according to the detected cycle. An image forming apparatus comprising a period changing circuit.
【請求項2】 LD駆動電流を容量によりホ−ルドする
ことを特徴とする請求項1記載の画像形成装置。
2. The image forming apparatus according to claim 1, wherein the LD drive current is held by a capacitance.
【請求項3】 画素密度に応じてLDの光量を切り替え
ることを特徴とする請求項1記載の画像形成装置。
3. The image forming apparatus according to claim 1, wherein the light amount of the LD is switched according to the pixel density.
JP2001329786A 2001-10-26 2001-10-26 Imaging apparatus Pending JP2003127460A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001329786A JP2003127460A (en) 2001-10-26 2001-10-26 Imaging apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001329786A JP2003127460A (en) 2001-10-26 2001-10-26 Imaging apparatus

Publications (1)

Publication Number Publication Date
JP2003127460A true JP2003127460A (en) 2003-05-08

Family

ID=19145623

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001329786A Pending JP2003127460A (en) 2001-10-26 2001-10-26 Imaging apparatus

Country Status (1)

Country Link
JP (1) JP2003127460A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7471709B2 (en) 2005-05-10 2008-12-30 Samsung Electronics Co., Ltd Apparatus and method of controlling emission of laser beam
US7679040B2 (en) 2006-07-24 2010-03-16 Brother Kogyo Kabushiki Kaisha Optical control device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7471709B2 (en) 2005-05-10 2008-12-30 Samsung Electronics Co., Ltd Apparatus and method of controlling emission of laser beam
US7679040B2 (en) 2006-07-24 2010-03-16 Brother Kogyo Kabushiki Kaisha Optical control device

Similar Documents

Publication Publication Date Title
JP2011066089A (en) Semiconductor laser control device, and image formation device
JP2006198894A (en) Light scanning device and image forming apparatus
JPH03128576A (en) Picture reader
KR100498666B1 (en) Emission control apparatus and image forming apparatus
JPH0364162A (en) Laser beam scanning position sensor
JP2003127460A (en) Imaging apparatus
JP3707073B2 (en) Light intensity control method
JP4460980B2 (en) Image forming apparatus
JP2008233115A (en) Light quantity controller, optical scanner, and image forming apparatus
JPH09193467A (en) Raster output scan station
JP2001138566A (en) Image-forming apparatus
JP4049939B2 (en) Image forming apparatus
JP2004202746A (en) Image formation device
JP2005066827A (en) Image forming apparatus
JP2002211032A (en) Imaging apparatus
JP2002190641A (en) Image generator
JP2000039577A (en) Image forming device
JP2007173707A (en) Automatic light amount control apparatus and image forming apparatus
JP2002086794A (en) Imaging apparatus
JP2003334988A (en) Imaging apparatus
US5126761A (en) Scanning beam output control device for an image recorder
JP2000180768A (en) Image-forming device
JP3515806B2 (en) Image forming device
JP2003025624A (en) Imaging apparatus
JP2017196824A (en) Image formation apparatus

Legal Events

Date Code Title Description
A621 Written request for application examination

Effective date: 20041004

Free format text: JAPANESE INTERMEDIATE CODE: A621

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20041014

A977 Report on retrieval

Effective date: 20070314

Free format text: JAPANESE INTERMEDIATE CODE: A971007

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071106

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080311