JP2003025624A - Imaging apparatus - Google Patents

Imaging apparatus

Info

Publication number
JP2003025624A
JP2003025624A JP2001215483A JP2001215483A JP2003025624A JP 2003025624 A JP2003025624 A JP 2003025624A JP 2001215483 A JP2001215483 A JP 2001215483A JP 2001215483 A JP2001215483 A JP 2001215483A JP 2003025624 A JP2003025624 A JP 2003025624A
Authority
JP
Japan
Prior art keywords
capacitor
forming apparatus
image forming
potential
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001215483A
Other languages
Japanese (ja)
Inventor
Hidetoshi Kanai
英俊 金井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2001215483A priority Critical patent/JP2003025624A/en
Publication of JP2003025624A publication Critical patent/JP2003025624A/en
Pending legal-status Critical Current

Links

Landscapes

  • Laser Beam Printer (AREA)
  • Exposure Or Original Feeding In Electrophotography (AREA)
  • Control Or Security For Electrophotography (AREA)
  • Facsimile Scanning Arrangements (AREA)
  • Fax Reproducing Arrangements (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide an imaging apparatus capable of appropriately judging whether or not the light amount of a laser light source for imaging by forming an electrostatic latent image on a photosensitive member is appropriate. SOLUTION: An imaging apparatus sets at a first light amount setting value an APC circuit in a sampling mode for measuring the potential V3a of an input voltage V3 to an error amplifier at the time and sending the voltage V3a to a CPU as digital data. After passage of certain time measured by a timer, it sets at a second light amount setting value the APC circuit in a sampling mode for measuring the potential V3b of the input voltage V3 to the error amplifier at the time and sending the same to the CPU as digital data. The CPU judges whether or not the APC operation is normal according to whether or not V3b-V3a is smaller than a predetermined value (set potential). In the case V3b-V3a is larger than the set potential, the APC operation is judged to be abnormal so that a display of the abnormal APC operation is outputted (steps S101-S105).

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、画像形成装置に関
し、詳細には、感光体に静電潜像を形成して画像形成す
るレーザ光源の光量を自動調整する画像形成装置に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an image forming apparatus, and more particularly, to an image forming apparatus for automatically adjusting the light amount of a laser light source for forming an electrostatic latent image on a photosensitive member to form an image.

【0002】[0002]

【従来の技術】デジタル複写機、デジタルプリンタ及び
デジタルファクシミリ装置等の画像形成装置としては、
高品質の画像を高速に記録できることから、半導体レー
ザ等のレーザ光源から出射されたレーザ光を利用して画
像形成する電子写真方式の画像形成装置が普及してい
る。
2. Description of the Related Art As image forming apparatuses such as digital copying machines, digital printers and digital facsimile machines,
Since high-quality images can be recorded at high speed, an electrophotographic image forming apparatus that forms an image by using laser light emitted from a laser light source such as a semiconductor laser has become widespread.

【0003】このようなレーザ光源を使用した電子写真
方式の画像形成装置においては、画像品質を良好なもの
とするためには、レーザ光源の出力を一定に保つ必要が
あり、従来からAPC(Auto Power Control:自動光出
力制御)回路を用いて、レーザ光源の出力を一定にして
いる。
In an electrophotographic image forming apparatus using such a laser light source, in order to obtain a good image quality, it is necessary to keep the output of the laser light source constant. Power control: Automatic light output control circuit is used to keep the output of the laser light source constant.

【0004】すなわち、半導体レーザ等のレーザ光源に
あっては、その光出力特性が周囲温度の変化に敏感であ
るため、一定電流でレーザ光源を駆動しても、周囲温度
の変化や自己発熱等により、光出力が変動する。この光
出力の変動を一定に保つために、レーザ光源のパッケー
ジ中にレーザ光源の光出力をモニタするモニタダイオー
ドを組み込んで、このモニタダイオードの検出結果に基
づいて、レーザ光源の駆動電流を制御し、光出力を一定
に保つフィードバック機構を備えた半導体レーザの駆動
回路として、APC回路が用いられている(特開平8−
88429号公報、特開平5−226751号公報等参
照)。
That is, in a laser light source such as a semiconductor laser, its light output characteristic is sensitive to a change in ambient temperature. Therefore, even if the laser light source is driven by a constant current, a change in ambient temperature, self-heating, etc. Causes the optical output to fluctuate. In order to keep this fluctuation of the light output constant, a monitor diode that monitors the light output of the laser light source is incorporated in the package of the laser light source, and the drive current of the laser light source is controlled based on the detection result of this monitor diode. An APC circuit is used as a driving circuit for a semiconductor laser provided with a feedback mechanism for keeping the light output constant (Japanese Patent Laid-Open No. 8-
See, for example, Japanese Patent No. 88429 and Japanese Patent Laid-Open No. 5-226751.

【0005】そして、電子写真方式の画像形成装置にお
いては、画像データに応じてレーザ光源をオン/オフさ
せることが行われるが、このような画像形成装置におい
ては、レーザ光源の点灯時間が不規則なため、一般に、
画像領域外で一定時間レーザ光源を点灯させて、APC
動作を行っている。そして、従来の画像形成装置におい
ては、このAPC動作を行うのに、レーザの光量を検出
する光量モニタ素子のモニタ電流を使用してコンデンサ
の充放電し、このコンデンサの充電と放電を利用して、
APCを行っている。
In the electrophotographic image forming apparatus, the laser light source is turned on / off according to the image data, but in such an image forming apparatus, the lighting time of the laser light source is irregular. So, in general,
Turn on the laser light source for a certain period outside the image area to perform APC
It's working. In the conventional image forming apparatus, in order to perform the APC operation, the monitor current of the light amount monitor element for detecting the light amount of the laser is used to charge and discharge the capacitor, and the charge and discharge of the capacitor are used. ,
We are doing APC.

【0006】[0006]

【発明が解決しようとする課題】しかしながら、画像形
成装置、特に、コンデンサの充放電を利用してAPCを
行う画像形成装置においては、APC動作が適切に行わ
れない場合が発生し、画像濃度に異常が発生するおそれ
があった。
However, in an image forming apparatus, particularly an image forming apparatus that performs APC by charging / discharging a capacitor, there are cases in which the APC operation is not properly performed, and the image density is reduced. There was a possibility that an abnormality would occur.

【0007】そこで、請求項1記載の発明は、レーザ光
源から出射されるレーザ光の光量を検出する光量モニタ
素子のモニタ電流を使用してコンデンサを充放電し、当
該コンデンサの充電と放電を利用してレーザ光源の自動
光量調整を行うに際して、第一の光量設定時のコンデン
サの電位と第二の光量設定のコンデンサの電位に基づい
て、自動光量調整の制御状態を判定することにより、コ
ンデンサの充放電を利用してAPCを行う際に発生しが
ちなAPC動作の異常を簡単な構成で判定し、画像品質
を向上させることのできる安価で簡単な構成の画像形成
装置を提供することを目的としている。
Therefore, according to the first aspect of the invention, the capacitor is charged and discharged by using the monitor current of the light amount monitor element for detecting the light amount of the laser light emitted from the laser light source, and the charge and discharge of the capacitor are used. When performing the automatic light amount adjustment of the laser light source by determining the control state of the automatic light amount adjustment based on the potential of the capacitor when the first light amount is set and the potential of the capacitor when the second light amount is set, An object of the present invention is to provide an image forming apparatus having a low cost and a simple structure that can determine an abnormality in the APC operation that tends to occur when performing APC using charge and discharge with a simple structure and can improve image quality. I am trying.

【0008】請求項2記載の発明は、コンデンサが、レ
ーザ光源の駆動電流を保持することにより、簡単な構成
で、APCを行い、画像品質を向上させることのできる
より一層安価で簡単な構成の画像形成装置を提供するこ
とを目的としている。
According to the second aspect of the invention, the capacitor holds the drive current of the laser light source, so that the APC can be performed with a simple structure to improve the image quality. An object is to provide an image forming apparatus.

【0009】請求項3記載の発明は、形成する画像の画
素密度に応じてレーザ光源の出射光量の切り替えを行う
ことにより、画素密度に応じて光量を切り替えて、より
一層高品質な画像形成を行うことのできる画像形成装置
を提供することを目的としている。
According to the third aspect of the present invention, the quantity of light emitted from the laser light source is switched according to the pixel density of the image to be formed, so that the quantity of light is switched according to the pixel density to form a higher quality image. It is an object of the present invention to provide an image forming apparatus that can be used.

【0010】[0010]

【課題を解決するための手段】請求項1記載の発明の画
像形成装置は、画像データにより変調したレーザ光をレ
ーザ光源から潜像担持体上に走査して、当該潜像担持体
上に静電潜像を形成し、当該潜像担持体上の静電潜像を
現像剤で現像して画像形成するに際して、前記レーザ光
源から出射されるレーザ光の光量を検出する光量モニタ
素子のモニタ電流を使用してコンデンサを充放電し、当
該コンデンサの充電と放電を利用して前記レーザ光源の
自動光量調整を行う画像形成装置であって、第一の光量
設定時の前記コンデンサの電位と第二の光量設定の前記
コンデンサの電位に基づいて、前記自動光量調整の制御
状態を判定することにより、上記目的を達成している。
An image forming apparatus according to a first aspect of the present invention scans a laser beam modulated by image data from a laser light source onto a latent image carrier, and statically scans the latent image carrier. When forming an electrostatic latent image and developing the electrostatic latent image on the latent image carrier with a developer to form an image, a monitor current of a light amount monitor element for detecting the light amount of the laser light emitted from the laser light source. An image forming apparatus for charging / discharging a capacitor using, and automatically adjusting the light amount of the laser light source by using the charging and discharging of the capacitor, wherein the potential of the capacitor and the second voltage when the first light amount is set. The above object is achieved by determining the control state of the automatic light amount adjustment based on the electric potential of the capacitor in the light amount setting.

【0011】上記構成によれば、レーザ光源から出射さ
れるレーザ光の光量を検出する光量モニタ素子のモニタ
電流を使用してコンデンサを充放電し、当該コンデンサ
の充電と放電を利用してレーザ光源の自動光量調整を行
うに際して、第一の光量設定時のコンデンサの電位と第
二の光量設定のコンデンサの電位に基づいて、自動光量
調整の制御状態を判定するので、コンデンサの充放電を
利用してAPCを行う際に発生しがちなAPC動作の異
常を簡単な構成で判定することができ、安価かつ簡単な
構成で画像品質を向上させることができる。
According to the above construction, the capacitor is charged / discharged by using the monitor current of the light quantity monitor element for detecting the light quantity of the laser beam emitted from the laser light source, and the laser light source is charged / discharged by using the charge / discharge of the capacitor. When performing the automatic light intensity adjustment of, the control status of the automatic light intensity adjustment is determined based on the potential of the capacitor when the first light intensity is set and the potential of the capacitor when the second light intensity is set. It is possible to determine the abnormality of the APC operation that tends to occur when performing the APC with a simple configuration, and it is possible to improve the image quality with an inexpensive and simple configuration.

【0012】この場合、例えば、請求項2に記載するよ
うに、前記コンデンサは、前記レーザ光源の駆動電流を
保持するものであってもよい。
In this case, for example, as described in claim 2, the capacitor may hold the drive current of the laser light source.

【0013】上記構成によれば、コンデンサが、レーザ
光源の駆動電流を保持するので、簡単な構成で、APC
を行うことができ、より一層安価かつ簡単な構成で画像
品質を向上させることができる。
According to the above construction, the capacitor holds the drive current of the laser light source, so that the APC has a simple construction.
It is possible to improve the image quality with an even cheaper and simpler configuration.

【0014】また、例えば、請求項3に記載するよう
に、前記画像形成装置は、前記形成する画像の画素密度
に応じて前記レーザ光源の出射光量の切り替えを行うも
のであってもよい。
Further, for example, as described in claim 3, the image forming apparatus may switch the amount of light emitted from the laser light source according to the pixel density of the image to be formed.

【0015】上記構成によれば、形成する画像の画素密
度に応じてレーザ光源の出射光量の切り替えを行うの
で、画素密度に応じて光量を切り替えて、より一層高品
質な画像形成を行うことができる。
According to the above arrangement, the amount of light emitted from the laser light source is switched according to the pixel density of the image to be formed, so that the light amount can be switched according to the pixel density to form a higher quality image. it can.

【0016】[0016]

【発明の実施の形態】以下、本発明の好適な実施の形態
を添付図面に基づいて詳細に説明する。なお、以下に述
べる実施の形態は、本発明の好適な実施の形態であるか
ら、技術的に好ましい種々の限定が付されているが、本
発明の範囲は、以下の説明において特に本発明を限定す
る旨の記載がない限り、これらの態様に限られるもので
はない。
BEST MODE FOR CARRYING OUT THE INVENTION Preferred embodiments of the present invention will be described in detail below with reference to the accompanying drawings. The embodiments described below are preferred embodiments of the present invention, and therefore have various technically preferable limitations. However, the scope of the present invention refers to the present invention particularly in the following description. Unless otherwise stated, the present invention is not limited to these embodiments.

【0017】図1〜図5は、本発明の画像形成装置の一
実施の形態を示す図であり、図1は、本発明の画像形成
装置の一実施の形態を適用した画像形成装置1の走査光
学系の要部概略構成図である。
1 to 5 are views showing an embodiment of the image forming apparatus of the present invention, and FIG. 1 shows an image forming apparatus 1 to which the embodiment of the image forming apparatus of the present invention is applied. FIG. 3 is a schematic configuration diagram of a main part of a scanning optical system.

【0018】図1において、画像形成装置1は、LD
(レーザダイオード)基板2に取り付けられたレーザ光
源としてのLD3、コリメートレンズ4、ポリゴンスキ
ャナ5、fθレンズ6、感光体7及び同期検知素子部8
等を備えている。
In FIG. 1, the image forming apparatus 1 includes an LD
(Laser diode) LD 3 as a laser light source attached to the substrate 2, collimator lens 4, polygon scanner 5, fθ lens 6, photoconductor 7 and synchronization detection element section 8
And so on.

【0019】LD3は、発散性レーザ光を出射し、コリ
メートレンズ4は、LD3から出射された発散性レーザ
光を平行性レーザ光に変換してポリゴンスキャナ5に照
射させる。
The LD 3 emits a divergent laser beam, and the collimator lens 4 converts the divergent laser beam emitted from the LD 3 into a parallel laser beam and irradiates it to the polygon scanner 5.

【0020】ポリゴンスキャナ5は、画像形成装置1の
画像密度に応じた角速度で高速回転駆動され、ポリゴン
スキャナ5から入射されるレーザ光を主走査方向に偏向
してfθレンズ6に反射する。
The polygon scanner 5 is rotationally driven at a high speed at an angular velocity according to the image density of the image forming apparatus 1, and deflects the laser light incident from the polygon scanner 5 in the main scanning direction and reflects it on the fθ lens 6.

【0021】fθレンズ6は、ポリゴンスキャナ5で反
射偏向されたレーザ光を感光体(潜像担持体)7上に結
像させるとともに、レーザ光の走査線上であって画像形
成領域から外れた位置でかつ感光体7に近接して配設さ
れた同期検知素子部8にも照射させる。感光体7は、回
転駆動されて、図示しない帯電部で一様に帯電された
後、上記レーザ光が照射されることで、静電潜像が形成
され、その後、図示しない現像部でトナー(現像剤)が
付与されてトナー画像が形成される。画像形成装置1
は、感光体7上のトナー画像を記録紙に転写し、記録紙
上のトナー画像を定着部で定着させることで画像形成す
る。そして、トナー画像の転写された感光体7をクリー
ニングした後、帯電部で一様に帯電させて、再度、画像
形成を行う。
The fθ lens 6 forms an image of the laser light reflected and deflected by the polygon scanner 5 on the photoconductor (latent image carrier) 7, and is located on the scanning line of the laser light and out of the image forming area. Further, the synchronization detecting element portion 8 arranged close to the photoconductor 7 is also irradiated. The photosensitive member 7 is rotationally driven and uniformly charged by a charging unit (not shown), and then an electrostatic latent image is formed by being irradiated with the laser beam, and then toner ( (Developer) is applied to form a toner image. Image forming apparatus 1
Forms an image by transferring the toner image on the photoconductor 7 to a recording sheet and fixing the toner image on the recording sheet by a fixing unit. Then, after cleaning the photoconductor 7 to which the toner image has been transferred, it is uniformly charged by the charging section, and image formation is performed again.

【0022】上記同期検知素子部(同期検知手段)8
は、図2に示すように、フォトダイオード等の同期検知
素子10、抵抗R1及びコンパレータ11等を備えてお
り、上記レーザ光が同期検知素子10に入射される。同
期検知素子10にレーザ光が入射されると、同期検知素
子10及び抵抗R1に電流Idが流れ、コンパレ−タ1
1の入力に電圧Vdが入力される。コンパレータ11
は、入力電圧Vdが比較電圧Vrefaよりも大きくなる
と、パルス出力である同期検知信号XDETPを出力する。
この同期検知信号XDETPは、図3に示すように、1ライ
ン周期T2において、幅T1の間だけ1回出力され、当
該幅T1の間だけローとなる信号である。
The synchronization detecting element section (synchronization detecting means) 8
As shown in FIG. 2, includes a synchronization detection element 10 such as a photodiode, a resistor R1, a comparator 11 and the like, and the laser light is incident on the synchronization detection element 10. When a laser beam is incident on the synchronization detecting element 10, a current Id flows through the synchronization detecting element 10 and the resistor R1, and the comparator 1
The voltage Vd is input to the input of 1. Comparator 11
Outputs the synchronization detection signal XDETP which is a pulse output when the input voltage Vd becomes higher than the comparison voltage Vrefa.
As shown in FIG. 3, the synchronization detection signal XDETP is a signal that is output once in the width T1 and becomes low only in the width T1 in one line period T2.

【0023】画像形成装置1は、図4に示すAPC回路
20を備えており、APC回路20は、PD(フォトダ
イオード)21、スイッチ回路22、可変抵抗器VR
1、VR2、コンパレータ23、スイッチ回路24、コ
ントロール回路25、スイッチSW1、SW2、充電用
定電流源26、放電用定電流源27、スイッチ回路2
8、コンデンサC1、C2、誤差増幅器29、トランジ
スタTr1、抵抗R2、バイアス電源30、抵抗R3及
びA/Dコンバータ31等を備えているとともに、図示
しないが、S/H信号制御回路を備えて、当該S/H信
号制御回路からコントロール回路25にS/H信号(サ
ンプル/ホールド信号)が入力される。
The image forming apparatus 1 includes an APC circuit 20 shown in FIG. 4, and the APC circuit 20 includes a PD (photodiode) 21, a switch circuit 22, and a variable resistor VR.
1, VR2, comparator 23, switch circuit 24, control circuit 25, switches SW1 and SW2, charging constant current source 26, discharging constant current source 27, switch circuit 2
8, a capacitor C1 and C2, an error amplifier 29, a transistor Tr1, a resistor R2, a bias power supply 30, a resistor R3 and an A / D converter 31 and the like, and an S / H signal control circuit (not shown), The S / H signal (sample / hold signal) is input to the control circuit 25 from the S / H signal control circuit.

【0024】PD(光量モニタ素子)21は、LD3の
パッケージ内に組み込まれており、LD3の出射するレ
ーザ光が入射されることで、モニタ電流Imが流れる。
このPD21は、スイッチ回路22に接続されていると
ともに、コンパレータ23の入力に接続されている。ス
イッチ回路22は、スイッチSW21とスイッチSW2
2を備えており、切替信号IN1によりスイッチSW2
1とスイッチSW22を選択的にPD21に接続する。
スイッチ回路22は、そのスイッチSW21にLD3の
光量設定用の可変抵抗器VR1が接続されており、その
スイッチSW22にLD3の光量設定用の可変抵抗器V
R2が接続されている。スイッチ回路22は、切替信号
IN1がロー(Low)のとき、スイッチSW21をオ
ン、スイッチSW22をオフにして、PD21をスイッ
チSW21を介して可変抵抗器VR1に接続し、切替信
号INがハイ(High)のとき、スイッチSW21を
オフ、スイッチSW22をオンにして、PD21をスイ
ッチSW22を介して可変抵抗器VR2に接続する。
The PD (light quantity monitor element) 21 is incorporated in the package of the LD 3, and the monitor current Im flows when the laser light emitted from the LD 3 is incident.
The PD 21 is connected to the switch circuit 22 and the input of the comparator 23. The switch circuit 22 includes a switch SW21 and a switch SW2.
2 is provided, and the switch SW2 is provided by the switching signal IN1.
1 and the switch SW22 are selectively connected to the PD21.
In the switch circuit 22, a variable resistor VR1 for setting the light amount of the LD3 is connected to the switch SW21, and a variable resistor V1 for setting the light amount of the LD3 is connected to the switch SW22.
R2 is connected. When the switching signal IN1 is low, the switch circuit 22 turns on the switch SW21 and turns off the switch SW22, connects the PD 21 to the variable resistor VR1 via the switch SW21, and switches the switching signal IN to high (High). ), The switch SW21 is turned off and the switch SW22 is turned on to connect the PD 21 to the variable resistor VR2 via the switch SW22.

【0025】そして、画像形成装置1は、後述するよう
に、光量切替時には、切替信号IN1をハイからロー、
あるいは、ローからハイに変化させて、PD21に接続
する可変抵抗器VR1と可変抵抗器VR2を切り替え、
光量の切り替えを行う。したがって、可変抵抗器VR1
及び可変抵抗器VR2は、光量設定用抵抗として機能し
ている。
As will be described later, the image forming apparatus 1 changes the switching signal IN1 from high to low when switching the light amount.
Alternatively, by changing from low to high, the variable resistors VR1 and VR2 connected to the PD 21 are switched,
Switch the light amount. Therefore, the variable resistor VR1
The variable resistor VR2 functions as a light amount setting resistor.

【0026】そして、PD1のモニタ電流Imは、切替
信号IN1信号により、可変抵抗器VR1に流れるライ
ンと可変抵抗器VR2に流れるラインに切り替えられ、
スイッチ回路22により、可変抵抗器VR1に接続され
ると、コンパレータ23の入力電圧V1の電位は、V1
=Im*VR1になり、スイッチ回路22により、可変
抵抗器VR2に接続されると、コンパレータ23の入力
電圧V1の電位は、V1=Im*VR2になる。
Then, the monitor current Im of the PD1 is switched to the line flowing through the variable resistor VR1 and the line flowing through the variable resistor VR2 by the switching signal IN1 signal,
When connected to the variable resistor VR1 by the switch circuit 22, the potential of the input voltage V1 of the comparator 23 becomes V1.
= Im * VR1 and the switch circuit 22 connects the variable resistor VR2, the potential of the input voltage V1 of the comparator 23 becomes V1 = Im * VR2.

【0027】コンパレータ23の比較入力には、スイッ
チ回路24を介して基準電圧Vref1と基準電圧Vref2が
選択的に入力され、スイッチ回路24は、切替信号IN
2により、入力される基準電圧Vref1と基準電圧Vref2
を選択的に切り替えて、コンパレータ23の比較入力に
基準電圧Vrefbとして出力する。コンパレータ23は、
入力電圧V1が基準電圧Vrefbよりも小さいときには、
ハイ(High)の比較出力V2をコントロール回路2
5に出力し、入力電圧V1が基準電圧Vrefbよりも大き
いときには、ロー(Low)の比較出力V2をコントロ
ール回路25に出力する。
The reference voltage Vref1 and the reference voltage Vref2 are selectively input to the comparison input of the comparator 23 via the switch circuit 24, and the switch circuit 24 switches the switching signal IN.
2 input reference voltage Vref1 and reference voltage Vref2
Is selectively switched to output as the reference voltage Vrefb to the comparison input of the comparator 23. The comparator 23
When the input voltage V1 is smaller than the reference voltage Vrefb,
The high comparison output V2 is applied to the control circuit 2
5, and when the input voltage V1 is higher than the reference voltage Vrefb, the low comparison output V2 is output to the control circuit 25.

【0028】コントロール回路25には、上記コンパレ
ータ23から比較出力V2が入力されるとともに、図示
しないS/H信号制御回路からS/H信号が入力され、
コントロール回路25は、その出力がスイッチSW1と
スイッチSW2に接続されている。コントロ−ル回路2
5は、S/H信号によりサンプリングモードとホ−ルド
モードを切り替える。S/H信号は、ロー(Low)
で、サンプリングモード、ハイ(High)で、ホ−ル
ドモ−ドである。すなわち、コントロール回路25は、
S/H信号がローのときには、コンパレータ23からの
比較出力V2のハイ/ローに応じて、スイッチSW1と
スイッチSW2を選択的にクローズさせるサンプリング
モードとなり、S/H信号がハイのときには、スイッチ
SW1とスイッチSW2をともにオ−プンさせるホール
ドモードとなる。コントロール回路25は、S/H信号
がローであるサンプリングモードにおいては、コンパレ
ータ23の入力電圧V1が基準電圧Vrefbより小さく、
コンパレータ23の比較出力V2がハイのときには、ス
イッチSW2をオフ、スイッチSW1をオンにし、コン
パレータ23の入力電圧Vが基準電圧Vrefbよりも大き
く、コンパレータ23の比較出力V2がローのときに
は、スイッチSW1をオフ、スイッチSW2をオンにす
る。
The control circuit 25 receives the comparison output V2 from the comparator 23 and the S / H signal from an S / H signal control circuit (not shown),
The output of the control circuit 25 is connected to the switches SW1 and SW2. Control circuit 2
The S / H signal 5 switches between the sampling mode and the hold mode. S / H signal is low
In the sampling mode, high and hold mode. That is, the control circuit 25
When the S / H signal is low, it becomes a sampling mode in which the switches SW1 and SW2 are selectively closed according to the high / low of the comparison output V2 from the comparator 23, and when the S / H signal is high, the switch SW1 And the switch SW2 are both opened to enter the hold mode. In the sampling mode in which the S / H signal is low, the control circuit 25 determines that the input voltage V1 of the comparator 23 is lower than the reference voltage Vrefb,
When the comparison output V2 of the comparator 23 is high, the switch SW2 is turned off and the switch SW1 is turned on. When the input voltage V of the comparator 23 is larger than the reference voltage Vrefb and the comparison output V2 of the comparator 23 is low, the switch SW1 is turned on. Off, switch SW2 is turned on.

【0029】スイッチSW1とスイッチSW2は、充電
用定電流源26と放電用定電流源27の間に直列に接続
されており、スイッチSW1とスイッチSW2との間
は、スイッチ回路28に接続されているとともに、誤差
増幅器29の入力端子及びA/Dコンバータ31に接続
されている。
The switches SW1 and SW2 are connected in series between a charging constant current source 26 and a discharging constant current source 27, and a switch circuit 28 is connected between the switches SW1 and SW2. It is also connected to the input terminal of the error amplifier 29 and the A / D converter 31.

【0030】スイッチ回路28には、さらに、そのスイ
ッチ端子にコンデンサC1とコンデンサC2が接続され
ており、スイッチ回路28は、切替信号IN3により、
スイッチSW1とスイッチSW2の間、誤差増幅器29
の入力端子及びA/Dコンバータ31をコンデンサC1
またはコンデンサC2に選択的に接続する。
The switch circuit 28 is further connected to its switch terminals with a capacitor C1 and a capacitor C2, and the switch circuit 28 receives a switching signal IN3.
An error amplifier 29 is provided between the switch SW1 and the switch SW2.
Of the input terminal and the A / D converter 31 of the capacitor C1
Alternatively, it is selectively connected to the capacitor C2.

【0031】すなわち、コントロ−ル回路25がスイッ
チSW1とスイッチSW2がともにオープンするホ−ル
ドモ−ドのとき、切替信号IN3で選択されたコンデン
サC1またはコンデンサC2に充電されている電圧(出
力電圧)が、スイッチ回路28を通して誤差増幅器29
の入力端子とA/Dコンバータ31に入力電圧V3とし
て入力される。
That is, when the control circuit 25 is in the hold mode in which both the switch SW1 and the switch SW2 are open, the voltage (output voltage) charged in the capacitor C1 or C2 selected by the switching signal IN3. But the error amplifier 29 through the switch circuit 28
Is input as an input voltage V3 to the input terminal and the A / D converter 31.

【0032】そして、誤差増幅器29は、上述のよう
に、その入力端子に入力電圧V3が入力されるととも
に、その基準入力端子に基準電圧Vref3が入力され、入
力電圧V3の電位を、基準電圧Vref3と誤差増幅してト
ランジスタTr1のコレクタ電流を増減する。このトラ
ンジスタTr1のコレクタには、LD3が接続されてお
り、トランジスタTr1のコレクタ電流が増減すること
で、LD3の駆動電流(LD電流)が増減して、LD3
の光量が設定値に調整・保持される。
As described above, the error amplifier 29 receives the input voltage V3 at its input terminal and the reference voltage Vref3 at its reference input terminal, and changes the potential of the input voltage V3 to the reference voltage Vref3. The error is amplified and the collector current of the transistor Tr1 is increased or decreased. LD3 is connected to the collector of the transistor Tr1, and the drive current (LD current) of the LD3 increases and decreases as the collector current of the transistor Tr1 increases and decreases.
The light intensity of is adjusted and maintained at the set value.

【0033】すなわち、APC回路20は、LD3の光
量が設定光量より少ないときには、LD電流を増加さ
せ、LD3の光量が設定光量より多いときには、LD電
流を減少させる。
That is, the APC circuit 20 increases the LD current when the light quantity of the LD 3 is smaller than the set light quantity, and decreases the LD current when the light quantity of the LD 3 is larger than the set light quantity.

【0034】そして、LD3には、バイアス電流源30
により、バイアス電流が流れ、このバイアス電流の値
は、固定抵抗R3の値を変えることにより、変更するこ
とができる。バイアス電流を流すことにより、LD変調
の速度を高速にすることができる。
The LD3 has a bias current source 30
Causes a bias current to flow, and the value of this bias current can be changed by changing the value of the fixed resistor R3. By passing the bias current, the LD modulation speed can be increased.

【0035】そして、上記コンデンサC1、C2の容量
値が大きいときには、誤差増幅器29の入力電圧V3
は、その電位が長い時間一定にホ−ルドされ、コンデン
サC1、C2の容量値が小さいときには、誤差増幅器2
9の入力電圧V3は、その電位が短い時間一定にホ−ル
ドされる。ただし、APC回路20としては、コンデン
サC1、C2の容量値が小さいときには、誤差増幅器2
9の入力電圧V3の電位が設定値に充電される時間が短
くてすむという利点がある。例えば、コンデンサC1を
1uF、コンデンサC2を0.1uFとし、コントロ−
ル回路25のサンプル信号として同期検知信号XDETPを
使用する場合、同期検知信号XDETPの周期が長い場合に
は、コンデンサC1を選択し、同期検知信号XDETPの周
期が短い場合には、コンデンサC2を選択するようにす
ると好適である。
When the capacitance values of the capacitors C1 and C2 are large, the input voltage V3 of the error amplifier 29 is
Is held at a constant potential for a long time, and when the capacitance values of the capacitors C1 and C2 are small, the error amplifier 2
The input voltage V3 of 9 is held constant for a short period of time. However, in the APC circuit 20, when the capacitance value of the capacitors C1 and C2 is small, the error amplifier 2
There is an advantage that the time for charging the potential of the input voltage V3 of 9 to the set value can be short. For example, the capacitor C1 is set to 1 uF and the capacitor C2 is set to 0.1 uF.
When the synchronization detection signal XDETP is used as the sample signal of the loop circuit 25, the capacitor C1 is selected when the cycle of the synchronization detection signal XDETP is long, and the capacitor C2 is selected when the cycle of the synchronization detection signal XDETP is short. It is preferable to do so.

【0036】このように、コンデンサC1の容量値が大
きく、コンデンサC2の容量値が小さい場合、スイッチ
回路28を切替信号IN3で、コンデンサC2を選択す
るようにすると、短い時間で設定光量に到達するが、光
量が一定にホ−ルドされる時間が短い、また、コンデン
サC1を選択すると、設定光量に達する時間は、長くか
かるが、光量が一定にホ−ルドされる時間が長くなる。
As described above, when the capacitance value of the capacitor C1 is large and the capacitance value of the capacitor C2 is small, when the switch circuit 28 selects the capacitor C2 by the switching signal IN3, the set light amount is reached in a short time. However, when the amount of light is held constant, the time for reaching the set amount of light is long when the capacitor C1 is selected, but the time for holding the amount of light is long.

【0037】また、コントロール回路25は、上述のよ
うに、S/H信号がローでサンプリングモードのときに
は、コンパレータ23の入力電圧V1が基準電圧Vrefb
よりも小さく、コンパレータ23の比較出力V2がハイ
であると、スイッチSW2をオフ、スイッチSW1をオ
ンにし、スイッチSW1を通して充電用定電流源26に
より、スイッチ回路28の選択に応じて、コンデンサC
1またはコンデンサC2を充電して、誤差増幅器29の
入力電圧Vを上昇させ、コンパレータ23の入力電圧V
1が基準電圧Vrefbよりも大きく、コンパレータ23の
比較出力V2がローであると、スイッチSW1をオフ、
スイッチSW2をオンにし、スイッチSW2を通して、
スイッチ回路28の選択に応じて、コンデンサC1また
はコンデンサC2の電荷を放電させて、誤差増幅器29
の入力電圧V3を下降させることで、PD21によるL
D3の光量の検出結果に基づいて、コンデンサC1また
はコンデンサC2に当該LD3の光量に応じた電荷量を
サンプリングして充電させる。このコンデンサC1また
はコンデンサC2にサンプリングして充電した電荷量に
対応した電圧を、サンプリングモードで誤差増幅器29
の入力端子に入力電圧V3として出力して、光量の自動
調整を行う。
Further, as described above, the control circuit 25 controls the input voltage V1 of the comparator 23 to be the reference voltage Vrefb when the S / H signal is low and in the sampling mode.
If the comparison output V2 of the comparator 23 is high, the switch SW2 is turned off, the switch SW1 is turned on, and the constant current source 26 for charging through the switch SW1 causes the capacitor C to be switched in accordance with the selection of the switch circuit 28.
1 or the capacitor C2 is charged to increase the input voltage V of the error amplifier 29 and the input voltage V of the comparator 23.
When 1 is larger than the reference voltage Vrefb and the comparison output V2 of the comparator 23 is low, the switch SW1 is turned off,
Turn on the switch SW2, and through the switch SW2,
Depending on the selection of the switch circuit 28, the electric charge of the capacitor C1 or the capacitor C2 is discharged, and the error amplifier 29
By lowering the input voltage V3 of
Based on the detection result of the light amount of D3, the capacitor C1 or the capacitor C2 is sampled and charged with the charge amount corresponding to the light amount of the LD3. The voltage corresponding to the amount of electric charge sampled and charged in the capacitor C1 or C2 is supplied to the error amplifier 29 in the sampling mode.
The input voltage V3 is output to the input terminal of to automatically adjust the light amount.

【0038】そして、A/Dコンバータ31には、上述
のように、入力電圧V3が入力され、A/Dコンバータ
31は、この入力電圧V3をA/D(アナログ/デジタ
ル)変換して、図示しないCPU(Central Processing
Unit )に出力する。CPUは、この入力電圧V3のデ
ジタル変換値を参照して、APC動作の正常か異常かの
判断及び異常の際の異常原因の判定を行う。
As described above, the input voltage V3 is input to the A / D converter 31, and the A / D converter 31 performs A / D (analog / digital) conversion on the input voltage V3 and illustrates it. Not CPU (Central Processing
Unit). The CPU refers to the digital conversion value of the input voltage V3 to determine whether the APC operation is normal or abnormal and to determine the cause of the abnormality at the time of abnormality.

【0039】図4において、XDATAはビデオデ−タであ
り、XDATAがLOWの時LDにはISW(トランジスタ
Tr1のコレクタ電流)+IBが流れる。XDATAがハイ
(H)の時、LD3の電流はIBのみとなり、オフセッ
ト発光するのみで、画像は形成されない。APC動作を
行う時も、LD3の電流は、トランジスタTr1のコレ
クタ電流とバイアス電流の和が電流になる。
In FIG. 4, XDATA is video data, and when XDATA is LOW, ISW (collector current of transistor Tr1) + IB flows through LD. When XDATA is high (H), the current of LD3 is only IB, and only the offset light emission is performed, and no image is formed. Even when performing the APC operation, the current of the LD3 is the sum of the collector current of the transistor Tr1 and the bias current.

【0040】そして、本実施の形態の画像形成装置1に
おいては、後述するように、XDETP信号を利用して、A
PC動作のサンプルとホ−ルドを行う。XDETP信号がロ
ー(L)の時がサンプルモ−ドで、ハイ(H)の時がホ
−ルドモ−ドである。スイッチ回路22をSW21にし
て、第一の光量設定値にして、APC回路20をサンプ
リングモ−ドにして、その時の誤差増幅器29への入力
電圧V3の電位V3aを測定し、その電位V3aをA/
Dコンバータ31でデジタル変換してCPUにデジタル
デ−タで送る。画像形成装置1は、タイマ−で一定時間
経過後に、スイッチ回路22をSW22にして、第二の
光量設定値にして、APC回路20をサンプリングモ−
ドにして、その時の誤差増幅器29への入力電圧V3の
電位V3bを測定して、当該電位V3bをA/Dコンバ
ータ31でデジタル変換してCPUにデジタルデ−タで
送る。APC動作が正常に行われて、制御が正常な場合
は、V3b−V3aは、あまり大きな値にはならず、あ
る規定値以下になるかどうかで、APC制御が正常かど
うかを判断することができる。例えば、LD3のドライ
バの電源電圧が5Vの場合、APC動作が正常に行われ
ているときには、電位V3は一定電位の近辺(例えば、
2.5V近辺)で制御されるのが妥当なところである。
APC制御が不調になると、サンプル/ホ−ルド用コン
デンサC1、C2の電位V3は、0Vか5Vに飽和する
ため、V3b−V3aが規定値以上に大きな値になり、
APC異常と判断することができる。
Then, in the image forming apparatus 1 of the present embodiment, as will be described later, the XDETP signal is used to
Perform PC operation sample and hold. When the XDETP signal is low (L), it is a sample mode, and when it is high (H), it is a hold mode. The switch circuit 22 is set to SW21, the first light amount setting value is set, the APC circuit 20 is set to sampling mode, and the potential V3a of the input voltage V3 to the error amplifier 29 at that time is measured, and the potential V3a is set to A /
Digital conversion is performed by the D converter 31 and the digital data is sent to the CPU. In the image forming apparatus 1, after a lapse of a certain time by the timer, the switch circuit 22 is set to SW22, the second light amount setting value is set, and the APC circuit 20 is set to the sampling mode.
Mode, the potential V3b of the input voltage V3 to the error amplifier 29 at that time is measured, the potential V3b is digitally converted by the A / D converter 31 and sent to the CPU by digital data. When the APC operation is normally performed and the control is normal, V3b-V3a does not become a very large value, and whether the APC control is normal or not can be determined by whether the V3b-V3a becomes a certain specified value or less. it can. For example, when the power supply voltage of the driver of the LD3 is 5V and the APC operation is normally performed, the potential V3 is close to a constant potential (for example,
It is a reasonable place to be controlled at around 2.5V).
When the APC control becomes unsuccessful, the potential V3 of the sample / hold capacitors C1 and C2 saturates at 0V or 5V, so that V3b-V3a becomes a value larger than the specified value.
It can be determined that the APC is abnormal.

【0041】次に、本実施の形態の作用を説明する。本
実施の形態の画像形成装置1は、簡単な構成で光量切り
替えを行うとともに、APC動作の正常、異常の判定を
適切に行うことを目的としている。
Next, the operation of this embodiment will be described. The image forming apparatus 1 according to the present embodiment is intended to switch the light amount with a simple configuration and to appropriately determine whether the APC operation is normal or abnormal.

【0042】すなわち、画像形成装置1は、図1に示し
たように、LD3から出射された発散性レーザ光をコリ
メートレンズ3で平行性レーザ光に変換してポリゴンス
キャナ5に照射させ、ポリゴンスキャナ5で主走査方向
に偏向させて、fθレンズ6で感光体7上に照射させて
画像形成を行うとともに、照射光を同期検知素子部8の
同期検知素子10にも照射し、同期検知素子部8の出力
する同期検知信号XDETPに基づいて主走査方向の同期調
整を行う。
That is, as shown in FIG. 1, the image forming apparatus 1 converts the divergent laser light emitted from the LD 3 into parallel laser light by the collimator lens 3 and irradiates the parallel laser light on the polygon scanner 5. 5, the light is deflected in the main scanning direction, and the fθ lens 6 irradiates the photoconductor 7 on the photoconductor 7 to form an image, and the irradiation light is also radiated to the synchronization detection element 10 of the synchronization detection element unit 8. The synchronization adjustment in the main scanning direction is performed based on the synchronization detection signal XDETP output from 8.

【0043】そして、画像形成装置1は、図4に示した
APC回路20を備え、同期検知信号XDETPがローとな
ってローのS/H信号がコントロール回路25に入力さ
れるサンプリングモードでは、LD3のパッケージ内に
組み込まれたPD21でLD3の光量をサンプリング
し、そのときの画像解像度(画素密度)に応じて設定さ
れた可変抵抗器VR1または可変抵抗器VR2によって
発生する入力電圧V1をコンパレータ23で当該可変抵
抗器VR1、VR2に応じて基準電圧Vref1または基準
電圧Vref2から選択された基準電圧Vrefbと比較して、
入力電圧V1が基準電圧Vrefbよりも大きいか否かで、
コントロール回路25がスイッチSW1とスイッチSW
2を選択的にオンさせる。スイッチSW1またはスイッ
チSW2が選択的にオンすることで、同期検知信号XDE
TPの周期の長短に応じてスイッチ回路28で選択される
コンデンサC1またはコンデンサC2に充電あるいは放
電が行われて、コンデンサC1またはコンデンサC2の
電位が上昇あるいは下降するとともに、このコンデンサ
C1またはコンデンサC2の電位が誤差増幅器29の入
力端子に入力電圧V3として入力される。
The image forming apparatus 1 includes the APC circuit 20 shown in FIG. 4, and in the sampling mode in which the sync detection signal XDETP becomes low and the low S / H signal is input to the control circuit 25, the LD3 The light quantity of the LD3 is sampled by the PD21 incorporated in the package of the above, and the input voltage V1 generated by the variable resistor VR1 or the variable resistor VR2 set according to the image resolution (pixel density) at that time is input by the comparator 23. Compared with the reference voltage Vrefb selected from the reference voltage Vref1 or the reference voltage Vref2 according to the variable resistors VR1 and VR2,
Depending on whether the input voltage V1 is higher than the reference voltage Vrefb,
The control circuit 25 has switches SW1 and SW
2 is selectively turned on. By selectively turning on the switch SW1 or the switch SW2, the synchronization detection signal XDE
The capacitor C1 or the capacitor C2 selected by the switch circuit 28 is charged or discharged according to the length of the cycle of TP, the potential of the capacitor C1 or the capacitor C2 rises or falls, and the capacitor C1 or the capacitor C2 The potential is input to the input terminal of the error amplifier 29 as the input voltage V3.

【0044】画像形成時には、同期検知信号XDETPがハ
イとなってハイのS/H信号がコントロール回路25に
入力されるホールドモードでは、コントロール回路25
がスイッチSW1とスイッチSW2をともにオフさせ、
スイッチ回路28で選択されているコンデンサC1また
はコンデンサC2の電位がコンデンサC1またはコンデ
ンサC2の容量値に応じた時間だけ一定にホールドされ
て、誤差増幅器29の入力端子に入力電圧V3として入
力される。
In the hold mode in which the sync detection signal XDETP goes high during image formation and a high S / H signal is input to the control circuit 25, the control circuit 25
Turns off both switch SW1 and switch SW2,
The potential of the capacitor C1 or C2 selected by the switch circuit 28 is held constant for a time corresponding to the capacitance value of the capacitor C1 or C2, and is input to the input terminal of the error amplifier 29 as the input voltage V3.

【0045】誤差増幅器29は、この入力電圧V3の電
位を、基準電圧Vref3と誤差増幅してトランジスタTr
1のコレクタ電流を増減し、トランジスタTr1のコレ
クタ電流が増減することで、LD3の駆動電流(LD電
流)が増減して、LD3の光量を一定値に保持する。
The error amplifier 29 error-amplifies the potential of the input voltage V3 with the reference voltage Vref3 to perform the transistor Tr.
By increasing / decreasing the collector current of 1 and increasing / decreasing the collector current of the transistor Tr1, the drive current (LD current) of the LD3 is increased / decreased and the light amount of the LD3 is held at a constant value.

【0046】そして、画素密度の切替を行う場合、例え
ば、600dpiと1200dpiの切り替えを行う場
合)、1200dpiでは、ポリゴンスキャナ5を回転
駆動させるポリゴンモ−タ回転数が高速になり、ビデオ
クロック周波数が高速になるため、線速を、600dp
iの1/2にする場合がある。このような場合には、L
D3の光量は、1200dpiのときは、600dpi
のときの、1/2になる。
At the time of switching the pixel density, for example, when switching between 600 dpi and 1200 dpi), at 1200 dpi, the rotation speed of the polygon motor for driving the polygon scanner 5 is high, and the video clock frequency is high. Therefore, the linear velocity is 600dp
It may be halved to i. In such a case, L
The light amount of D3 is 600 dpi when 1200 dpi
It becomes 1/2 of that.

【0047】そこで、上記可変抵抗器VR1と可変抵抗
器VR2を切り替えて、LD3の光量を調整する。例え
ば、可変抵抗器VR1が1KΩ、可変抵抗器VR2が2
KΩであるとすると、600dpiのときに可変抵抗器
VR1を選択し、1200dpiのときに可変抵抗器V
R2を選択するように、切替信号IN1を制御すると、
APC回路20は、コンパレータ23の入力電圧V1が
基準電圧Vrefbと同じ値(入力電圧V1=基準電圧Vre
fb)になるように制御するため、1200dpiのとき
のLD3の光量は、600dpiのときのLD3の光量
の1/2になる。
Therefore, the variable resistor VR1 and the variable resistor VR2 are switched to adjust the light quantity of the LD3. For example, the variable resistor VR1 is 1 KΩ and the variable resistor VR2 is 2
If it is KΩ, the variable resistor VR1 is selected at 600 dpi, and the variable resistor V is selected at 1200 dpi.
When the switching signal IN1 is controlled so as to select R2,
In the APC circuit 20, the input voltage V1 of the comparator 23 has the same value as the reference voltage Vrefb (input voltage V1 = reference voltage Vre
Since the control is performed so as to be fb), the light amount of the LD3 at 1200 dpi is ½ of the light amount of the LD3 at 600 dpi.

【0048】なお、LD3のパッケージに組み込まれて
いるPD21のモニタ電流Imの値は、LD3によって
大きくばらつく。そのため、PD21のモニタ電流Im
の値が小さいときには、可変抵抗器VR1、VR2の値
を大きくする必要があるが、可変抵抗器VR1、VR2
の値をあまり大きくすると、PD21のモニタ電流Im
の値が大きい場合にLD3の光量の設定精度が悪くな
る。
The value of the monitor current Im of the PD 21 incorporated in the package of the LD3 greatly varies depending on the LD3. Therefore, the monitor current Im of the PD 21
Is small, it is necessary to increase the values of the variable resistors VR1 and VR2, but the variable resistors VR1 and VR2
If the value of is too large, the PD21 monitor current Im
If the value of is large, the setting accuracy of the light amount of the LD 3 becomes poor.

【0049】ところが、本実施の形態のAPC回路20
では、基準電圧Vrefbをスイッチ回路24で基準電圧V
ref1と基準電圧Vref2に切り替えることができるように
なっており、PD21のモニタ電流Imの大きさに応じ
て基準電圧Vrefbを、切替信号IN2により、スイッチ
回路24のスイッチ動作を制御して、基準電圧Vref1と
基準電圧Vref2に切り替えることで、上記問題に対応す
ることができる。
However, the APC circuit 20 of the present embodiment
Then, the reference voltage Vrefb is applied to the reference voltage Vref by the switch circuit 24.
The reference voltage Vrefb can be switched to ref1 and the reference voltage Vref2 according to the magnitude of the monitor current Im of the PD 21, and the switching operation of the switch circuit 24 is controlled by the switching signal IN2 to control the reference voltage. The above problem can be dealt with by switching between Vref1 and the reference voltage Vref2.

【0050】例えば、基準電圧Vref1を1V、基準電圧
Vref2を2Vとすると、PD21のモニタ電流Imが小
さいときには、スイッチ回路24により基準電圧Vref1
を選択し、モニタ電流Imが大きいときには、スイッチ
回路24により基準電圧Vref2を選択すると、モニタ電
流Imが小さい場合にも、基準電圧Vrefbとして小さい
値の基準電圧Vref1を選択することで、可変抵抗器VR
1、VR2をあまり大きくする必要がなくなり、LD3
の光量を精度良く設定することができる。
For example, assuming that the reference voltage Vref1 is 1 V and the reference voltage Vref2 is 2 V, when the monitor current Im of the PD 21 is small, the switch circuit 24 causes the reference voltage Vref1 to be applied.
Is selected and the reference voltage Vref2 is selected by the switch circuit 24 when the monitor current Im is large, the variable resistor is selected by selecting the reference voltage Vref1 having a small value as the reference voltage Vrefb even when the monitor current Im is small. VR
LD3 does not need to be too large
It is possible to accurately set the light amount of.

【0051】そして、画像形成装置1は、図5に示すよ
うに、APC動作の正常、異常の判定を行う。すなわ
ち、画像形成装置1は、XDETP信号を利用して、APC
動作のサンプリングモードとホ−ルドモードの切り替え
を行い、XDETP信号がロー(L)の時がサンプリングモ
−ドで、ハイ(H)の時がホ−ルドモ−ドである。画像
形成装置1は、スイッチ回路22をSW21にして、第
一の光量設定値にして、APC回路20をサンプリング
モ−ドにし、その時の誤差増幅器29への入力電圧V3
の電位V3aを測定し、その電位V3aをA/Dコンバ
ータ31でデジタル変換してCPUにデジタルデ−タで
送る(ステップS101)。画像形成装置1は、タイマ
−で一定時間経過後に(ステップS102)、スイッチ
回路22をSW22にして、第二の光量設定値にして、
APC回路20をサンプリングモ−ドにし、その時の誤
差増幅器29への入力電圧V3の電位V3bを測定し
て、当該電位V3bをA/Dコンバータ31でデジタル
変換してCPUにデジタルデ−タで送る。画像形成装置
1は、CPUが、V3b−V3aが規定値(設定電位)
より小さいか否かでAPC動作が正常か異常かを判定し
(ステップS104)、V3b−V3aが設定電位より
小さいと、正常であると判断して、そのまま処理を終了
する。
Then, the image forming apparatus 1 determines whether the APC operation is normal or abnormal, as shown in FIG. That is, the image forming apparatus 1 uses the XDETP signal to
When the XDETP signal is low (L), it is a sampling mode, and when it is high (H), it is a hold mode. In the image forming apparatus 1, the switch circuit 22 is set to SW21, the first light amount setting value is set, the APC circuit 20 is set to sampling mode, and the input voltage V3 to the error amplifier 29 at that time is set.
Potential V3a is measured, and the potential V3a is digitally converted by the A / D converter 31 and sent to the CPU by digital data (step S101). The image forming apparatus 1 uses the timer to set the switch circuit 22 to the SW22 to set the second light amount setting value after a certain time has elapsed (step S102),
The APC circuit 20 is set to the sampling mode, the potential V3b of the input voltage V3 to the error amplifier 29 at that time is measured, the potential V3b is digitally converted by the A / D converter 31 and sent to the CPU by digital data. . In the image forming apparatus 1, the CPU sets the V3b-V3a to the specified value (set potential).
It is determined whether the APC operation is normal or abnormal depending on whether or not it is smaller (step S104). If V3b-V3a is smaller than the set potential, it is determined to be normal, and the process ends.

【0052】ステップS104で、V3b−V3aが設
定電位より大きいと、CPUは、APC動作が異常であ
ると判断して、APC動作が異常である旨の報知出力、
例えば、表示部への表示出力等を行って、処理を終了す
る(ステップS105)。
If V3b-V3a is larger than the set potential in step S104, the CPU determines that the APC operation is abnormal, and outputs a notification indicating that the APC operation is abnormal.
For example, the display output to the display unit or the like is performed, and the process ends (step S105).

【0053】そして、上記APC動作の正常、異常の判
定においては、例えば、LD3のドライバの電源電圧が
5Vの場合は、APC動作が正常に行われている場合、
電位V3は一定電位の近辺(例えば、2.5V近辺)で
制御されるが、APC制御が不調になると、サンプル/
ホ−ルド用コンデンサC1、C2の電位V3は、0Vか
5Vに飽和するため、V3b−V3aが規定値(設定電
位)以上に大きな値になり、CPUが、APC異常と判
断することができる。
In determining whether the APC operation is normal or abnormal, for example, when the power supply voltage of the driver of the LD 3 is 5V, when the APC operation is normally performed,
The electric potential V3 is controlled in the vicinity of a constant electric potential (for example, in the vicinity of 2.5 V), but if the APC control becomes out of order, the sample /
Since the potential V3 of the hold capacitors C1 and C2 is saturated to 0V or 5V, V3b-V3a becomes a value larger than the specified value (set potential), and the CPU can determine that the APC is abnormal.

【0054】また、画像形成装置1は、S/H信号がハ
イ(H)のホールドモードでは、スイッチSW1、SW
2ともにオ−プンになり、誤差増幅器29への入力電圧
V3の電位がコンデンサC1またはコンデンサC2によ
りホ−ルドされる。このとき、スイッチSW1、SW2
は、ともにオ−プン状態であり、コンデンサC1、C2
の容量値が大きいときは、誤差増幅器29への入力電圧
V3の電位が長い時間一定にホ−ルドされ、容量値が小
さい時は、電圧V3の電位は短い時間一定にホ−ルドさ
れる。ただし、容量値が小さいときは、上述のように、
誤差増幅器29への入力電圧V3の電位が設定値に充電
される時間が短くてすむという利点がある。
In the hold mode in which the S / H signal is high (H), the image forming apparatus 1 has the switches SW1 and SW1.
Both of them become open, and the potential of the input voltage V3 to the error amplifier 29 is held by the capacitor C1 or the capacitor C2. At this time, the switches SW1 and SW2
Are both open, and capacitors C1 and C2 are
When the capacitance value is large, the potential of the input voltage V3 to the error amplifier 29 is held constant for a long time, and when the capacitance value is small, the potential of the voltage V3 is held constant for a short time. However, when the capacitance value is small, as described above,
There is an advantage that it takes only a short time to charge the potential of the input voltage V3 to the error amplifier 29 to the set value.

【0055】さらに、画素密度を切り替える場合、線速
を半分にして、LD光量を半分にする方式を行う場合、
上述のように、画素密度に応じて、IN1信号により、
SW1を切り替えて、光量設定用のVR1、VR2を切
り替えれば良い。
Further, when the pixel density is switched, when the linear velocity is halved and the LD light amount is halved,
As described above, according to the pixel density, by the IN1 signal,
SW1 may be switched to switch the light amount setting VR1 and VR2.

【0056】このように、本実施の形態の画像形成装置
1は、LD3から出射されるレーザ光の光量を検出する
FD21のモニタ電流を使用してコンデンサC1、C2
を充放電し、当該コンデンサC1、C2の充電と放電を
利用してLD3のAPC(自動光量調整)を行うに際し
て、第一の光量設定時のコンデンサC1、C2の電位と
第二の光量設定のコンデンサC1、C2の電位に基づい
て、APCの制御状態を判定している。
As described above, the image forming apparatus 1 according to the present embodiment uses the monitor current of the FD 21 for detecting the light amount of the laser beam emitted from the LD 3, and thus the capacitors C1 and C2.
When the APC (automatic light amount adjustment) of the LD3 is performed by charging and discharging the capacitor C1 and C2, the potential of the capacitors C1 and C2 at the time of the first light amount setting and the second light amount setting The control state of the APC is determined based on the potentials of the capacitors C1 and C2.

【0057】したがって、コンデンサC1、C2の充放
電を利用してAPCを行う際に発生しがちなAPC動作
の異常を簡単な構成で判定することができ、安価かつ簡
単な構成で画像品質を向上させることができる。
Therefore, it is possible to determine with a simple configuration an abnormality in the APC operation that tends to occur when performing APC using the charge / discharge of the capacitors C1 and C2, and improve the image quality with a cheap and simple configuration. Can be made.

【0058】また、本実施の形態の画像形成装置1は、
コンデンサC1、C2が、LD3の駆動電流を保持して
いるので、簡単な構成で、APCを行うことができ、よ
り一層安価かつ簡単な構成で画像品質を向上させること
ができる。
Further, the image forming apparatus 1 of the present embodiment is
Since the capacitors C1 and C2 hold the drive current of the LD3, APC can be performed with a simple configuration, and the image quality can be improved with a further inexpensive and simple configuration.

【0059】さらに、本実施の形態の画像形成装置1
は、形成する画像の画素密度に応じてレーザ光源の出射
光量の切り替えを行っているので、画素密度に応じて光
量を切り替えて、より一層高品質な画像形成を行うこと
ができる。
Further, the image forming apparatus 1 of the present embodiment
Since the amount of light emitted from the laser light source is switched according to the pixel density of the image to be formed, it is possible to switch the amount of light according to the pixel density and perform higher quality image formation.

【0060】以上、本発明者によってなされた発明を好
適な実施の形態に基づき具体的に説明したが、本発明は
上記のものに限定されるものではなく、その要旨を逸脱
しない範囲で種々変更可能であることはいうまでもな
い。
Although the invention made by the present inventor has been specifically described based on the preferred embodiments, the present invention is not limited to the above, and various modifications can be made without departing from the scope of the invention. It goes without saying that it is possible.

【0061】[0061]

【発明の効果】請求項1記載の発明の画像形成装置によ
れば、レーザ光源から出射されるレーザ光の光量を検出
する光量モニタ素子のモニタ電流を使用してコンデンサ
を充放電し、当該コンデンサの充電と放電を利用してレ
ーザ光源の自動光量調整を行うに際して、第一の光量設
定時のコンデンサの電位と第二の光量設定のコンデンサ
の電位に基づいて、自動光量調整の制御状態を判定する
ので、コンデンサの充放電を利用してAPCを行う際に
発生しがちなAPC動作の異常を簡単な構成で判定する
ことができ、安価かつ簡単な構成で画像品質を向上させ
ることができる。
According to the image forming apparatus of the present invention, the capacitor is charged / discharged by using the monitor current of the light quantity monitor element for detecting the light quantity of the laser beam emitted from the laser light source. When automatic light intensity adjustment of the laser light source is performed using the charging and discharging of the, the control state of the automatic light intensity adjustment is determined based on the potential of the capacitor at the first light intensity setting and the potential of the capacitor at the second light intensity setting. Therefore, it is possible to determine with a simple configuration an abnormality in the APC operation that tends to occur when performing APC using charge / discharge of the capacitor, and it is possible to improve image quality with a cheap and simple configuration.

【0062】請求項2記載の発明の画像形成装置によれ
ば、コンデンサが、レーザ光源の駆動電流を保持するの
で、簡単な構成で、APCを行うことができ、より一層
安価かつ簡単な構成で画像品質を向上させることができ
る。
According to the image forming apparatus of the second aspect of the present invention, since the capacitor holds the drive current of the laser light source, the APC can be performed with a simple structure, and the structure is more inexpensive and simple. The image quality can be improved.

【0063】請求項3記載の発明の画像形成装置によれ
ば、形成する画像の画素密度に応じてレーザ光源の出射
光量の切り替えを行うので、画素密度に応じて光量を切
り替えて、より一層高品質な画像形成を行うことができ
る。
According to the image forming apparatus of the third aspect, the amount of light emitted from the laser light source is switched according to the pixel density of the image to be formed. High quality image formation can be performed.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の画像形成装置の一実施の形態を適用し
た画像形成装置の走査光学系の要部概略構成図。
FIG. 1 is a schematic configuration diagram of a main part of a scanning optical system of an image forming apparatus to which an embodiment of the image forming apparatus of the present invention is applied.

【図2】図1の同期検知素子部の詳細な回路構成図。FIG. 2 is a detailed circuit configuration diagram of the synchronization detection element unit of FIG.

【図3】図2の電流検知部の出力する同期検知信号の波
形図。
3 is a waveform diagram of a synchronization detection signal output from the current detection unit of FIG.

【図4】図1の画像形成装置のAPC回路の回路構成
図。
4 is a circuit configuration diagram of an APC circuit of the image forming apparatus of FIG.

【図5】図1の画像形成装置によるAPC動作検査処理
を示すフローチャート。
5 is a flowchart showing an APC operation inspection process by the image forming apparatus of FIG.

【符号の説明】[Explanation of symbols]

1 画像形成装置 2 LD基板 3 LD 4 コリメートレンズ 5 ポリゴンスキャナ 6 fθレンズ 7 感光体 8 同期検知素子部 10 同期検知素子 11 コンパレータ 20 APC回路 21 PD 22 スイッチ回路 23 コンパレータ 24 スイッチ回路 25 コントロール回路 26 充電用定電流源 27 放電用定電流源 28 スイッチ回路 29 誤差増幅器 30 バイアス電源 31 A/Dコンバータ R1、R2、R3 抵抗 VR1、VR2 可変抵抗器 SW1、SW2 スイッチ C1、C2 コンデンサ Tr1 トランジスタ 1 Image forming device 2 LD substrate 3 LD 4 Collimating lens 5 polygon scanner 6 fθ lens 7 photoconductor 8 Synchronous detection element 10 Synchronous detection element 11 comparator 20 APC circuit 21 PD 22 Switch circuit 23 Comparator 24 switch circuit 25 Control circuit 26 Constant current source for charging 27 Constant current source for discharge 28 switch circuits 29 Error amplifier 30 bias power supply 31 A / D converter R1, R2, R3 resistance VR1, VR2 variable resistors SW1, SW2 switch C1, C2 capacitors Tr1 transistor

───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 2C362 AA22 AA53 AA55 AA61 CB05 EA04 EA07 2H027 DA07 DB01 DE02 DE07 DE09 EA02 EC19 2H076 AB05 AB12 DA11 DA17 5C072 AA03 BA15 CA06 HA02 HB02 HB04 5C074 AA02 BB03 CC22 EE02 GG12 HH02 HH04    ─────────────────────────────────────────────────── ─── Continued front page    F term (reference) 2C362 AA22 AA53 AA55 AA61 CB05                       EA04 EA07                 2H027 DA07 DB01 DE02 DE07 DE09                       EA02 EC19                 2H076 AB05 AB12 DA11 DA17                 5C072 AA03 BA15 CA06 HA02 HB02                       HB04                 5C074 AA02 BB03 CC22 EE02 GG12                       HH02 HH04

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】画像データにより変調したレーザ光をレー
ザ光源から潜像担持体上に走査して、当該潜像担持体上
に静電潜像を形成し、当該潜像担持体上の静電潜像を現
像剤で現像して画像形成するに際して、前記レーザ光源
から出射されるレーザ光の光量を検出する光量モニタ素
子のモニタ電流を使用してコンデンサを充放電し、当該
コンデンサの充電と放電を利用して前記レーザ光源の自
動光量調整を行う画像形成装置であって、第一の光量設
定時の前記コンデンサの電位と第二の光量設定の前記コ
ンデンサの電位に基づいて、前記自動光量調整の制御状
態を判定することを特徴とする画像形成装置。
1. A laser beam modulated by image data is scanned from a laser light source onto a latent image carrier to form an electrostatic latent image on the latent image carrier, and an electrostatic image on the latent image carrier is formed. When a latent image is developed with a developer to form an image, a capacitor is charged and discharged by using a monitor current of a light amount monitor element that detects the light amount of laser light emitted from the laser light source, and the capacitor is charged and discharged. An image forming apparatus that automatically adjusts the light amount of the laser light source by utilizing the potential of the capacitor when the first light amount is set and the potential of the capacitor when the second light amount is set. An image forming apparatus characterized by determining the control state of the image forming apparatus.
【請求項2】前記コンデンサは、前記レーザ光源の駆動
電流を保持することを特徴とする請求項1記載の画像形
成装置。
2. The image forming apparatus according to claim 1, wherein the capacitor holds a drive current of the laser light source.
【請求項3】前記画像形成装置は、前記形成する画像の
画素密度に応じて前記レーザ光源の出射光量の切り替え
を行うことを特徴とする請求項1または請求項2記載の
画像形成装置。
3. The image forming apparatus according to claim 1, wherein the image forming apparatus switches the amount of light emitted from the laser light source according to the pixel density of the image to be formed.
JP2001215483A 2001-07-16 2001-07-16 Imaging apparatus Pending JP2003025624A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001215483A JP2003025624A (en) 2001-07-16 2001-07-16 Imaging apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001215483A JP2003025624A (en) 2001-07-16 2001-07-16 Imaging apparatus

Publications (1)

Publication Number Publication Date
JP2003025624A true JP2003025624A (en) 2003-01-29

Family

ID=19050114

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001215483A Pending JP2003025624A (en) 2001-07-16 2001-07-16 Imaging apparatus

Country Status (1)

Country Link
JP (1) JP2003025624A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019209575A (en) * 2018-06-04 2019-12-12 キヤノン株式会社 Image formation apparatus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019209575A (en) * 2018-06-04 2019-12-12 キヤノン株式会社 Image formation apparatus
JP7034838B2 (en) 2018-06-04 2022-03-14 キヤノン株式会社 Image forming device

Similar Documents

Publication Publication Date Title
US8724082B2 (en) Semiconductor laser driver and image forming apparatus incorporating same
JP4125032B2 (en) Laser control apparatus and image forming apparatus
JP4460980B2 (en) Image forming apparatus
JP3695413B2 (en) Light emitting element driving apparatus and image forming apparatus
JP2003025624A (en) Imaging apparatus
JP2008233115A (en) Light quantity controller, optical scanner, and image forming apparatus
US6144680A (en) Laser driving apparatus and image forming apparatus using the same
JPH09193467A (en) Raster output scan station
JP2003154699A (en) Image forming device
JP2001138566A (en) Image-forming apparatus
JP2002086794A (en) Imaging apparatus
JP2002190641A (en) Image generator
JP2002079705A (en) Imaging apparatus
JP2001230485A (en) Automatic luminous quantity controller and automatic luminous quantity control method
JP4049939B2 (en) Image forming apparatus
JP2002211032A (en) Imaging apparatus
JP2003191520A (en) Imaging apparatus
JP3515806B2 (en) Image forming device
JP2007173707A (en) Automatic light amount control apparatus and image forming apparatus
JP2000187374A (en) Image forming device
JP6602123B2 (en) Image forming apparatus
JP2003127460A (en) Imaging apparatus
JP3728090B2 (en) Image forming apparatus
JP2000180768A (en) Image-forming device
JP2000307356A (en) Negative feedback control circuit, light emitting means driving circuit, semiconductor laser driving circuit and electronic photographic device