JP2003051639A - Drive circuit for laser diode - Google Patents

Drive circuit for laser diode

Info

Publication number
JP2003051639A
JP2003051639A JP2001237760A JP2001237760A JP2003051639A JP 2003051639 A JP2003051639 A JP 2003051639A JP 2001237760 A JP2001237760 A JP 2001237760A JP 2001237760 A JP2001237760 A JP 2001237760A JP 2003051639 A JP2003051639 A JP 2003051639A
Authority
JP
Japan
Prior art keywords
laser diode
circuit
waveform
differential amplifier
drive circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001237760A
Other languages
Japanese (ja)
Inventor
Yoshio Fukutomi
善夫 福冨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2001237760A priority Critical patent/JP2003051639A/en
Publication of JP2003051639A publication Critical patent/JP2003051639A/en
Pending legal-status Critical Current

Links

Landscapes

  • Semiconductor Lasers (AREA)
  • Optical Communication System (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a drive circuit for laser diode that can ensure proper falling characteristics, while inhibiting relaxation vibration. SOLUTION: A differential amplification circuit 2 for driving an LD 4 comprises a pair of transistors 21 and 22, where an emitter is connected commonly and at the same time, a laser diode is connected to one output end, and a current source 23 that is connected to the emitters. A waveform-shaping circuit 1 is connected to the base of the transistors 21 and 22. The waveform- shaping circuit 1 sets the rising time for preventing relaxation vibration from being generated at rising of the drive current, and carries out waveform shaping at falling of the drive current so that the falling waveform of the drive current becomes steep.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、レーザダイオード
駆動回路に関し、特に、駆動電流の立ち上がり時の緩和
振動を抑えながら立ち下がり波形を急峻にすることので
きるレーザダイオード駆動回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a laser diode drive circuit, and more particularly to a laser diode drive circuit capable of making a falling waveform steep while suppressing relaxation oscillation at the time of rising of a drive current.

【0002】[0002]

【従来の技術】図5は、従来のレーザダイオード駆動回
路を示す。レーザダイオード駆動回路は、差動増幅回路
2、この差動増幅回路2の一方の負荷となる抵抗3、及
び差動増幅回路2の他方の負荷となるレーザダイオード
(Laser Diode :以下、LDという)4を備えて構成さ
れている。差動増幅回路2は、エミッタが共通接続され
たNPN型のトランジスタ21,22と、このエミッタ
と接地間に挿入された電流源23を備えて構成されてい
る。トランジスタ21,22のベースには、互いに逆位
相の入力信号S1 ,S2 が印加される。トランジスタ2
1のコレクタには抵抗3が接続され、トランジスタ22
のコレクタにはLD4が接続されている。
2. Description of the Related Art FIG. 5 shows a conventional laser diode drive circuit. The laser diode drive circuit includes a differential amplifier circuit 2, a resistor 3 which is one load of the differential amplifier circuit 2, and a laser diode (Laser Diode: hereinafter, LD) which is the other load of the differential amplifier circuit 2. 4 is provided. The differential amplifier circuit 2 is configured to include NPN transistors 21 and 22 whose emitters are commonly connected, and a current source 23 which is inserted between the emitters and the ground. Input signals S1 and S2 having mutually opposite phases are applied to the bases of the transistors 21 and 22, respectively. Transistor 2
A resistor 3 is connected to the collector of 1, and the transistor 22
LD4 is connected to the collector of.

【0003】図5において、差動増幅回路2には、矩形
波による入力信号S1 (正相)とS2 (逆相)が入力さ
れる。入力信号S1 ,S2 は差動増幅回路2によって増
幅され、トランジスタ21がオンのときにはトランジス
タ22がオフになり、逆に、トランジスタ22がオンの
ときにはトランジスタ21がオフになる。入力信号S2
に同期してトランジスタ22がオンになると、LD4は
通電して発光する。しかし、図5に示すように、入力信
号S1 ,S2 が二値変化を示すパルス波形(矩形波)
で、立ち上がり及び立ち下がりの波形が急峻である場
合、LD4は、緩和振動と呼ばれるLD固有の減衰振動
を生じる。
In FIG. 5, a differential amplifier circuit 2 receives input signals S1 (normal phase) and S2 (negative phase) of rectangular waves. The input signals S1 and S2 are amplified by the differential amplifier circuit 2, and when the transistor 21 is on, the transistor 22 is off, and conversely, when the transistor 22 is on, the transistor 21 is off. Input signal S2
When the transistor 22 is turned on in synchronization with, the LD 4 is energized and emits light. However, as shown in FIG. 5, a pulse waveform (rectangular wave) in which the input signals S1 and S2 show a binary change
In the case where the rising and falling waveforms are steep, the LD 4 causes a damping vibration that is unique to the LD and is called relaxation vibration.

【0004】図6は、緩和振動が生じているレーザダイ
オードの光出力特性を示す。このように、緩和振動は、
ステップ状の駆動信号(入力信号)の立ち上がり時、す
なわち、駆動信号が0→1に変化(発光)する際に発生
し、リンギング波形が生じる。しかし、データが1→0
(消光)に変化するとき、すなわち、立ち下がり時には
生ぜず、差動対の入力トランジスタのスイッチング特性
に応じた過渡特性になる。そのため、発光時のリンギン
グを抑えるためには、駆動信号(入力信号)の立ち上が
り波形を鈍らせる必要がある。
FIG. 6 shows a light output characteristic of a laser diode in which relaxation oscillation occurs. Thus, relaxation vibration is
The ringing waveform occurs when the stepwise drive signal (input signal) rises, that is, when the drive signal changes from 0 to 1 (emits light). However, the data is 1 → 0
It does not occur when it changes to (extinction), that is, when it falls, and it has transient characteristics according to the switching characteristics of the input transistors of the differential pair. Therefore, in order to suppress ringing during light emission, it is necessary to make the rising waveform of the drive signal (input signal) dull.

【0005】従来より、LDの緩和振動を抑制する駆動
回路は、種々提案されている。例えば、特開平4−94
581号公報においては、バッファ回路をLDの駆動回
路の入力段に設け、入力信号の立ち上がり波形を鈍ら
せ、緩和振動を抑制している。特許第2910279号
においては、差動増幅回路の入力端子と接地間にコンデ
ンサを接続し、入力信号の立ち上がり時にコンデンサが
充電されることにより緩和振動を抑制することができ
る。
Conventionally, various drive circuits for suppressing the relaxation oscillation of the LD have been proposed. For example, Japanese Patent Laid-Open No. 4-94
In Japanese Patent No. 581, a buffer circuit is provided in the input stage of a drive circuit for an LD to dull the rising waveform of the input signal and suppress relaxation oscillation. In Japanese Patent No. 2910279, a relaxation oscillation can be suppressed by connecting a capacitor between the input terminal of the differential amplifier circuit and the ground and charging the capacitor when the input signal rises.

【0006】また、特許第3028621号において
は、LDの駆動回路の入力段に差動増幅回路を設け、こ
の差動増幅回路の負荷抵抗の値が立ち下がり時間よりも
立ち上がり時間が大きくなるように設定し、緩和振動を
抑制している。さらに、特開平6−244484号公報
においては、抵抗値を変更して電圧降下が行える電圧降
下手段と、この電圧降下手段の抵抗値を変えることによ
り出力電流の立ち上がり時間及び立ち下がり時間が調整
されるスイッチング電流源を備え、立ち上がり時のオー
バーシュートやリンギング等の抑制を図っている。
Further, in Japanese Patent No. 3028621, a differential amplifier circuit is provided in the input stage of the drive circuit of the LD so that the load resistance value of this differential amplifier circuit becomes longer than the fall time. Set to suppress relaxation oscillation. Further, in Japanese Unexamined Patent Publication No. 6-244484, voltage drop means for changing the resistance value to drop the voltage and rise time and fall time of the output current are adjusted by changing the resistance value of the voltage drop means. It is equipped with a switching current source to suppress overshoot and ringing at the time of rising.

【0007】上記したように、駆動回路にステップ状の
電流パルスを加えたとき、緩和振動を生じるのは駆動信
号が0→1に変化(発光)する信号の立ち上がり時であ
り、1→0(消光)に変化する際には緩和振動は生ぜ
ず、駆動回路の差動対入力トランジスタのスイッチング
特性に応じた過渡特性を示す。したがって、発光時のリ
ンギングを抑えるためには、立ち上がりの波形を鈍らせ
る必要はあるが、立ち下がりを鈍らせる必要はない。む
しろ、立ち下がりを鈍らせると、伝送特性を悪化させた
り、高速伝送が妨げられる。そこで、LDの駆動信号
は、立ち上がりが鈍く、立ち下がりが急峻であることが
望ましい。
As described above, when a stepwise current pulse is applied to the drive circuit, relaxation oscillation occurs at the rising edge of the signal when the drive signal changes from 0 to 1 (emits light). When it changes to extinction), relaxation oscillation does not occur, and it exhibits transient characteristics according to the switching characteristics of the differential pair input transistor of the drive circuit. Therefore, in order to suppress the ringing at the time of light emission, it is necessary to make the rising waveform dull, but it is not necessary to make the falling dull. Rather, if the fall is slowed down, the transmission characteristics are deteriorated and high-speed transmission is hindered. Therefore, it is desirable that the LD drive signal has a slow rising edge and a sharp falling edge.

【0008】[0008]

【発明が解決しようとする課題】しかし、従来のレーザ
ダイオード駆動回路によると、特開平4−94581号
公報の場合、立ち上がり特性はバッファ回路の製造時の
特性に依存し、特性を自由に設定することができない。
特許第2910279号の場合、静電容量がハイインピ
ーダンスの回路部分に接続されており、波形は積分され
た特性になり、立ち上がり側の特性劣化が大きくなり、
急峻な特性が得られない。また、特許第3028621
号においては、立ち上がり時間だけでなく立ち下がり時
間まで変化してしまい、急峻な立ち下がり特性を得るこ
とができない。同様に、特開平6−244484号公報
においても、電流源に流れる電流を変えると、立ち上が
り特性と立ち下がり特性が同時に変化し、立ち上がり特
性だけを変化させることはできない。
However, according to the conventional laser diode drive circuit, in the case of Japanese Patent Laid-Open No. 4-94581, the rising characteristic depends on the characteristic at the time of manufacturing the buffer circuit, and the characteristic is set freely. I can't.
In the case of Japanese Patent No. 2910279, the electrostatic capacitance is connected to the high impedance circuit portion, the waveform has integrated characteristics, and the characteristic deterioration on the rising side becomes large,
The steep characteristics cannot be obtained. Also, Japanese Patent No. 3028621
In the signal No., not only the rise time but also the fall time changes, and a steep fall characteristic cannot be obtained. Similarly, in Japanese Unexamined Patent Publication No. 6-244484, when the current flowing through the current source is changed, the rising characteristic and the falling characteristic change at the same time, and it is not possible to change only the rising characteristic.

【0009】したがって、本発明の目的は、緩和振動を
抑制しながら良好な立ち下がり特性を確保できるように
したレーザダイオード駆動回路を提供することにある。
Therefore, an object of the present invention is to provide a laser diode drive circuit capable of ensuring good fall characteristics while suppressing relaxation oscillation.

【0010】[0010]

【課題を解決するための手段】本発明は、上記の目的を
達成するため、エミッタが共通接続されると共に一方の
出力端にレーザダイオードが接続された一対のトランジ
スタと、前記共通接続のエミッタに接続された電流源と
を備え、パルス波形による入力信号に基づいて前記一対
のトランジスタをスイッチング動作させるレーザダイオ
ード駆動回路において、前記駆動電流の立ち上がり時に
は緩和振動を生じない立ち上がり時間を設定し、前記駆
動電流の立ち下がり時にはその立ち下がり波形を急峻に
する波形整形回路を設けたことを特徴とするレーザダイ
オード駆動回路を提供することにある。
In order to achieve the above object, the present invention provides a pair of transistors having emitters connected in common and a laser diode connected to one output end, and an emitter connected in common. A laser diode drive circuit comprising a connected current source and switching-operating the pair of transistors based on an input signal having a pulse waveform, by setting a rise time at which relaxation oscillation does not occur when the drive current rises, It is an object of the present invention to provide a laser diode drive circuit characterized by being provided with a waveform shaping circuit that makes the falling waveform steep when the current falls.

【0011】この構成によれば、波形整形回路は、レー
ザダイオードの駆動電流の立ち上がりに対しては、レー
ザダイオードの通電時に緩和振動が発生しない立ち上が
り時間が設定される。一方、駆動電流の立ち下がりに対
しては、波形が急峻になるように波形整形する。したが
って、緩和振動を抑制しながら良好な立ち下がり特性を
確保することができる。
According to this structure, the waveform shaping circuit sets a rising time with respect to the rising of the drive current of the laser diode so that relaxation oscillation does not occur when the laser diode is energized. On the other hand, the waveform is shaped so that the waveform becomes steep when the drive current falls. Therefore, it is possible to secure good fall characteristics while suppressing relaxation oscillation.

【0012】[0012]

【発明の実施の形態】以下、本発明の実施の形態につい
て図面を基に説明する。図1は、本発明のレーザダイオ
ード駆動回路の実施の形態を示す。波形整形回路1に
は、互いに逆位相でステップ状波形の入力信号S1 ,S
2 が入力される。この波形整形回路1には、一対のトラ
ンジスタを用いた差動増幅回路2が接続され、その一方
の出力端と電源Vcc間には負荷としての抵抗3が接続
され、他方の出力端と電源Vcc間にはE/O(電気−
光)変換器としてのLD4が接続されている。
BEST MODE FOR CARRYING OUT THE INVENTION Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 shows an embodiment of a laser diode drive circuit of the present invention. In the waveform shaping circuit 1, the input signals S1 and S having stepwise waveforms having opposite phases to each other are provided.
2 is entered. A differential amplifier circuit 2 using a pair of transistors is connected to the waveform shaping circuit 1, a resistor 3 as a load is connected between the output terminal of one of the transistors and the power source Vcc, and the output terminal of the other side and the power source Vcc. Between E / O (electricity-
The LD 4 as a (light) converter is connected.

【0013】差動増幅回路2は、エミッタが共通接続さ
れたNPN型のトランジスタ21,22と、このエミッ
タと接地間に挿入された電流源23を備えて構成されて
いる。トランジスタ21,22のベースには、波形整形
回路より互いに逆位相で出力される出力信号が印加され
る。トランジスタ21のコレクタには抵抗3が接続さ
れ、トランジスタ22のコレクタにはLD4が接続され
ている。
The differential amplifier circuit 2 comprises NPN type transistors 21 and 22 whose emitters are commonly connected, and a current source 23 which is inserted between the emitters and the ground. Output signals output from the waveform shaping circuit in opposite phases are applied to the bases of the transistors 21 and 22. The resistor 3 is connected to the collector of the transistor 21, and the LD 4 is connected to the collector of the transistor 22.

【0014】図2は、波形整形回路1の概略構成を示
す。波形整形回路1は、差動増幅回路6、静電容量(コ
ンデンサ)7、及び差動増幅回路8を備えて構成されて
いる。静電容量7は、差動増幅回路6の出力端子と接地
間に接続されている。この静電容量7の端子電圧が差動
増幅回路8の(+)入力端子に印加される。差動増幅回
路8の(−)入力端子には、参照電圧Vref が印加
されている。
FIG. 2 shows a schematic configuration of the waveform shaping circuit 1. The waveform shaping circuit 1 includes a differential amplifier circuit 6, an electrostatic capacitance (capacitor) 7, and a differential amplifier circuit 8. The capacitance 7 is connected between the output terminal of the differential amplifier circuit 6 and the ground. The terminal voltage of the electrostatic capacitance 7 is applied to the (+) input terminal of the differential amplifier circuit 8. The reference voltage Vref is applied to the (−) input terminal of the differential amplifier circuit 8.

【0015】図3は、図2に示した差動増幅回路6及び
差動増幅回路8の詳細構成を示す。差動増幅回路5は、
NPN型でエミッタが共通接続され、それぞれのベース
に入力信号S1 ,S2 が印加されるトランジスタ51,
52、これらトランジスタのエミッタと接地間に接続さ
れた電流源53、トランジスタ51のコレクタと電源V
cc間に接続された負荷抵抗54、トランジスタ52の
コレクタと電源Vcc間に接続された負荷抵抗55を備
えて構成されている。この差動増幅回路5には、トラン
ジスタ61と電流源62を備えたエミッタフォロワ回路
6が接続されている。トランジスタ61は、そのベース
がトランジスタ52のコレクタに接続され、エミッタに
は電流源62と静電容量7が並列接続されている。電流
源62は、静電容量7に充電された電荷を引き抜く働き
をする。
FIG. 3 shows a detailed configuration of the differential amplifier circuit 6 and the differential amplifier circuit 8 shown in FIG. The differential amplifier circuit 5 is
Transistors 51 of the NPN type whose emitters are commonly connected and whose input signals S1 and S2 are applied to their bases,
52, a current source 53 connected between the emitters of these transistors and ground, a collector of the transistor 51 and a power supply V
A load resistor 54 connected between cc and a load resistor 55 connected between the collector of the transistor 52 and the power supply Vcc. An emitter follower circuit 6 including a transistor 61 and a current source 62 is connected to the differential amplifier circuit 5. The base of the transistor 61 is connected to the collector of the transistor 52, and the emitter thereof is connected to the current source 62 and the electrostatic capacitance 7 in parallel. The current source 62 functions to extract the electric charge charged in the electrostatic capacitance 7.

【0016】また、差動増幅回路8は、NPN型でエミ
ッタが共通接続されたトランジスタ81,82、このエ
ミッタと接地間に接続された電流源83、トランジスタ
81のコレクタと電源Vcc間に接続された負荷抵抗8
4、トランジスタ82のコレクタと電源Vcc間に接続
された負荷抵抗85を備えて構成されている。トランジ
スタ81からは正相の出力信号S4 が出力され、トラン
ジスタ82からは逆相の出力信号S5 が出力される。ト
ランジスタ81のベースはトランジスタ61のエミッタ
に接続され、トランジスタ82のベースには参照電圧V
ref が印加されている。
Further, the differential amplifier circuit 8 is an NPN-type transistor whose emitters are commonly connected, transistors 81 and 82, a current source 83 which is connected between the emitters and the ground, and a collector of the transistor 81 and a power supply Vcc. Load resistance 8
4, a load resistor 85 connected between the collector of the transistor 82 and the power supply Vcc. The transistor 81 outputs a positive-phase output signal S4, and the transistor 82 outputs a negative-phase output signal S5. The base of the transistor 81 is connected to the emitter of the transistor 61, and the base of the transistor 82 has a reference voltage V
ref is being applied.

【0017】以上の構成において、差動増幅回路5に図
3に示すような入力信号S1 ,S2が入力されると、差
動増幅回路5によって増幅され、トランジスタ52のコ
レクタからシングル出力となって取り出される。この出
力信号S5 はエミッタフォロワ回路6によってインピー
ダンス変換され、出力信号S5 と同相の出力信号S6が
出力される。このエミッタフォロワ回路6の出力信号S
6 の立ち上がり時間(以下、tr という)は、トランジ
スタ61の駆動能力と静電容量7の大きさによって決ま
る。
In the above configuration, when the input signals S1 and S2 as shown in FIG. 3 are input to the differential amplifier circuit 5, they are amplified by the differential amplifier circuit 5 and a single output is made from the collector of the transistor 52. Taken out. The output signal S5 is impedance-converted by the emitter follower circuit 6, and an output signal S6 in phase with the output signal S5 is output. The output signal S of this emitter follower circuit 6
The rising time of 6 (hereinafter referred to as tr) is determined by the driving capability of the transistor 61 and the size of the electrostatic capacitance 7.

【0018】一方、立ち下がり時間(以下、tf とい
う)は、静電容量7の大きさと電流源62を流れる定電
流の値によって決まる。よって、電流源62を流れる電
流値が小さいほど、また、静電容量7の値が大きいほ
ど、tf は大きくなり、出力信号S6 の立ち下がりの波
形は鈍ることになる。この出力信号S6 が差動増幅回路
8に入力されることにより、立ち下がりの鈍った出力信
号S3 と、立ち上がりの鈍った出力信号S4 の2つが差
動増幅回路8から出力される。
On the other hand, the fall time (hereinafter referred to as tf) is determined by the size of the electrostatic capacitance 7 and the value of the constant current flowing through the current source 62. Therefore, the smaller the value of the current flowing through the current source 62 and the larger the value of the electrostatic capacitance 7, the larger tf and the more blunt the falling waveform of the output signal S6. When the output signal S6 is input to the differential amplifier circuit 8, the differential amplifier circuit 8 outputs an output signal S3 having a blunt falling edge and an output signal S4 having a blunt rising edge.

【0019】上記実施の形態によれば、波形の立ち上が
りでは鈍り、立ち下がりでは急峻にすることができるの
で、緩和振動の発生を防止しながら伝送特性や高速特性
を向上させることができる。
According to the above-described embodiment, since the waveform can be made dull at the rising edge and steep at the falling edge, it is possible to improve the transmission characteristics and the high-speed characteristics while preventing the relaxation oscillation.

【0020】図4は、本発明のレーザダイオード駆動回
路の変形例を示す。この構成は、図3の構成の電流源6
2(固定電流源)を可変電流源63に変更したものであ
る。他の構成は、図3と全く同じである。可変電流源6
3によってトランジスタ61のエミッタを流れる電流を
調整することにより、トランジスタ81のベースに印加
される信号波形の立ち上がり時間tr を任意に調節する
ことができる。この結果、使用するLD4の特性に合わ
せて、立ち上がり時間tr を最適に設定した入力波形を
得ることができる。
FIG. 4 shows a modification of the laser diode drive circuit of the present invention. This configuration corresponds to the current source 6 of the configuration of FIG.
2 (fixed current source) is changed to a variable current source 63. Other configurations are exactly the same as those in FIG. Variable current source 6
By adjusting the current flowing through the emitter of the transistor 61 by 3, the rising time tr of the signal waveform applied to the base of the transistor 81 can be arbitrarily adjusted. As a result, it is possible to obtain an input waveform in which the rising time tr is optimally set according to the characteristics of the LD 4 used.

【0021】[0021]

【発明の効果】以上より明らかなように、本発明のレー
ザダイオード駆動回路によれば、波形整形回路を設け、
レーザダイオードの駆動電流の立ち上がりに対してはレ
ーザダイオードの通電時に緩和振動が発生しない立ち上
がり時間を設定し、立ち下がりに対しては波形が急峻に
なるようにしたので、緩和振動を抑制し、かつ良好な立
ち下がり特性を確保することができる。
As is apparent from the above, according to the laser diode drive circuit of the present invention, the waveform shaping circuit is provided,
For the rise of the laser diode drive current, the rise time is set so that relaxation oscillation does not occur when the laser diode is energized, and the waveform is made steep for the fall, so relaxation oscillation is suppressed and Good fall characteristics can be secured.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明のレーザダイオード駆動回路の実施の形
態を示す回路図である。
FIG. 1 is a circuit diagram showing an embodiment of a laser diode drive circuit of the present invention.

【図2】本発明にかかる波形整形回路の概略構成を示す
回路図である。
FIG. 2 is a circuit diagram showing a schematic configuration of a waveform shaping circuit according to the present invention.

【図3】図2の差動増幅回路及び差動増幅回路の詳細構
成を示す回路図である。
FIG. 3 is a circuit diagram showing a detailed configuration of a differential amplifier circuit and a differential amplifier circuit of FIG.

【図4】本発明のレーザダイオード駆動回路の変形例を
示す回路図である。
FIG. 4 is a circuit diagram showing a modified example of the laser diode drive circuit of the present invention.

【図5】従来のレーザダイオード駆動回路を示す回路図
である。
FIG. 5 is a circuit diagram showing a conventional laser diode drive circuit.

【図6】緩和振動が生じているレーザダイオードの光出
力特性を示す特性図である。
FIG. 6 is a characteristic diagram showing a light output characteristic of a laser diode in which relaxation oscillation occurs.

【符号の説明】[Explanation of symbols]

1 波形整形回路 2,5,8 差動増幅回路 3,54,55,84,85 抵抗 4 レーザダイオード(LD) 6 エミッタフォロワ回路 7 静電容量 21,22,51,52,61,81,82 トランジ
スタ 23,53,62,63,83 電流源
1 waveform shaping circuit 2, 5, 8 differential amplifier circuit 3, 54, 55, 84, 85 resistance 4 laser diode (LD) 6 emitter follower circuit 7 electrostatic capacitance 21, 22, 51, 52, 61, 81, 82 Transistor 23, 53, 62, 63, 83 Current source

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H04B 10/28 ─────────────────────────────────────────────────── ─── Continued Front Page (51) Int.Cl. 7 Identification Code FI Theme Coat (Reference) H04B 10/28

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】 エミッタが共通接続されると共に一方の
出力端にレーザダイオードが接続された一対のトランジ
スタと、前記共通接続のエミッタに接続された電流源と
を備え、パルス波形による入力信号に基づいて前記一対
のトランジスタをスイッチング動作させるレーザダイオ
ード駆動回路において、 前記駆動電流の立ち上がり時には緩和振動を生じない立
ち上がり時間を設定し、前記駆動電流の立ち下がり時に
はその立ち下がり波形を急峻にする波形整形回路を設け
たことを特徴とするレーザダイオード駆動回路。
1. A pair of transistors in which emitters are commonly connected and a laser diode is connected to one output terminal, and a current source connected to the commonly connected emitters are provided, which are based on an input signal based on a pulse waveform. In the laser diode drive circuit for switching between the pair of transistors, a waveform shaping circuit that sets a rise time at which relaxation oscillation does not occur at the rise of the drive current and makes the fall waveform steep at the fall of the drive current A laser diode drive circuit characterized by being provided with.
【請求項2】 前記波形整形回路は、第1の入力信号
と、この第1の入力信号に対して逆位相の第2の入力信
号を入力として増幅を行う第1の差動増幅回路と、 前記第1の差動増幅回路の一方の出力端子に接続され、
前記立ち上がり時間を設定する静電容量と、 前記静電容量の端子電圧を入力にして増幅を行い、立ち
上がりに傾斜を持つ第1の出力信号と立ち下がりに傾斜
を持つ第2の出力信号を生成し、これらの出力信号を前
記一対のトランジスタの駆動信号にする第2の差動増幅
回路を備えることを特徴とする請求項1記載のレーザダ
イオード駆動回路。
2. The waveform shaping circuit includes: a first input signal; and a first differential amplifier circuit that amplifies by inputting a second input signal having a phase opposite to the first input signal. Connected to one output terminal of the first differential amplifier circuit,
A capacitance for setting the rise time and a terminal voltage of the capacitance are input to perform amplification to generate a first output signal having a rising slope and a second output signal having a falling slope. The laser diode drive circuit according to claim 1, further comprising a second differential amplifier circuit that uses these output signals as drive signals for the pair of transistors.
【請求項3】 前記第1の差動増幅回路は、前記静電容
量を負荷とするエミッタフォロワ回路が接続されている
ことを特徴とする請求項1記載の2記載のレーザダイオ
ード駆動回路。
3. The laser diode drive circuit according to claim 1, wherein the first differential amplifier circuit is connected to an emitter follower circuit having the capacitance as a load.
【請求項4】 前記エミッタフォロワ回路は、そのエミ
ッタに電流源が接続されていることを特徴とする請求項
3記載のレーザダイオード駆動回路。
4. The laser diode drive circuit according to claim 3, wherein a current source is connected to the emitter of the emitter follower circuit.
【請求項5】 前記電流源は、可変電流源であることを
特徴とする請求項4記載のレーザダイオード駆動回路。
5. The laser diode drive circuit according to claim 4, wherein the current source is a variable current source.
JP2001237760A 2001-08-06 2001-08-06 Drive circuit for laser diode Pending JP2003051639A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001237760A JP2003051639A (en) 2001-08-06 2001-08-06 Drive circuit for laser diode

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001237760A JP2003051639A (en) 2001-08-06 2001-08-06 Drive circuit for laser diode

Publications (1)

Publication Number Publication Date
JP2003051639A true JP2003051639A (en) 2003-02-21

Family

ID=19068785

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001237760A Pending JP2003051639A (en) 2001-08-06 2001-08-06 Drive circuit for laser diode

Country Status (1)

Country Link
JP (1) JP2003051639A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010258405A (en) * 2009-04-03 2010-11-11 Sumitomo Electric Ind Ltd Laser diode drive circuit, and optical transmitter

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010258405A (en) * 2009-04-03 2010-11-11 Sumitomo Electric Ind Ltd Laser diode drive circuit, and optical transmitter

Similar Documents

Publication Publication Date Title
EP0441965A1 (en) Light-emitting diode drive circuit
US7411987B2 (en) System and method for using an output transformer for laser diode drivers
JP2014220770A (en) Traveling wave amplifier
JP2005223872A (en) Differential driving circuit and electronic equipment integrating thereof
US5550501A (en) Current buffer circuit with enhanced response speed to input signal
JP2737444B2 (en) High-speed logic circuit
US7145928B1 (en) Systems and methods for using cascoded output switch in low voltage high speed laser diode and EAM drivers
JP2003051639A (en) Drive circuit for laser diode
JP3483721B2 (en) Light emitting diode drive circuit
JP4790306B2 (en) Laser diode drive circuit
JP3200021B2 (en) Output circuit device
JP3028621B2 (en) Laser diode drive circuit
JPS6331214A (en) Variable delay circuit
JPH01115181A (en) Drive circuit for semiconductor laser
JP2548419B2 (en) Amplifier circuit
JP2006352930A (en) Power amplifier and method for operating power amplifier
JPH11340927A (en) Pulse width adjustment circuit and semiconductor laser driving circuit
JP2004185739A (en) High speed switching circuit
JP2762333B2 (en) Amplifier circuit and signal amplifier IC
JP3597431B2 (en) Waveform shaping circuit
EP1047194A1 (en) High-frequency clipping stage
JP2003283269A (en) Differential amplifier
JP4136806B2 (en) Receiver circuit
JP3172310B2 (en) Buffer circuit
JP2002353754A (en) Emitter follower circuit

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040720

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040727

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20041207