JP2001308438A - Sub-mounting material - Google Patents

Sub-mounting material

Info

Publication number
JP2001308438A
JP2001308438A JP2000118414A JP2000118414A JP2001308438A JP 2001308438 A JP2001308438 A JP 2001308438A JP 2000118414 A JP2000118414 A JP 2000118414A JP 2000118414 A JP2000118414 A JP 2000118414A JP 2001308438 A JP2001308438 A JP 2001308438A
Authority
JP
Japan
Prior art keywords
ceramic substrate
circuit layer
submount material
metal circuit
submount
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2000118414A
Other languages
Japanese (ja)
Other versions
JP4409041B2 (en
Inventor
Takao Shirai
隆雄 白井
Yasushi Iyogi
靖 五代儀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2000118414A priority Critical patent/JP4409041B2/en
Publication of JP2001308438A publication Critical patent/JP2001308438A/en
Application granted granted Critical
Publication of JP4409041B2 publication Critical patent/JP4409041B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Semiconductor Lasers (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a sub-mounting material where the peeling of a metallic circuit layer is less even if a thermal shock is operated in an assembly process or during use and heat radiating property, durability and reliability are superior. SOLUTION: A ceramic substrate 2a formed of a sintered body which is mainly constituted of aluminum nitride, and the metallic circuit layer 3a formed on the ceramic substrate 2a, are arranged. When the thermal conductivity of the ceramic substrate 2a is set to be K (W/m.K) and thickness to be t (mm) in the sub-mounting material 3a, a K/t ratio is set to be not less than 700.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明はレーザダイオード等
を保持搭載するためのサブマウント材に係り、特に金属
回路層の剥離が少なく耐久性および放熱性に優れたサブ
マウント材に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a submount material for holding and mounting a laser diode or the like, and more particularly to a submount material having little peeling of a metal circuit layer and having excellent durability and heat dissipation.

【0002】[0002]

【従来の技術】従来から、光信号を面受光し電気信号と
して外部回路に供給するために、セラミックス基板と金
属回路層とから成るサブマウント材にフォトダイオード
を搭載し、フォトダイオードからの電気信号を金属回路
層を介して外部回路に供給する光素子としてフォトダイ
オード・サブアセンブリが広く用いられている。また、
フォトダイオードの代りに面発光するレーザダイオード
を用いたレーザダイオード発光素子も、家電製品や電子
機器の表示用部品として広く使用されている。
2. Description of the Related Art Conventionally, a photodiode has been mounted on a submount made of a ceramic substrate and a metal circuit layer in order to receive an optical signal on a surface and supply it as an electrical signal to an external circuit. A photodiode subassembly is widely used as an optical element for supplying the light to an external circuit via a metal circuit layer. Also,
Laser diode light-emitting elements using laser diodes that emit surface light instead of photodiodes are also widely used as display components for home appliances and electronic devices.

【0003】図2はレーザダイオード発光素子の一構成
例を示す断面図である。図においてレーザダイオード発
光素子1は、セラミックス基板2と、その表面に、例え
ばスパッタリング法によって形成された金属回路層3と
から成るサブマウント材4に半田層5を介してレーザダ
イオード6を一体に接合して構成されている。レーザダ
イオード6と、金属回路層3と、図示しない外部回路と
は、それぞれ図示しないボンディングワイヤ等によって
電気的に接続されている。また、レーザダイオード6で
発生した熱をサブマウント材4を経由して系外に放出す
るために、サブマウント材4の下部には、熱伝導性が良
好な銅(Cu)等で形成されたヒートシンク7が一体に
接合されている。
FIG. 2 is a sectional view showing an example of the configuration of a laser diode light emitting device. In the figure, a laser diode light-emitting element 1 is integrally joined with a laser diode 6 via a solder layer 5 to a submount 4 composed of a ceramic substrate 2 and a metal circuit layer 3 formed on its surface by, for example, a sputtering method. It is configured. The laser diode 6, the metal circuit layer 3, and an external circuit (not shown) are electrically connected to each other by a bonding wire (not shown). Further, in order to release the heat generated by the laser diode 6 to the outside of the system via the submount 4, the lower portion of the submount 4 is formed of copper (Cu) or the like having good thermal conductivity. The heat sink 7 is integrally joined.

【0004】従来、上記レーザダイオード6用のサブマ
ウント材4としては、板状のSi板表面に酸化膜を形成
したSiO基板表面にスパッタリング法などの薄膜形成
技術を利用して金属回路層を形成したサブマウント材が
広く用いられている。さらに金属回路層とレーザダイオ
ードとの間の導通性や密着性またはボンディング性を良
好にするために金属回路層表面に金(Au)めっき層を
形成したり、さらにAuめっき層の上面にAu−Sn合
金またはPb−Sn合金から成る半田層を形成する場合
もある。近年、ダイオードの出力増加に対応し、より高
い放熱特性を実現するために、サブマウント材を構成す
るセラミックス基板として高熱伝導性を有する窒化アル
ミニウム(AlN)基板も多用化されるに至っている。
Conventionally, as the submount 4 for the laser diode 6, a metal circuit layer is formed on the surface of an SiO substrate having an oxide film formed on the surface of a plate-shaped Si plate by using a thin film forming technique such as sputtering. Submount materials are widely used. Further, a gold (Au) plating layer is formed on the surface of the metal circuit layer in order to improve conductivity, adhesion or bonding between the metal circuit layer and the laser diode. In some cases, a solder layer made of a Sn alloy or a Pb-Sn alloy is formed. In recent years, an aluminum nitride (AlN) substrate having high thermal conductivity has been widely used as a ceramic substrate constituting a submount material in order to realize higher heat dissipation characteristics in response to an increase in the output of a diode.

【0005】[0005]

【発明が解決しようとする課題】しかしながら、上記従
来例のようにセラミックス基板として窒化アルミニウム
(AlN)基板を用い、さらにスパッタリング法を利用
して金属回路層を形成した従来のサブマウント材におい
ては、金属回路層の接着強度が低いため、光電素子の組
立工程や使用中に繰り返して作用する熱によって金属回
路層が剥離し易い難点があり、光電素子の耐久性および
信頼性が低いという問題点があった。
However, in a conventional submount material in which an aluminum nitride (AlN) substrate is used as a ceramic substrate and a metal circuit layer is formed by a sputtering method as in the above-mentioned conventional example, Due to the low adhesive strength of the metal circuit layer, there is a problem that the metal circuit layer is easily peeled off due to heat repeatedly acting during the assembling process and use of the photoelectric element, and the durability and reliability of the photoelectric element are low. there were.

【0006】また、従来のサブマウント材を構成するセ
ラミックス基板の厚さについては、何ら考慮がなされて
いなかったため、熱伝導率が高いAlN基板を使用した
場合においても熱抵抗が大きくなり、放熱性が不十分で
あるという問題点もあった。
Further, since the thickness of the ceramic substrate constituting the conventional submount material has not been taken into consideration at all, even when an AlN substrate having a high thermal conductivity is used, the thermal resistance is increased, and the heat dissipation property is increased. There was also a problem that was insufficient.

【0007】本発明は上記問題点を解決するためになさ
れたものであり、組立工程や使用中に熱衝撃が作用した
場合においても金属回路層の剥離が少なく、放熱性,耐
久性および信頼性に優れたサブマウント材を提供するこ
とを目的とする。
SUMMARY OF THE INVENTION The present invention has been made to solve the above-mentioned problems. Even when a thermal shock is applied during an assembling process or during use, the metal circuit layer is hardly peeled off, and the heat dissipation, durability and reliability are improved. An object of the present invention is to provide an excellent submount material.

【0008】[0008]

【課題を解決するための手段】上記目的を達成するため
本発明者らは種々の寸法,熱伝導率および表面粗さを有
するAlN基板表面にスパッタリング法により金属回路
層を形成してサブマウント材を調製し、各サブマウント
材の仕様が、耐熱衝撃性,耐剥離性等に及ぼす影響を比
較検討した。その結果、特にサブマウント材を構成する
セラミックス基板の熱伝導率と板厚との関係を一定の範
囲に調整したり、またはセラミックス基板の表面粗さを
一定の範囲に規定したときに、サブマウント材の放熱性
を改善できる上に、金属回路層の剥離を効果的に防止で
き、優れた放熱性および耐久性を有するサブマウント材
が初めて得られるという知見を得た。本発明は上記知見
に基づいて完成されたものである。
In order to achieve the above object, the present inventors formed a submount material by forming a metal circuit layer on a surface of an AlN substrate having various dimensions, thermal conductivity and surface roughness by a sputtering method. The effect of the specifications of each submount material on thermal shock resistance, peeling resistance, etc. was compared. As a result, especially when the relationship between the thermal conductivity and the plate thickness of the ceramic substrate constituting the submount material is adjusted to a certain range, or when the surface roughness of the ceramic substrate is specified to a certain range, the submount It has been found that the heat dissipation of the material can be improved, the peeling of the metal circuit layer can be effectively prevented, and a submount having excellent heat dissipation and durability can be obtained for the first time. The present invention has been completed based on the above findings.

【0009】すなわち、本発明に係るサブマウント材
は、窒化アルミニウムを主成分とする焼結体から成るセ
ラミックス基板と、このセラミックス基板上に形成され
た金属回路層とを具備し、ダイオードを搭載するための
サブマウント材において、上記セラミックス基板の熱伝
導率をK(W/m・K)とする一方、厚さをt(mm)
とした場合にK/t比が700以上であることを特徴と
する。
That is, a submount material according to the present invention includes a ceramic substrate made of a sintered body containing aluminum nitride as a main component, and a metal circuit layer formed on the ceramic substrate, on which a diode is mounted. In the submount material, the thermal conductivity of the ceramic substrate is set to K (W / m · K), and the thickness is set to t (mm).
Where the K / t ratio is 700 or more.

【0010】また、本発明に係る他のサブマウント材
は、窒化アルミニウムを主成分とする焼結体から成るセ
ラミックス基板と、このセラミックス基板上に形成され
た金属回路層とを具備し、ダイオードを搭載するための
サブマウント材において、上記セラミックス基板の表面
粗さが算術平均粗さ(Ra)基準で0.1〜0.5μm
であることを特徴とする。
Another submount material according to the present invention includes a ceramic substrate made of a sintered body containing aluminum nitride as a main component, and a metal circuit layer formed on the ceramic substrate. In the submount material for mounting, the surface roughness of the ceramic substrate is 0.1 to 0.5 μm based on arithmetic average roughness (Ra).
It is characterized by being.

【0011】さらに上記サブマウント材において、セラ
ミックス基板表面に形成される金属回路層の幅が100
μm以上であることが好ましい。また、セラミックス基
板表面に形成される金属回路層が、セラミックス基板表
面全体を被覆していることが好ましい。さらに、セラミ
ックス基板の熱伝導率が100W/m・K以上であるこ
とが望ましい。また、セラミックス基板の熱伝導率が1
70W/m・K以上であることがより好ましい。さら
に、K/t比が750〜850であることが、より好ま
しい。
Further, in the above submount material, the width of the metal circuit layer formed on the surface of the ceramic substrate is 100
It is preferably at least μm. Preferably, the metal circuit layer formed on the ceramic substrate surface covers the entire surface of the ceramic substrate. Further, the thermal conductivity of the ceramic substrate is desirably 100 W / m · K or more. In addition, the thermal conductivity of the ceramic substrate is 1
More preferably, it is 70 W / m · K or more. Further, the K / t ratio is more preferably 750 to 850.

【0012】本発明のサブマウント材を構成するセラミ
ックス基板の厚さt(mm)に対する熱伝導率(W/m
・K)の比(K/t)は、良好な放熱性と金属回路層の
耐剥離性とを共に確保するために700以上とされる。
すなわち、熱伝導率Kが高く、板厚tを薄くすることに
よってサブマウント材の放熱性を向上させこるとが可能
になるとともに、サブマウント材にダイオードチップを
半田付けしてマウントする際に350℃以上の高温度が
サブマウント材に作用した場合においても、熱衝撃によ
る金属回路層とセラミックス基板との接合部の損傷が少
なくなり、金属回路層の剥離を効果的に防止することが
できる。
The thermal conductivity (W / m) with respect to the thickness t (mm) of the ceramic substrate constituting the submount material of the present invention.
The ratio (K / t) of (K) is set to 700 or more in order to secure both good heat radiation and peeling resistance of the metal circuit layer.
That is, the heat conductivity K is high, the heat dissipation of the submount material can be improved by reducing the plate thickness t, and when mounting the diode chip to the submount material by soldering, Even when a high temperature of not less than ° C acts on the submount material, damage to the joint between the metal circuit layer and the ceramic substrate due to thermal shock is reduced, and peeling of the metal circuit layer can be effectively prevented.

【0013】すなわち、セラミックス基板の熱伝導率K
がより高く、または板厚tがより薄い方がサブマウント
材の放熱性を高めるためには有利であるが、金属回路層
の剥離を防止するためには、セラミックス基板の板厚t
(mm)に対する基板の熱伝導率K(W/m・K)の比
(K/t値)は700以上の範囲とされるが、750〜
850の範囲がより好ましい。
That is, the thermal conductivity K of the ceramic substrate
Is higher or the plate thickness t is thinner, it is advantageous to enhance the heat dissipation of the submount material. However, in order to prevent the metal circuit layer from peeling, the plate thickness t of the ceramic substrate is required.
The ratio (K / t value) of the thermal conductivity K (W / m · K) of the substrate to (mm) is in the range of 700 or more.
A range of 850 is more preferred.

【0014】本発明のサブマウント材を構成するセラミ
ックス基板の具体的な厚さtは、熱伝導率によって変化
する。すなわち、熱伝導率が200W/m・KのAlN
基板を使用する場合には、AlN基板の厚さtは0.2
86mm以下とされる。また熱伝導率が170W/m・
KのAlN基板を使用する場合には、AlN基板の厚さ
tは0.243mm以下とされる。
The specific thickness t of the ceramic substrate constituting the submount material of the present invention changes depending on the thermal conductivity. That is, AlN having a thermal conductivity of 200 W / m · K
When a substrate is used, the thickness t of the AlN substrate is 0.2
86 mm or less. The thermal conductivity is 170W / m
When a K AlN substrate is used, the thickness t of the AlN substrate is set to 0.243 mm or less.

【0015】なお、K/t比が750〜850の範囲で
あると、熱伝導導率およびAlN基板の板厚が最も好ま
しい範囲となることから、AlN基板の縦および横の長
さが1mm以下の小型のサブマウント材を作製する際の
AlN基板の切断時に破損が起きにくくなるため、歩留
りを向上させることができる。
When the K / t ratio is in the range of 750 to 850, the thermal conductivity and the thickness of the AlN substrate are in the most preferable ranges. Therefore, the vertical and horizontal lengths of the AlN substrate are 1 mm or less. Since the AlN substrate is less likely to be damaged when the AlN substrate is cut when the small submount material is manufactured, the yield can be improved.

【0016】また本発明のサブマウント材を構成するセ
ラミックス基板表面を目荒しして、その表面粗さを算術
平均粗さ(Ra)基準で0.1〜0.5μmの範囲に規
定することにより、スパッタリング法で形成された金属
回路層の接合強度をアンカー効果によって向上させるこ
とができ、結果として、ダイオードチップをサブマウン
ト材に半田接合する際に過大な熱衝撃が作用した場合に
おいても、金属回路層のセラミックス基板からの剥離を
効果的に防止することができる。
Further, the surface of the ceramic substrate constituting the submount material of the present invention is roughened, and its surface roughness is defined in the range of 0.1 to 0.5 μm based on arithmetic average roughness (Ra). Therefore, the bonding strength of the metal circuit layer formed by the sputtering method can be improved by the anchor effect. As a result, even when an excessive thermal shock acts when soldering the diode chip to the submount material, the metal Separation of the circuit layer from the ceramic substrate can be effectively prevented.

【0017】また、サブマウント材の放熱性を確保する
ためにサブマウント材を構成するセラミックス基板の熱
伝導率Kは100W/m・K以上、さらに好ましくは1
70W/m・K以上にすることが望ましい。さらに、セ
ラミックス基板の表面を積極的に粗面化し、その表面粗
さをRa基準で0.1〜0.5μmに規定した場合にお
いて、回路幅が小さい金属回路層をスパッタリング法で
形成すると、金属回路層がセラミックス基板表面の凹凸
によって影響を受け、断線が生じ易くなる。したがっ
て、金属回路層の幅は100μm以上に設定することが
好ましい。特に金属回路層は、セラミックス基板の表面
の全体を被覆するように形成することがより好ましい。
The thermal conductivity K of the ceramic substrate constituting the submount material is preferably 100 W / m · K or more, more preferably 1 to ensure the heat dissipation of the submount material.
It is desirable to make it 70 W / m · K or more. Furthermore, when the surface of the ceramic substrate is positively roughened and the surface roughness is defined to be 0.1 to 0.5 μm based on Ra, when a metal circuit layer having a small circuit width is formed by a sputtering method, The circuit layer is affected by the irregularities on the surface of the ceramic substrate, and the disconnection easily occurs. Therefore, the width of the metal circuit layer is preferably set to 100 μm or more. In particular, the metal circuit layer is more preferably formed so as to cover the entire surface of the ceramic substrate.

【0018】上記構成に係るサブマウント材によれば、
サブマウント材を構成するセラミックス基板の熱伝導率
と板厚との関係またはセラミックス基板の表面粗さを所
定の範囲に調整しているため、サブマウント材の放熱性
が改善される上に、組立中または使用中に熱衝撃が作用
した場合においても、金属回路層のセラミックス基板か
らの剥離が効果的に防止でき、優れた放熱性と耐久性と
を兼ね備えたサブマウント材が得られる。したがって、
このサブマウント材にダイオードを接合することによ
り、信頼性に優れた光電素子を高い製造歩留りで量産す
ることが可能になる。
According to the submount material having the above structure,
Since the relationship between the thermal conductivity and the thickness of the ceramic substrate constituting the submount material or the surface roughness of the ceramic substrate is adjusted to a predetermined range, the heat dissipation of the submount material is improved and Even when a thermal shock acts during or during use, the metal circuit layer can be effectively prevented from peeling from the ceramic substrate, and a submount material having both excellent heat dissipation and durability can be obtained. Therefore,
By joining a diode to this submount material, it becomes possible to mass-produce a highly reliable photoelectric element with a high production yield.

【0019】[0019]

【発明の実施の形態】次に本発明の実施形態について以
下に示す実施例および比較例に基づいて、より具体的に
説明する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Next, embodiments of the present invention will be described more specifically based on the following examples and comparative examples.

【0020】実施例1〜11および比較例1〜5 表1に示すように160〜202W/m・Kの熱伝導率
Kおよび0.177〜0.309mmの板厚tを有する
窒化アルミニウム(AlN)焼結体を用意し、各AlN
焼結体の表面を研磨加工することにより、表1に示す表
面粗さを有するAlN基板をそれぞれ調製した。
Examples 1 to 11 and Comparative Examples 1 to 5 As shown in Table 1, aluminum nitride (AlN) having a thermal conductivity K of 160 to 202 W / mK and a plate thickness t of 0.177 to 0.309 mm ) Prepare a sintered body and use each AlN
By polishing the surface of the sintered body, AlN substrates having the surface roughness shown in Table 1 were prepared.

【0021】次に各AlN基板の表面にスパッタリング
法を使用して厚さ0.05μmのTi膜と厚さ0.2μ
mのPt膜と厚さ0.5μmのAu膜とを順次形成し、
3層構造の金属回路層を形成した。次に金属回路層を形
成した各AlN基板をパターンエッチング処理した後
に、ダイシングカッターを使用して1mm角の形状に切
断することにより、各実施例および比較例に係るサブマ
ウント材を多数調製した。
Next, a 0.05 μm thick Ti film and a 0.2 μm thick Ti film are formed on the surface of each AlN substrate by sputtering.
m Pt film and a 0.5 μm thick Au film are sequentially formed,
A metal circuit layer having a three-layer structure was formed. Next, after each AlN substrate on which the metal circuit layer was formed was subjected to pattern etching treatment, it was cut into a 1 mm square shape using a dicing cutter to prepare a large number of submount materials according to each of the examples and comparative examples.

【0022】調製したサブマウント材4aは、図1に示
すように、所定の表面粗さと熱伝導率Kと板厚tとを有
するAlN基板2aの表面に、所定厚さのTi膜8とP
t膜9とAu膜10との3層構造から成る金属回路層3
aを一体に形成して構成される。
As shown in FIG. 1, the prepared submount material 4a is provided on a surface of an AlN substrate 2a having a predetermined surface roughness, a thermal conductivity K and a plate thickness t, with a Ti film 8 having a predetermined thickness and a P film having a predetermined thickness.
Metal circuit layer 3 having a three-layer structure of t film 9 and Au film 10
a is formed integrally.

【0023】次に上記のように調製した各サブマウント
材の耐熱衝撃特性を評価するために、下記のような熱衝
撃試験を実施した。すなわち各サブマウント材を窒素雰
囲気中で温度400℃の金属板上に1分間載置して加熱
した後、直ちに温度25℃のアルミニウム板上に移し替
えることにより、迅速に冷却した。なお、この加熱−冷
却操作において作用する熱衝撃は、サブマウント材にダ
イオードチップを半田接合する際の熱履歴に相当するも
のである。
Next, in order to evaluate the thermal shock resistance of each submount material prepared as described above, the following thermal shock test was carried out. That is, each submount material was placed on a metal plate at a temperature of 400 ° C. for 1 minute in a nitrogen atmosphere, heated, and immediately transferred to an aluminum plate at a temperature of 25 ° C., thereby rapidly cooling. The thermal shock acting in this heating-cooling operation corresponds to the thermal history when the diode chip is soldered to the submount material.

【0024】そして冷却後における各サブマウント材の
金属回路層の接合強度の劣化状況を確認するために、市
販の粘着テープを金属回路層の表面に貼り付けた後に、
一定の速度で粘着テープを剥したときに、金属回路層が
剥離したサブマウント材の試料数の全体に占める割合を
測定して、下記表1に示す結果を得た。なお、金属回路
層の剥離率(%)については、各実施例および比較例の
サブマウント材を各200個作製し測定したものであ
る。
In order to confirm the state of deterioration of the bonding strength of the metal circuit layer of each submount material after cooling, a commercially available adhesive tape was attached to the surface of the metal circuit layer.
When the adhesive tape was peeled off at a constant speed, the ratio of the submount material to the total number of samples from which the metal circuit layer was peeled was measured, and the results shown in Table 1 below were obtained. In addition, about 200% of each submount material of each Example and the comparative example, it measured about the peeling rate (%) of a metal circuit layer.

【0025】[0025]

【表1】 [Table 1]

【0026】上記表1に示す結果から明らかなように、
サブマウント材を構成するAlN基板の熱伝導率Kと板
厚tとの関係またはAlN基板の表面粗さを所定の範囲
に調整した各実施例に係るサブマウント材においては、
金属回路層の剥離率が0〜4%と小さく、熱衝撃が作用
した場合においても、金属回路層がAlN基板から剥離
することが効果的に防止でき、優れた耐熱衝撃性を有す
ることが確認できた。
As is clear from the results shown in Table 1 above,
In the submount material according to each embodiment in which the relationship between the thermal conductivity K and the plate thickness t of the AlN substrate constituting the submount material or the surface roughness of the AlN substrate is adjusted to a predetermined range,
It is confirmed that the metal circuit layer can be effectively prevented from peeling off from the AlN substrate even when a thermal shock is applied, and that the metal circuit layer has excellent thermal shock resistance even when the thermal shock acts. did it.

【0027】特に、K/t比が700以上かつAlN基
板の表面粗さが、0.1〜0.5μmの実施例について
は金属回路層の剥離率が0%であり、両方の構成を具備
することにより相乗的効果が得られていることが判明し
た。
Particularly, in the embodiment in which the K / t ratio is 700 or more and the surface roughness of the AlN substrate is 0.1 to 0.5 μm, the peeling rate of the metal circuit layer is 0%, and both the structures are provided. It has been found that a synergistic effect is obtained by doing so.

【0028】なお、K/t比が960である実施例7に
おいても金属回路層の剥離率は0%と良好であるが、A
lN基板の板厚が薄いために、実施例のように1mm角
の形状に切断する際に破損してしまうものが確認され
た。従って、K/t比は750〜800が最も効果的な
範囲であると言える。このような観点からするとK/t
比が700以上の本発明のサブマウント材は、縦横が1
mm角以下の小型のサブマウント材として特に適してい
ると言える。
In Example 7 where the K / t ratio was 960, the peeling rate of the metal circuit layer was as good as 0%.
Since the thickness of the 1N substrate was thin, it was confirmed that the substrate was broken when it was cut into a 1 mm square shape as in the example. Therefore, it can be said that the K / t ratio is most preferably 750 to 800. From this point of view, K / t
The submount material of the present invention having a ratio of 700 or more has a length and width of 1
It can be said that it is particularly suitable as a small submount material of mm square or less.

【0029】一方、AlN基板の表面粗さを過小にした
比較例に係るサブマウント材においては、十分なアンカ
ー効果による金属回路層の高い接合強度が得られず、剥
離の発生率が大きくなることが判明した。同様に表面粗
さを粗くした比較例についても金属回路層の剥離率が高
いことが確認された。これはAlN基板の表面を粗すこ
とによりアンカー効果は得られているものの、AlN基
板の表面が粗すぎるためにスパッタ膜が均一に形成され
難いためであると考えられる。特に縦横が1mm角以下
の小型のサブマウント材においては、影響を受けやすい
ものである。また、金属回路層のパターン幅を50μm
と過小に設定した比較例に係るサブマウント材において
は、金属回路層の断線が発生し、回路層全体の接合強度
が低下するため、剥離の発生率も上昇した。
On the other hand, in the submount according to the comparative example in which the surface roughness of the AlN substrate is too small, a high bonding strength of the metal circuit layer due to a sufficient anchor effect cannot be obtained, and the rate of occurrence of peeling increases. There was found. Similarly, it was confirmed that the comparative example in which the surface roughness was increased also had a high peeling rate of the metal circuit layer. This is presumably because, although the anchor effect is obtained by roughening the surface of the AlN substrate, the sputtered film is difficult to be formed uniformly because the surface of the AlN substrate is too rough. In particular, a small submount having a length and width of 1 mm square or less is easily affected. The pattern width of the metal circuit layer is set to 50 μm.
In the submount material according to the comparative example set to be too small, disconnection of the metal circuit layer occurred, and the bonding strength of the entire circuit layer was reduced, so that the rate of occurrence of peeling was also increased.

【0030】[0030]

【発明の効果】以上説明の通り、本発明に係るサブマウ
ント材によれば、サブマウント材を構成するセラミック
ス基板の熱伝導率と板厚との関係またはセラミックス基
板の表面粗さを所定の範囲に調整しているため、サブマ
ウント材の放熱性が改善されるとともに、組立中または
使用中に熱衝撃が作用した場合においても金属回路層の
セラミックス基板からの剥離が効果的に防止でき、優れ
た放熱性と耐久性とを兼ね備えたサブマウント材が得ら
れる。したがって、このサブマウント材にダイオードを
接合することにより、信頼性に優れた光電素子を高い製
造歩留りで量産することが可能になる。
As described above, according to the submount material according to the present invention, the relationship between the thermal conductivity and the thickness of the ceramic substrate constituting the submount material or the surface roughness of the ceramic substrate falls within a predetermined range. The heat dissipation of the submount material is improved, and the metal circuit layer can be effectively prevented from peeling off from the ceramic substrate even when a thermal shock is applied during assembly or use. As a result, a submount material having both excellent heat dissipation and durability can be obtained. Therefore, by joining a diode to this submount material, it becomes possible to mass-produce a highly reliable photoelectric element with a high production yield.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明に係るサブマウント材の一実施例を示す
断面図。
FIG. 1 is a sectional view showing an embodiment of a submount material according to the present invention.

【図2】サブマウント材にダイオードを搭載した光電素
子の構成例を示す断面図。
FIG. 2 is a cross-sectional view illustrating a configuration example of a photoelectric device in which a diode is mounted on a submount material.

【符号の説明】[Explanation of symbols]

1 レーザダイオード発光素子 2,2a セラミックス基板(AlN基板) 3,3a 金属回路層 4,4a サブマウント材 5 半田層 6 レーザダイオード 7 ヒートシンク 8 Ti膜 9 Pt膜 10 Au膜 Reference Signs List 1 laser diode light emitting element 2, 2a ceramic substrate (AlN substrate) 3, 3a metal circuit layer 4, 4a submount material 5 solder layer 6 laser diode 7 heat sink 8 Ti film 9 Pt film 10 Au film

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H01L 23/15 H01L 23/12 J H05K 1/03 610 23/14 C ──────────────────────────────────────────────────続 き Continued on the front page (51) Int.Cl. 7 Identification symbol FI Theme coat ゛ (Reference) H01L 23/15 H01L 23/12 J H05K 1/03 610 23/14 C

Claims (8)

【特許請求の範囲】[Claims] 【請求項1】 窒化アルミニウムを主成分とする焼結体
から成るセラミックス基板と、このセラミックス基板上
に形成された金属回路層とを具備し、ダイオードを搭載
するためのサブマウント材において、上記セラミックス
基板の熱伝導率をK(W/m・K)とする一方、厚さを
t(mm)とした場合にK/t比が700以上であるこ
とを特徴とするサブマウント材。
1. A submount material for mounting a diode, comprising: a ceramic substrate made of a sintered body containing aluminum nitride as a main component; and a metal circuit layer formed on the ceramic substrate. A submount material having a K / t ratio of 700 or more when the thickness of the substrate is t (mm) while the thermal conductivity of the substrate is K (W / m · K).
【請求項2】 窒化アルミニウムを主成分とする焼結体
から成るセラミックス基板と、このセラミックス基板上
に形成された金属回路層とを具備し、ダイオードを搭載
するためのサブマウント材において、上記セラミックス
基板の表面粗さが算術平均粗さ(Ra)基準で0.1〜
0.5μmであることを特徴とするサブマウント材。
2. A submount material for mounting a diode, comprising: a ceramic substrate made of a sintered body containing aluminum nitride as a main component; and a metal circuit layer formed on the ceramic substrate. The surface roughness of the substrate is 0.1 to less than the arithmetic average roughness (Ra).
A submount material having a thickness of 0.5 μm.
【請求項3】 セラミックス基板表面に形成される金属
回路層の幅が100μm以上であることを特徴とする請
求項2記載のサブマウント材。
3. The submount material according to claim 2, wherein the width of the metal circuit layer formed on the surface of the ceramic substrate is 100 μm or more.
【請求項4】 セラミックス基板表面に形成される金属
回路層が、セラミックス基板表面全体を被覆しているこ
とを特徴とする請求項2記載のサブマウント材。
4. The submount material according to claim 2, wherein the metal circuit layer formed on the surface of the ceramic substrate covers the entire surface of the ceramic substrate.
【請求項5】 セラミックス基板の熱伝導率が100W
/m・K以上であることを特徴とする請求項1または2
記載のサブマウント材。
5. The thermal conductivity of the ceramic substrate is 100 W
/ M · K or more.
Submount material described.
【請求項6】 セラミックス基板の熱伝導率が170W
/m・K以上であることを特徴とする請求項1または2
記載のサブマウント材。
6. The ceramic substrate has a thermal conductivity of 170 W.
/ M · K or more.
Submount material described.
【請求項7】 K/t比が750〜850であることを
特徴とする請求項1記載のサブマウント材。
7. The submount according to claim 1, wherein the K / t ratio is 750 to 850.
【請求項8】 セラミックス基板の縦および横の長さが
それぞれ1mm以下であることを特徴とする請求項1記
載のサブマウント材。
8. The submount material according to claim 1, wherein the length and the length of the ceramic substrate are each 1 mm or less.
JP2000118414A 2000-04-19 2000-04-19 Submount material Expired - Lifetime JP4409041B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000118414A JP4409041B2 (en) 2000-04-19 2000-04-19 Submount material

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000118414A JP4409041B2 (en) 2000-04-19 2000-04-19 Submount material

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2006257180A Division JP4409553B2 (en) 2006-09-22 2006-09-22 Submount material manufacturing method

Publications (2)

Publication Number Publication Date
JP2001308438A true JP2001308438A (en) 2001-11-02
JP4409041B2 JP4409041B2 (en) 2010-02-03

Family

ID=18629557

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000118414A Expired - Lifetime JP4409041B2 (en) 2000-04-19 2000-04-19 Submount material

Country Status (1)

Country Link
JP (1) JP4409041B2 (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003075341A1 (en) * 2002-03-06 2003-09-12 Sumitomo Electric Industries, Ltd. Submount and semiconductor device
US7653098B2 (en) 2007-11-26 2010-01-26 Mitsubishi Electric Corporation Semiconductor light emitting device and method for manufacturing the same
JP2012503865A (en) * 2008-09-28 2012-02-09 張義▲輝▼ AC drive type light emitting diode module
EP2521173A2 (en) 2005-03-18 2012-11-07 DOWA Electronics Materials Co., Ltd. Submount and method of manufacturing the same
CN105790062A (en) * 2016-03-22 2016-07-20 西安炬光科技股份有限公司 Semiconductor laser based on anisotropic substrate
CN105790063A (en) * 2016-03-22 2016-07-20 西安炬光科技股份有限公司 Substrate applied to semiconductor laser unit
WO2017146132A1 (en) * 2016-02-26 2017-08-31 国立研究開発法人産業技術総合研究所 Heat dissipating substrate
CN108922870A (en) * 2018-08-22 2018-11-30 中国电子科技集团公司第四十三研究所 A kind of aluminium nitride ceramics shell and preparation method thereof
CN113079626A (en) * 2021-03-18 2021-07-06 扬州国宇电子有限公司 Ceramic substrate thin film circuit structure and preparation method thereof

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1482544A1 (en) * 2002-03-06 2004-12-01 Sumitomo Electric Industries, Ltd. Submount and semiconductor device
EP1482544A4 (en) * 2002-03-06 2006-09-27 Sumitomo Electric Industries Submount and semiconductor device
CN1298032C (en) * 2002-03-06 2007-01-31 住友电气工业株式会社 Submount and semiconductor device
US7298049B2 (en) 2002-03-06 2007-11-20 Sumitomo Electric Industries, Ltd. Submount for mounting semiconductor device
WO2003075341A1 (en) * 2002-03-06 2003-09-12 Sumitomo Electric Industries, Ltd. Submount and semiconductor device
US8472208B2 (en) 2005-03-18 2013-06-25 Dowa Electronics Materials Co., Ltd. Submount and method of manufacturing the same
US8581106B2 (en) 2005-03-18 2013-11-12 Dowa Electronics Materials Co., Ltd. Submount
EP2521173A2 (en) 2005-03-18 2012-11-07 DOWA Electronics Materials Co., Ltd. Submount and method of manufacturing the same
EP2521174A2 (en) 2005-03-18 2012-11-07 DOWA Electronics Materials Co., Ltd. Submount and method of manufacturing the same
US7653098B2 (en) 2007-11-26 2010-01-26 Mitsubishi Electric Corporation Semiconductor light emitting device and method for manufacturing the same
JP2012503865A (en) * 2008-09-28 2012-02-09 張義▲輝▼ AC drive type light emitting diode module
WO2017146132A1 (en) * 2016-02-26 2017-08-31 国立研究開発法人産業技術総合研究所 Heat dissipating substrate
KR20180116285A (en) * 2016-02-26 2018-10-24 고쿠리츠켄큐카이하츠호진 상교기쥬츠 소고켄큐쇼 The heat-
US11145567B2 (en) 2016-02-26 2021-10-12 National Institute Of Advanced Industrial Science And Technology Heat-radiating substrate
KR102591486B1 (en) * 2016-02-26 2023-10-19 고쿠리츠켄큐카이하츠호진 상교기쥬츠 소고켄큐쇼 heat dissipation board
CN105790062A (en) * 2016-03-22 2016-07-20 西安炬光科技股份有限公司 Semiconductor laser based on anisotropic substrate
CN105790063A (en) * 2016-03-22 2016-07-20 西安炬光科技股份有限公司 Substrate applied to semiconductor laser unit
CN105790063B (en) * 2016-03-22 2019-01-08 西安炬光科技股份有限公司 A kind of substrate applied to semiconductor laser
CN108922870A (en) * 2018-08-22 2018-11-30 中国电子科技集团公司第四十三研究所 A kind of aluminium nitride ceramics shell and preparation method thereof
CN113079626A (en) * 2021-03-18 2021-07-06 扬州国宇电子有限公司 Ceramic substrate thin film circuit structure and preparation method thereof

Also Published As

Publication number Publication date
JP4409041B2 (en) 2010-02-03

Similar Documents

Publication Publication Date Title
KR100913762B1 (en) Metal-ceramic composite substrate and method for manufacturing same
US6274803B1 (en) Thermoelectric module with improved heat-transfer efficiency and method of manufacturing the same
KR100787705B1 (en) Embedded metal heat sink for semiconductor device and method for manufacturing the same
JPWO2004084319A1 (en) Light-emitting element mounting member and semiconductor device using the same
JP2006261569A (en) Sub-mount and its manufacturing method
JP2004260178A (en) Electric contact used for photoelectron semiconductor chip, and method for manufacturing the same
JP2004259958A (en) Package for housing light emitting element, and light emitting device
JP2007528601A (en) Reliable, cost effective and thermally strong AuSn die attach technology
JPWO2018173921A1 (en) Ceramic metal circuit board and semiconductor device using the same
JP4409041B2 (en) Submount material
JP2008141027A (en) Bonding structure of thermoelectric conversion element and thermoelectric conversion module
WO2005020315A1 (en) Substrate for device bonding, device bonded substrate, and method for producing same
JP2006100572A (en) Heat radiation fin and its manufacturing method
JP2002373960A (en) Element bonding substrate and its forming method
JP2566341B2 (en) Semiconductor device
JP2003204020A (en) Semiconductor device
US20080185598A1 (en) Light emitting device
JP2003060282A (en) Submount material
JP4409553B2 (en) Submount material manufacturing method
JPH0590444A (en) Ceramic circuit board
JP2002100826A (en) Submount material
JP4323706B2 (en) Method of joining ceramic body and copper plate
JPH08102570A (en) Ceramic circuit board
JP4189156B2 (en) Chip pasting sheet
JP2581319B2 (en) Semiconductor device and manufacturing method thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070322

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090609

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090804

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20091020

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20091111

R151 Written notification of patent or utility model registration

Ref document number: 4409041

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121120

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131120

Year of fee payment: 4

EXPY Cancellation because of completion of term