JP2001086024A - Radio circuit and radio communications equipment - Google Patents

Radio circuit and radio communications equipment

Info

Publication number
JP2001086024A
JP2001086024A JP25650599A JP25650599A JP2001086024A JP 2001086024 A JP2001086024 A JP 2001086024A JP 25650599 A JP25650599 A JP 25650599A JP 25650599 A JP25650599 A JP 25650599A JP 2001086024 A JP2001086024 A JP 2001086024A
Authority
JP
Japan
Prior art keywords
frequency
signal
output
frequency divider
signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP25650599A
Other languages
Japanese (ja)
Inventor
Hiroyuki Shiotani
宏行 塩谷
Kazuhiko Ikeda
和彦 池田
Takashi Ui
孝 宇井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP25650599A priority Critical patent/JP2001086024A/en
Publication of JP2001086024A publication Critical patent/JP2001086024A/en
Pending legal-status Critical Current

Links

Landscapes

  • Superheterodyne Receivers (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Transceivers (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a radio circuit of an orthogonal modulation/demodulation system capable of reducing the number of frequency dividers system, thereby reducing circuit scale and power consumption. SOLUTION: This circuit is provided with a local oscillation part 1 of a PLL frequency synthesizer system, a reception frequency converter 8 converting a reception signal into a reception intermediate frequency signal with the output of the local oscillation part 1, a frequency divider 2, which frequency-divides the output of the local oscillation part 1 by two and outputs the signals of two systems with a 90 deg. phase difference and an orthogonal demodulator 9, which orthogonally demodulates the reception intermediate frequency signal into a base band signal. The signals of the two systems from the frequency divider 2 are inputted to the orthogonal demodulator 9 for orthogonally demodulating the reception intermediate frequency signal. One signal from either system in the two systems from the frequency divider 2 is inputted to the local oscillation part 1 as the signal of the comparison frequency of the local oscillation part. Thus, the frequency divider 2 is shared as the frequency divider of the local oscillation part and the orthogonal demodulator, and power consumption is reduced.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、主に無線回路及び
無線通信装置に関し、特に直交変復調方式を用いる無線
回路及び無線通信装置に関する。
The present invention relates to a radio circuit and a radio communication device, and more particularly to a radio circuit and a radio communication device using a quadrature modulation / demodulation system.

【0002】[0002]

【従来の技術】近年、移動体通信が急速に普及し、無線
回路においても小型化及び低消費電力化が重要な課題と
なっている。従来の無線回路には複数の分周器が用いら
れており、例えばPLL周波数シンセサイザ方式の局部
発振部では、PLL周波数シンセサイザのループ内に比
較分周器が備えてあり、比較分周器は電圧制御発振器
(VCO)の出力信号を比較周波数の信号として帰還さ
せて入力し、分周して位相比較周波数の信号を出力する
ようにしている。一般に、高い周波数帯で使用する分周
器は高速動作が可能なバイポーラ素子で構成されてお
り、動作周波数が高いほど必要な消費電力が大きくなる
ことが知られている。
2. Description of the Related Art In recent years, mobile communication has rapidly spread, and miniaturization and low power consumption of wireless circuits have become important issues. In a conventional radio circuit, a plurality of frequency dividers are used. For example, in a local oscillation unit of a PLL frequency synthesizer system, a comparative frequency divider is provided in a loop of the PLL frequency synthesizer, and the comparative frequency divider is a voltage divider. The output signal of the control oscillator (VCO) is fed back as a signal of the comparison frequency and input, and is divided to output a signal of the phase comparison frequency. In general, a frequency divider used in a high frequency band is constituted by a bipolar element capable of high-speed operation, and it is known that the required power consumption increases as the operating frequency increases.

【0003】また、直交復調回路及び直交変調回路に用
いられる90°移相器に関する技術としては、特開平8
−237077号公報に記載されているようなT型フリ
ップフロップを用いた分周比2の分周器により構成する
ことが知られている。
[0003] As a technique relating to a quadrature demodulation circuit and a 90 ° phase shifter used in a quadrature modulation circuit, Japanese Patent Application Laid-Open No. H08-1996 is disclosed.
It is known to be configured by a frequency divider having a frequency division ratio of 2 using a T-type flip-flop as described in JP-A-237077.

【0004】また、従来の無線回路に関する技術とし
て、特開平10−98409号公報に記載されているも
のが知られている。以下、例として図11を参照しなが
ら、上記従来の無線回路の一例について説明する。図1
1は従来の無線回路の構成を示すブロック図である。
[0004] As a technique relating to a conventional radio circuit, one disclosed in Japanese Patent Application Laid-Open No. 10-98409 is known. Hereinafter, an example of the conventional wireless circuit will be described with reference to FIG. 11 as an example. FIG.
FIG. 1 is a block diagram showing a configuration of a conventional wireless circuit.

【0005】図11に示す無線回路は、局部発振部11
01と、分周器1102と、変調器1103と、送信周
波数変換器1104と、送信増幅器1105と、復調器
1106と、受信周波数変換器1107と、受信増幅器
1108と、共用器1109と、アンテナ1110とに
より構成される。そこで、局部発振部1101はPLL
周波数シンセサイザであり、電圧制御発振器(VCO)
1111と、前置分周器(プリスケーラ)1112と、
可変式分周器(プログラマブル・カウンタ)1113
と、位相比較器(PD)1114と、LPF部1115
とにより帰還ループが構成される。
[0005] The radio circuit shown in FIG.
01, a frequency divider 1102, a modulator 1103, a transmission frequency converter 1104, a transmission amplifier 1105, a demodulator 1106, a reception frequency converter 1107, a reception amplifier 1108, a duplexer 1109, and an antenna 1110. It is composed of Therefore, the local oscillation unit 1101 uses the PLL
A frequency synthesizer, a voltage controlled oscillator (VCO)
1111, a prescaler (prescaler) 1112,
Variable frequency divider (programmable counter) 1113
, A phase comparator (PD) 1114, and an LPF unit 1115
These form a feedback loop.

【0006】次に、図11を参照して、上記従来の無線
回路の動作を説明する。局部発振部1101の出力は分
周器1102と、送信周波数変換器1104と、受信周
波数変換器1107とに入力される。分周器1102は
局部発振部1101の出力を分周して変調器1103お
よび復調器1106に出力する。変調器1103は分周
器1102から入力した信号を変調信号で変調して、送
信中間周波数信号を出力する。送信中間周波数信号は送
信周波数変換器1104に入力され、局部発振部110
1の出力信号と混合されて送信信号に周波数変換され、
送信増幅器1105を介して増幅され、共用器1109
を通り、アンテナ1110から送信される。
Next, the operation of the above-mentioned conventional radio circuit will be described with reference to FIG. The output of local oscillation section 1101 is input to frequency divider 1102, transmission frequency converter 1104, and reception frequency converter 1107. Frequency divider 1102 divides the output of local oscillation section 1101 and outputs the result to modulator 1103 and demodulator 1106. Modulator 1103 modulates the signal input from frequency divider 1102 with a modulation signal, and outputs a transmission intermediate frequency signal. The transmission intermediate frequency signal is input to the transmission frequency converter 1104, and the local oscillation unit 110
1 is mixed with the output signal and frequency-converted into a transmission signal.
Amplified via the transmission amplifier 1105,
, And transmitted from the antenna 1110.

【0007】また、逆に、アンテナ1110において受
信した受信信号は共用器1109を通り、受信増幅器1
108で増幅され、受信周波数変換器1107において
局部発振部1101の出力信号と混合され、受信中間周
波数信号に変換される。受信中間周波数信号に変換され
た信号は復調器1106に入力され、復調器1106に
おいて分周器1102の出力信号によりベースバンド信
号に復調される。分周器1102の分周比は整数Nであ
り、送信信号の周波数は局部発振部1101の出力周波
数と分周器1102の出力周波数の和に等しい。また、
受信信号の周波数は局部発振部1101の出力周波数と
分周器1102の出力周波数の和に等しい。基準信号の
周波数は送信及び受信周波数チャンネル間隔のN/(N
+1)の整数分の1としている。
On the other hand, the reception signal received by the antenna 1110 passes through the duplexer 1109,
The signal is amplified at 108 and mixed with the output signal of the local oscillator 1101 at the reception frequency converter 1107 to be converted to a reception intermediate frequency signal. The signal converted to the received intermediate frequency signal is input to demodulator 1106, and demodulated in demodulator 1106 into a baseband signal by the output signal of frequency divider 1102. The frequency division ratio of the frequency divider 1102 is an integer N, and the frequency of the transmission signal is equal to the sum of the output frequency of the local oscillator 1101 and the output frequency of the frequency divider 1102. Also,
The frequency of the received signal is equal to the sum of the output frequency of local oscillation section 1101 and the output frequency of frequency divider 1102. The frequency of the reference signal is N / (N
+1).

【0008】図11に示す無線回路の変調方式または復
調方式が直交変調方式または直交復調方式を使用する場
合は、それぞれ変調器または復調器に対し分周比2の分
周器で構成される90°移相器が必要となる。
When the modulation method or demodulation method of the radio circuit shown in FIG. 11 uses the quadrature modulation method or the quadrature demodulation method, each of the modulator and the demodulator is constituted by a frequency divider having a frequency division ratio of 2. ° A phase shifter is required.

【0009】[0009]

【発明が解決しようとする課題】しかしながら、上記従
来の無線回路、特に直交変調方式または直交復調方式を
使用する無線回路においては、局部発振部のループの外
に複数の分周器が用いられており、それらが共用されて
いないため、回路規模が大きくなるとともに、消費電力
が大きくなるという問題があった。また、図11に示す
ように、分周器1102とプリスケーラ1112とは同
一の高い周波数が入力されて分周するため、消費電力が
大きくなるという問題があった。また、無線通信装置に
対し上記のような無線回路を用いると、上記同様な問題
が生じることになる。
However, in the above-mentioned conventional radio circuit, particularly in a radio circuit using the quadrature modulation system or the quadrature demodulation system, a plurality of frequency dividers are used outside the loop of the local oscillator. However, since they are not shared, there is a problem that the circuit scale is increased and the power consumption is increased. Further, as shown in FIG. 11, the frequency divider 1102 and the prescaler 1112 receive the same high frequency and divide the frequency, so that there is a problem that the power consumption increases. In addition, when the above-described wireless circuit is used for a wireless communication device, the same problem as described above occurs.

【0010】本発明は、上記従来の問題を解決するため
になされたもので、特に直交変調方式または直交復調方
式を使用する無線回路において、使用する分周器の数を
減少することにより、回路規模を小さくし、且つ消費電
力を低減することができる無線回路及び無線通信装置を
提供するものである。
SUMMARY OF THE INVENTION The present invention has been made to solve the above-mentioned conventional problems. Particularly, in a radio circuit using a quadrature modulation system or a quadrature demodulation system, the number of frequency dividers used is reduced to reduce the number of frequency dividers. An object of the present invention is to provide a wireless circuit and a wireless communication device that can be reduced in scale and power consumption.

【0011】[0011]

【課題を解決するための手段】本発明における無線回路
は、PLL周波数シンセサイザ方式の局部発振部と、受
信信号を前記局部発振部の出力により受信中間周波数信
号に変換する受信周波数変換器と、前記局部発振部の出
力を2分周して略90°の位相差を有する2系統の信号
を出力する分周器と、受信中間周波数信号をベースバン
ド信号に直交復調する直交復調器とを備え、前記分周器
からの2系統の信号を受信中間周波数信号の直交復調用
として前記直交復調器に入力し、前記分周器からの2系
統の信号のどちらか一方をPLL周波数シンセサイザの
比較周波数の信号として前記局部発振部に入力するとい
う構成を有している。この構成により、分周器をPLL
周波数シンセサイザのループ内の分周器として共用する
ことにより、PLL周波数シンセサイザの分周比を削減
することができるとともに、直交復調器に従来必要であ
った略90°移相器としての2分周回路を削減すること
ができることにより、回路規模の小型化と消費電力の低
減が実現できることとなる。
A radio circuit according to the present invention comprises a local oscillator of a PLL frequency synthesizer system, a reception frequency converter for converting a received signal into a reception intermediate frequency signal by an output of the local oscillator, A frequency divider that divides the output of the local oscillator by two and outputs two signals having a phase difference of about 90 °, and a quadrature demodulator that quadrature demodulates the received intermediate frequency signal into a baseband signal; Two signals from the frequency divider are input to the quadrature demodulator for quadrature demodulation of a received intermediate frequency signal, and either one of the two signals from the frequency divider is compared with a comparison frequency of a PLL frequency synthesizer. It is configured to be input to the local oscillation unit as a signal. With this configuration, the frequency divider is
By sharing the frequency divider in the loop of the frequency synthesizer, the frequency division ratio of the PLL frequency synthesizer can be reduced, and the frequency division by 2 as a substantially 90 ° phase shifter conventionally required for a quadrature demodulator. Since the number of circuits can be reduced, the circuit size can be reduced and the power consumption can be reduced.

【0012】本発明における無線回路は、前記分周器か
らの信号を変調信号により変調して送信中間周波数信号
を出力する変調器と、前記変調器からの送信中間周波数
信号を前記局部発振部の出力により送信信号に周波数変
換する送信周波数変換器と備え、前記分周器からの2系
統の信号のどちらか一方を前記変調器に入力して変調信
号により変調するという構成を有している。この構成に
より、分周器から出力した2系統の信号のどちらか一方
を間接変調用の搬送波信号として共用することにより、
単一の局部発振部により変復調両用の無線回路を実現す
ることができ、回路規模の小型化と消費電力の低減が実
現できることとなる。
A radio circuit according to the present invention comprises: a modulator for modulating a signal from the frequency divider with a modulation signal to output a transmission intermediate frequency signal; and transmitting a transmission intermediate frequency signal from the modulator to the local oscillator. A transmission frequency converter for converting the frequency into a transmission signal by an output is provided, and one of two signals from the frequency divider is input to the modulator and modulated by a modulation signal. With this configuration, one of the two signals output from the frequency divider is shared as a carrier signal for indirect modulation,
A single local oscillating unit can realize a wireless circuit for both modulation and demodulation, which can achieve a reduction in circuit size and a reduction in power consumption.

【0013】本発明における無線回路は、前記分周器か
らの信号と前記局部発振部の出力とを入力して送信信号
の搬送波信号を出力する局部周波数変換器と、前記搬送
波信号を変調信号により変調する変調器とを備え、前記
局部周波数変換器は前記分周器からの2系統の信号のど
ちらか一方と前記局部発振部の出力とを入力して搬送波
信号を出力するという構成を有している。この構成によ
り、分周器から出力した2系統の信号のどちらか一方を
送信信号の搬送波信号に対する周波数変換用信号として
共用することにより、単一の局部発振部により変復調両
用の無線回路を実現できるため、局部発振部以外の搬送
波信号発振部を削除することができ、回路規模の小型化
と消費電力の低減が実現できることとなる。
The radio circuit according to the present invention comprises: a local frequency converter for inputting a signal from the frequency divider and an output of the local oscillator to output a carrier signal of a transmission signal; A modulator for modulating, the local frequency converter having a configuration in which either one of the two signals from the frequency divider and the output of the local oscillator are input and a carrier signal is output. ing. With this configuration, by sharing one of the two systems of signals output from the frequency divider as a frequency conversion signal for the carrier signal of the transmission signal, a single local oscillator can realize a radio circuit for both modulation and demodulation. Therefore, a carrier wave signal oscillating unit other than the local oscillating unit can be eliminated, so that the circuit size can be reduced and the power consumption can be reduced.

【0014】本発明における無線回路は、前記局部発振
部の出力をM分周してM分周信号を出力する第1の分周
器と、前記M分周信号を2分周して略90°の位相差を
有する2系統の信号を出力する分周器とを備え、前記分
周器からの2系統の信号は受信中間周波数信号の直交復
調用として前記直交復調器に入力し、前記分周器からの
2系統の信号のどちらか一方はPLL周波数シンセサイ
ザの比較周波数の信号として前記局部発振部に入力する
という構成を有している。この構成により、分周器と第
1の分周器とをPLL周波数シンセサイザのループ内の
分周器として共用することにより、PLL周波数シンセ
サイザに入力された周波数が実施の形態1における無線
回路よりもM倍低くすることができるため、消費電力の
低減が実現できることとなる。さらに分周器の出力信号
の周波数を低くすることができるため、受信信号を低い
周波数に変換して復調でき、直交復調器を容易に実現し
うることとなる。さらに第1の分周器の分周比を2以上
の任意の整数とすることによってベースバンド信号の周
波数を任意に設定することができることとなる。
The radio circuit according to the present invention comprises: a first frequency divider for dividing the output of the local oscillation unit by M to output a frequency-divided M signal; And a frequency divider for outputting two systems of signals having a phase difference of °. The two systems of signals from the frequency divider are input to the quadrature demodulator for quadrature demodulation of a received intermediate frequency signal, One of the two signals from the frequency divider is input to the local oscillator as a signal of the comparison frequency of the PLL frequency synthesizer. With this configuration, the frequency divider and the first frequency divider are shared as a frequency divider in the loop of the PLL frequency synthesizer, so that the frequency input to the PLL frequency synthesizer is more than that of the wireless circuit in the first embodiment. Since the power consumption can be reduced by M times, power consumption can be reduced. Further, since the frequency of the output signal of the frequency divider can be lowered, the received signal can be converted to a lower frequency and demodulated, so that a quadrature demodulator can be easily realized. Further, by setting the frequency division ratio of the first frequency divider to an arbitrary integer of 2 or more, the frequency of the baseband signal can be arbitrarily set.

【0015】本発明における無線回路は、PLL周波数
シンセサイザ方式の局部発振部と、前記局部発振部の出
力を2分周して略90°の位相差を有する2系統の信号
を出力する分周器と、前記分周器からの2系統の信号を
変調信号により直交変調して送信中間周波数信号を出力
する直交変調器と、送信中間周波数信号を前記局部発振
部の出力により送信信号に周波数変換する送信周波数変
換器とを備え、前記分周器からの2系統の信号を変調信
号により直交変調するために前記直交変調器に入力し、
前記分周器からの2系統の信号のどちらか一方を前記P
LL周波数シンセサイザの比較周波数の信号として前記
局部発振部に入力するという構成を有している。この構
成により、分周器から出力した2系統の信号のどちらか
一方をPLL周波数シンセサイザに入力して、分周器を
PLL周波数シンセサイザのループ内の分周器として共
用することにより、PLL周波数シンセサイザの分周比
を削減することができ、直交変調器に従来必要であった
2分周回路を削減できることにより、回路規模の小型化
と消費電力の低減が実現できることとなる。
A radio circuit according to the present invention comprises a local oscillator of a PLL frequency synthesizer system, and a frequency divider for dividing the output of the local oscillator by two and outputting two systems of signals having a phase difference of about 90 °. A quadrature modulator that quadrature-modulates two signals from the frequency divider with a modulation signal to output a transmission intermediate frequency signal, and frequency-converts the transmission intermediate frequency signal to a transmission signal by an output of the local oscillation unit A transmission frequency converter, and input to the quadrature modulator to quadrature modulate the two signals from the frequency divider with a modulation signal,
Either of the two signals from the frequency divider is
The LL frequency synthesizer is configured to input a signal of the comparison frequency to the local oscillator. With this configuration, either one of the two signals output from the frequency divider is input to the PLL frequency synthesizer, and the frequency divider is shared as a frequency divider in the loop of the PLL frequency synthesizer. Can be reduced, and the divide-by-2 circuit conventionally required for the quadrature modulator can be reduced, so that the circuit size can be reduced and the power consumption can be reduced.

【0016】本発明における無線回路は、受信信号を第
1の受信中間周波数信号に周波数変換する第1の受信周
波数変換器と、第1の受信中間周波数信号を第2の受信
中間周波数信号に周波数変換する第2の受信周波数変換
器とを備え、前記第1の受信周波数変換器は前記局部発
振部の出力を入力して受信信号を周波数変換し、前記第
2の受信周波数変換器は前記分周器からの2系統の信号
のどちらか一方を入力して第1の受信中間周波数信号を
周波数変換するという構成を有している。この構成によ
り、分周器から出力した2系統の信号のどちらか一方を
第2の受信中間周波数信号の周波数変換用搬送波信号と
して共用することにより、単一の局部発振部により変復
調用の無線回路を実現することができるため、回路規模
の小型化と消費電力の低減が実現できることとなる。
A radio circuit according to the present invention comprises a first reception frequency converter for frequency-converting a reception signal into a first reception intermediate frequency signal, and a frequency conversion unit for converting the first reception intermediate frequency signal into a second reception intermediate frequency signal. A second receiving frequency converter that converts the output of the local oscillation unit to convert the frequency of a received signal, and the second receiving frequency converter converts the frequency of the received signal. One of the two signals from the frequency divider is input and the first received intermediate frequency signal is frequency-converted. With this configuration, one of the two systems of signals output from the frequency divider is shared as a carrier signal for frequency conversion of the second reception intermediate frequency signal, so that a single local oscillation unit can be used as a modulation and demodulation radio circuit. Can be realized, so that the circuit size can be reduced and the power consumption can be reduced.

【0017】本発明における無線回路は、受信信号を前
記局部発振部の出力により受信中間周波数信号に周波数
変換する受信周波数変換器と、受信中間周波数信号をベ
ースバンド信号に復調する復調器とを備え、前記復調器
は前記分周器からの2系統の信号のどちらか一方を入力
して受信中間周波数信号を復調するという構成を有して
いる。この構成により、分周器から出力した2系統の信
号のどちらか一方を復調用の搬送波信号として共用する
ことにより、単一の局部発振部により変復調用の無線回
路を実現できるため、回路規模の小型化と消費電力の低
減とを実現することができることとなる。
The radio circuit according to the present invention includes a receiving frequency converter for converting a received signal into a receiving intermediate frequency signal by an output of the local oscillator, and a demodulator for demodulating the receiving intermediate frequency signal to a baseband signal. The demodulator is configured to receive one of the two signals from the frequency divider and demodulate the received intermediate frequency signal. With this configuration, by sharing one of the two signals output from the frequency divider as a carrier signal for demodulation, a single local oscillator can realize a radio circuit for modulation and demodulation. Thus, miniaturization and reduction of power consumption can be realized.

【0018】本発明における無線回路は、受信信号を前
記局部発振部の出力により受信中間周波数信号に周波数
変換する受信周波数変換器と、受信中間周波数信号を前
記分周器からの信号によりベースバンド信号に直交復調
する直交復調器とを備え、前記直交復調器は前記分周器
からの2系統の信号を受信中間周波数信号の直交復調用
として入力し、前記分周器からの2系統の信号のどちら
か一方をPLL周波数シンセサイザの比較周波数の信号
として前記局部発振部に入力するという構成を有してい
る。この構成により、分周器を直交変調器及び直交復調
器の略90°移相器として共用することにより、また、
分周器から出力した2系統の信号を直交復調用の搬送波
信号として共用することにより、単一の局部発振部によ
り変復調両用の無線回路を実現することができるため、
回路規模の小型化と消費電力の低減とを同時に実現する
ことができることとなる。
The radio circuit according to the present invention comprises a receiving frequency converter for converting a received signal into a receiving intermediate frequency signal by an output of the local oscillator, and a baseband signal for converting the receiving intermediate frequency signal from a signal from the frequency divider. And a quadrature demodulator for quadrature demodulation. The quadrature demodulator inputs two signals from the frequency divider for quadrature demodulation of a received intermediate frequency signal, and outputs two signals from the frequency divider. One of them is inputted to the local oscillation section as a signal of the comparison frequency of the PLL frequency synthesizer. With this configuration, the frequency divider is shared as a substantially 90 ° phase shifter for the quadrature modulator and the quadrature demodulator.
By sharing the two systems of signals output from the frequency divider as carrier signals for quadrature demodulation, a single local oscillator can realize a radio circuit for both modulation and demodulation.
This makes it possible to simultaneously reduce the circuit size and the power consumption.

【0019】本発明における無線回路は、前記局部発振
部の出力をM分周してM分周信号を出力する第2の分周
器と、前記M分周信号を2分周して略90°の位相差を
有する2系統の信号を出力する分周器とを備え、前記分
周器からの2系統の信号は、前記直交変調器に入力され
て変調信号により直交変調され、前記分周器からの2系
統の信号のどちらか一方はPLL周波数シンセサイザの
比較周波数の信号として前記局部発振部に入力するとい
う構成を有している。この構成により、分周器と第2の
分周器とをPLL周波数シンセサイザのループ内の分周
器として共用することにより、PLL周波数シンセサイ
ザに入力する周波数を実施の形態5における無線回路よ
りもM倍低くすることができるため、さらに消費電力の
低減を実現することができることとなる。さらに分周器
の出力信号の周波数を実施の形態5における無線回路よ
りもM倍低くすることができるため、さらに消費電力の
低減を実現することができることとなる。さらに第2分
周器の分周比を2以上の任意の整数とすることにより送
信中間周波数信号の周波数を任意に設定することができ
ることとなる。
The radio circuit according to the present invention comprises: a second frequency divider for dividing the output of the local oscillation section by M to output a frequency-divided M signal; And a frequency divider that outputs two signals having a phase difference of °. The two signals from the frequency divider are input to the quadrature modulator and quadrature-modulated by a modulation signal. One of the two signals from the oscillator is input to the local oscillator as a signal of the comparison frequency of the PLL frequency synthesizer. With this configuration, the frequency divider and the second frequency divider are shared as a frequency divider in the loop of the PLL frequency synthesizer, so that the frequency input to the PLL frequency synthesizer is M times more than that of the wireless circuit in the fifth embodiment. Since the power consumption can be reduced twice, power consumption can be further reduced. Furthermore, since the frequency of the output signal of the frequency divider can be M times lower than that of the wireless circuit in the fifth embodiment, further reduction in power consumption can be realized. Further, the frequency of the transmission intermediate frequency signal can be arbitrarily set by setting the frequency division ratio of the second frequency divider to an arbitrary integer of 2 or more.

【0020】本発明における無線通信装置は、請求項
1、2、3、4、5、6、7、8または9記載の無線回
路を備えるという構成を有している。この構成により、
送信信号の周波数と局部発振部の出力周波数が異なるた
め、送信信号が局部発振部の動作を阻害するのを防ぐこ
とができ、さらに受信信号の周波数と局部発振部の出力
周波数が異なるため、局部発振部の出力信号がアンテナ
から漏れるのを低減して、周波数干渉を防止することが
できることとなる。
A wireless communication apparatus according to the present invention has a configuration including a wireless circuit according to the first, second, third, fourth, fifth, sixth, seventh, eighth or ninth aspect. With this configuration,
Since the frequency of the transmission signal and the output frequency of the local oscillator are different, it is possible to prevent the transmission signal from interfering with the operation of the local oscillator, and further, since the frequency of the received signal and the output frequency of the local oscillator are different, Leakage of the output signal of the oscillating unit from the antenna can be reduced, and frequency interference can be prevented.

【0021】[0021]

【発明の実施の形態】以下、図1乃至図10に基づき、
本発明の実施の形態1乃至10を詳細に説明する。 (実施の形態1)まず、図1を参照して、本発明の実施
の形態1における無線回路の構成を説明する。図1は本
発明の実施の形態1における無線回路の構成を示すブロ
ック図である。図1に示す無線回路は、局部発振部1
と、分周器2と、受信周波数変換器8と、直交復調器9
とを備えている。局部発振部1はPLL周波数シンセサ
イザであり、例えば、前置分周器(プリスケーラ)3
と、可変式分周器(プログラマブル・カウンタ)4と、
位相比較器(PD)5と、LPF部6と、電圧制御発振
器(VCO)7とにより構成される。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Referring to FIGS.
Embodiments 1 to 10 of the present invention will be described in detail. (Embodiment 1) First, the configuration of a wireless circuit according to Embodiment 1 of the present invention will be described with reference to FIG. FIG. 1 is a block diagram showing a configuration of a wireless circuit according to Embodiment 1 of the present invention. The wireless circuit shown in FIG.
, Frequency divider 2, reception frequency converter 8, and quadrature demodulator 9
And The local oscillator 1 is a PLL frequency synthesizer, for example, a pre-frequency divider (prescaler) 3
And a variable frequency divider (programmable counter) 4;
It comprises a phase comparator (PD) 5, an LPF 6, and a voltage controlled oscillator (VCO) 7.

【0022】また、プリスケーラ(前置分周器)3は、
例えば、高い入力周波数を直接扱うために高速動作が可
能なバイポーラ素子で構成され、入力周波数を分周して
低速化することにより後段の信号処理を容易にする。プ
ログラマブル・カウンタ(可変式分周器)4は、例え
ば、分周比が可変可能な分周器であり、CMOS素子で
構成される。プログラマブル・カウンタ4は、プリスケ
ーラ3から出力した低速化された信号を分周して、位相
比較周波数の信号を出力する。位相比較周波数の信号と
基準信号は位相比較器5に入力されて位相比較され、位
相差に応じた位相誤差信号を出力する。位相誤差信号は
LPF部6に入力されて高周波成分が除去され、直流成
分のみの制御電圧信号となり、VCO(電圧制御発振
器)7に入力される。
The prescaler (pre-frequency divider) 3
For example, it is constituted by a bipolar element which can operate at high speed to directly handle a high input frequency, and divides the input frequency to reduce the speed, thereby facilitating the subsequent signal processing. The programmable counter (variable frequency divider) 4 is, for example, a frequency divider whose frequency division ratio is variable, and is composed of a CMOS element. The programmable counter 4 divides the frequency of the reduced-speed signal output from the prescaler 3 and outputs a signal having a phase comparison frequency. The signal of the phase comparison frequency and the reference signal are input to the phase comparator 5 where the phases are compared, and a phase error signal corresponding to the phase difference is output. The phase error signal is input to the LPF section 6 where the high-frequency component is removed, becomes a control voltage signal of only a DC component, and is input to a VCO (voltage controlled oscillator) 7.

【0023】VCO7は、例えば、LC発振回路で構成
され、VCO7の出力信号の発振周波数は、制御電圧信
号の電圧に応じて変化する。PHS無線通信装置に使用
するVCOの発振周波数は、例えば1.6GHz帯と高
い周波数帯である。分周器2は、例えば分周比2の分周
器であり、90°位相差を有する2系統の信号を出力し
て、直交復調器9の90°移相器として用いるととも
に、局部発振部1のループ内の分周器(例えば、プリス
ケーラ3等)の一部としても用いられる。
The VCO 7 is composed of, for example, an LC oscillation circuit, and the oscillation frequency of the output signal of the VCO 7 changes according to the voltage of the control voltage signal. The oscillation frequency of the VCO used in the PHS wireless communication device is a high frequency band, for example, a 1.6 GHz band. The frequency divider 2 is, for example, a frequency divider having a frequency division ratio of 2, outputs two systems of signals having a 90 ° phase difference, is used as a 90 ° phase shifter of the quadrature demodulator 9, and has a local oscillation unit. It is also used as a part of a frequency divider (for example, the prescaler 3 or the like) in one loop.

【0024】次に、図1を参照して、本発明の実施の形
態1における無線回路の動作を説明する。図1に示す無
線回路の局部発振部1の出力は分周器2及び受信周波数
変換器8に入力される。分周器2は局部発振部1の出力
を2分周して90°位相差を有する2系統の信号を出力
し、分周器2から出力された2系統の信号は直交復調器
9に入力するとともに、2系統の信号のどちらか一方を
PLL周波数シンセサイザの比較周波数の信号としてプ
リスケーラ3に入力する。
Next, the operation of the radio circuit according to the first embodiment of the present invention will be described with reference to FIG. The output of the local oscillator 1 of the wireless circuit shown in FIG. 1 is input to the frequency divider 2 and the reception frequency converter 8. The frequency divider 2 divides the output of the local oscillator 1 by 2 and outputs two signals having a 90 ° phase difference, and the two signals output from the frequency divider 2 are input to a quadrature demodulator 9. At the same time, one of the two signals is input to the prescaler 3 as a signal of the comparison frequency of the PLL frequency synthesizer.

【0025】一方、受信した信号は受信周波数変換器8
に入力され、局部発振部1の出力信号と混合され、その
周波数は受信中間周波数信号に変換される。周波数が変
換された受信中間周波数信号は直交復調器9に入力さ
れ、分周器2から出力した位相が90°異なる2系統の
信号によってベースバンド信号に直交復調される。
On the other hand, the received signal is received by the reception frequency converter 8.
, Is mixed with the output signal of the local oscillator 1, and its frequency is converted into a reception intermediate frequency signal. The received intermediate frequency signal whose frequency has been converted is input to the quadrature demodulator 9 and quadrature demodulated to a baseband signal by two signals output from the frequency divider 2 and having different phases by 90 °.

【0026】このように、本実施の形態1における無線
回路では、分周器2から出力した2系統の信号のどちら
か一方を比較周波数の信号としてプリスケーラ3に入力
して、分周器2をPLL周波数シンセサイザのループ内
の分周器として共用することにより、プリスケーラ3の
分周比を削減することができるとともに、直交復調器に
従来必要であった90°移相器としての2分周回路分を
削減することができることにより、回路規模を小型化
し、消費電力の低減を実現することができる。
As described above, in the radio circuit according to the first embodiment, either one of the two signals output from the frequency divider 2 is input to the prescaler 3 as a signal of the comparison frequency, and the frequency divider 2 By sharing the frequency divider in the loop of the PLL frequency synthesizer, the frequency division ratio of the prescaler 3 can be reduced, and a 2-frequency divider as a 90 ° phase shifter conventionally required for a quadrature demodulator. Since the number of components can be reduced, the circuit scale can be reduced and power consumption can be reduced.

【0027】(実施の形態2)次に、図2を参照して、
本発明の実施の形態2における無線回路の構成を説明す
る。図2は本発明の実施の形態2における無線回路の構
成を示すブロック図である。図2に示す無線回路は、変
調器21と送信周波数変換器22とを備えており、図1
に示す符号と同一の符号を付した構成部は同様のもので
あるため、説明を省略する。
(Embodiment 2) Next, referring to FIG.
The configuration of the wireless circuit according to the second embodiment of the present invention will be described. FIG. 2 is a block diagram illustrating a configuration of a wireless circuit according to Embodiment 2 of the present invention. The wireless circuit shown in FIG. 2 includes a modulator 21 and a transmission frequency converter 22.
Since the components denoted by the same reference numerals as those shown in FIG.

【0028】次に、図2を参照して、上記のように構成
された無線回路の動作を説明する。図2に示す無線回路
の局部発振部1の出力は分周器2と、受信周波数変換器
8と、送信周波数変換器22とに入力される。分周器2
は局部発振部1の出力を2分周して90°位相差を有す
る2系統の信号を出力し、分周器2から出力された2系
統の信号は直交復調器9に入力するとともに、2系統の
信号のどちらか一方はPLL周波数シンセサイザの比較
周波数の信号としてプリスケーラ3に入力し、また2系
統の信号のどちらか一方は変調器21に入力する。変調
器21は分周器2から出力された2系統の信号のどちら
か一方を間接変調用の搬送波信号として用い、その搬送
波信号を変調信号により変調して送信中間周波数信号を
出力する。送信周波数変換器22は送信中間周波数信号
を入力し、局部発振部1の出力信号により送信信号に周
波数変換して出力する。
Next, the operation of the radio circuit configured as described above will be described with reference to FIG. The output of the local oscillator 1 of the wireless circuit shown in FIG. 2 is input to the frequency divider 2, the reception frequency converter 8, and the transmission frequency converter 22. Divider 2
Divides the output of the local oscillating unit 1 by two and outputs two signals having a 90 ° phase difference. The two signals output from the frequency divider 2 are input to the quadrature demodulator 9. One of the two system signals is input to the prescaler 3 as a signal of the comparison frequency of the PLL frequency synthesizer, and one of the two system signals is input to the modulator 21. The modulator 21 uses one of the two signals output from the frequency divider 2 as a carrier signal for indirect modulation, modulates the carrier signal with a modulation signal, and outputs a transmission intermediate frequency signal. The transmission frequency converter 22 receives the transmission intermediate frequency signal, converts the frequency into a transmission signal based on the output signal of the local oscillator 1, and outputs the transmission signal.

【0029】このように、本実施の形態2における無線
回路では、分周器2から出力した2系統の信号のどちら
か一方を間接変調用の搬送波信号として共用することに
より、従来必要であった間接変調用の搬送波信号を出力
する局部発振部(図11には図示せず)を削除して、単
一の局部発振部1により変復調両用の無線回路を実現す
ることができるため、回路規模の小型化と消費電力の低
減を実現することができる。
As described above, in the radio circuit according to the second embodiment, one of the two signals output from the frequency divider 2 is commonly used as a carrier signal for indirect modulation, which is conventionally required. Since a local oscillation unit (not shown in FIG. 11) for outputting a carrier signal for indirect modulation can be omitted and a single local oscillation unit 1 can realize a radio circuit for both modulation and demodulation, the circuit scale is reduced. The miniaturization and the reduction of power consumption can be realized.

【0030】(実施の形態3)次に、図3を参照して、
本発明の実施の形態3における無線回路の構成を説明す
る。図3は本発明の実施の形態3における無線回路の構
成を示すブロック図である。図3に示す無線回路は、変
調器31と局部周波数変換器32とを備えており、図1
に示す符号と同一の符号を付した構成部は同様のもので
あるため、説明を省略する。
(Embodiment 3) Next, referring to FIG.
The configuration of the wireless circuit according to Embodiment 3 of the present invention will be described. FIG. 3 is a block diagram showing a configuration of a wireless circuit according to Embodiment 3 of the present invention. The wireless circuit shown in FIG. 3 includes a modulator 31 and a local frequency converter 32.
Since the components denoted by the same reference numerals as those shown in FIG.

【0031】次に、図3を参照して、上記のように構成
された無線回路の動作を説明する。図3に示す無線回路
の局部発振部1の出力は分周器2と受信周波数変換器8
と局部周波数変換器32とに入力される。分周器2は局
部発振部1の出力を2分周して90°位相差を有する2
系統の信号を出力し、分周器2から出力された2系統の
信号は直交復調器9に入力するとともに、2系統の信号
のどちらか一方はPLL周波数シンセサイザの比較周波
数の信号としてプリスケーラ3に入力し、また2系統の
信号のどちらか一方は局部周波数変換器32に入力され
る。局部周波数変換器32は局部発振部1の出力信号と
分周器2から出力した2系統の信号のどちらか一方とを
入力し、送信信号の搬送波信号の周波数に変換して出力
する。すなわち、局部周波数変換器32は送信信号の搬
送波信号を変調器31に出力し、変調器31は送信信号
の搬送波信号を変調信号により変調して送信信号を出力
する。
Next, the operation of the radio circuit configured as described above will be described with reference to FIG. The output of the local oscillator 1 of the radio circuit shown in FIG.
And the local frequency converter 32. The frequency divider 2 divides the output of the local oscillator 1 by 2 and has a 90 ° phase difference.
The signals of the two systems output from the frequency divider 2 are input to the quadrature demodulator 9 and one of the signals of the two systems is output to the prescaler 3 as a signal of the comparison frequency of the PLL frequency synthesizer. One of the two signals is input to the local frequency converter 32. The local frequency converter 32 receives one of the output signal of the local oscillator 1 and one of the two signals output from the frequency divider 2, converts the signal into the frequency of the carrier signal of the transmission signal, and outputs the signal. That is, local frequency converter 32 outputs the carrier signal of the transmission signal to modulator 31, and modulator 31 modulates the carrier signal of the transmission signal with the modulation signal and outputs the transmission signal.

【0032】このように、本実施の形態3における無線
回路では、分周器2から出力した2系統の信号のどちら
か一方を送信信号の搬送波信号の周波数変換用信号とし
て共用することにより、従来必要であった送信信号の搬
送波信号の周波数変換用信号を出力する局部発振部を削
除することができ、単一の局部発振部1により変復調両
用の無線回路を実現できるため、回路規模の小型化と消
費電力の低減を実現することができる。
As described above, in the radio circuit according to the third embodiment, one of the two systems of signals output from the frequency divider 2 is shared as a frequency conversion signal of a carrier signal of a transmission signal. The local oscillation unit that outputs the frequency conversion signal of the carrier signal of the transmission signal, which was necessary, can be eliminated, and a single local oscillation unit 1 can realize a radio circuit for both modulation and demodulation. Power consumption can be reduced.

【0033】(実施の形態4)次に、図4を参照して、
本発明の実施の形態4における無線回路の構成を説明す
る。図4は本発明の実施の形態4における無線回路の構
成を示すブロック図である。図4に示す無線回路は、分
周器41を備えており、図1に示す符号と同一の符号を
付した構成部は同様のものであるため、説明を省略す
る。
(Embodiment 4) Next, referring to FIG.
A configuration of a wireless circuit according to Embodiment 4 of the present invention will be described. FIG. 4 is a block diagram showing a configuration of a wireless circuit according to Embodiment 4 of the present invention. The radio circuit shown in FIG. 4 includes a frequency divider 41, and the components denoted by the same reference numerals as those shown in FIG.

【0034】次に、図4を参照して、上記のように構成
された無線回路の動作を説明する。図4に示す無線回路
の局部発振部1の出力は分周器41及び受信周波数変換
器8に入力される。分周器41は、例えば分周比Mの第
1の分周器とし、また分周比Mは2以上の整数として、
局部発振部1の出力をM分周して出力する。分周器2は
分周器41の出力を更に、例えば2分周して出力する。
分周器2から出力された2系統の信号は直交復調器9に
入力するとともに、2系統の信号のどちらか一方はPL
L周波数シンセサイザの比較周波数の信号としてプリス
ケーラ3に入力される。受信信号は受信周波数変換器8
に入力され、局部発振部1の出力信号により受信中間周
波数信号に周波数が変換される。受信中間周波数信号に
変換された信号は直交復調器9に入力され、分周器2か
ら出力した2系統の信号によりベースバンド信号に直交
復調される。
Next, the operation of the radio circuit configured as described above will be described with reference to FIG. The output of the local oscillator 1 of the wireless circuit shown in FIG. 4 is input to the frequency divider 41 and the reception frequency converter 8. The frequency divider 41 is, for example, a first frequency divider having a frequency division ratio M, and the frequency division ratio M is an integer of 2 or more.
The output of the local oscillator 1 is divided by M and output. The frequency divider 2 further divides the output of the frequency divider 41 by, for example, 2 and outputs the result.
The two-system signals output from the frequency divider 2 are input to the quadrature demodulator 9 and one of the two-system signals is a PL signal.
It is input to the prescaler 3 as a signal of the comparison frequency of the L frequency synthesizer. The reception signal is received by the reception frequency converter 8
And the frequency is converted into a reception intermediate frequency signal by the output signal of the local oscillation unit 1. The signal converted to the reception intermediate frequency signal is input to the quadrature demodulator 9 and quadrature demodulated into a baseband signal by the two signals output from the frequency divider 2.

【0035】このように、本実施の形態4における無線
回路では、分周器2から出力した2系統の信号のどちら
か一方を比較周波数の信号としてプリスケーラ3に入力
して、分周器41及び分周器2をPLL周波数シンセサ
イザのループ内の分周器として共用することにより、プ
リスケーラ3に入力された周波数が実施の形態1におけ
る無線回路よりもM倍低くすることができるため、消費
電力の低減を実現することができる。
As described above, in the radio circuit according to the fourth embodiment, either one of the two signals output from the frequency divider 2 is input to the prescaler 3 as the signal of the comparison frequency, and the frequency divider 41 By sharing the frequency divider 2 as a frequency divider in the loop of the PLL frequency synthesizer, the frequency input to the prescaler 3 can be made M times lower than that of the radio circuit in the first embodiment, so that power consumption is reduced. Reduction can be realized.

【0036】さらに、本実施の形態4における無線回路
は、分周器2の出力信号の周波数を実施の形態1の無線
回路の周波数よりもM倍低くすることができるため、受
信信号を低い周波数に変換して復調することができ、消
費電力をさらに低減することができる。
Further, in the radio circuit according to the fourth embodiment, the frequency of the output signal of the frequency divider 2 can be M times lower than the frequency of the radio circuit of the first embodiment. And demodulation can be performed, and the power consumption can be further reduced.

【0037】さらに、実施の形態1における分周器2の
出力信号は局部発振部1の周波数を2分周した周波数信
号を出力するが、本実施の形態4における無線回路の分
周器2の出力信号は、局部発振部1の周波数を2×M分
周した周波数信号を出力するようにしたので、分周器4
1の分周比M値を2以上の任意の整数とすることにより
ベースバンド信号の周波数を任意に設定することができ
る。
Further, the output signal of the frequency divider 2 in the first embodiment outputs a frequency signal obtained by dividing the frequency of the local oscillator 1 by two, but the frequency signal of the frequency divider 2 of the radio circuit in the fourth embodiment is output. As the output signal, a frequency signal obtained by dividing the frequency of the local oscillator 1 by 2 × M is output.
The frequency of the baseband signal can be arbitrarily set by setting the division ratio M value of 1 to an arbitrary integer of 2 or more.

【0038】(実施の形態5)次に、図5を参照して、
本発明の実施の形態5における無線回路の構成を説明す
る。図5は本発明の実施の形態5における無線回路の構
成を示すブロック図である。図5に示す無線回路は、直
交変調器51と送信周波数変換器52とを備えており、
図1に示す符号と同一の符号を付した構成部は同様のも
のであるため、説明を省略する。
(Embodiment 5) Next, referring to FIG.
A configuration of a wireless circuit according to Embodiment 5 of the present invention will be described. FIG. 5 is a block diagram showing a configuration of a wireless circuit according to Embodiment 5 of the present invention. The radio circuit shown in FIG. 5 includes a quadrature modulator 51 and a transmission frequency converter 52,
The components denoted by the same reference numerals as those shown in FIG. 1 are the same, and the description is omitted.

【0039】次に、図5を参照して、上記のように構成
された無線回路の動作を説明する。図5に示す無線回路
の局部発振部1の出力は、分周器2及び送信周波数変換
器52に入力される。分周器2は局部発振部1の出力を
分周し、分周器2から出力された2系統の信号は直交変
調器51に入力するとともに、2系統の信号のどちらか
一方はPLL周波数シンセサイザの比較周波数の信号と
してプリスケーラ3に入力される。直交変調器51は分
周器2から出力された2系統の信号を変調信号で直交変
調し、送信中間周波数信号を出力する。送信周波数変換
器52は送信中間周波数信号を入力し、局部発振部1の
出力信号により送信信号に周波数変換して出力する。分
周器2は、例えば、分周比2の分周器であり、90°位
相差を有する2系統の信号を出力し、直交変調回路の9
0°移相器として用いるとともに、PLL周波数シンセ
サイザのループ内の分周器(例えば、プリスケーラ3な
ど)として共用される。
Next, the operation of the radio circuit configured as described above will be described with reference to FIG. The output of the local oscillator 1 of the wireless circuit shown in FIG. 5 is input to the frequency divider 2 and the transmission frequency converter 52. The frequency divider 2 divides the frequency of the output of the local oscillator 1, and the two signals output from the frequency divider 2 are input to the quadrature modulator 51, and one of the two signals is used as a PLL frequency synthesizer. Is input to the prescaler 3 as a signal of the comparison frequency of The quadrature modulator 51 quadrature-modulates the two signals output from the frequency divider 2 with the modulation signal, and outputs a transmission intermediate frequency signal. The transmission frequency converter 52 receives the transmission intermediate frequency signal, converts the frequency into a transmission signal based on the output signal of the local oscillator 1, and outputs the transmission signal. The frequency divider 2 is, for example, a frequency divider having a frequency division ratio of 2, outputs two signals having a 90 ° phase difference, and outputs a signal of a quadrature modulation circuit 9.
In addition to being used as a 0 ° phase shifter, it is also used as a frequency divider (eg, prescaler 3 or the like) in a loop of a PLL frequency synthesizer.

【0040】このように、本実施の形態5における無線
回路では、分周器2から出力した2系統の信号のどちら
か一方を比較周波数の信号としてプリスケーラ3に入力
して、分周器2をPLL周波数シンセサイザのループ内
の分周器として共用することにより、プリスケーラ3の
分周比を削減することができるとともに、直交変調器に
従来必要であった90°移相器としての2分周回路分を
削減することができることにより、回路規模を小型化
し、消費電力の低減を実現することができる。
As described above, in the radio circuit according to the fifth embodiment, one of the two signals output from the frequency divider 2 is input to the prescaler 3 as a signal of the comparison frequency, and the frequency divider 2 By sharing as a frequency divider in the loop of the PLL frequency synthesizer, the frequency division ratio of the prescaler 3 can be reduced, and a two-frequency divider as a 90 ° phase shifter conventionally required for a quadrature modulator. Since the number of components can be reduced, the circuit scale can be reduced and power consumption can be reduced.

【0041】(実施の形態6)次に、図6を参照して、
本発明の実施の形態6における無線回路の構成を説明す
る。図6は本発明の実施の形態6における無線回路の構
成を示すブロック図である。図6に示す無線回路は、第
1の受信周波数変換器61と第2の受信周波数変換器6
2とを備えており、図1及び図5に示す符号と同一の符
号を付した構成部は同様のものであるため、説明を省略
する。
(Embodiment 6) Next, referring to FIG.
A configuration of a wireless circuit according to Embodiment 6 of the present invention will be described. FIG. 6 is a block diagram showing a configuration of a wireless circuit according to Embodiment 6 of the present invention. The radio circuit shown in FIG. 6 includes a first reception frequency converter 61 and a second reception frequency converter 6.
2, and the components denoted by the same reference numerals as those shown in FIGS. 1 and 5 are the same, and thus the description thereof is omitted.

【0042】次に、図6を参照して、上記のように構成
された無線回路の動作を説明する。図6に示す無線回路
の局部発振部1の出力は分周器2、送信周波数変換器5
2及び第1の受信周波数変換器61に入力される。分周
器2は局部発振部1の出力を分周し、分周器2から出力
された2系統の信号は直交変調器51に入力するととも
に、2系統の信号のどちらか一方はPLL周波数シンセ
サイザの比較周波数の信号としてプリスケーラ3に入力
し、また2系統の信号のどちらか一方は第2の受信周波
数変換器62に入力される。受信信号は第1の受信周波
数変換器61に入力され、局部発振部1の出力信号によ
り第1の受信中間周波数信号に周波数変換される。第1
の受信中間周波数信号は第2の受信周波数変換器62に
入力され、分周器2から出力された2系統の信号のどち
らか一方の信号により第2の受信中間周波数信号に周波
数変換され出力される。
Next, with reference to FIG. 6, the operation of the radio circuit configured as described above will be described. The output of the local oscillator 1 of the radio circuit shown in FIG.
2 and the first received frequency converter 61. The frequency divider 2 divides the frequency of the output of the local oscillator 1, and the two signals output from the frequency divider 2 are input to the quadrature modulator 51, and one of the two signals is used as a PLL frequency synthesizer. , And one of the two signals is input to the second reception frequency converter 62. The reception signal is input to the first reception frequency converter 61, and is frequency-converted into a first reception intermediate frequency signal by the output signal of the local oscillator 1. First
Is input to the second reception frequency converter 62, and is frequency-converted into a second reception intermediate frequency signal by one of the two systems of signals output from the frequency divider 2, and is output. You.

【0043】このように、本実施の形態6における無線
回路では、分周器2から出力した2系統の信号のどちら
か一方を第2の受信中間周波数信号の周波数変換用搬送
波信号として共用することにより、従来必要であった第
2の受信中間周波数信号の周波数変換用搬送波信号を出
力する局部発振部を削除することができ、単一の局部発
振部1により変復調用の無線回路を実現することができ
るため、回路規模の小型化と、消費電力の低減とを実現
することができる。
As described above, in the radio circuit according to the sixth embodiment, one of the two signals output from the frequency divider 2 is shared as a carrier signal for frequency conversion of the second received intermediate frequency signal. As a result, it is possible to eliminate the local oscillation unit that outputs the carrier signal for frequency conversion of the second reception intermediate frequency signal, which is conventionally required, and realize a wireless circuit for modulation and demodulation using the single local oscillation unit 1. Therefore, the circuit size can be reduced and the power consumption can be reduced.

【0044】(実施の形態7)次に、図7を参照して、
本発明の実施の形態7における無線回路の構成を説明す
る。図7は本発明の実施の形態7における無線回路の構
成を示すブロック図である。図7に示す無線回路は、受
信周波数変換器71と復調器72とを備えており、図1
及び図5に示す符号と同一の符号を付した構成部は同様
のものであるため、説明を省略する。
(Embodiment 7) Next, referring to FIG.
A configuration of a wireless circuit according to Embodiment 7 of the present invention will be described. FIG. 7 is a block diagram showing a configuration of a wireless circuit according to Embodiment 7 of the present invention. The radio circuit shown in FIG. 7 includes a reception frequency converter 71 and a demodulator 72,
The components denoted by the same reference numerals as those shown in FIG. 5 are the same as those in FIG.

【0045】次に、図7を参照して、上記のように構成
された無線回路の動作を説明する。図7に示す無線回路
の局部発振部1の出力は分周器2、送信周波数変換器5
2及び受信周波数変換器71に入力される。分周器2は
局部発振部1の出力を分周し、分周器2から出力された
2系統の信号は直交変調器51に入力するとともに、2
系統の信号のどちらか一方はPLL周波数シンセサイザ
の比較周波数の信号としてプリスケーラ3に入力し、ま
た2系統の信号のどちらか一方は復調器72に入力す
る。受信信号は受信周波数変換器71に入力され、局部
発振部1の出力信号によって受信中間周波数信号に周波
数変換される。受信中間周波数信号は復調器72に入力
され、分周器2から出力された2系統の信号のどちらか
一方の信号によりベースバンド信号に復調される。
Next, with reference to FIG. 7, the operation of the radio circuit configured as described above will be described. The output of the local oscillator 1 of the radio circuit shown in FIG.
2 and received frequency converter 71. The frequency divider 2 divides the output of the local oscillator 1, and the two-system signals output from the frequency divider 2 are input to the quadrature modulator 51 and
Either of the two system signals is input to the prescaler 3 as a signal of the comparison frequency of the PLL frequency synthesizer, and one of the two system signals is input to the demodulator 72. The reception signal is input to the reception frequency converter 71 and frequency-converted into a reception intermediate frequency signal by the output signal of the local oscillation unit 1. The received intermediate frequency signal is input to the demodulator 72, and is demodulated into a baseband signal by one of two signals output from the frequency divider 2.

【0046】このように、本実施の形態7における無線
回路では、分周器2から出力した2系統の信号のどちら
か一方を復調用の搬送波信号として共用することによ
り、従来必要であった復調用の搬送波信号を出力する局
部発振部を削除することができ、単一の局部発振部1に
より変復調用の無線回路を実現することができるため、
回路規模の小型化と、消費電力の低減とを実現すること
ができる。
As described above, in the radio circuit according to the seventh embodiment, one of the two systems of signals output from the frequency divider 2 is shared as a carrier signal for demodulation. Local oscillator for outputting a carrier signal for the transmitter and receiver can be eliminated, and a single local oscillator 1 can realize a radio circuit for modulation and demodulation.
The circuit size can be reduced and the power consumption can be reduced.

【0047】(実施の形態8)次に、図8を参照して、
本発明の実施の形態8における無線回路の構成を説明す
る。図8は本発明の実施の形態8における無線回路の構
成を示すブロック図である。図8に示す無線回路は、受
信周波数変換器81と直交復調器82とを備えており、
図1及び図5に示す符号と同一の符号を付した構成部は
同様のものであるため、説明を省略する。
Embodiment 8 Next, referring to FIG.
The configuration of the wireless circuit according to Embodiment 8 of the present invention will be described. FIG. 8 is a block diagram showing a configuration of a wireless circuit according to Embodiment 8 of the present invention. The radio circuit shown in FIG. 8 includes a reception frequency converter 81 and a quadrature demodulator 82,
The components denoted by the same reference numerals as those shown in FIGS. 1 and 5 are the same, and the description is omitted.

【0048】次に、図8を参照して、上記のように構成
された無線回路の動作を説明する。図8に示す無線回路
の局部発振部1の出力は分周器2、送信周波数変換器5
2及び受信周波数変換器81に入力される。分周器2は
局部発振部1の出力を分周し、分周器2から出力された
2系統の信号は直交変調器51及び直交復調器82に入
力するとともに、2系統の信号のどちらか一方はPLL
周波数シンセサイザの比較周波数の信号としてプリスケ
ーラ3に入力する。受信信号は受信周波数変換器81に
入力され、局部発振部1の出力信号により受信中間周波
数信号に周波数変換される。受信中間周波数信号は直交
復調器82に入力され、分周器2から出力された2系統
の信号によりベースバンド信号に直交復調される。分周
器2は、例えば、分周比2の分周器であり、90°位相
差を有する2系統の信号を出力し、直交変調器51及び
直交復調器82の90°移相器として用いられるととも
に、PLL周波数シンセサイザのループ内の分周器とし
て共用される。
Next, with reference to FIG. 8, the operation of the radio circuit configured as described above will be described. The output of the local oscillator 1 of the radio circuit shown in FIG.
2 and the received frequency converter 81. The frequency divider 2 divides the frequency of the output of the local oscillator 1, and the two signals output from the frequency divider 2 are input to the quadrature modulator 51 and the quadrature demodulator 82, and either one of the two signals is output. One is PLL
The signal is input to the prescaler 3 as a signal of the comparison frequency of the frequency synthesizer. The reception signal is input to the reception frequency converter 81, and is frequency-converted into a reception intermediate frequency signal by the output signal of the local oscillator 1. The received intermediate frequency signal is input to the quadrature demodulator 82, and quadrature demodulated to a baseband signal by the two signals output from the frequency divider 2. The frequency divider 2 is, for example, a frequency divider having a frequency division ratio of 2, outputs two signals having a 90 ° phase difference, and is used as a 90 ° phase shifter for the quadrature modulator 51 and the quadrature demodulator. As well as a frequency divider in the loop of the PLL frequency synthesizer.

【0049】このように、本実施の形態8における無線
回路では、分周器2を直交変調器51及び直交復調器8
2の90°移相器として共用することにより、従来必要
であった直交変復調器用の90°移相器を削減すること
ができる。さらに、分周器2から出力した2系統の信号
を直交復調用の搬送波信号として共用することにより、
従来必要であった直交復調用の搬送波信号を出力する局
部発振部を削除することができ、単一の局部発振部1に
より変復調用の無線回路を実現できるため、回路規模の
小型化と、消費電力の低減とを実現することができる。
As described above, in the radio circuit according to the eighth embodiment, the frequency divider 2 includes the quadrature modulator 51 and the quadrature demodulator 8
By sharing the two 90 ° phase shifters, the 90 ° phase shifter for the quadrature modulator / demodulator, which was conventionally required, can be reduced. Furthermore, by sharing the two signals output from the frequency divider 2 as a carrier signal for quadrature demodulation,
The local oscillation unit that outputs the carrier signal for quadrature demodulation, which was conventionally required, can be eliminated, and a single local oscillation unit 1 can realize a wireless circuit for modulation and demodulation. Power can be reduced.

【0050】(実施の形態9)次に、図9を参照して、
本発明の実施の形態9における無線回路の構成を説明す
る。図9は本発明の実施の形態9における無線回路の構
成を示すブロック図である。図9に示す無線回路は、分
周器91を備えており、図1及び図5に示す符号と同一
の符号を付した構成部は同様のものであるため、説明を
省略する。
Embodiment 9 Next, referring to FIG.
The configuration of the wireless circuit according to Embodiment 9 of the present invention will be described. FIG. 9 is a block diagram showing a configuration of a wireless circuit according to Embodiment 9 of the present invention. The radio circuit shown in FIG. 9 includes a frequency divider 91, and the components denoted by the same reference numerals as those shown in FIGS. 1 and 5 are the same, and thus the description will be omitted.

【0051】次に、図9を参照して、上記のように構成
された無線回路の動作を説明する。図9に示す無線回路
の局部発振部1の出力は分周器91及び送信周波数変換
器52に入力される。分周器91は、例えば分周比Mの
第2の分周器とし、また分周比Mは2以上の整数とし
て、局部発振部1の出力をM分周して出力する。分周器
2は分周器91の出力を更に分周して出力する。分周器
2から出力された2系統の信号は直交変調器51に入力
するとともに、2系統の信号のどちらか一方はPLL周
波数シンセサイザの比較周波数の信号としてプリスケー
ラ3に入力される。直交変調器51は分周器2から出力
された2系統の信号を変調信号により直交変調して送信
中間周波数信号を出力する。送信周波数変換器52は送
信中間周波数信号を入力し、局部発振部1の出力信号に
よって送信信号に周波数変換して出力する。
Next, the operation of the radio circuit configured as described above will be described with reference to FIG. The output of the local oscillator 1 of the wireless circuit shown in FIG. 9 is input to the frequency divider 91 and the transmission frequency converter 52. The frequency divider 91 is, for example, a second frequency divider having a frequency division ratio M. The frequency division ratio M is an integer of 2 or more, and the output of the local oscillator 1 is frequency-divided by M and output. The frequency divider 2 further divides the output of the frequency divider 91 and outputs the result. Two signals output from the frequency divider 2 are input to the quadrature modulator 51, and one of the two signals is input to the prescaler 3 as a signal of the comparison frequency of the PLL frequency synthesizer. The quadrature modulator 51 quadrature-modulates the two-system signal output from the frequency divider 2 with a modulation signal and outputs a transmission intermediate frequency signal. The transmission frequency converter 52 receives the transmission intermediate frequency signal, converts the frequency into a transmission signal by the output signal of the local oscillator 1, and outputs the signal.

【0052】このように、本実施の形態9における無線
回路では、分周器91及び分周器2をPLL周波数シン
セサイザのループ内の分周器として共用することによ
り、プリスケーラ3に入力する周波数を実施の形態5に
おける無線回路よりもM倍低くすることができるため、
さらに消費電力の低減を実現することができる。
As described above, in the radio circuit according to the ninth embodiment, the frequency input to the prescaler 3 is reduced by sharing the frequency divider 91 and the frequency divider 2 as the frequency divider in the loop of the PLL frequency synthesizer. Since it can be M times lower than the wireless circuit in Embodiment 5,
Further, power consumption can be reduced.

【0053】さらに分周器2の出力信号の周波数を実施
の形態5における無線回路よりもM倍低くすることがで
きるため、直交変調器51を低い周波数で動作させるこ
とができ、さらに消費電力の低減を実現することができ
る。
Further, since the frequency of the output signal of frequency divider 2 can be made M times lower than that of the radio circuit in the fifth embodiment, quadrature modulator 51 can be operated at a lower frequency, and the power consumption can be further reduced. Reduction can be realized.

【0054】さらに分周器2の出力信号は、実施の形態
5の無線回路においては局部発振部1の周波数を2分周
した周波数となるが、実施の形態9の無線回路において
は局部発振部1の(2×M)分周した周波数とすること
ができ、分周器91の分周比M値を2以上の任意の整数
とすることにより、送信中間周波数信号の周波数が任意
に設定することができる。
Further, the output signal of the frequency divider 2 is a frequency obtained by dividing the frequency of the local oscillation unit 1 by 2 in the radio circuit of the fifth embodiment, but is output by the local oscillation unit in the radio circuit of the ninth embodiment. The frequency of the transmission intermediate frequency signal can be arbitrarily set by setting the frequency division ratio M of the frequency divider 91 to any integer equal to or greater than 2 by dividing the frequency by 1 (2 × M). be able to.

【0055】(実施の形態10)次に、図10を参照し
て、本発明の実施の形態1乃至10における無線回路を
備えた無線通信装置の構成を説明する。図10は本発明
の実施の形態1乃至10における無線回路を備えた無線
通信装置の構成を示すブロック図である。図10に示す
無線通信装置は、受信増幅器101と、送信増幅器10
2と、共用器103と、アンテナ104とを備えてお
り、図1、図5及び図8に示す符号と同一の符号を付し
た構成部は同様のものであるため、説明を省略する。
(Embodiment 10) Next, with reference to FIG. 10, a configuration of a wireless communication apparatus having a wireless circuit according to Embodiments 1 to 10 of the present invention will be described. FIG. 10 is a block diagram illustrating a configuration of a wireless communication device including a wireless circuit according to Embodiments 1 to 10 of the present invention. The wireless communication device shown in FIG.
2, a duplexer 103, and an antenna 104, and the components denoted by the same reference numerals as those shown in FIG. 1, FIG. 5, and FIG.

【0056】次に、図10を参照して、上記のように構
成された無線通信装置の動作を説明する。図10に示す
無線通信装置の局部発振部1の出力は分周器2、送信周
波数変換器52及び受信周波数変換器81に入力され
る。分周器2は局部発振部1の出力を分周し、分周器2
から出力された2系統の信号は直交変調器51及び直交
復調器82に入力するとともに、2系統の信号のどちら
か一方はPLL周波数シンセサイザの比較周波数の信号
としてプリスケーラ3に入力される。直交変調器51は
分周器2から出力された2系統の信号を変調信号により
直交変調し、送信中間周波数信号を出力する。送信周波
数変換器52は送信中間周波数信号を入力し、局部発振
部1の出力信号によって送信信号に周波数変換して出力
する。送信信号は送信増幅器102によって増幅され、
共用器103を通りアンテナ104から送信される。
Next, with reference to FIG. 10, the operation of the wireless communication apparatus configured as described above will be described. The output of the local oscillator 1 of the wireless communication device shown in FIG. 10 is input to the frequency divider 2, the transmission frequency converter 52, and the reception frequency converter 81. The frequency divider 2 divides the frequency of the output of the local oscillator 1 and
Are output to the quadrature modulator 51 and the quadrature demodulator 82, and one of the two signals is input to the prescaler 3 as a signal of the comparison frequency of the PLL frequency synthesizer. The quadrature modulator 51 quadrature-modulates the two-system signals output from the frequency divider 2 with a modulation signal, and outputs a transmission intermediate frequency signal. The transmission frequency converter 52 receives the transmission intermediate frequency signal, converts the frequency into a transmission signal by the output signal of the local oscillator 1, and outputs the signal. The transmission signal is amplified by the transmission amplifier 102,
The signal is transmitted from the antenna 104 through the duplexer 103.

【0057】また、アンテナ104により受信した受信
信号は共用器103を通り受信増幅器101で増幅さ
れ、受信周波数変換器81において局部発振部1の出力
信号により受信中間周波数信号に周波数変換される。受
信中間周波数に周波数変換された信号は直交復調器82
に入力され、分周器2が出力する2系統の信号によって
ベースバンド信号に直交復調される。分周器2は、例え
ば、分周比2の分周器であり、90°位相差を有する2
系統の信号を出力し、直交変復調器用の90°移相器と
して用いるとともに、PLL周波数シンセサイザのルー
プ内の分周器として共用される。
The reception signal received by the antenna 104 passes through the duplexer 103 and is amplified by the reception amplifier 101. The reception frequency converter 81 converts the frequency of the reception signal into the reception intermediate frequency signal by the output signal of the local oscillator 1. The signal whose frequency has been converted to the reception intermediate frequency is output to a quadrature demodulator
, And are quadrature-demodulated into a baseband signal by the two signals output from the frequency divider 2. The frequency divider 2 is, for example, a frequency divider having a frequency division ratio of 2 and has a 90 ° phase difference.
A signal of the system is output and used as a 90 ° phase shifter for a quadrature modulator / demodulator, and is also used as a frequency divider in a loop of a PLL frequency synthesizer.

【0058】このように第10の実施形態の無線通信装
置では、送信信号の周波数と局部発振部1の出力周波数
が異なるため、送信信号が局部発振部1の動作を阻害す
るのを防ぐことができ、周波数干渉を防止できる。さら
に受信信号の周波数と局部発振部1の出力周波数が異な
るため、局部発振部1の出力信号がアンテナ104から
漏れるのを低減して、周波数干渉を防止することができ
る。
As described above, in the radio communication apparatus according to the tenth embodiment, since the frequency of the transmission signal is different from the output frequency of the local oscillator 1, it is possible to prevent the transmission signal from obstructing the operation of the local oscillator 1. And frequency interference can be prevented. Further, since the frequency of the received signal is different from the output frequency of local oscillation section 1, leakage of the output signal of local oscillation section 1 from antenna 104 can be reduced, and frequency interference can be prevented.

【0059】[0059]

【発明の効果】本発明は、上記のように構成され、特に
分周器をPLL周波数シンセサイザのループ内の分周器
として共用することにより、PLL周波数シンセサイザ
の分周比を削減することができるとともに、直交復調器
に従来必要であった90°移相器としての2分周回路を
削減できることにより、回路規模の小型化と消費電力の
低減が実現することができる。
The present invention is configured as described above, and in particular, the frequency divider can be used as a frequency divider in the loop of the PLL frequency synthesizer, thereby reducing the frequency division ratio of the PLL frequency synthesizer. At the same time, since the divide-by-two circuit as the 90 ° phase shifter conventionally required for the quadrature demodulator can be reduced, the circuit size can be reduced and the power consumption can be reduced.

【0060】本発明は、上記のように構成され、特に分
周器から出力した2系統の信号のどちらか一方を間接変
調用の搬送波信号として共用することにより、従来必要
であった間接変調用の搬送波信号を出力する局部発振部
を削除して、単一の局部発振部により変復調両用の無線
回路を実現することができ、回路規模の小型化と消費電
力の低減が実現することができる。
The present invention is constructed as described above. In particular, one of the two systems of signals output from the frequency divider is shared as a carrier signal for indirect modulation, thereby achieving the conventionally required indirect modulation. By eliminating the local oscillating unit that outputs the carrier signal, a single local oscillating unit can be used to realize a wireless circuit for both modulation and demodulation, and a reduction in circuit size and reduction in power consumption can be realized.

【0061】本発明は、上記のように構成され、特に分
周器から出力した2系統の信号のどちらか一方を送信信
号の搬送波信号の周波数変換用信号として共用すること
により、従来必要であった送信信号の搬送波信号の周波
数変換用信号を出力する局部発振部を削除することがで
き、単一の局部発振部により変復調両用の無線回路を実
現できるため、局部発振部以外の搬送波信号発振部を削
除することができ、回路規模の小型化と消費電力の低減
が実現することができる。
The present invention is conventionally configured as described above, and is conventionally required especially by sharing one of the two signals output from the frequency divider as a frequency conversion signal of a carrier signal of a transmission signal. Since the local oscillator for outputting the frequency conversion signal of the carrier signal of the transmitted signal can be eliminated, and a single local oscillator can realize a radio circuit for both modulation and demodulation, a carrier signal oscillator other than the local oscillator can be realized. Can be eliminated, and the circuit size can be reduced and the power consumption can be reduced.

【0062】本発明は、上記のように構成され、特に分
周器から出力した2系統の信号のどちらか一方を比較周
波数の信号としてPLL周波数シンセサイザに入力し
て、分周器と第1の分周器とをPLL周波数シンセサイ
ザのループ内の分周器として共用することにより、PL
L周波数シンセサイザに入力された周波数が実施の形態
1における無線回路よりもM倍低くできるため、消費電
力の低減が実現することができる。
The present invention is configured as described above. In particular, one of the two signals output from the frequency divider is input to the PLL frequency synthesizer as a signal of the comparison frequency, and the frequency divider and the first frequency are input to the PLL frequency synthesizer. By sharing the frequency divider with the frequency divider in the loop of the PLL frequency synthesizer,
Since the frequency input to the L frequency synthesizer can be M times lower than that of the wireless circuit in Embodiment 1, power consumption can be reduced.

【0063】本発明は、上記のように構成され、特にさ
らに分周器の出力信号の周波数を低くすることができる
ため、受信信号を低い周波数に変換して復調でき、直交
復調器を実現するのが容易になり、消費電力の低減が実
現できることとなる。さらに第1の分周器の分周比を2
以上の任意の整数とすることによってベースバンド信号
の周波数を任意に設定することができる。
The present invention is configured as described above, and in particular, since the frequency of the output signal of the frequency divider can be further reduced, the received signal can be converted to a lower frequency and demodulated, thereby realizing a quadrature demodulator. Therefore, power consumption can be reduced. Further, the frequency division ratio of the first frequency divider is set to 2
The frequency of the baseband signal can be arbitrarily set by setting the above-mentioned arbitrary integer.

【0064】本発明は、上記のように構成され、特に分
周器から出力した2系統の信号のどちらか一方を比較周
波数の信号としてPLL周波数シンセサイザに入力し
て、分周器をPLL周波数シンセサイザのループ内の分
周器として共用することにより、PLL周波数シンセサ
イザの分周比を削減することができるとともに、直交変
調器に従来必要であった90°移相器としての2分周回
路分を削減できることにより、回路規模の小型化と消費
電力の低減が実現することができる。
The present invention is constructed as described above. In particular, one of the two signals output from the frequency divider is input to the PLL frequency synthesizer as a signal of the comparison frequency, and the frequency divider is connected to the PLL frequency synthesizer. , The frequency division ratio of the PLL frequency synthesizer can be reduced, and the two-frequency divider as a 90 ° phase shifter conventionally required for a quadrature modulator can be used. With the reduction, the circuit size can be reduced and the power consumption can be reduced.

【0065】本発明は、上記のように構成され、特に分
周器から出力した2系統の信号のどちらか一方を第2の
受信中間周波数信号の周波数変換用搬送波信号として共
用することにより、従来必要であった第2の受信中間周
波数信号の周波数変換用搬送波信号を出力する局部発振
部を削除することができ、単一の局部発振部により変復
調用の無線回路を実現できるため、回路規模の小型化と
消費電力の低減が実現することができる。
The present invention is constructed as described above. In particular, by sharing one of the two signals output from the frequency divider as a carrier signal for frequency conversion of the second received intermediate frequency signal, The local oscillation unit that outputs the carrier wave signal for frequency conversion of the second reception intermediate frequency signal, which was necessary, can be eliminated, and a single local oscillation unit can realize a radio circuit for modulation and demodulation. Miniaturization and reduction of power consumption can be realized.

【0066】本発明は、上記のように構成され、特に分
周器から出力した2系統の信号のどちらか一方を復調用
の搬送波信号として共用することにより、従来必要であ
った復調用の搬送波信号を出力する局部発振部を削除す
ることができ、単一の局部発振部により変復調用の無線
回路を実現できるため、回路規模の小型化と消費電力の
低減とを実現することができる。
The present invention is constructed as described above. In particular, by sharing one of the two signals output from the frequency divider as a carrier signal for demodulation, a carrier signal for demodulation which has been conventionally required is provided. Since the local oscillation unit that outputs a signal can be eliminated, and a wireless circuit for modulation and demodulation can be realized with a single local oscillation unit, the circuit size can be reduced and the power consumption can be reduced.

【0067】本発明は、上記のように構成され、特に分
周器を直交変調器及び直交復調器の90°移相器として
共用することにより、従来必要であった直交変復調器用
の90°移相器を削減することができるとともに、分周
器から出力した2系統の信号を直交復調用の搬送波信号
として共用することにより、従来必要であった直交復調
用の搬送波信号を出力する局部発振部を削除して、単一
の局部発振部により変復調両用の無線回路を実現できる
ため、回路規模の小型化と消費電力の低減とを同時に実
現することができる。
The present invention is constructed as described above, and in particular, by sharing the frequency divider as a 90 ° phase shifter for the quadrature modulator and the quadrature demodulator, the 90 ° phase shifter for the quadrature modulator and demodulator, which was conventionally required, is provided. A local oscillator that outputs a carrier signal for quadrature demodulation, which was conventionally required, by reducing the number of phase shifters and sharing the two signals output from the frequency divider as a carrier signal for quadrature demodulation. Is eliminated, and a single local oscillation section can realize a wireless circuit for both modulation and demodulation, so that the circuit size can be reduced and the power consumption can be reduced at the same time.

【0068】本発明は、上記のように構成され、特に分
周器と第2の分周器とをPLL周波数シンセサイザのル
ープ内の分周器として共用することにより、PLL周波
数シンセサイザに入力する周波数を実施の形態5におけ
る無線回路よりもM倍低くできるため、さらに消費電力
の低減を実現することができる。さらに第2分周器の分
周比を2以上の任意の整数とすることにより送信中間周
波数信号の周波数を任意に設定することができる。
The present invention is configured as described above. In particular, by sharing the frequency divider and the second frequency divider as frequency dividers in the loop of the PLL frequency synthesizer, the frequency input to the PLL frequency synthesizer can be improved. Can be M times lower than that of the wireless circuit in the fifth embodiment, so that power consumption can be further reduced. Further, the frequency of the transmission intermediate frequency signal can be arbitrarily set by setting the frequency division ratio of the second frequency divider to an arbitrary integer of 2 or more.

【0069】.本発明は、上記のように構成され、特に
送信信号の周波数と局部発振部の出力周波数が異なるた
め、送信信号が局部発振部の動作を阻害するのを防ぐこ
とができ、周波数干渉を防止することができる。さらに
受信信号の周波数と局部発振部の出力周波数が異なるた
め、局部発振部の出力信号がアンテナから漏れるのを低
減して、周波数干渉を防止することができる。
[0069] The present invention is configured as described above, and in particular, since the frequency of the transmission signal and the output frequency of the local oscillator are different, it is possible to prevent the transmission signal from obstructing the operation of the local oscillator, and to prevent frequency interference. be able to. Further, since the frequency of the received signal is different from the output frequency of the local oscillation unit, the leakage of the output signal of the local oscillation unit from the antenna can be reduced, and frequency interference can be prevented.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の実施の形態1における無線回路の構成
を示すブロック図、
FIG. 1 is a block diagram illustrating a configuration of a wireless circuit according to Embodiment 1 of the present invention.

【図2】本発明の実施の形態2における無線回路の構成
を示すブロック図、
FIG. 2 is a block diagram showing a configuration of a wireless circuit according to Embodiment 2 of the present invention;

【図3】本発明の実施の形態3における無線回路の構成
を示すブロック図、
FIG. 3 is a block diagram illustrating a configuration of a wireless circuit according to Embodiment 3 of the present invention.

【図4】本発明の実施の形態4における無線回路の構成
を示すブロック図、
FIG. 4 is a block diagram illustrating a configuration of a wireless circuit according to Embodiment 4 of the present invention.

【図5】本発明の実施の形態5における無線回路の構成
を示すブロック図、
FIG. 5 is a block diagram showing a configuration of a wireless circuit according to Embodiment 5 of the present invention.

【図6】本発明の実施の形態6における無線回路の構成
を示すブロック図、
FIG. 6 is a block diagram illustrating a configuration of a wireless circuit according to Embodiment 6 of the present invention.

【図7】本発明の実施の形態7における無線回路の構成
を示すブロック図、
FIG. 7 is a block diagram illustrating a configuration of a wireless circuit in Embodiment 7 of the present invention.

【図8】本発明の実施の形態8における無線回路の構成
を示すブロック図、
FIG. 8 is a block diagram illustrating a configuration of a wireless circuit in Embodiment 8 of the present invention.

【図9】本発明の実施の形態9における無線回路の構成
を示すブロック図、
FIG. 9 is a block diagram illustrating a configuration of a wireless circuit in Embodiment 9 of the present invention.

【図10】本発明の実施の形態1乃至10における無線
回路を備えた無線通信装置の構成を示すブロック図、
FIG. 10 is a block diagram illustrating a configuration of a wireless communication device including a wireless circuit in Embodiments 1 to 10 of the present invention;

【図11】従来の無線回路の構成を示すブロック図。FIG. 11 is a block diagram illustrating a configuration of a conventional wireless circuit.

【符号の説明】[Explanation of symbols]

1、1101 局部発振部 2、1102 分周器 3、1112 前置分周器(プリスケーラ) 4、1113 可変式分周器(プログラマブル・カウン
タ) 5、1114 位相比較器(PD) 6、1115 LPF部 7、1111 電圧制御発振器(VCO) 8、71、81、1107 受信周波数変換器 9 直交復調器 21、31、1103 変調器 22、52、1104 送信周波数変換器 32 局部周波数変換器 41、91 分周器(M) 51、82 直交変調器 61 第1の受信周波数変換器 62 第2の受信周波数変換器 72、1106 復調器 101、1108 受信増幅器 102、1105 送信増幅器 103、1109 共用器 104、1110 アンテナ
1, 1101 local oscillator 2, 1102 frequency divider 3, 1112 pre-frequency divider (prescaler) 4, 1113 variable frequency divider (programmable counter) 5, 1114 phase comparator (PD) 6, 1115 LPF 7, 1111 voltage controlled oscillator (VCO) 8, 71, 81, 1107 reception frequency converter 9 quadrature demodulator 21, 31, 1103 modulator 22, 52, 1104 transmission frequency converter 32 local frequency converter 41, 91 frequency division Modulator (M) 51, 82 Quadrature modulator 61 First reception frequency converter 62 Second reception frequency converter 72, 1106 Demodulator 101, 1108 Reception amplifier 102, 1105 Transmission amplifier 103, 1109 Duplexer 104, 1110 Antenna

───────────────────────────────────────────────────── フロントページの続き (72)発明者 宇井 孝 神奈川県横浜市港北区綱島東四丁目3番1 号 松下通信工業株式会社内 Fターム(参考) 5K011 BA10 DA00 DA03 DA07 DA15 JA01 KA03 5K020 DD13 EE00 EE05 FF00 GG01 GG04 HH11 5K041 AA08 FF00 FF27  ────────────────────────────────────────────────── ─── Continuing on the front page (72) Takashi Ui 4-3-1 Tsunashimahigashi, Kohoku-ku, Yokohama-shi, Kanagawa F-term (reference) in Matsushita Communication Industrial Co., Ltd. 5K011 BA10 DA00 DA03 DA07 DA15 JA01 KA03 5K020 DD13 EE00 EE05 FF00 GG01 GG04 HH11 5K041 AA08 FF00 FF27

Claims (10)

【特許請求の範囲】[Claims] 【請求項1】PLL周波数シンセサイザ方式の局部発振
部と、受信信号を前記局部発振部の出力により受信中間
周波数信号に変換する受信周波数変換器と、前記局部発
振部の出力を2分周して略90°の位相差を有する2系
統の信号を出力する分周器と、受信中間周波数信号をベ
ースバンド信号に直交復調する直交復調器とを備え、前
記分周器からの2系統の信号を受信中間周波数信号の直
交復調用として前記直交復調器に入力し、前記分周器か
らの2系統の信号のどちらか一方をPLL周波数シンセ
サイザの比較周波数の信号として前記局部発振部に入力
するようにしたことを特徴とする無線回路。
1. A local oscillation section of a PLL frequency synthesizer system, a reception frequency converter for converting a received signal into a reception intermediate frequency signal by an output of the local oscillation section, and dividing the output of the local oscillation section by 2 A frequency divider for outputting two signals having a phase difference of about 90 °; and a quadrature demodulator for quadrature demodulating the received intermediate frequency signal into a baseband signal. The quadrature demodulator is input to the quadrature demodulator for quadrature demodulation of a received intermediate frequency signal, and one of the two signals from the frequency divider is input to the local oscillator as a signal of a comparison frequency of a PLL frequency synthesizer. A wireless circuit characterized by:
【請求項2】前記分周器からの信号を変調信号により変
調して送信中間周波数信号を出力する変調器と、前記変
調器からの送信中間周波数信号を前記局部発振部の出力
により送信信号に周波数変換する送信周波数変換器と備
え、前記分周器からの2系統の信号のどちらか一方を前
記変調器に入力して変調信号により変調するようにした
ことを特徴とする請求項1記載の無線回路。
2. A modulator for modulating a signal from the frequency divider with a modulation signal to output a transmission intermediate frequency signal, and a transmission intermediate frequency signal from the modulator is converted into a transmission signal by an output of the local oscillator. 2. A transmission frequency converter for performing frequency conversion, wherein one of two systems of signals from the frequency divider is input to the modulator and modulated by a modulation signal. Radio circuit.
【請求項3】前記分周器からの信号と前記局部発振部の
出力とを入力して送信信号の搬送波信号を出力する局部
周波数変換器と、前記搬送波信号を変調信号により変調
する変調器とを備え、前記局部周波数変換器は前記分周
器からの2系統の信号のどちらか一方と前記局部発振部
の出力とを入力して搬送波信号を出力するようにしたこ
とを特徴とする請求項1記載の無線回路。
3. A local frequency converter for inputting a signal from the frequency divider and an output of the local oscillator to output a carrier signal of a transmission signal, and a modulator for modulating the carrier signal with a modulation signal. Wherein the local frequency converter receives one of the two signals from the frequency divider and the output of the local oscillator and outputs a carrier signal. The wireless circuit according to 1.
【請求項4】前記局部発振部の出力をM分周してM分周
信号を出力する第1の分周器と、前記M分周信号を2分
周して略90°の位相差を有する2系統の信号を出力す
る分周器とを備え、前記分周器からの2系統の信号は受
信中間周波数信号の直交復調用として前記直交復調器に
入力し、前記分周器からの2系統の信号のどちらか一方
はPLL周波数シンセサイザの比較周波数の信号として
前記局部発振部に入力するようにしたことを特徴とする
請求項1、2または3記載の無線回路。
4. A first frequency divider for dividing the output of the local oscillation unit by M to output a frequency-divided M signal, and dividing the frequency of the M-divided signal by 2 to obtain a phase difference of approximately 90 °. And a frequency divider for outputting two signals. The two signals from the frequency divider are input to the quadrature demodulator for quadrature demodulation of a received intermediate frequency signal. 4. The wireless circuit according to claim 1, wherein one of the system signals is input to the local oscillation section as a signal of a comparison frequency of a PLL frequency synthesizer.
【請求項5】PLL周波数シンセサイザ方式の局部発振
部と、前記局部発振部の出力を2分周して略90°の位
相差を有する2系統の信号を出力する分周器と、前記分
周器からの2系統の信号を変調信号により直交変調して
送信中間周波数信号を出力する直交変調器と、送信中間
周波数信号を前記局部発振部の出力により送信信号に周
波数変換する送信周波数変換器とを備え、前記分周器か
らの2系統の信号を変調信号により直交変調するために
前記直交変調器に入力し、前記分周器からの2系統の信
号のどちらか一方を前記PLL周波数シンセサイザの比
較周波数の信号として前記局部発振部に入力するように
したことを特徴とする無線回路。
5. A local oscillator of a PLL frequency synthesizer system, a frequency divider for dividing the output of the local oscillator by 2 and outputting two signals having a phase difference of about 90 °, and the frequency divider. A quadrature modulator that orthogonally modulates the two-system signals from the modulator with a modulation signal and outputs a transmission intermediate frequency signal, and a transmission frequency converter that frequency-converts the transmission intermediate frequency signal to a transmission signal by an output of the local oscillator. And inputs the two signals from the frequency divider to the quadrature modulator in order to perform quadrature modulation by a modulation signal, and outputs one of the two signals from the frequency divider to the PLL frequency synthesizer. A wireless circuit, wherein a signal of a comparison frequency is input to the local oscillation unit.
【請求項6】受信信号を第1の受信中間周波数信号に周
波数変換する第1の受信周波数変換器と、第1の受信中
間周波数信号を第2の受信中間周波数信号に周波数変換
する第2の受信周波数変換器とを備え、前記第1の受信
周波数変換器は前記局部発振部の出力を入力して受信信
号を周波数変換し、前記第2の受信周波数変換器は前記
分周器からの2系統の信号のどちらか一方を入力して第
1の受信中間周波数信号を周波数変換するようにしたこ
とを特徴とする請求項5記載の無線回路。
6. A first receiving frequency converter for converting a received signal into a first receiving intermediate frequency signal, and a second receiving frequency converter for converting the first receiving intermediate frequency signal into a second receiving intermediate frequency signal. A reception frequency converter, wherein the first reception frequency converter receives an output of the local oscillator and converts the frequency of a reception signal, and the second reception frequency converter receives a signal from the frequency divider. 6. The radio circuit according to claim 5, wherein one of the system signals is input and the first received intermediate frequency signal is frequency-converted.
【請求項7】受信信号を前記局部発振部の出力により受
信中間周波数信号に周波数変換する受信周波数変換器
と、受信中間周波数信号をベースバンド信号に復調する
復調器とを備え、前記復調器は前記分周器からの2系統
の信号のどちらか一方を入力して受信中間周波数信号を
復調するようにしたことを特徴とする請求項5記載の無
線回路。
7. A reception frequency converter for frequency-converting a reception signal into a reception intermediate frequency signal by an output of the local oscillator, and a demodulator for demodulating the reception intermediate frequency signal to a baseband signal, wherein the demodulator is 6. The radio circuit according to claim 5, wherein one of two signals from the frequency divider is input to demodulate the received intermediate frequency signal.
【請求項8】受信信号を前記局部発振部の出力により受
信中間周波数信号に周波数変換する受信周波数変換器
と、受信中間周波数信号を前記分周器からの信号により
ベースバンド信号に直交復調する直交復調器とを備え、
前記直交復調器は前記分周器からの2系統の信号を受信
中間周波数信号の直交復調用として入力し、前記分周器
からの2系統の信号のどちらか一方をPLL周波数シン
セサイザの比較周波数の信号として前記局部発振部に入
力するようにしたことを特徴とする請求項5記載の無線
回路。
8. A reception frequency converter for frequency-converting a reception signal into a reception intermediate frequency signal based on an output of the local oscillation section, and a quadrature for orthogonally demodulating the reception intermediate frequency signal into a baseband signal using a signal from the frequency divider. With a demodulator,
The quadrature demodulator inputs two systems of signals from the frequency divider for quadrature demodulation of a received intermediate frequency signal, and outputs one of the two systems of signals from the frequency divider as a comparison frequency of a PLL frequency synthesizer. 6. The radio circuit according to claim 5, wherein a signal is input to the local oscillation unit.
【請求項9】前記局部発振部の出力をM分周してM分周
信号を出力する第2の分周器と、前記M分周信号を2分
周して略90°の位相差を有する2系統の信号を出力す
る分周器とを備え、前記分周器からの2系統の信号は、
前記直交変調器に入力されて変調信号により直交変調さ
れ、前記分周器からの2系統の信号のどちらか一方はP
LL周波数シンセサイザの比較周波数の信号として前記
局部発振部に入力するようにしたことを特徴とする請求
項5、6、7または8記載の無線回路。
9. A second frequency divider for dividing the output of the local oscillation section by M to output a frequency-divided M signal, and dividing the frequency of the M-divided signal by 2 to obtain a phase difference of about 90 °. And a frequency divider that outputs two systems of signals, wherein the two systems of signals from the frequency divider are:
The signal is input to the quadrature modulator and quadrature-modulated by a modulation signal. One of the two signals from the frequency divider is P
9. The radio circuit according to claim 5, wherein a signal of a comparison frequency of an LL frequency synthesizer is input to the local oscillator.
【請求項10】請求項1、2、3、4、5、6、7、8
または9記載の無線回路を備えたことを特徴とする無線
通信装置。
10. The method of claim 1, 2, 3, 4, 5, 6, 7, or 8.
Or a wireless communication device comprising the wireless circuit according to 9.
JP25650599A 1999-09-10 1999-09-10 Radio circuit and radio communications equipment Pending JP2001086024A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25650599A JP2001086024A (en) 1999-09-10 1999-09-10 Radio circuit and radio communications equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25650599A JP2001086024A (en) 1999-09-10 1999-09-10 Radio circuit and radio communications equipment

Publications (1)

Publication Number Publication Date
JP2001086024A true JP2001086024A (en) 2001-03-30

Family

ID=17293576

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25650599A Pending JP2001086024A (en) 1999-09-10 1999-09-10 Radio circuit and radio communications equipment

Country Status (1)

Country Link
JP (1) JP2001086024A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007116247A (en) * 2005-10-18 2007-05-10 Sharp Corp Orthogonal signal generation circuit and reception tuner having the same, and communication equipment
JP2007201708A (en) * 2006-01-25 2007-08-09 Asahi Kasei Electronics Co Ltd Wireless communication circuit
US7567610B2 (en) 2003-10-31 2009-07-28 Sharp Kabushiki Kaisha Frequency conversion circuit, radio frequency wave receiver, and radio frequency transceiver
JP2012532514A (en) * 2009-07-01 2012-12-13 クゥアルコム・インコーポレイテッド Low-power LO distribution using a frequency-doubling subharmonic injection-locked oscillator
JP2016517215A (en) * 2013-03-14 2016-06-09 クゥアルコム・インコーポレイテッドQualcomm Incorporated Local oscillator (LO) generator having a multi-phase divider (MULTI-PHASEDIDIDER) and a phase-locked loop

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7567610B2 (en) 2003-10-31 2009-07-28 Sharp Kabushiki Kaisha Frequency conversion circuit, radio frequency wave receiver, and radio frequency transceiver
JP2007116247A (en) * 2005-10-18 2007-05-10 Sharp Corp Orthogonal signal generation circuit and reception tuner having the same, and communication equipment
JP2007201708A (en) * 2006-01-25 2007-08-09 Asahi Kasei Electronics Co Ltd Wireless communication circuit
JP4571591B2 (en) * 2006-01-25 2010-10-27 旭化成エレクトロニクス株式会社 Wireless communication circuit
JP2012532514A (en) * 2009-07-01 2012-12-13 クゥアルコム・インコーポレイテッド Low-power LO distribution using a frequency-doubling subharmonic injection-locked oscillator
US9374100B2 (en) 2009-07-01 2016-06-21 Qualcomm Incorporated Low power LO distribution using a frequency-multiplying subharmonically injection-locked oscillator
JP2016517215A (en) * 2013-03-14 2016-06-09 クゥアルコム・インコーポレイテッドQualcomm Incorporated Local oscillator (LO) generator having a multi-phase divider (MULTI-PHASEDIDIDER) and a phase-locked loop

Similar Documents

Publication Publication Date Title
US5734970A (en) Single oscillator transceiver with multiple frequency converters
JP3626399B2 (en) Frequency synthesizer and multiband radio using the same
EP0496498A2 (en) Time-division duplex radio transceiver
US6735426B1 (en) Multiple-band wireless transceiver with quadrature conversion transmitter and receiver circuits
JPH1032520A (en) Transmitter-receiver sending/receiving radio frequency signal for two frequency bands
US6754508B1 (en) Multiple-band wireless transceiver with quadrature conversion transmitter and receiver circuits
JP2000068748A (en) Direct conversion circuit
US11031962B2 (en) Carrier aggregated signal transmission and reception
JP2000013278A (en) Radio device, radio portable equipment provided with it, radio base station and radio communication system including them
KR100216351B1 (en) Transmitter and receiver of spread spectrum communication
JP3672189B2 (en) Radio signal receiving apparatus and demodulation processing circuit
US7978789B2 (en) Frequency shift keying modulator and applications thereof
KR100527844B1 (en) High Frequency Transceiver
JP2000124829A (en) Radio communication equipment and integrated circuit used therefor
US6009313A (en) Radio Communication device capable of setting a frequency channel with a small frequency step
RU2348104C2 (en) Frequency synthesiser for support of voice communication standards and wireless networks standards
JPH0575495A (en) Mobile communication equipment
JP2001086024A (en) Radio circuit and radio communications equipment
US20090304044A1 (en) Frequency-hopping arrangement
US6931237B2 (en) Communication device
JP3828077B2 (en) Frequency conversion circuit and communication device
JP3993573B2 (en) Wireless communication device compatible with multiple wireless systems
WO2004002098A1 (en) Radio communication apparatus
JP2004538709A (en) Multi-band transceiver with reduced frequency source for digital transmission
JP5445459B2 (en) Transceiver