JP2000312038A - Driving circuit for piezoelectric transformer and substrate for mounting the same - Google Patents

Driving circuit for piezoelectric transformer and substrate for mounting the same

Info

Publication number
JP2000312038A
JP2000312038A JP11120914A JP12091499A JP2000312038A JP 2000312038 A JP2000312038 A JP 2000312038A JP 11120914 A JP11120914 A JP 11120914A JP 12091499 A JP12091499 A JP 12091499A JP 2000312038 A JP2000312038 A JP 2000312038A
Authority
JP
Japan
Prior art keywords
piezoelectric transformer
output
substrate
output voltage
forming pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11120914A
Other languages
Japanese (ja)
Other versions
JP4623399B2 (en
Inventor
Noboru Abe
昇 安倍
Juichi Morikawa
寿一 森川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Proterial Ltd
Original Assignee
Hitachi Metals Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Metals Ltd filed Critical Hitachi Metals Ltd
Priority to JP12091499A priority Critical patent/JP4623399B2/en
Publication of JP2000312038A publication Critical patent/JP2000312038A/en
Application granted granted Critical
Publication of JP4623399B2 publication Critical patent/JP4623399B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Inverter Devices (AREA)
  • Dc-Dc Converters (AREA)

Abstract

PROBLEM TO BE SOLVED: To improve the mounting efficiency of a piezoelectric transformer by forming a capacitance forming pattern for detecting output voltage on a substrate, and connecting the capacitance between the pattern and the output electrode of the transformer to an overvoltage detecting circuit. SOLUTION: On a substrate 60 for mounting a piezoelectric transformer 50, input electrodes 61 and 62 to which the input terminals 11 and 12 of a case 50 incorporating a piezoelectric transformer element 10 are connected, and output electrodes 63 and 64 to which the output terminals 13 and 14 of the case 50 are connected are formed. Thus, a capacitance forming pattern 66 for detecting output voltage facing an output connecting line 65 on the rear surface of the substrate 60 is formed on the rear surface of the substrate 60 and the capacitance formed by the pattern 66 is made to function as a capacitor and connected to an overvoltage detecting circuit in a drive control element through an output voltage detecting terminal. Therefore, the mounting efficiency of the transformer 50 can be improved.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、例えば液晶ディス
プレイのバックライト用として使用される蛍光管の駆動
回路のような高電圧を発生させる回路に用いられる圧電
トランスの駆動回路および実装基板に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a driving circuit for a piezoelectric transformer used in a circuit for generating a high voltage, such as a driving circuit for a fluorescent tube used for a backlight of a liquid crystal display, and a mounting substrate.

【0002】[0002]

【従来の技術】この圧電トランスとしては、種々の構成
が提案されているが、例えば、図5に示す圧電トランス
がある。この圧電トランスは、λ/2モード中央駆動型
の積層構造の圧電トランスである。この圧電トランス1
は、例えば、チタン酸ジルコン酸鉛系(PZT)の圧電
セラミック材料を用い、これのスラリーをドクターブレ
ードでシート状に成形し、そのシートを積層、圧着し、
一体焼成して形成されたものである。この積層する前
に、各シートの中央部に入力電極となる内部電極2、3
をスクリーン印刷により形成しておく。各内部電極2、
3は、それぞれ別の側面に臨むように形成され、それぞ
れ側面の入力電極4、5に接続されている。これによ
り、積層内部で、交互に対向する電極構造が構成されて
いる。
2. Description of the Related Art Various configurations have been proposed for this piezoelectric transformer. For example, there is a piezoelectric transformer shown in FIG. This piezoelectric transformer is a λ / 2 mode center drive type laminated piezoelectric transformer. This piezoelectric transformer 1
For example, using a piezoelectric ceramic material of lead zirconate titanate (PZT), this slurry is formed into a sheet shape by a doctor blade, and the sheets are laminated and pressed.
It is formed by integrally firing. Before the lamination, the internal electrodes 2, 3 serving as input electrodes are provided at the center of each sheet.
Is formed by screen printing. Each internal electrode 2,
3 are formed so as to face different side surfaces, respectively, and are connected to the input electrodes 4 and 5 on the side surfaces, respectively. As a result, an alternately opposed electrode structure is formed inside the stack.

【0003】この入力電極となる各内部電極2、3は、
側面に形成される接続電極4、5によって、一層おきに
接続されている。またこの接続電極4、5は、内部電極
を接続すると共に、外部と入力電極とを接続する役目を
もつ。そして、この積層構造の圧電トランス素子1の両
端面には、出力電極6、7が形成されている。
Each of the internal electrodes 2 and 3 serving as input electrodes is
The connection electrodes 4 and 5 formed on the side face are connected every other layer. The connection electrodes 4 and 5 have a role of connecting the internal electrodes and connecting the outside and the input electrodes. Output electrodes 6 and 7 are formed on both end surfaces of the piezoelectric transformer element 1 having the laminated structure.

【0004】この圧電トランス素子1は、入力電極(内
部電極)2、3が形成された部分を駆動部とし、この駆
動部では、図中矢印が示すように厚み方向に分極処理が
行われている。一方その駆動部の両サイドは、発電部と
なり図中矢印が示すように長手方向に分極されている。
この図5に示す構造では、駆動部の上下面に電極を設け
てないが、この上下面に電極を設け、それぞれ入力電極
4、5と接続する構造としても良い。
In the piezoelectric transformer element 1, a portion on which input electrodes (internal electrodes) 2 and 3 are formed is used as a driving portion. In this driving portion, a polarization process is performed in a thickness direction as indicated by an arrow in the drawing. I have. On the other hand, both sides of the drive section become power generation sections and are polarized in the longitudinal direction as indicated by arrows in the figure.
In the structure shown in FIG. 5, no electrodes are provided on the upper and lower surfaces of the drive unit, but electrodes may be provided on the upper and lower surfaces and connected to the input electrodes 4 and 5, respectively.

【0005】蛍光管を点灯させる圧電トランスの駆動回
路の一例を図6に示す。この回路は、圧電トランス20
の両端の出力電極23、24を接続し、放電管31に接
続している。また、駆動回路30からの入力電圧は圧電
トランス20の入力電極21に接続され、圧電トランス
20の他方の入力電極22は共通端子304に接続され
る。また、放電管31の他端は電流検知抵抗32に接続
され、共通端子304に接続され、また抵抗32の前段
で電流検知端子302に接続されている。また、圧電ト
ランス20の出力には、電圧検知抵抗41、42、4
3、44、45、33が接続され、共通端子304に接
続されるが、この電圧検知抵抗41、42、43、4
4、45を介して電圧検知端子303に接続されてい
る。
FIG. 6 shows an example of a driving circuit of a piezoelectric transformer for lighting a fluorescent tube. This circuit includes a piezoelectric transformer 20
Are connected to the discharge tube 31. The input voltage from the drive circuit 30 is connected to the input electrode 21 of the piezoelectric transformer 20, and the other input electrode 22 of the piezoelectric transformer 20 is connected to the common terminal 304. The other end of the discharge tube 31 is connected to the current detection resistor 32, is connected to the common terminal 304, and is connected to the current detection terminal 302 before the resistor 32. The output of the piezoelectric transformer 20 includes voltage detection resistors 41, 42, 4
3, 44, 45, and 33 are connected to the common terminal 304. The voltage detection resistors 41, 42, 43, and 4
4 and 45 are connected to the voltage detection terminal 303.

【0006】[0006]

【発明が解決しようとする課題】この圧電トランスの駆
動回路においては、圧電トランスの過電圧を検知するた
めに、圧電トランスの出力を検知し、それを駆動回路に
帰還させることが通常行われているが、この出力電圧検
知を行うために、例えば、2MΩの抵抗(抵抗41、4
2、43、44、45)を5本直列に接続し、10MΩ
として検知していた。これは、1kVの出力電圧の時、
10MΩに流れる電流は、0.1mAである。しかし、
このように、2MΩの抵抗を5本直列に接続する構造で
は、部品点数が多く、基板の回路スペースも必要であっ
た。
In the driving circuit of this piezoelectric transformer, it is common practice to detect the output of the piezoelectric transformer and to feed it back to the driving circuit in order to detect the overvoltage of the piezoelectric transformer. However, in order to perform the output voltage detection, for example, a 2 MΩ resistor (the resistors 41 and 4
2, 43, 44, 45) connected in series and 10 MΩ
It was detected as. This is when the output voltage is 1 kV,
The current flowing through 10 MΩ is 0.1 mA. But,
As described above, in the structure in which five 2 MΩ resistors are connected in series, the number of components is large and the circuit space of the substrate is required.

【0007】本発明は、上記のことを鑑みて、圧電トラ
ンスの駆動回路での電圧検知をより簡便に行うことがで
きる圧電トランスの駆動回路および実装基板を提供する
ことを目的とする。
SUMMARY OF THE INVENTION In view of the above, it is an object of the present invention to provide a piezoelectric transformer drive circuit and a mounting board that can more easily detect a voltage in the piezoelectric transformer drive circuit.

【0008】[0008]

【課題を解決するための手段】本発明は、圧電トランス
が実装される基板に、圧電トランスの出力が接続される
出力電極が形成され、該基板に、前記圧電トランスの出
力電極に対向する出力電圧検出用容量形成パターンが形
成され、該出力電圧検出用容量形成パターンと前記出力
電極との間の容量を過電圧検出回路に接続することを特
徴とする圧電トランスの駆動回路である。
According to the present invention, an output electrode to which the output of a piezoelectric transformer is connected is formed on a substrate on which a piezoelectric transformer is mounted, and an output electrode facing the output electrode of the piezoelectric transformer is formed on the substrate. A drive circuit for a piezoelectric transformer, wherein a voltage detection capacitor forming pattern is formed, and a capacitor between the output voltage detecting capacitor forming pattern and the output electrode is connected to an overvoltage detection circuit.

【0009】また本発明は、圧電トランスが実装される
基板に、圧電トランスの出力に接続される出力電極を少
なくとも2ヶ所形成し、該2ヶ所の出力電極を接続する
出力接続線を形成し、該基板に、前記出力接続線に対向
する出力電圧検出用容量形成パターンを設け、該出力電
圧検出用容量形成パターンを過電圧検出回路に接続する
ことを特徴とする圧電トランスの駆動回路である。
The present invention also provides at least two output electrodes connected to the output of the piezoelectric transformer on a substrate on which the piezoelectric transformer is mounted, and an output connection line for connecting the two output electrodes. A driving circuit for a piezoelectric transformer, wherein an output voltage detecting capacitor forming pattern facing the output connection line is provided on the substrate, and the output voltage detecting capacitor forming pattern is connected to an overvoltage detecting circuit.

【0010】また本発明では、前記出力接続線と前記出
力電圧検出用容量形成パターンとにおいて、一方の面積
を他方より大きくし、電極の形成時での位置ずれによる
容量バラツキを抑える構造とすることができる。このこ
とは、前記出力電極と出力電圧検出用容量形成パターン
との関係においても同様である。
Further, in the present invention, one of the output connection line and the output voltage detecting capacitor forming pattern has a larger area than the other, thereby suppressing a variation in capacitance due to a positional shift in forming an electrode. Can be. The same is true for the relationship between the output electrode and the output voltage detection capacitance forming pattern.

【0011】また本発明は、前記圧電トランスとして中
央駆動型圧電トランスを用いることが好ましい。また、
前記基板として、エポキシ基板を用いることが好まし
い。
In the present invention, it is preferable to use a center drive type piezoelectric transformer as the piezoelectric transformer. Also,
Preferably, an epoxy substrate is used as the substrate.

【0012】また本発明は、圧電トランスが実装される
基板において、前記圧電トランスの出力が接続される出
力電極が形成され、該出力電極に対向し、所望の容量を
得るための出力電圧検出用容量形成パターンが形成され
ていることを特徴とする圧電トランス実装基板である。
According to the present invention, an output electrode to which an output of the piezoelectric transformer is connected is formed on a substrate on which the piezoelectric transformer is mounted, and the output electrode is opposed to the output electrode to detect an output voltage for obtaining a desired capacitance. A piezoelectric transformer mounting substrate on which a capacitance forming pattern is formed.

【0013】また本発明は、圧電トランスが実装される
基板に、前記圧電トランスの出力が接続される出力電極
が少なくとも2ヶ所に形成され、該2ヶ所の出力電極を
接続する出力接続線が形成され、該基板に、前記出力接
続線に対向する出力電圧検出用容量形成パターンが形成
されていることを特徴とする圧電トランス実装基板であ
る。
Further, according to the present invention, at least two output electrodes to which the output of the piezoelectric transformer is connected are formed on a substrate on which the piezoelectric transformer is mounted, and an output connection line connecting the two output electrodes is formed. A piezoelectric transformer mounting substrate, wherein an output voltage detecting capacitance forming pattern facing the output connection line is formed on the substrate.

【0014】また本発明は、前記基板として多層基板を
用い、前記出力接続線及び/又は前記出力電圧検出用容
量形成パターンを多層基板の内部に内蔵することができ
る。
Further, according to the present invention, a multilayer substrate can be used as the substrate, and the output connection lines and / or the output voltage detecting capacitance forming pattern can be built in the multilayer substrate.

【0015】[0015]

【発明の実施の形態】本発明は、圧電トランスの中央部
に一対の入力電極を有し、両端に出力電極が形成される
中央駆動型の圧電トランスを用いる。この中央駆動型の
圧電トランスでは、両端部に出力電極が形成され、その
出力電極は導通されて、蛍光管等の負荷に接続される。
このため、本発明では、圧電トランスが実装される基板
に、圧電トランスの出力電極と接続される出力電極が2
ヶ所に形成される。そして、その2ヶ所の出力電極を接
続させる出力接続線を形成した。さらに、その出力接続
線に対向し、所望の容量値を得ることができる出力電圧
検出用容量形成パターンを設け、この容量値を過電圧検
出回路に接続するものである。
DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention uses a centrally driven piezoelectric transformer having a pair of input electrodes at the center of a piezoelectric transformer and output electrodes formed at both ends. In the center drive type piezoelectric transformer, output electrodes are formed at both ends, and the output electrodes are electrically connected and connected to a load such as a fluorescent tube.
For this reason, in the present invention, the output electrode connected to the output electrode of the piezoelectric transformer is provided on the substrate on which the piezoelectric transformer is mounted.
Formed in several places. Then, an output connection line for connecting the two output electrodes was formed. Further, an output voltage detecting capacitance forming pattern capable of obtaining a desired capacitance value is provided opposite to the output connection line, and this capacitance value is connected to the overvoltage detection circuit.

【0016】この出力電圧検出用容量形成パターンは、
出力接続線との距離、および対向面積で所望の容量が得
られるように設計でき、又、基板の表裏面に互いに対向
するように設けることができる。また、この圧電トラン
スの実装基板を多層基板とすれば、多層構造の内部に形
成することも出来る。
This output voltage detecting capacitance forming pattern is:
It can be designed so that a desired capacitance can be obtained by the distance to the output connection line and the facing area, and can be provided on the front and back surfaces of the substrate so as to face each other. If the mounting substrate for the piezoelectric transformer is a multilayer substrate, it can be formed inside a multilayer structure.

【0017】また、本発明は、圧電トランスの実装基板
に、出力電圧検出用容量形成パターンを設け、この容量
値により、過電圧検出を行うことにより、例えば、従来
のように抵抗を5個直列に接続することが不要となり、
しかもコンデンサを接続することも不要とすることもで
きるものである。
Further, according to the present invention, an output voltage detecting capacitor forming pattern is provided on a mounting substrate of a piezoelectric transformer, and overvoltage detection is performed based on the capacitance value, thereby, for example, connecting five resistors in series as in the prior art. No need to connect,
In addition, a capacitor can be connected or not required.

【0018】この出力電圧検出用容量形成パターンは、
基板製造時に作製できるので、特別な素子を付加する必
要も無く、工数を低減できる。
This output voltage detecting capacitance forming pattern is:
Since it can be manufactured at the time of manufacturing a substrate, there is no need to add a special element, and the number of steps can be reduced.

【0019】以下、図面を用いて本発明を説明する。ま
ず、本発明に係る一実施例の圧電トランスの実装基板の
一部の平面図(a)および裏面図(b)を図1に、この
圧電トランスの概念図を図2に、この圧電トランス素子
部分の斜視図を図3に示す。この実施例の圧電トランス
素子10は、図3に示す構造のとおり、中央部に入力電
極が対向するように、積層構造で形成されている。そし
て、交互に入力電極用端子16、17に接続されてい
る。また積層される各層の両端部には出力電極が形成さ
れ、側面の出力電極用端子18、19に接続されてい
る。この圧電トランス素子の内部の分極状態は、図中矢
印で示す通りであり、この点は従来例で説明したものと
同じである。
The present invention will be described below with reference to the drawings. First, a plan view (a) and a back view (b) of a part of a mounting substrate of a piezoelectric transformer according to an embodiment of the present invention are shown in FIG. 1, a conceptual diagram of the piezoelectric transformer is shown in FIG. FIG. 3 shows a perspective view of the portion. As shown in FIG. 3, the piezoelectric transformer element 10 of this embodiment is formed in a laminated structure such that the input electrode faces the center. Then, they are alternately connected to the input electrode terminals 16 and 17. Output electrodes are formed at both ends of each layer to be laminated, and are connected to output electrode terminals 18 and 19 on the side surfaces. The polarization state inside the piezoelectric transformer element is as shown by an arrow in the figure, and this point is the same as that described in the conventional example.

【0020】この圧電トランス素子10をケース50に
収納している。このケース50には、圧電トランス素子
10の入力電極用端子16、17に接続される金属端子
51、52を有し、それぞれ入力用端子11、12とし
てケース50に形成されている。また、圧電トランス素
子10の出力電極用端子18、19に接続される金属端
子53、54を有し、この金属端子53、54は、出力
用端子13、14としてケース50に形成されている。
この各端子11、12、13、14は面実装可能な状態
に形成されている。また、金属端子51、52、53、
54の圧電トランス素子10の電極と接続される部分
は、ばね性を有する構造となっている。このケース50
については、概念的な図面のみであるが、これを達成す
るケースは適宜設計可能なことは言うまでもない。
The piezoelectric transformer element 10 is housed in a case 50. The case 50 has metal terminals 51 and 52 connected to the input electrode terminals 16 and 17 of the piezoelectric transformer element 10, and is formed on the case 50 as input terminals 11 and 12, respectively. In addition, there are metal terminals 53 and 54 connected to the output electrode terminals 18 and 19 of the piezoelectric transformer element 10, and the metal terminals 53 and 54 are formed on the case 50 as the output terminals 13 and 14.
These terminals 11, 12, 13, and 14 are formed in a state in which they can be surface-mounted. Also, metal terminals 51, 52, 53,
The portion connected to the electrode of the piezoelectric transformer element 10 has a structure having a spring property. This case 50
Is only a conceptual drawing, but it goes without saying that a case for achieving this can be designed as appropriate.

【0021】この圧電トランス50が実装される基板6
0には、圧電トランス素子10が内蔵されたケース50
の入力用端子11、12が接続される入力電極61、6
2と、出力用端子13、14が接続される出力電極6
3、64が形成されている。この基板60上に圧電トラ
ンス50が配置され、各端子と各電極を半田付けし、面
実装される。
The substrate 6 on which the piezoelectric transformer 50 is mounted
0 is a case 50 in which the piezoelectric transformer element 10 is built.
Input terminals 61 and 6 to which the input terminals 11 and 12 are connected.
2 and output electrode 6 to which output terminals 13 and 14 are connected
3, 64 are formed. The piezoelectric transformer 50 is arranged on the substrate 60, and each terminal and each electrode are soldered and surface-mounted.

【0022】この基板60の出力電極63、64間に
は、この2つの出力電極63、64を導通させる出力接
続線65が形成されている。これにより、2つの出力電
極63、64は接続され、出力され、蛍光管等の負荷に
接続される。この基板60に裏面には、表面の出力接続
線65に対向する出力電圧検出用容量形成パターン66
が形成されている。この出力電圧検出用容量形成パター
ン66は、出力接続線65および出力電極64と対向
し、容量を生じるように、構成されている。この基板6
0は、エポキシ基板を用いた。また、各パターンの所要
部分は絶縁処理されている。
An output connection line 65 for conducting the two output electrodes 63 and 64 is formed between the output electrodes 63 and 64 of the substrate 60. As a result, the two output electrodes 63 and 64 are connected, output, and connected to a load such as a fluorescent tube. On the back surface of the substrate 60, an output voltage detection capacitance forming pattern 66 facing the output connection line 65 on the front surface.
Are formed. The output voltage detection capacitance forming pattern 66 is configured to face the output connection line 65 and the output electrode 64 and generate a capacitance. This substrate 6
0 used an epoxy substrate. Also, required portions of each pattern are insulated.

【0023】本発明に係る一実施例の駆動方法を示す回
路を図4に示す。図4の圧電トランス素子10は、上記
した実施例の圧電トランスを用いている。この駆動回路
は、駆動制御素子30から駆動電圧出力301が圧電ト
ランス素子10の入力端子11に接続される。また圧電
トランス素子のもう一方の入力端子12は共通端子30
4に接続される。圧電トランス素子10の2つの出力端
子13、14は導通し、放電管31に接続され、点灯さ
せる。また放電管31は、電流検知抵抗32が接続さ
れ、共通端子304に接続される。また、その電流検知
抵抗32の前段で駆動制御素子30の電流検知端子30
2に接続される。また、基板60に設けられている出力
電圧検出用容量形成パターン66により形成された容量
は、コンデンサ34として機能し、出力電圧検知端子3
03に接続され、駆動制御素子30内の過電圧検出回路
に接続される。また、電圧検知抵抗33を介して共通端
子304に接続される。
FIG. 4 is a circuit diagram showing a driving method according to an embodiment of the present invention. The piezoelectric transformer element 10 of FIG. 4 uses the piezoelectric transformer of the embodiment described above. In this drive circuit, the drive voltage output 301 from the drive control element 30 is connected to the input terminal 11 of the piezoelectric transformer element 10. The other input terminal 12 of the piezoelectric transformer element is a common terminal 30.
4 is connected. The two output terminals 13 and 14 of the piezoelectric transformer element 10 conduct, are connected to the discharge tube 31, and light up. The discharge tube 31 is connected to the current detection resistor 32 and connected to the common terminal 304. In addition, the current detection terminal 30 of the drive control element 30 is provided before the current detection resistor 32.
2 is connected. Further, the capacitance formed by the output voltage detection capacitance forming pattern 66 provided on the substrate 60 functions as the capacitor 34, and the output voltage detection terminal 3
03 and is connected to an overvoltage detection circuit in the drive control element 30. Further, it is connected to the common terminal 304 via the voltage detection resistor 33.

【0024】この駆動回路によれば、出力電圧検知用と
して従来5個の抵抗を直列接続していたものを不要と
し、しかも電圧検知用のコンデンサとして、追加の回路
素子を必要としない。このため、新たに設ける必要も無
く、素子数減とともに、高密度実装が可能である。
According to this drive circuit, what is conventionally required to connect five resistors in series for output voltage detection is unnecessary, and no additional circuit element is required as a capacitor for voltage detection. For this reason, it is not necessary to newly provide, and the number of elements can be reduced and high-density mounting is possible.

【0025】この電圧検知用のコンデンサとしては、C
=1/(2πfX)、X=10MΩ、f=60kHzか
ら計算すると、0.265pFとなり、この程度の容量
値が得られるように構成すれば、検知用抵抗の置換が可
能である。そして、この程度の容量値であれば、上記し
たような基板構造に構成することができる。
As the capacitor for detecting the voltage, C
= 1 / (2πfX), X = 10 MΩ, and f = 60 kHz, it is 0.265 pF. If the capacitance is set to such a value, the detection resistor can be replaced. With such a capacitance value, it is possible to configure the substrate structure as described above.

【0026】また、上記実施例では、基板60として単
板のエポキシ基板を用いたが、積層基板を用い、積層構
造の内部に、出力接続線又は出力電圧検出用容量形成パ
ターンを内蔵する構造としても良い。
In the above embodiment, a single epoxy substrate is used as the substrate 60. However, a laminated substrate is used, and an output connection line or an output voltage detecting capacitance forming pattern is built in the laminated structure. Is also good.

【0027】また、上記実施例では、中央駆動型積層型
圧電トランスを用いている。この構造は好ましい構造で
あるが、単層構造の圧電トランスであっても良いし、中
央駆動型以外の駆動構造の圧電トランスであっても良
い。また、出力電極が1ヶ所の場合、その出力電極の面
積を大きくする等とし、容量形成用パターンとの間に、
所望の容量が形成できるように適宜構成すれば良い。ま
た、対向する電極パターンは、一方を大きくし、作製時
の位置ずれによる容量バラツキを抑える構造とすること
ができる。
Further, in the above-described embodiment, a center drive type laminated piezoelectric transformer is used. Although this structure is a preferable structure, a piezoelectric transformer having a single-layer structure or a piezoelectric transformer having a drive structure other than the central drive type may be used. In the case where the number of output electrodes is one, the area of the output electrode is increased, and between the output electrode and the capacitor forming pattern,
What is necessary is just to comprise suitably so that a desired capacity | capacitance can be formed. In addition, one of the opposing electrode patterns can be made large to have a structure that suppresses a variation in capacitance due to a positional shift during manufacturing.

【0028】[0028]

【発明の効果】本発明によれば、圧電トランスが実装さ
れる基板に、出力電圧検出用容量形成パターンを設け、
コンデンサを構成することにより、圧電トランスの実装
効率を向上させることが出来、また駆動回路での過電圧
検知をより簡便に行うことができる圧電トランスの駆動
回路を得ることができる。
According to the present invention, an output voltage detecting capacitance forming pattern is provided on a substrate on which a piezoelectric transformer is mounted,
By configuring the capacitor, it is possible to improve the mounting efficiency of the piezoelectric transformer, and to obtain a piezoelectric transformer drive circuit that can more easily detect overvoltage in the drive circuit.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明に係る一実施例の圧電トランスの実装基
板の一部の平面図(a)および裏面図(b)である。
FIG. 1 is a plan view (a) and a rear view (b) of a part of a mounting substrate of a piezoelectric transformer according to an embodiment of the present invention.

【図2】本発明に係る一実施例の圧電トランスの概念図
である。
FIG. 2 is a conceptual diagram of a piezoelectric transformer according to one embodiment of the present invention.

【図3】本発明に係る一実施例の圧電トランス素子の斜
視図である。
FIG. 3 is a perspective view of a piezoelectric transformer element according to one embodiment of the present invention.

【図4】本発明に係る一実施例の駆動回路図である。FIG. 4 is a drive circuit diagram of one embodiment according to the present invention.

【図5】従来例の圧電トランス素子の斜視図である。FIG. 5 is a perspective view of a conventional piezoelectric transformer element.

【図6】従来例の駆動回路図である。FIG. 6 is a drive circuit diagram of a conventional example.

【符号の説明】[Explanation of symbols]

10 圧電トランス素子 11、12 入力用端子 13、14 出力用端子 16、17 入力電極用端子 18、19 出力電極用端子 30 駆動制御素子 301 駆動端子 302 電流検知端子 303 電圧検知端子 304 共通端子 31 放電管 32 電流検知抵抗 33 電圧検知抵抗 34 電圧検知コンデンサ 50 ケース 51、52、53、54 金属端子 60 基板 61、62 入力電極 63、64 出力電極 65 出力接続線 66 出力電圧検出用容量形成パターン 67 接続ライン Reference Signs List 10 piezoelectric transformer element 11, 12 input terminal 13, 14, output terminal 16, 17, input electrode terminal 18, 19 output electrode terminal 30 drive control element 301 drive terminal 302 current detection terminal 303 voltage detection terminal 304 common terminal 31 discharge Tube 32 Current detection resistor 33 Voltage detection resistor 34 Voltage detection capacitor 50 Case 51, 52, 53, 54 Metal terminal 60 Substrate 61, 62 Input electrode 63, 64 Output electrode 65 Output connection line 66 Output voltage detection capacitance forming pattern 67 Connection line

Claims (8)

【特許請求の範囲】[Claims] 【請求項1】 圧電トランスが実装される基板に、圧電
トランスの出力が接続される出力電極が形成され、該基
板に、前記圧電トランスの出力電極に対向する出力電圧
検出用容量形成パターンが形成され、該出力電圧検出用
容量形成パターンと前記出力電極との間の容量を過電圧
検出回路に接続することを特徴とする圧電トランスの駆
動回路。
An output electrode to which an output of a piezoelectric transformer is connected is formed on a substrate on which a piezoelectric transformer is mounted, and an output voltage detecting capacitor forming pattern facing the output electrode of the piezoelectric transformer is formed on the substrate. A driving circuit for driving the piezoelectric transformer, wherein a capacitor between the output voltage detecting capacitor forming pattern and the output electrode is connected to an overvoltage detecting circuit.
【請求項2】 圧電トランスが実装される基板に、圧電
トランスの出力に接続される出力電極を少なくとも2ヶ
所形成し、該2ヶ所の出力電極を接続する出力接続線を
形成し、該基板に、前記出力接続線に対向する出力電圧
検出用容量形成パターンを設け、該出力電圧検出用容量
形成パターンを過電圧検出回路に接続することを特徴と
する圧電トランスの駆動回路。
2. A substrate on which a piezoelectric transformer is mounted, at least two output electrodes connected to the output of the piezoelectric transformer are formed, and an output connection line connecting the two output electrodes is formed. A driving circuit for a piezoelectric transformer, comprising: a capacitor forming pattern for output voltage detection facing the output connection line; and connecting the capacitor forming pattern for output voltage detection to an overvoltage detection circuit.
【請求項3】 前記出力接続線と前記出力電圧検出用容
量形成パターンとは一方の面積が他方より大きく、位置
ずれによる容量バラツキを抑える構造となっていること
を特徴とする請求項2記載の圧電トランスの駆動回路。
3. The output connection line and the output voltage detection capacitance forming pattern, wherein one area is larger than the other, and the output connection line and the output voltage detection capacitance formation pattern have a structure for suppressing variation in capacitance due to displacement. Drive circuit for piezoelectric transformer.
【請求項4】 前記圧電トランスが中央駆動型であるこ
とを特徴とする請求項1又は2記載の圧電トランスの駆
動回路。
4. The driving circuit for a piezoelectric transformer according to claim 1, wherein the piezoelectric transformer is of a central drive type.
【請求項5】 前記基板がエポキシ基板であることを特
徴とする請求項1又は2記載の圧電トランスの駆動回
路。
5. The piezoelectric transformer drive circuit according to claim 1, wherein the substrate is an epoxy substrate.
【請求項6】 圧電トランスが実装される基板におい
て、前記圧電トランスの出力が接続される出力電極が形
成され、該出力電極に対向し、所望の容量を得るための
出力電圧検出用容量形成パターンが形成されていること
を特徴とする圧電トランス実装基板。
6. A capacitor forming pattern for output voltage detection for obtaining a desired capacitance, wherein an output electrode to which an output of the piezoelectric transformer is connected is formed on a substrate on which the piezoelectric transformer is mounted. A piezoelectric transformer mounting substrate, characterized in that a substrate is formed.
【請求項7】 圧電トランスが実装される基板に、前記
圧電トランスの出力が接続される出力電極が少なくとも
2ヶ所に形成され、該2ヶ所の出力電極を接続する出力
接続線が形成され、該基板に、前記出力接続線に対向す
る出力電圧検出用容量形成パターンが形成されているこ
とを特徴とする圧電トランス実装基板。
7. An output electrode to which an output of the piezoelectric transformer is connected is formed at at least two places on a substrate on which the piezoelectric transformer is mounted, and an output connection line connecting the two output electrodes is formed. A piezoelectric transformer mounting substrate, wherein an output voltage detection capacitance forming pattern facing the output connection line is formed on the substrate.
【請求項8】 前記基板は、多層構造に形成され、前記
出力接続線及び/又は前記出力電圧検出用容量形成パタ
ーンが多層基板の内部に内蔵されていることを特徴とす
る請求項6又は7記載の圧電トランス実装基板。
8. The multilayer substrate according to claim 6, wherein the output connection line and / or the output voltage detection capacitance forming pattern is built in the multilayer substrate. The piezoelectric transformer mounting board as described in the above.
JP12091499A 1999-04-28 1999-04-28 Piezoelectric transformer drive circuit and piezoelectric transformer mounting board Expired - Fee Related JP4623399B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12091499A JP4623399B2 (en) 1999-04-28 1999-04-28 Piezoelectric transformer drive circuit and piezoelectric transformer mounting board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12091499A JP4623399B2 (en) 1999-04-28 1999-04-28 Piezoelectric transformer drive circuit and piezoelectric transformer mounting board

Publications (2)

Publication Number Publication Date
JP2000312038A true JP2000312038A (en) 2000-11-07
JP4623399B2 JP4623399B2 (en) 2011-02-02

Family

ID=14798128

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12091499A Expired - Fee Related JP4623399B2 (en) 1999-04-28 1999-04-28 Piezoelectric transformer drive circuit and piezoelectric transformer mounting board

Country Status (1)

Country Link
JP (1) JP4623399B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008192339A (en) * 2007-02-01 2008-08-21 Dialight Japan Co Ltd Light emitting drive method of cold-cathode fluorescent lamp

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000106296A (en) * 1998-09-29 2000-04-11 Mitsui Chemicals Inc Power source device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2788372B2 (en) * 1991-12-26 1998-08-20 株式会社東芝 Electronic component abnormality detection device
JP3354059B2 (en) * 1996-10-23 2002-12-09 リコー計器株式会社 Power converter
JP3267197B2 (en) * 1997-07-03 2002-03-18 日本電気株式会社 Driving method of piezoelectric transformer and cold cathode tube driving circuit using the same

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000106296A (en) * 1998-09-29 2000-04-11 Mitsui Chemicals Inc Power source device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008192339A (en) * 2007-02-01 2008-08-21 Dialight Japan Co Ltd Light emitting drive method of cold-cathode fluorescent lamp

Also Published As

Publication number Publication date
JP4623399B2 (en) 2011-02-02

Similar Documents

Publication Publication Date Title
JP4743222B2 (en) Variable capacitance element and electronic device
US5959391A (en) Piezoelectric transformer
JPWO2013031715A1 (en) Multilayer piezoelectric body
JP4623399B2 (en) Piezoelectric transformer drive circuit and piezoelectric transformer mounting board
US6229251B1 (en) Monolithic piezoelectric transformer
JP3849190B2 (en) Piezoelectric transformer
JP2000269565A (en) Piezoelectric transformer and its driving method
KR100390888B1 (en) Piezoelectric transformer element and method of mounting it in a housing
JPH0936452A (en) Piezoelectric transformer
JP3627197B2 (en) Piezoelectric transformer and transformer device using the same
EP1026756B1 (en) Piezoelectric transformer
CN1853286B (en) Piezoelectric transformer
JP2011101041A (en) Variable capacitance element and electronic apparatus
JP2002314160A (en) Laminated piezoelectric transformer
JPH0964433A (en) Piezoelectric ceramic transformer and its manufacture
JPH10154835A (en) Piezo-electric transformer
JP3634512B2 (en) Piezoelectric transformer
JP2003008097A (en) Laminated piezoelectric transformer
JP3008255B2 (en) Piezoelectric transformer
JPH10150230A (en) Piezoelectric transformer
JPH10284279A (en) Cold-cathode tube lighting device
JPH0992901A (en) Piezoelectric transformer
JP2002009363A (en) Piezoelectric transformer
JP2005026283A (en) Piezoelectric transformer and method and circuit for driving the same
JP2000294851A (en) Laminated piezoelectric electronic device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060314

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091113

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100112

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101008

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101021

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131112

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees