JP2000305061A - マトリクス型液晶表示装置 - Google Patents

マトリクス型液晶表示装置

Info

Publication number
JP2000305061A
JP2000305061A JP11114133A JP11413399A JP2000305061A JP 2000305061 A JP2000305061 A JP 2000305061A JP 11114133 A JP11114133 A JP 11114133A JP 11413399 A JP11413399 A JP 11413399A JP 2000305061 A JP2000305061 A JP 2000305061A
Authority
JP
Japan
Prior art keywords
voltage
scanning
power supply
signal
electrode driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11114133A
Other languages
English (en)
Inventor
Nobuaki Koshobu
信明 小勝負
Hirotaka Suzuki
浩高 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Original Assignee
Denso Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Corp filed Critical Denso Corp
Priority to JP11114133A priority Critical patent/JP2000305061A/ja
Publication of JP2000305061A publication Critical patent/JP2000305061A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【課題】 マトリクス型液晶表示装置において、外部電
源を遮断する際に、走査電圧形成手段の残留電圧に起因
する液晶パネルへの異常電圧の印加や走査電圧駆動手段
の破損を防止する。 【解決手段】 コントロール回路50は、電源監視回路
40による外部電源20の遮断検出に伴い、走査電極駆
動回路70が消去電圧を走査電圧形成部31の複数の電
圧から選択するように、走査電極駆動回路70を制御す
る。これに伴い、この走査電極駆動回路70は、消去電
圧を各走査電極に順次印加する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はマトリクス型液晶表
示装置に関する。
【0002】
【従来の技術】従来、この種のマトリクス型液晶表示装
置は、液晶パネルと、この液晶パネルを駆動制御する駆
動制御装置とにより構成されている。ここで、駆動制御
装置は、液晶パネルを駆動する走査電極駆動回路及び信
号電極駆動回路と、これら走査電極駆動回路及び信号電
極駆動回路を制御信号により制御するコントロール回路
と、上記走査電極駆動回路、信号電極駆動回路及びコン
トロール回路に供給する種々の電圧を形成する電圧形成
回路とを備えている。
【0003】ここで、上記電圧形成回路は、走査電圧形
成部、輝度電圧形成部及びロジック電圧形成部を備えて
おり、走査電圧形成部は、外部電源から電源電圧を入力
されて複数の電圧を形成し走査電圧として走査電極駆動
回路に出力する。輝度電圧形成部は、外部電源から電源
電圧を入力されて複数の電圧を形成し輝度電圧として信
号電極駆動回路に出力する。また、ロジック電圧形成部
は、外部電源から電源電圧を入力されてロジック電圧を
形成しコントロール回路、インターフェイス回路、信号
電極駆動回路及び走査電極駆動回路に出力する。そし
て、このコントロール回路は、ロジック電圧を受けて、
制御信号を走査電極駆動回路及び信号電極駆動回路に出
力する。
【0004】
【発明が解決しようとする課題】ところで、上記駆動制
御装置において、通常、電圧形成回路のうち少なくとも
走査電圧形成部の回路構成は、通常、静電容量型回路構
成からなる。しかも、この走査電圧形成部が形成する走
査電圧には、通常、高い電圧が含まれる。このため、走
査電圧形成回路を外部電源から遮断しても、走査電圧形
成部にて発生済みの電圧は、上記静電容量型回路構成の
静電容量のため、すぐには放電せず、残留電圧として過
渡的に残る。
【0005】よって、電圧形成回路を外部電源から遮断
する際に、例えば、走査電圧形成部の放電が、ロジック
電圧形成部の放電よりも遅延すると、コントロール回路
の制御信号が停止した状態で走査電圧に上記残留電圧が
残存することとなる。このため、走査電圧駆動回路が、
コントロール回路による制御を失い、上記残留電圧に起
因して、誤動作して、液晶パネルに異常電圧を印加し、
当該液晶パネルに悪影響を与えるという不具合がある。
また、走査電圧駆動回路が上記残留電圧のため破損する
という不具合もある。このようなことは、走査電圧駆動
回路がIC回路からなる場合に特に著しい。
【0006】以上のことに対しては、例えば、特開平8
−220508号公報にて開示されているように、電圧
形成回路の外部電源からの遮断を検出したとき、即座
に、走査電圧形成部を外部電源から遮断し、その後、ロ
ジック電圧形成部を外部電源から遮断するように制御し
て、上記残留電圧を強制的になくすることが考えられ
る。
【0007】しかし、上記公報のものによると、走査電
圧形成部を外部電源から遮断するまでロジック電圧形成
部からのロジック電圧の供給を維持する必要があるが、
このような維持は、外部電源が既に遮断されていること
から、容易には実現できない。その結果、上記不具合は
解消しにくい。そこで、本発明は、以上のようなことに
対処するため、マトリクス型液晶表示装置において、外
部電源を遮断する際に、走査電圧形成手段の残留電圧に
起因する液晶パネルへの異常電圧の印加や走査電圧駆動
手段の破損を防止することを目的とする。
【0008】
【課題を解決するための手段】上記課題の解決にあた
り、請求項1に記載の発明によれば、マトリクス型液晶
表示装置は、m条の走査電極(X1乃至Xm)と、これ
ら走査電極に液晶を介して交差するように位置しマトリ
クス状の複数の画素を構成するn条の信号電極(Y1乃
至Ym)とを備える液晶パネル(P)と、画像データを
画像データ信号として出力する画像データ信号出力手段
(60)と、外部電源(20)から電源電圧を供給され
て複数の電圧を形成し当該複数の電圧を走査電圧として
発生する電圧形成手段(31)と、この電圧形成手段か
ら走査電圧を入力されてm条の走査電極を走査しながら
当該走査された走査電極上の画素に画像データを書き込
み、この書き込み画像データを消去するように動作する
走査電極駆動手段(70)と、この走査電極駆動手段に
よる走査に同期してn条の信号電極に対し画像データ信
号に応じて信号電圧を入力するように動作する信号電極
駆動手段(32、80、90)と、同期信号に同期し
て、電圧形成手段の走査電圧を複数の電圧から走査電極
駆動手段に選択させるように当該走査電極駆動手段を制
御する制御手段(50)とを備えて、走査電極駆動手段
及び信号電圧駆動手段の動作に応じて複数の画素により
マトリクス表示する。
【0009】そして、当該マトリクス型液晶表示装置
は、外部電源の遮断の有無を監視する電源監視手段(4
0)を備えて、制御手段は、電源監視手段の監視状態が
外部電源の遮断に相当する状態になったとき、電源電圧
の範囲内の電圧を固定電圧として走査電極駆動手段に選
択させるように制御し、当該走査電極駆動手段は、上記
固定電圧を各走査電極に印加する。
【0010】これにより、電源監視手段の監視状態が外
部電源の遮断に相当する状態になったとき、各走査電極
の電圧は、電源電圧の範囲内の電圧に固定されるので、
液晶パネルへの異常電圧の印加や走査電極駆動手段の破
壊を招くことがない。ここで、請求項2に記載の発明の
ように、請求項1に記載のマトリクス型液晶表示装置に
おいて、制御手段は、電源監視手段の監視状態が外部電
源の遮断に相当する状態になったとき、電圧形成手段の
複数の電圧のいずれかを上記固定電圧として走査電極駆
動手段に選択させるように制御してもよい。
【0011】また、請求項3記載の発明のように、請求
項1又は2に記載のマトリクス型液晶表示装置におい
て、制御手段は、複数の電圧のうち中央値に近い電圧を
上記固定電圧として走査電極駆動手段に選択させるよう
に制御してもよい。これにより、請求項1又は2に記載
の発明の作用効果を達成できるのは勿論のこと、走査電
極駆動手段内における短絡回路の形成による破壊を招く
ことがない。
【0012】また、請求項4に記載の発明によれば、請
求項1乃至3のいずれか一つに記載のマトリクス型液晶
表示装置において、走査電極駆動手段は、前記m条の走
査電極の走査を線順次走査により行うようになってお
り、制御手段は、同期信号に同期して制御信号及びクロ
ックを発生し、走査電極駆動手段は、上記制御信号を上
記クロックに同期して取り込み、上記固定電圧を上記線
順次走査された走査電極に順次印加する。
【0013】これにより、全走査電極に同時に固定電圧
を印加するのに比べて、走査電極駆動手段に流れる電流
が非常に小さく、液晶パネルの負担を軽減しつつ請求項
1乃至3のいずれか一つに記載の発明の作用効果を達成
できる。また、請求項5に記載の発明によれば、請求項
4に記載のマトリクス型液晶表示装置において、制御手
段は、電源監視手段の監視状態が外部電源の遮断に相当
する状態になったときの上記クロックの周波数を、電源
監視手段の監視状態が外部電源の遮断に相当する状態に
なる前の周波数よりも高くするように変更する周波数変
更手段(53)を備えている。また、走査電極駆動手段
は、上記線順次走査された走査電極に対する上記固定電
圧の印加を、周波数変更手段による変更周波数における
上記クロックに同期して順次行う。
【0014】これにより、外部電源遮断に伴う全走査電
極への固定電圧の印加に要する時間が、外部電源遮断前
の全走査電極の走査に要する時間に比べて大幅に短縮さ
れるので、外部電源が遮断後もロジック電圧が停止し制
御手段による制御が失われる前に、請求項4に記載の発
明の作用効果を確実に達成できる。
【0015】
【発明の実施の形態】以下、本発明に係るマトリクス型
液晶表示装置の一実施形態を図1乃至図6に基づいて説
明する。図1は、当該液晶表示装置の概略全体構成を示
している。この液晶表示装置は、液晶パネルPと、駆動
制御装置Dとを備えている。
【0016】液晶パネルPは、両電極基板10の間に反
強誘電性液晶を封入して構成されている。両電極基板1
0の一方は、m条の走査電極X1乃至Xmを内蔵してお
り、他方の電極基板10は、n条の信号電極Y1乃至Y
nを内蔵している。ここで、m条の走査電極X1乃至X
mは、n条の信号電極Y1乃至Ynに交差して位置し複
数のマトリクス状画素を構成している。
【0017】駆動制御装置Dは、外部電源20から電源
電圧を供給される電圧形成回路30及び電源監視回路4
0を備えている。本実施形態では、外部電源20の電源
電圧は13Vである。電圧形成回路30は、走査電圧形
成部31と、輝度電圧形成部32と、ロジック電圧形成
部33とを備えている。走査電圧形成部31は、外部電
源20から電源電圧を印加されて複数の走査電圧を形成
し走査電極駆動回路70に出力する。輝度電圧形成部3
2は、外部電源20から電源電圧を印加されて複数の電
圧を形成し両信号電極駆動回路80、90に印加する。
ロジック電圧形成部33は、複数のロジック電圧を形成
し、コントロール回路50、インターフェイス回路6
0、走査電極駆動回路70及び両信号電極駆動回路8
0、90に出力する。本実施形態では、走査電圧形成部
31、輝度電圧形成部32及びロジック電圧形成部33
は、共に、容量型回路構成を有している。
【0018】電源監視回路40は、図2にて示すごと
く、電圧検出回路40aと、トランジスタ40bとを備
えている。電圧検出回路40aは、互いに直列接続した
各抵抗41、42、ツェナーダイオード43を備えてお
り、ツェナーダイオード43は、そのアノードにて、抵
抗42及び抵抗41を通して接地されている。
【0019】電圧検出回路40aは、外部電源20の電
源電圧を、抵抗41と、抵抗42及びツェナーダイオー
ド43の直列回路とにより、分圧し、両抵抗41、42
の共通端子から検出電圧を発生する。ここで、外部電源
20の電源電圧が10Vよりも高いとき、上記検出電圧
はトランジスタ40bをオンさせる。また、外部電源2
0の電源電圧が10V以下のとき、ツェナーダイオード
43がその流入電流を遮断して、上記検出電圧が低下し
てトランジスタ40bをオフさせる。なお、ツェナーダ
イオード43のツェナー電圧は10Vと設定されてい
る。
【0020】トランジスタ40bは、そのオンにより、
第1切り換え信号を出力し、また、そのオフにより、第
2切り換え信号を出力する。このことは、電源監視回路
40が、外部電源20の電源電圧を監視してこの電源電
圧の状態をトランジスタ40bのオンオフでもってコン
トロール回路50に伝達することを意味する。コントロ
ール回路50は、外部回路から垂直同期信号及び水平同
期信号を同期信号として入力されて、インターフェイス
回路60、走査電極駆動回路70及び両信号電極駆動回
路80、90を制御する制御信号を形成しこれら回路に
出力する。
【0021】具体的には、コントロール回路50は、図
3にて示すごとく、PLL回路51、固定分周器52及
び可変分周器53を備えている。PLL回路51は、外
部回路からの水平同期信号を入力されてドットクロック
を順次発生する。固定分周器52は、PLL回路51か
らの各ドットクロックを受けて当該ドットクロックの周
波数をその(1/M)に分周し、この分周周波数にて固
定分周信号を出力する。
【0022】また、可変分周器53は、電源監視回路4
0のトランジスタ40bからの第1切り換え信号に伴
い、固定分周器52からの固定分周信号の周波数をその
(1/N)に分周し、当該分周周波数にて、通常表示モ
ードにおける走査電極駆動回路70用クロックCLKを
走査電極駆動回路70に出力し、また、電源監視回路4
0のトランジスタ40bからの第2切り換え信号に伴
い、固定分周器52からの固定分周信号の周波数をその
(1/L)に分周し、当該分周周波数にて、電源遮断モ
ードにおける走査電極駆動回路用クロックCLKを走査
電極駆動回路70に出力する。ここで、本実施形態で
は、N/L=5と設定されている。
【0023】また、コントロール回路50は、上記同期
信号に同期して、制御信号SI01、SI02及びDP
を走査電極駆動回路70に出力するとともに、上記同期
信号に同期して、インターフェイス回路60にA−D変
換用クロックを出力する。ここで、制御信号SI01、
SI02は、選択期間、保持期間及び消去期間での走査
電圧の状態を決定するためのものである。制御信号SI
01、SI02は、それぞれ、ローレベル、ハイレベル
のとき、選択期間に、ハイレベル、ローレベルのとき保
持期間に、共にローレベルのとき消去期間に対応する。
また、制御信号DPは、走査電圧の極性を決定するため
のものである。
【0024】インターフェイス回路60は、コントロー
ル回路50からのA−D変換用クロックに基づき、外部
回路からの画像信号(R、G、Bの画像データからな
る)をデジタル変換し画像データ信号として両信号電極
駆動回路80、90に出力する。走査電極駆動回路70
は、図4にて示すごとく、3×mのbitのデータラッ
チ71と、m個のレベルシフタL1乃至Lmと、アナロ
グスイッチ回路S1乃至Smとを備えている。
【0025】データラッチ71は、コントロール回路5
0からのSI01信号、SI02信号、DP信号、CL
K信号を入力されて、m個の3bitのデータをレベル
シフタL1乃至Lmに出力する。各レベルシフタL1乃
至Lmは、各アナログスイッチ回路S1乃至Smに、デ
ータラッチ71からの各3bitのデータを出力する。
【0026】アナログスイッチ回路S1乃至Smは、共
に、5個のアナログスイッチからなるもので、これらア
ナログスイッチ回路S1乃至Smの各々は、各レベルシ
フタL1乃至Lmの出力に基づき、5個のアナログスイ
ッチのうちのオンすべきアナログスイッチを選択してオ
ンし、これにより、電圧形成回路30の走査電圧形成部
31から複数の電圧のうちの一つを走査電圧として出力
し走査電極X1乃至Xmに線順次走査するように印加す
る。
【0027】これにより、走査電極駆動回路70は、コ
ントロール回路50からの制御信号SI01、SI0
2、DPに基づき、図5にて示すような電圧波形の走査
電圧にて走査電極を選択期間にて画像データを書き込
み、この書き込みデータを保持期間にて保持電圧により
保持し、この保持データを消去期間にて消去電圧により
消去する。
【0028】ここで、走査電極駆動回路70は、通常表
示モードでは、コントロール回路50からの通常表示モ
ード用クロックCLKに同期して、当該コントロール回
路50からのSI01信号、SI02信号を取り込み、
走査電圧形成部31からの走査電圧に基づき選択電圧、
保持電圧及び消去電圧を順次走査電極に印加する。ま
た、走査電極駆動回路70は、電源遮断モードでは、コ
ントロール回路50からの電源遮断モード用クロックC
LKに同期して、当該コントロール回路50からのSI
01信号、SI02信号を取り込み、各走査電極に順次
消去電圧を印加する。このとき、クロックCLKの周波
数が通常表示モードの場合の周波数よりも上述のごとく
高いため、全走査電極への消去電圧の印加に要する時間
が、通常表示モードで全走査電極の走査に要する時間よ
りも大幅に短縮される。
【0029】両信号電極駆動回路80、90は、走査電
極駆動回路70の線順次走査に同期して、コントロール
回路50による制御のもと、電圧形成回路30の輝度電
圧形成部32からの電圧を各信号電極Y1乃至Ynに出
力する。次に、このように構成した本実施形態の作動に
つき図6に基づいて説明する。まず、通常表示モードに
ついて説明する。
【0030】外部電源20が電源電圧を発生すると、こ
の電源電圧は電圧形成回路30及び電源監視回路40に
印加される。ここで、当該電源電圧が10Vよりも高け
れば、電源監視回路40において電圧検出回路40aが
その検出電圧に基づきトランジスタ40bをオンする。
このため、当該トランジスタ40bは、第1切り換え信
号を発生しコントロール回路50の可変分周器53に出
力する。
【0031】また、電圧形成回路30においては、走査
電圧形成部31は、上記電源電圧に基づき複数の電圧を
形成して走査電極駆動回路70に出力し、輝度電圧形成
部32は上記電源電圧に基づき複数の電圧を形成して両
信号電極駆動回路80、90に出力し、また、ロジック
電圧形成部33は、上記電源電圧に基づき複数のロジッ
ク電圧を形成しコントロール回路50、インターフェイ
ス回路60、走査電極駆動回路70及び両信号電極駆動
回路80、90に出力する。
【0032】すると、コントロール回路50は、インタ
ーフェイス回路60にA−D変換用クロックを出力し、
制御信号を走査電極駆動回路70に出力する。また、コ
ントロール回路50では、PLL回路51が、水平同期
信号に基づきドットクロックを順次発生し、固定分周器
52が、当該ドットクロックの周波数を(1/M)に分
周して固定分周信号を発生し、可変分周器53は、当該
固定分周信号の周波数をトランジスタ40bの第1切り
換え信号に基づき(1/N)に分周し、この分周周波数
にて通常表示モード用クロックCLKを走査電極駆動回
路70に出力する。また、コントロール回路50は両信
号電極駆動回路80、90に制御信号を出力する。
【0033】これに伴い、走査電極駆動回路70が、コ
ントロール回路50からの上記制御信号及び通常表示モ
ード用クロックCLKに基づき走査電極を選択期間にお
いて選択電圧の印加により画像データを書き込み、この
書き込み画像データを保持期間にて保持電圧により保持
し、この保持画像データを消去期間にて消去電圧により
消去する。
【0034】次に、電源遮断モードについて説明する。
電圧形成回路30及び電源監視回路40が外部電源20
から遮断されると、電源監視回路40では、電圧検出回
路40aがその検出電圧によりトランジスタ40bをオ
フし、このトランジスタ40bが第2切り換え信号を発
生しコントロール回路50の可変分周器53に出力す
る。このことは、コントロール回路50を電源遮断モー
ドにすることを意味する。
【0035】これに伴い、可変分周器53は、固定分周
器52の出力の周波数を(1/L)に分周しこの分周周
波数にて電源遮断モード用クロックCLKを走査電極駆
動回路70に出力する。ここで、電源遮断モード用クロ
ックCLKの周波数は、上述のごとく、通常表示モード
のときに比べて5倍に上昇する。また、コントロール回
路50は、SI01信号及びSI02信号の両レベルを
共にローレベルにする(図6参照)。これに伴い、走査
電極駆動回路70はm条の走査電極に対し順次消去電圧
を印加する。これにより、液晶パネルPは、その全走査
電極に亘り、一定電圧に維持される。その後、ロジック
電圧形成部33のロジック電圧の発生が停止する。
【0036】この場合、通常表示モードのフィールド周
波数は60Hzであるから、液晶パネルPの一画面の描
画には17msec必要であるが、電源遮断モードでは
クロックCLKの周波数を上述のように通常表示モード
の場合の5倍に上げているので、全走査電極への印加電
圧を3msec程度で消去電圧にすることができ、これ
により、一画面の描画が迅速に終了される。
【0037】この程度の時間であれば、走査電圧形成部
31の出力及びロジック電圧形成部33の出力を、外部
電源20からの電圧形成回路30の遮断後も、当該電圧
形成回路30の容量的回路構成のもとに維持できること
から、その後、走査電圧形成部31の電圧を遮断し、続
いてロジック電圧形成部33のロジック電圧の出力を停
止することで、液晶パネルPには異常な電圧、つまり、
残留電圧が走査電極駆動回路70から印加されない。こ
のため、液晶パネルPへの異常電圧の印加や走査電極駆
動回路70の破壊を招くことがない。
【0038】また、走査電極駆動回路70は、液晶パネ
ルPの駆動電圧の中心電圧である消去電圧を出力してい
るため、走査電極駆動回路70内での短絡回路形成(い
わゆるラッチアップ)による破壊のおそれもなく、液晶
表示装置は安全に作動停止可能である。
【図面の簡単な説明】
【図1】本発明に係るマトリクス型液晶表示装置の一実
施形態の全体構成を示す構成図である。
【図2】図1の電源監視回路の回路構成図である。
【図3】図1のコントロール回路の概略回路構成図であ
る。
【図4】図1の走査電極駆動回路の具体的回路構成図で
ある。
【図5】図1の各走査電極の駆動波形をコントロール回
路の各信号との関係で示すタイミングチャートである。
【図6】通常表示モード及び電源遮断モードにおける各
走査電極の状態をコントロール回路の各信号との関係で
示すタイミングチャートである。
【符号の説明】
20…外部電源、30…電圧形成回路、31…走査電圧
形成部、32…輝度電圧形成部、33…ロジック電圧形
成部、40…電源監視回路、40a…電圧検出回路、4
0b…トランジスタ、50…コントロール回路、53…
可変分周器、60…インターフェイス回路、70…走査
電極駆動回路、80、90…信号電極駆動回路。
───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 2H093 NA06 NA43 NC21 NC24 NC58 NC59 ND35 ND47 5C006 AA16 AA22 AF46 AF64 AF67 BB11 BF04 BF23 BF31 BF36 BF42 BF46 FA16 FA21 5C080 AA10 BB05 DD19 DD29 EE29 FF03 FF09 JJ02 JJ03 JJ04

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 m条の走査電極(X1乃至Xm)と、こ
    れら走査電極に液晶を介して交差するように位置しマト
    リクス状の複数の画素を構成するn条の信号電極(Y1
    乃至Ym)とを備える液晶パネル(P)と、 画像データを画像データ信号として出力する画像データ
    信号出力手段(60)と、 外部電源(20)から電源電圧を供給されて複数の電圧
    を形成し当該複数の電圧を走査電圧として発生する電圧
    形成手段(31)と、 この電圧形成手段から走査電圧を入力されて前記m条の
    走査電極を走査しながら当該走査された走査電極上の画
    素に前記画像データを書き込み、この書き込み画像デー
    タを消去するように動作する走査電極駆動手段(70)
    と、 この走査電極駆動手段による走査に同期して前記n条の
    信号電極に対し前記画像データ信号に応じて信号電圧を
    入力するように動作する信号電極駆動手段(32、8
    0、90)と、 前記同期信号に同期して、前記電圧形成手段の走査電圧
    を前記複数の電圧から前記走査電極駆動手段に選択させ
    るように当該走査電極駆動手段を制御する制御手段(5
    0)とを備えて、 前記走査電極駆動手段及び信号電圧駆動手段の動作に応
    じて前記複数の画素によりマトリクス表示するようにし
    たマトリクス型液晶表示装置において、 前記外部電源の遮断の有無を監視する電源監視手段(4
    0)を備えて、 前記制御手段は、前記電源監視手段の監視状態が前記外
    部電源の遮断に相当する状態になったとき、前記電源電
    圧の範囲内の電圧を固定電圧として前記走査電極駆動手
    段に選択させるように制御し、 当該走査電極駆動手段は、前記固定電圧を前記各走査電
    極に印加することを特徴とするマトリクス型液晶表示装
    置。
  2. 【請求項2】 前記制御手段は、前記電源監視手段の監
    視状態が前記外部電源の遮断に相当する状態になったと
    き、前記電圧形成手段の複数の電圧のいずれかを前記固
    定電圧として前記走査電極駆動手段に選択させるように
    制御することを特徴とする請求項1に記載のマトリクス
    型液晶表示装置。
  3. 【請求項3】 前記制御手段は、前記複数の電圧のうち
    中央値に近い電圧を前記固定電圧として前記走査電極駆
    動手段に選択させるように制御することを特徴とする請
    求項1又は2に記載のマトリクス型液晶表示装置。
  4. 【請求項4】 前記走査電極駆動手段は、前記m条の走
    査電極の走査を線順次走査により行うようになってお
    り、 前記制御手段は、前記同期信号に同期して制御信号及び
    クロックを発生し、 前記走査電極駆動手段は、前記制御信号を前記クロック
    に同期して取り込み、前記固定電圧を前記線順次走査さ
    れた走査電極に順次印加することを特徴とする請求項1
    乃至3のいずれか一つに記載のマトリクス型液晶表示装
    置。
  5. 【請求項5】 前記制御手段は、前記電源監視手段の監
    視状態が前記外部電源の遮断に相当する状態になったと
    きの前記クロックの周波数を、前記電源監視手段の監視
    状態が前記外部電源の遮断に相当する状態になる前の周
    波数よりも高くするように変更する周波数変更手段(5
    3)を備えており、 前記走査電極駆動手段は、前記線順次走査された走査電
    極に対する前記固定電圧の印加を、前記周波数変更手段
    による変更周波数における前記クロックに同期して順次
    行うことを特徴とする請求項4に記載のマトリクス型液
    晶表示装置。
JP11114133A 1999-04-21 1999-04-21 マトリクス型液晶表示装置 Pending JP2000305061A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11114133A JP2000305061A (ja) 1999-04-21 1999-04-21 マトリクス型液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11114133A JP2000305061A (ja) 1999-04-21 1999-04-21 マトリクス型液晶表示装置

Publications (1)

Publication Number Publication Date
JP2000305061A true JP2000305061A (ja) 2000-11-02

Family

ID=14629977

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11114133A Pending JP2000305061A (ja) 1999-04-21 1999-04-21 マトリクス型液晶表示装置

Country Status (1)

Country Link
JP (1) JP2000305061A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006146022A (ja) * 2004-11-24 2006-06-08 Seiko Epson Corp 電気光学装置、その駆動方法および電子機器
JP2007017604A (ja) * 2005-07-06 2007-01-25 Nec Viewtechnology Ltd 表示パネル駆動装置および表示パネル駆動方法
JP2010277102A (ja) * 2010-07-12 2010-12-09 Necディスプレイソリューションズ株式会社 表示パネル駆動装置および表示パネル駆動方法
KR101362155B1 (ko) * 2006-11-30 2014-02-13 엘지디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
JP2014228561A (ja) * 2013-05-17 2014-12-08 シャープ株式会社 液晶表示装置、液晶表示装置の制御方法、液晶表示装置の制御プログラムおよびその記録媒体
JP2017125920A (ja) * 2016-01-13 2017-07-20 力領科技股▲ふん▼有限公司 高解析ディスプレイ及びそのドライバーチップ
US10964285B2 (en) 2014-10-20 2021-03-30 Forcelead Technologies Corp. Driver chip of a display panel with high resolution display

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006146022A (ja) * 2004-11-24 2006-06-08 Seiko Epson Corp 電気光学装置、その駆動方法および電子機器
JP2007017604A (ja) * 2005-07-06 2007-01-25 Nec Viewtechnology Ltd 表示パネル駆動装置および表示パネル駆動方法
JP4572144B2 (ja) * 2005-07-06 2010-10-27 Necディスプレイソリューションズ株式会社 表示パネル駆動装置および表示パネル駆動方法
US7834866B2 (en) 2005-07-06 2010-11-16 Nec Viewtechnology, Ltd. Display panel driver and display panel driving method
KR101362155B1 (ko) * 2006-11-30 2014-02-13 엘지디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
JP2010277102A (ja) * 2010-07-12 2010-12-09 Necディスプレイソリューションズ株式会社 表示パネル駆動装置および表示パネル駆動方法
JP2014228561A (ja) * 2013-05-17 2014-12-08 シャープ株式会社 液晶表示装置、液晶表示装置の制御方法、液晶表示装置の制御プログラムおよびその記録媒体
US10964285B2 (en) 2014-10-20 2021-03-30 Forcelead Technologies Corp. Driver chip of a display panel with high resolution display
JP2017125920A (ja) * 2016-01-13 2017-07-20 力領科技股▲ふん▼有限公司 高解析ディスプレイ及びそのドライバーチップ

Similar Documents

Publication Publication Date Title
US5592191A (en) Display apparatus
JP4154611B2 (ja) シフトレジスタ及び液晶表示装置
US5764225A (en) Liquid crystal display with two separate power sources for the scan and signal drive circuits
KR101134640B1 (ko) 액정 표시 장치 및 그 구동 방법
US9076405B2 (en) Display device, method for driving same, and liquid crystal display device
JP2002202745A (ja) 階調表示用電圧発生装置、及びそれを備えた階調表示装置
KR20060128024A (ko) 표시유닛
JP3426520B2 (ja) 表示パネルの駆動方法及び表示装置
JP2006003512A (ja) 液晶表示装置とその駆動方法
JP2009301030A (ja) 放電回路及びこれを備えた表示装置
JP4095784B2 (ja) プラズマディスプレイ装置
JP4763049B2 (ja) カウンタ回路を備える制御信号生成回路ならびに表示装置
US7271791B2 (en) Image display method, image display device, and electronic equipment
JP2000305061A (ja) マトリクス型液晶表示装置
WO1989006416A1 (en) Method of erasing liquid crystal display and an erasing circuit
US5270697A (en) Display apparatus
JP2001075541A (ja) 表示装置の駆動方法およびそれを用いた液晶表示装置
US5532712A (en) Drive circuit for use with transmissive scattered liquid crystal display device
EP0762376A2 (en) Drive circuit for a liquid crystal display device
JPH09160000A (ja) マトリクス型液晶表示装置
JPH11282422A (ja) 液晶表示装置
KR100767363B1 (ko) 액정 표시 장치 및 이의 구동 방법
JP3960043B2 (ja) 液晶表示装置の駆動方法および駆動回路
CN114038365B (zh) 显示面板的检测方法、装置、设备及存储介质
JP2006106019A (ja) 液晶表示装置及び液晶表示装置の駆動制御方法