JP2000172200A - Display element and color display element - Google Patents

Display element and color display element

Info

Publication number
JP2000172200A
JP2000172200A JP27220799A JP27220799A JP2000172200A JP 2000172200 A JP2000172200 A JP 2000172200A JP 27220799 A JP27220799 A JP 27220799A JP 27220799 A JP27220799 A JP 27220799A JP 2000172200 A JP2000172200 A JP 2000172200A
Authority
JP
Japan
Prior art keywords
electrodes
scanning
information
thin film
liquid crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP27220799A
Other languages
Japanese (ja)
Inventor
Yuichi Masaki
裕一 正木
Masaaki Suzuki
正明 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP27220799A priority Critical patent/JP2000172200A/en
Publication of JP2000172200A publication Critical patent/JP2000172200A/en
Withdrawn legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To provide a color liquid crystal element capable of making super-high fineness large screen display without delaying a rewriting speed. SOLUTION: The color liquid crystal element is so formed that the number (m) of information electrodes 37, 38 and 39, the number (n) of scanning electrodes 33, 34, 35 and 36 and the minimum number (s) of pixels which may be constituted by using all picture elements 40, 41, 42, 43, 44, 45, 46, 47, 48, 49, 50 and 51, arranged in the intersection parts of the information electrodes 37, 38 and 39 and the scanning electrodes 33, 34, 35 and 36 satisfy (m+n)≈s<2, by which the number of pieces of the information electrodes 37, 38 and 39 is made smaller than the number of the pixels.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、カラー表示素子に
関し、特に高精細なカラー液晶素子に関するものであ
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a color display device, and more particularly to a high definition color liquid crystal device.

【0002】[0002]

【従来の技術】今日、表示画像の大面積化の中で軽量化
が可能な液晶装置が注目されるようになり、STN(ス
ーパー・ツイスティド・ネマティック)モードによるノ
ート・ブック用表示装置や、各画素毎にスイッチング素
子を設けてネマティック液晶を直接駆動するアクティブ
マトリックス型液晶素子によるTV画像表示方法を採用
した液晶表示装置が盛んに研究されている。
2. Description of the Related Art At present, liquid crystal devices that can be reduced in weight in view of a large area of a displayed image have been attracting attention, and a display device for a notebook in an STN (super twisted nematic) mode and various other devices have been developed. A liquid crystal display device employing a TV image display method using an active matrix type liquid crystal element which directly drives a nematic liquid crystal by providing a switching element for each pixel has been actively studied.

【0003】一方、強誘電性液晶分子の屈折率異方性を
利用して偏光素子との組み合わせにより透過光線を制御
する形の液晶素子がクラーク(Clark)及びラガー
ウォル(Lagerwall)により提案されている
(特開昭56−107216号公報、米国特許第436
7924号明細書等)。
On the other hand, Clark and Lagerwall have proposed a liquid crystal element in which a transmitted light is controlled by using a refractive element anisotropy of ferroelectric liquid crystal molecules in combination with a polarizing element. (JP-A-56-107216, U.S. Pat.
No. 7924).

【0004】ここで、この強誘電性液晶は、一般に特定
の温度領域において、非らせん構造のカイラルスメクチ
ックC相(SmC*)又はH相(SmH*)を有し、こ
の状態において、加えられた電界に応答して第1の光学
的安定状態と第2の光学的安定状態のいずれかをとり、
且つ電界の印加のないときにはその状態を維持する性
質、すなわち双安定性を有している。
Here, the ferroelectric liquid crystal generally has a chiral smectic C phase (SmC *) or H phase (SmH *) having a non-helical structure in a specific temperature range, and is added in this state. Taking one of a first optically stable state and a second optically stable state in response to an electric field;
Further, it has a property of maintaining the state when no electric field is applied, that is, it has bistability.

【0005】また、この強誘電性液晶は、電界の変化に
対応する応答も速やかであり、高速並びに記憶型の液晶
素子として、特にその機能から単純マトリックス駆動方
式による大画面で高精細な液晶素子への応用が期待され
る。
The ferroelectric liquid crystal has a quick response to a change in electric field, and is a high-speed and storage type liquid crystal element. Application to is expected.

【0006】そして、これらの技術により高密度表示
(XGA、SXGAモード)の製品化が実現されるよう
になってきた。
[0006] With these technologies, commercialization of high-density display (XGA, SXGA mode) has come to be realized.

【0007】ところで、図5及び図6は、強誘電性液晶
を用いた従来の液晶素子の一例である、例えば15イン
チSXGA(1280×1024画素)カラーパネルの
平面図及び側面図であり、このカラーパネルにおいて
は、カラーパネル1の1辺に、対向する基板5,7の間
に液晶を注入するための液晶注入部2を設け、この液晶
注入部2から不図示の液晶を注入した後、液晶注入部2
を封止材3により封止するようにしている。
FIGS. 5 and 6 are a plan view and a side view of, for example, a 15-inch SXGA (1280 × 1024 pixel) color panel which is an example of a conventional liquid crystal element using a ferroelectric liquid crystal. In the color panel, one side of the color panel 1 is provided with a liquid crystal injection part 2 for injecting liquid crystal between the opposing substrates 5 and 7, and after injecting a liquid crystal (not shown) from the liquid crystal injection part 2, Liquid crystal injection part 2
Is sealed with a sealing material 3.

【0008】また、カラーパネル1の対向する基板5,
7には、複数の情報電極と走査電極とがそれぞれ互いに
交差するように、即ちマトリクス状に形成されている。
そして、このカラーパネル1の他の3辺のうち、対向す
る2辺、即ち情報電極が形成された情報電極基板5側の
端子部4a,4bと、液晶注入部2と対向する1辺、即
ち走査電極が形成された走査電極基板7側の端子部8と
を、IC実装部として使用している。
In addition, the opposing substrates 5 of the color panel 1
7, a plurality of information electrodes and scanning electrodes are formed so as to cross each other, that is, in a matrix.
Then, of the other three sides of the color panel 1, two sides facing each other, that is, the terminals 4 a and 4 b on the information electrode substrate 5 side on which the information electrodes are formed, and one side facing the liquid crystal injection part 2, that is, The terminal section 8 on the side of the scanning electrode substrate 7 on which the scanning electrodes are formed is used as an IC mounting section.

【0009】一方、図7は、このようなカラーパネル1
の1画素を構成しているR(赤)9、G(緑)10、B
(青)11のカラーフィルタにより構成される絵素と、
情報電極12,13,14及び走査電極15の配置を示
す図である。
FIG. 7 shows such a color panel 1.
R (red) 9, G (green) 10, B
(Blue) a picture element composed of 11 color filters,
FIG. 3 is a diagram showing an arrangement of information electrodes 12, 13, 14 and a scanning electrode 15.

【0010】しかしながら、このように各絵素9,1
0,11と、情報電極12,13,14及び走査電極1
5を配置した場合、例えば300dpi(1インチあた
り300画素)クラスの超高精細カラー表示になると、
電極数も15インチクラスの画面では情報電極は500
0本を遙かに超える数となるため、TAB−ICフィル
ムとの接続ピッチ容易性を考慮した画素構成の工夫が提
案されている。
However, each of the picture elements 9, 1
0, 11; information electrodes 12, 13, 14 and scanning electrode 1
5 is arranged, for example, when a 300 dpi (300 pixels per inch) class ultra-high definition color display is obtained,
The number of electrodes is 500 on the 15-inch class screen.
Since the number is far more than zero, a device of a pixel configuration in consideration of ease of connection pitch with a TAB-IC film has been proposed.

【0011】図8は、このような画素構成の工夫がなさ
れたカラーパネルの平面図であり、このカラーパネルで
は、15インチQUXGA(3200×2400画素)
カラーパネルを実現するため、図9に示すように2画素
を構成しているR(赤)16,17、G(緑)18,1
9、B(青)20,21の絵素を3本の情報電極22,
23,24と、2本の走査電極25,26とに振り分け
て構成している。
FIG. 8 is a plan view of a color panel in which such a pixel configuration is devised. In this color panel, a 15-inch QUXGA (3200 × 2400 pixels) is used.
In order to realize a color panel, R (red) 16, 17 and G (green) 18, 1 which constitute two pixels as shown in FIG.
9, B (blue) 20, 21 picture elements are connected to three information electrodes 22,
23 and 24 and two scanning electrodes 25 and 26.

【0012】そして、このように構成することにより、
図7に示す画素構成と比較して情報電極が9600本か
ら4800本に減少し、これにより図8に示すように情
報電極を両端子部27,28に振り分けることができ、
情報電極用TAB−ICフィルム29による実装接続が
可能となった。
[0012] With this configuration,
As compared with the pixel configuration shown in FIG. 7, the number of information electrodes is reduced from 9,600 to 4,800, whereby the information electrodes can be distributed to both terminal portions 27 and 28 as shown in FIG.
Mounting connection using the TAB-IC film 29 for information electrodes has become possible.

【0013】[0013]

【発明が解決しようとする課題】しかしながら、このよ
うに構成した従来のカラー液晶素子において、逆に走査
電極は2倍の4800本に増加する。そして、このよう
に走査電極の本数が増加した場合、カラーパネル1の一
方の端子部のみをIC実装部とすることができないた
め、図8に示すように走査電極を両端子部30,31に
振り分けて走査電極用TAB−ICフィルム32を実装
接続しなければならない。
However, in the conventional color liquid crystal element configured as described above, the number of scanning electrodes is doubled to 4,800. When the number of scanning electrodes increases in this manner, only one terminal of the color panel 1 cannot be used as an IC mounting part. Therefore, as shown in FIG. The scanning electrode TAB-IC film 32 must be mounted and connected.

【0014】更に、このように走査電極の本数が増加す
ると、増加分だけ書き換えスピードが遅くなる欠点もあ
った。
Further, when the number of scanning electrodes is increased, the rewriting speed is reduced by the increased amount.

【0015】そこで、本発明は、このような現状に鑑み
てなされたものであり、書き換え速度を遅くすることな
く超高精細大画面表示を行うことのできるカラー表示素
子を提供することを目的とするものである。
The present invention has been made in view of such a situation, and an object of the present invention is to provide a color display element capable of displaying an ultra-high-definition large screen without reducing the rewriting speed. Is what you do.

【0016】[0016]

【課題を解決するための手段】本発明は、一対の基板
と、前記一対の基板にそれぞれ互いに交差するように配
置された複数の走査電極及び複数の情報電極と、前記走
査電極及び情報電極の交差部にそれぞれ配置された複数
の絵素を備え、前記複数の絵素を一組としてカラー表示
可能な画素を構成するカラー表示素子において、前記情
報電極の本数mと、前記走査電極の本数nと、前記走査
電極及び情報電極の交差部に配置された全ての前記絵素
を用いて構成できる最小の画素数sとが、 (m+n)÷s<2 なる関係を満たすことを特徴とするものである。
SUMMARY OF THE INVENTION The present invention is directed to a pair of substrates, a plurality of scanning electrodes and a plurality of information electrodes arranged on the pair of substrates so as to intersect each other, and a plurality of scanning electrodes and a plurality of information electrodes. In a color display element comprising a plurality of picture elements respectively arranged at the intersections and constituting a pixel capable of color display with the plurality of picture elements as a set, the number m of the information electrodes and the number n of the scan electrodes And the minimum number of pixels s that can be formed using all the picture elements arranged at the intersections of the scanning electrodes and the information electrodes satisfies the following relationship: (m + n) ÷ s <2. It is.

【0017】また本発明は、前記情報電極の本数mと、
前記走査電極の本数nとが、 m>n なる関係を満たすことを特徴とするものである。
Also, the present invention provides a method of manufacturing a semiconductor device, comprising:
The number n of the scanning electrodes satisfies the following relationship: m> n.

【0018】また本発明は、前記走査電極の両側に薄膜
トランジスターを配置すると共に、前記薄膜トランジス
ターにより駆動される表示電極部を前記走査電極を挟ん
でほぼ同一ライン状に対向配置し、前記表示電極部に対
応するように前記絵素を配置したことを特徴とするもの
である。
Further, according to the present invention, a thin film transistor is arranged on both sides of the scanning electrode, and a display electrode portion driven by the thin film transistor is arranged so as to face substantially the same line across the scanning electrode. Wherein the picture elements are arranged so as to correspond to the parts.

【0019】また本発明のように、一対の基板に、それ
ぞれ互いに交差するように複数の走査電極及び複数の情
報電極を配置すると共に、これらの電極の交差部にそれ
ぞれ配置された複数の絵素を一組としてカラー表示可能
な画素を構成する。そして、情報電極の本数mと、走査
電極の本数nと、走査電極及び情報電極の交差部に配置
された全ての絵素を用いて構成できる最小の画素数sと
が、 (m+n)÷s<2 なる関係を満たすようにすることにより、走査電極の本
数を画素数よりも少なくする。
Further, as in the present invention, a plurality of scanning electrodes and a plurality of information electrodes are arranged on a pair of substrates so as to intersect with each other, and a plurality of picture elements arranged at intersections of these electrodes, respectively. Are used as a set to constitute a pixel capable of color display. Then, the number m of information electrodes, the number n of scanning electrodes, and the minimum number s of pixels that can be formed using all the picture elements arranged at the intersections of the scanning electrodes and the information electrodes are (m + n) ÷ s By satisfying the relationship <2, the number of scanning electrodes is made smaller than the number of pixels.

【0020】[0020]

【発明の実施の形態】以下、本発明の実施の形態を図面
を用いて説明する。
Embodiments of the present invention will be described below with reference to the drawings.

【0021】図1は、本発明の第1の実施の形態に係る
カラー液晶素子の一例である超高精細なカラー強誘電性
液晶パネルの平面図である。なお、同図において、図5
と同一符号は、同一又は相当部分を示している。
FIG. 1 is a plan view of an ultra-high-definition color ferroelectric liquid crystal panel which is an example of a color liquid crystal element according to the first embodiment of the present invention. In FIG. 5, FIG.
The same reference numerals indicate the same or corresponding parts.

【0022】同図において、1Aは画素数が3200×
2400(QUXGA仕様)、画素ピッチが90ミクロ
ン(=282dpi相当)の、カラー表示で14インチ
画面を有するカラー強誘電性液晶パネル(以下、パネル
という)である。
In FIG. 1A, the number of pixels is 3200 ×
This is a color ferroelectric liquid crystal panel (hereinafter, referred to as a panel) having a 14-inch screen in color display with a pixel pitch of 90 microns (corresponding to 282 dpi) having a pixel pitch of 2400 (QUXGA specification).

【0023】そして、このパネル1Aの画素構成は、図
2に示すように4本の情報電極33,34,35,36
と、3本の走査電極37,38,39と、これらの電極
交差部に各々4個のR(赤)の絵素40,41,42,
43、G(緑)の絵素44,45,46,47、B
(青)の絵素48,49,50,51を配置し、R,
G,Bの絵素で構成される画素を4個形成するものであ
る。
The pixel configuration of the panel 1A is composed of four information electrodes 33, 34, 35 and 36 as shown in FIG.
And three scanning electrodes 37, 38, 39, and four R (red) picture elements 40, 41, 42,
43, G (green) picture elements 44, 45, 46, 47, B
(Blue) picture elements 48, 49, 50, 51 are arranged, and R,
Four pixels composed of G and B picture elements are formed.

【0024】ここで、このような画素構成とした場合、
情報電極の総本数は12800本となり、図7に示す従
来の画素構成の場合の1.33倍に増加するが、この場
合、情報電極をパネル1Aの対向する両端子部52,5
3に振り分けると共に、情報電極駆動IC(出力数16
0bit)54をC.O.G(Chip−On−Gla
ss)方式で接続することにより、両端子部52,53
に接続させるICチップ54の数はそれぞれ40個とす
ることができる。各情報電極駆動ICチップ54は50
ミクロンピッチで並べられている。
Here, in the case of such a pixel configuration,
The total number of information electrodes is 12,800, which is 1.33 times that of the conventional pixel configuration shown in FIG. 7. In this case, the information electrodes are connected to the opposite terminal portions 52, 5 of panel 1A.
3 and the information electrode drive IC (16 outputs)
0 bit) 54 to C.I. O. G (Chip-On-Gla
ss) connection, both terminal portions 52, 53
The number of IC chips 54 to be connected to each can be 40. Each information electrode driving IC chip 54 has 50
They are arranged at a micron pitch.

【0025】また、走査電極の総本数は1800本と減
少するので、走査電極駆動用TAB−ICフィルム55
を使用した実装が可能となる。更に、TAB−ICフィ
ルム55のACF(異方性導電フィルム)の限界値は、
80ミクロン・ピッチ程度なので、この場合パネル1A
の1辺56のみでTAB−ICフィルム55の実装が可
能となり、両辺に振り分けて実装する必要が無くなる。
図1において、TAB−ICフィルム55は、15個並
べられている。また、TAB−ICフィルム55はAC
Fで接続されている。
Since the total number of scanning electrodes is reduced to 1800, the TAB-IC film 55 for driving scanning electrodes is used.
Can be implemented. Further, the limit value of the ACF (anisotropic conductive film) of the TAB-IC film 55 is:
Since the pitch is about 80 microns, panel 1A in this case
The TAB-IC film 55 can be mounted only on one side 56, and it is not necessary to distribute and mount the TAB-IC film 55 on both sides.
In FIG. 1, 15 TAB-IC films 55 are arranged. The TAB-IC film 55 is made of AC
Connected by F.

【0026】ICチップ54のチップサイズは3mm×
9mmで、ICフィルム55のフィルムサイズは10.
5mm×20mmである。
The chip size of the IC chip 54 is 3 mm ×
9 mm, and the film size of the IC film 55 is 10.
It is 5 mm × 20 mm.

【0027】さらに、走査電極の総本数が減少すること
により、走査時間も0.75倍に短縮される。ここで、
1ラインの走査時間を50μsecとすると、90ms
ec/フレームで11.1Hzの画面書き換え速度とな
る。そして、この画面書き換え速度は、メモリー表示を
する強誘電性液晶ではフリッカを感じることなく、標準
モニターとして使用可能な速度である。
Furthermore, the reduction in the total number of scanning electrodes also reduces the scanning time by a factor of 0.75. here,
If the scanning time of one line is 50 μsec, 90 ms
The screen rewriting speed is 11.1 Hz in ec / frame. The screen rewriting speed is a speed at which a ferroelectric liquid crystal for displaying a memory can be used as a standard monitor without feeling flicker.

【0028】ところで、これまで述べたように、本実施
の形態において、特定の情報電極と走査電極との交差部
に配置された絵素全てを用いて構成できる最小画素数は
4個となる。言い換えれば、4個の画素を4本の情報電
極と3本の走査電極とで構成することになる。
By the way, as described above, in the present embodiment, the minimum number of pixels that can be formed by using all the picture elements arranged at the intersections of the specific information electrodes and the scanning electrodes is four. In other words, four pixels are composed of four information electrodes and three scanning electrodes.

【0029】そこで、本願発明者は、情報電極の本数m
と、走査電極の本数nと、情報電極及び走査電極との交
差部に配置された全ての絵素を用いて構成できる最小の
画素数sが、 (m+n)÷s<2 及び m>n なる式(1)の関係を満たすようにすれば、走査電極の
数を画素数より少なくすることができ、これにより書き
換え速度を低下させることなく高画質のカラー表示が可
能なパネルを実現することができることを発見した。
Therefore, the present inventor has proposed that the number of information electrodes m
And the minimum number s of pixels s that can be configured using all the picture elements arranged at the intersections between the scanning electrodes and the information electrodes and the scanning electrodes are (m + n) ÷ s <2 and m> n. By satisfying the relationship of equation (1), the number of scanning electrodes can be made smaller than the number of pixels, thereby realizing a panel capable of high-quality color display without lowering the rewriting speed. I discovered what I could do.

【0030】なお、本実施の形態の場合は、情報電極数
は4本、走査電極数は3本、画素数は4個であり、この
値を上記関係式(1)に代入すると、 (4+3)/4=1.75<2 となる。
In this embodiment, the number of information electrodes is 4, the number of scanning electrodes is 3, and the number of pixels is 4. Substituting these values into the above relational expression (1) gives: (4 + 3) ) /4=1.75 <2.

【0031】また、比較例として、既述した図7での構
成では情報電極数は3本、走査電極数は1本、画素数は
1個であり、この値を上記関係式に代入すると、 (3+1)/1=4.0 さらに、図8での構成では情報電極数は3本、走査電極
数は2本、画素数は2個であり、この値を上記関係式に
代入すると、 (3+2)/2=2.5 となりいずれも2以上となる。
As a comparative example, in the configuration shown in FIG. 7 described above, the number of information electrodes is 3, the number of scanning electrodes is 1, and the number of pixels is 1. When these values are substituted into the above relational expression, (3 + 1) /1=4.0 Furthermore, in the configuration in FIG. 8, the number of information electrodes is 3, the number of scanning electrodes is 2, and the number of pixels is 2. Substituting these values into the above relational expression gives: 3 + 2) /2=2.5, and all are 2 or more.

【0032】このように、上記2式を満たすように構成
すれば、走査電極の数を画素数より少なくすることがで
き、超高精細のようなパネルにおいても、書き換え速度
が低下することなく、高画質のカラー表示が可能とな
る。
As described above, if the above two formulas are satisfied, the number of scanning electrodes can be made smaller than the number of pixels, and the rewriting speed does not decrease even in a panel of ultra-high definition. High-quality color display becomes possible.

【0033】次に、本発明の第2の実施の形態について
説明する。
Next, a second embodiment of the present invention will be described.

【0034】図3は、本実施の形態に係る液晶パネルの
画素構成を示す図である。なお、本実施の形態における
液晶パネルは、TFT(薄膜トランジスター)を用いた
ものである。
FIG. 3 is a diagram showing a pixel configuration of the liquid crystal panel according to the present embodiment. Note that the liquid crystal panel in this embodiment uses a TFT (thin film transistor).

【0035】同図において、57,58,59は走査電
極に相当するゲート線、60,61,62,63は情報
電極に相当するソース線であり、これら3本のゲート線
57,58,59と、4本のソース線60,61,6
2,63との交差部のそれぞれにスイッチング用の薄膜
トランジスター64,65がゲート線57,58,59
の両側に配置されている。
In the figure, reference numerals 57, 58 and 59 denote gate lines corresponding to scanning electrodes, and reference numerals 60, 61, 62 and 63 denote source lines corresponding to information electrodes. These three gate lines 57, 58 and 59 are used. And the four source lines 60, 61, 6
Switching thin film transistors 64 and 65 are provided at the intersections of the gate lines 57, 58 and 59 respectively at the intersections with the gate lines 57 and 58.
Are located on both sides.

【0036】さらに、各トランジスタ64,65のドレ
イン側には表示電極部としての絵素電極66,67がゲ
ート線57,58,59を挟んで同一ライン状に配置さ
れている。なお、絵素は、この絵素電極66,67に対
応する位置、例えば図2に示す位置に配置されている。
Further, on the drain side of each of the transistors 64 and 65, picture element electrodes 66 and 67 as display electrode portions are arranged in the same line with the gate lines 57, 58 and 59 interposed therebetween. The picture elements are arranged at positions corresponding to the picture element electrodes 66 and 67, for example, at the positions shown in FIG.

【0037】そして、このような画素構成とした場合、
例えばUXGA(1600×1200画素)で15イン
チパネルの場合、総ソース線は6400本、総ゲート線
は900本となり、図7に示す従来の画素構成に比べて
走査側のゲード線本数を削減することができる。
In the case of such a pixel configuration,
For example, in the case of a UXGA (1600 × 1200 pixel) 15-inch panel, the total number of source lines is 6,400 and the total number of gate lines is 900, which reduces the number of gate lines on the scanning side as compared with the conventional pixel configuration shown in FIG. be able to.

【0038】ここで、本実施の形態に係るTFT液晶パ
ネルの場合、通常60Hzのフレーム周波数で駆動され
ているため、900本のゲート線数では1ラインのゲー
ト時間が18.5μsecとなり、15インチUXGA
パネルでの配線抵抗及び浮遊容量等で生じる波形遅延1
5μsec程度にも充分に駆動可能な状態である。因み
に1200本では1ラインのゲート時間が13.8μs
ecとなり、液晶書き込みに影響を生じてしまう。
Here, in the case of the TFT liquid crystal panel according to the present embodiment, since it is normally driven at a frame frequency of 60 Hz, the gate time of one line is 18.5 μsec with 900 gate lines, which is 15 inches. UXGA
Waveform delay 1 caused by wiring resistance and stray capacitance on panel 1
It can be driven sufficiently for about 5 μsec. By the way, for 1200 lines, the gate time of one line is 13.8 μs.
ec, which affects liquid crystal writing.

【0039】なお、本実施の形態においても、ソース線
数、ゲート線数及び画素数の関係は、既述した第1の実
施の形態の式(1)の関係を満足している。
In this embodiment, the relationship between the number of source lines, the number of gate lines, and the number of pixels satisfies the relationship of the above-described equation (1) in the first embodiment.

【0040】なお、最後に、本発明に係るカラー液晶素
子を備えた液晶装置における液晶素子の駆動構成につい
て、図4を用いて簡単に説明する。
Finally, the driving structure of the liquid crystal device in the liquid crystal device having the color liquid crystal device according to the present invention will be briefly described with reference to FIG.

【0041】本発明に係るカラー液晶素子1Aを備え、
プリンター、カラーディスプレー等の情報伝達装置に用
いられる液晶装置においては、同図に示すようにカラー
液晶素子1Aには走査信号印加回路402及び情報信号
印加回路403が接続されており、これらの走査信号印
加回路402及び情報信号印加回路403には駆動制御
回路404及びグラフィックコントローラ405が順に
接続されている。
A color liquid crystal element 1A according to the present invention is provided,
In a liquid crystal device used for an information transmitting device such as a printer or a color display, a scanning signal application circuit 402 and an information signal application circuit 403 are connected to the color liquid crystal element 1A as shown in FIG. The drive control circuit 404 and the graphic controller 405 are sequentially connected to the application circuit 402 and the information signal application circuit 403.

【0042】そして、グラフィックコントローラ405
からはデータと走査方式信号とが、駆動制御回路404
を介して走査信号制御回路406及び情報信号制御回路
407へ送信されるようになっている。
Then, the graphic controller 405
From the drive control circuit 404
Is transmitted to the scanning signal control circuit 406 and the information signal control circuit 407 via the.

【0043】このうちのデータは、これらの走査信号制
御回路406及び情報信号制御回路407によって走査
線アドレスデータと表示データに変換され、また他方の
走査方式信号は、そのまま走査信号印加回路402及び
情報信号印加回路403に送られるようになっている。
The data is converted into scanning line address data and display data by the scanning signal control circuit 406 and the information signal control circuit 407, and the other scanning method signal is directly used by the scanning signal applying circuit 402 and the information signal. The signal is sent to the signal application circuit 403.

【0044】さらに、走査信号印加回路402は、走査
線アドレスデータによって決まる走査電極に走査方式信
号によって決まる波形の走査信号を印加し、また情報信
号印加回路403は、表示データによって送られる表示
内容と走査方式信号の2つによって決まる波形の情報信
号を印加するように構成されている。
Further, the scanning signal applying circuit 402 applies a scanning signal having a waveform determined by the scanning method signal to the scanning electrode determined by the scanning line address data, and the information signal applying circuit 403 controls the display contents transmitted by the display data. It is configured to apply an information signal having a waveform determined by two of the scanning method signals.

【0045】次に、本願発明の図3の表示素子の配置方
法について、詳述する。
Next, the method of arranging the display elements of FIG. 3 of the present invention will be described in detail.

【0046】本願発明の特徴とするところは、薄膜トラ
ンジスタとゲート線の配置・接続にある。複数の行及び
列に沿って配列した複数の薄膜トランジスタ64、6
5、(2N−1)番目の行上の複数の薄膜トランジスタ
64と(2N)番目の行上の複数の番目薄膜トランジス
タ65との間に配線し、(2N−1)番目の行上の薄膜
トランジスタ64と(2N)番目薄膜トランジスタ65
とを共通に接続してなる配線からなる複数のゲート線5
7、(2N−1)番目の行上の複数の薄膜トランジスタ
64のうち、各列毎に、共通に接続してなる配線からな
る第1の複数のソース線60、62、(2N)番目の行
上の複数の薄膜トランジスタ65のうち、各列毎に、共
通に接続してなる配線からなる第2の複数のソース線6
1、63、並びに複数のゲート線に、順次、走査信号を
印加することによって、複数のゲート線57、58、5
9を駆動するゲート線駆動回路402、走査信号に同期
させて、第1の複数のソース線60、62に情報信号を
印加することによって、第1の複数のソース線60、6
2を駆動する第1のソース線駆動回路403、及び、走
査信号に同期させて、第2の複数のソース線61、63
に情報信号を印加することによって、第2の複数のソー
ス線61、63を駆動する第2のソース線駆動回路40
3からなる駆動回路を構成してなる(但し、Nは、1、
2、3、・・・の整数である)。
The feature of the present invention lies in the arrangement and connection of the thin film transistor and the gate line. A plurality of thin film transistors 64, 6 arranged along a plurality of rows and columns
5, wiring between the plurality of thin-film transistors 64 on the (2N-1) -th row and the plurality of thin-film transistors 65 on the (2N) -th row; (2N) th thin film transistor 65
Gate lines 5 composed of wirings commonly connecting
7, among the plurality of thin film transistors 64 on the (2N-1) -th row, the first plurality of source lines 60 and 62 formed of wirings connected in common for each column, and the (2N) -th row Of the plurality of thin film transistors 65 above, the second plurality of source lines 6 each formed of a wire connected in common for each column
1, 63, and a plurality of gate lines, by sequentially applying a scanning signal to the plurality of gate lines 57, 58, 5
The gate line drive circuit 402 for driving the first plurality of source lines 60, 62 by applying information signals to the first plurality of source lines 60, 62 in synchronization with the scanning signal.
And a second source line 61, 63 in synchronization with a scanning signal.
A second source line drive circuit 40 that drives the second plurality of source lines 61 and 63 by applying an information signal to
3 (where N is 1,
2, 3, ...).

【0047】本願発明である図10に図3の変形例を示
す。図10では、共通のゲ−ト線57に接続され、ゲー
ト線57を挟んで対向配置された薄膜トランジスタの位
置と共通のゲ−ト線58に接続され、ゲート線58を挟
んで対向配置された薄膜トランジスタの位置を比較する
と上下方向に入れ替わっている。図10では、ゲート線
方向(走査方向)にのみ各ゲート線ごとに薄膜トランジ
スタの配置位置が入れ替わっている。
FIG. 10, which is the present invention, shows a modification of FIG. In FIG. 10, the thin film transistor is connected to the common gate line 57, is connected to the position of the thin film transistor arranged opposite to the gate line 57, and is connected to the common gate line 58, and is arranged opposite to the gate line 58. When the positions of the thin film transistors are compared, they are switched up and down. In FIG. 10, the arrangement positions of the thin film transistors are switched for each gate line only in the gate line direction (scanning direction).

【0048】図3では、共通のゲ−ト線57に接続さ
れ、ゲート線57を挟んで対向配置された薄膜トランジ
スタの位置と共通のゲ−ト線58に接続され、ゲート線
58を挟んで対向配置された薄膜トランジスタの位置を
比較すると、同じソース線に接続された薄膜トランジス
タ同志は、接続されたゲート線を中心として同一の方向
に配置されている。
In FIG. 3, the positions of the thin film transistors connected to the common gate line 57 and opposed to each other with the gate line 57 interposed therebetween are connected to the common gate line 58 and opposed to each other with the gate line 58 interposed therebetween. Comparing the positions of the arranged thin film transistors, the thin film transistors connected to the same source line are arranged in the same direction about the connected gate line.

【0049】また、図10においては、情報信号印加回
路403を上側情報信号印加回路403aと下側情報信
号印加回路403bに分ける回路構成を取っている。ソ
ース線60、62が上側情報信号印加回路403aに接
続され、ソース線61、63が下側情報信号印加回路4
03bに接続されている。つまり、ソース線が1本置き
に上限に分けられている。もちろん、図4のように下側
にのみ情報信号印加回路403を有する回路構成を図1
0に適用しても良い。上下に情報信号印加回路403を
分ける回路構成を図3、11、12に適用しても良い。
FIG. 10 shows a circuit configuration in which the information signal applying circuit 403 is divided into an upper information signal applying circuit 403a and a lower information signal applying circuit 403b. The source lines 60 and 62 are connected to the upper information signal applying circuit 403a, and the source lines 61 and 63 are connected to the lower information signal applying circuit 4a.
03b. That is, every other source line is divided into the upper limit. Of course, the circuit configuration having the information signal application circuit 403 only on the lower side as shown in FIG.
0 may be applied. A circuit configuration in which the information signal application circuit 403 is divided into upper and lower portions may be applied to FIGS.

【0050】本願発明である図11に図3の変形例を示
す。図11では、ソース線方向にのみ薄膜トランジスタ
の配置位置が入れ替わっている。共通のゲ−ト線57に
接続された薄膜トランジスタにおいて、ソース線60に
接続された薄膜トランジスタとソース線62に接続され
た薄膜トランジスタとがゲート線57を挟んで上下方向
に別れて、配置されている。ソース線61に接続された
薄膜トランジスタとソース線63に接続された薄膜トラ
ンジスタとがゲート線57を挟んで上下方向に別れて、
配置されている。
FIG. 11, which is the present invention, shows a modification of FIG. In FIG. 11, the arrangement positions of the thin film transistors are switched only in the source line direction. In the thin film transistors connected to the common gate line 57, the thin film transistor connected to the source line 60 and the thin film transistor connected to the source line 62 are vertically separated with the gate line 57 interposed therebetween. The thin film transistor connected to the source line 61 and the thin film transistor connected to the source line 63 are separated vertically with the gate line 57 interposed therebetween,
Are located.

【0051】図3では、共通のゲ−ト線57に接続され
た薄膜トランジスタにおいて、ソース線60に接続され
た薄膜トランジスタとソース線62に接続された薄膜ト
ランジスタとがゲート線57を中心にして同一の上側に
配置されている。
In FIG. 3, among the thin film transistors connected to the common gate line 57, the thin film transistor connected to the source line 60 and the thin film transistor connected to the source line 62 have the same upper side centering on the gate line 57. Are located in

【0052】本願発明である図12に図3の変形例を示
す。図12は、図10と図11を組み合わせた変形例で
ある。ゲート線方向及びソース線方向に薄膜トランジス
タの位置が上下対称に入れ替わっている。
FIG. 12 shows a modification of FIG. 3 according to the present invention. FIG. 12 is a modification example in which FIG. 10 and FIG. 11 are combined. The positions of the thin film transistors are switched symmetrically in the gate line direction and the source line direction.

【0053】本願発明の図3、10、11、12の配置
方法をとると、従来に比べて、薄膜トランジスタ及び絵
素電極の高密度配置が実現できる。共通のゲート線に接
続され、共通ゲート線を挟んで対向配置された薄膜トラ
ンジスタ配置をとるので、薄膜トランジスタの基板への
配置方法も簡易になる。図10のように情報信号印加回
路を上下に分けて、配置した回路構成をとる形態におい
て、ゲート線、ソース線、薄膜トランジスタの配置関係
がより効率的に高密度配置できる。
According to the arrangement method shown in FIGS. 3, 10, 11 and 12 of the present invention, a higher density arrangement of thin film transistors and picture element electrodes can be realized as compared with the prior art. Since the thin film transistors are connected to the common gate line and arranged to face each other with the common gate line interposed therebetween, the method of arranging the thin film transistors on the substrate is also simplified. In a mode in which the information signal application circuit is divided into upper and lower parts and arranged as shown in FIG. 10, the arrangement relationship of gate lines, source lines, and thin film transistors can be more efficiently arranged at high density.

【0054】[0054]

【発明の効果】以上説明したように本発明によれば、情
報電極の本数mと、走査電極の本数nと、走査電極及び
情報電極の交差部に配置された全ての絵素を用いて構成
できる最小の画素数sとが、[(m+n)÷s<2]な
る関係を満たすようにすることにより、走査電極の数を
画素数より少なくすることができる。これにより、超高
精細パネルにおいても、書き換え速度が低下することな
く、高画質のカラー表示が可能となる。
As described above, according to the present invention, the number m of information electrodes, the number n of scanning electrodes, and all the picture elements arranged at the intersections of the scanning electrodes and the information electrodes are used. The number of scanning electrodes can be made smaller than the number of pixels by making the minimum number of pixels s satisfy the relationship [(m + n) ÷ s <2]. As a result, even in an ultra-high-definition panel, high-quality color display can be performed without lowering the rewriting speed.

【0055】更に、本発明によれば、従来と同じ作製工
程で高品位の表示能力を持った液晶表示素子が実現で
き、歩留まりも安定的となる。更に高精細液晶表示素子
にもかかわらず、書き換え速度の変わらない動画質が得
られるものである。
Further, according to the present invention, a liquid crystal display device having a high quality display capability can be realized in the same manufacturing process as the conventional one, and the yield is stabilized. Furthermore, despite the high-definition liquid crystal display element, it is possible to obtain a moving image quality with the same rewriting speed.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施の形態に係るカラー液晶素
子の一例である超高精細なカラー強誘電性液晶パネルの
平面図。
FIG. 1 is a plan view of an ultra-high-definition color ferroelectric liquid crystal panel which is an example of a color liquid crystal element according to a first embodiment of the present invention.

【図2】上記パネルの画素構成を示す図。FIG. 2 is a diagram showing a pixel configuration of the panel.

【図3】本発明の第2の実施の形態に係る液晶パネルの
画素構成を示す図。
FIG. 3 is a diagram showing a pixel configuration of a liquid crystal panel according to a second embodiment of the present invention.

【図4】上記第1又は第2の実施の形態に係るカラー液
晶素子を備えた液晶装置における液晶素子の駆動構成を
説明する図。
FIG. 4 is a diagram illustrating a driving configuration of a liquid crystal element in a liquid crystal device including the color liquid crystal element according to the first or second embodiment.

【図5】強誘電性液晶を用いた従来のカラー液晶素子の
平面図。
FIG. 5 is a plan view of a conventional color liquid crystal element using a ferroelectric liquid crystal.

【図6】上記従来のカラー液晶素子の側面図。FIG. 6 is a side view of the conventional color liquid crystal element.

【図7】従来のカラー液晶素子の1画素を構成している
絵素、情報電極及び走査電極の配置を示す図。
FIG. 7 is a diagram showing an arrangement of picture elements, information electrodes, and scanning electrodes constituting one pixel of a conventional color liquid crystal element.

【図8】強誘電性液晶を用いた従来の他のカラー液晶素
子の平面図。
FIG. 8 is a plan view of another conventional color liquid crystal element using a ferroelectric liquid crystal.

【図9】上記従来の他の液晶素子の1画素を構成してい
る絵素、情報電極及び走査電極の配置を示す図。
FIG. 9 is a diagram showing an arrangement of picture elements, information electrodes, and scanning electrodes constituting one pixel of the above-mentioned other conventional liquid crystal element.

【図10】本発明の第2の実施の形態に係る液晶パネル
の画素構成を示す図
FIG. 10 is a diagram showing a pixel configuration of a liquid crystal panel according to a second embodiment of the present invention.

【図11】本発明の第2の実施の形態に係る液晶パネル
の画素構成を示す図
FIG. 11 is a diagram showing a pixel configuration of a liquid crystal panel according to a second embodiment of the present invention.

【図12】本発明の第2の実施の形態に係る液晶パネル
の画素構成を示す図
FIG. 12 is a diagram showing a pixel configuration of a liquid crystal panel according to a second embodiment of the present invention.

【符号の説明】[Explanation of symbols]

1,1A パネル 5 情報電極基板 7 走査電極基板 9,16,17,40,41,42,43 R(赤)絵
素 10,18,19,44,45,46,47 G(緑)
絵素 11,20,21,48,49,50,51 B(青)
絵素 12,13,14,22,23,24,33,34,3
5,36 情報電極 15,25,26,37,38,39 走査電極 29 情報電極用TAB−ICフィルム 32 走査電極用TAB−ICフィルム 54 情報電極駆動用ICチップ 55 走査電極駆動用ICチップ 57,58,59 ゲート線 60,61,62,63 ソース線 64,65 薄膜トランジスター 66,67 絵素電極
1, 1A panel 5 information electrode substrate 7 scanning electrode substrate 9, 16, 17, 40, 41, 42, 43 R (red) picture element 10, 18, 19, 44, 45, 46, 47 G (green)
Picture element 11, 20, 21, 48, 49, 50, 51 B (blue)
Picture elements 12, 13, 14, 22, 23, 24, 33, 34, 3
5, 36 information electrode 15, 25, 26, 37, 38, 39 scanning electrode 29 TAB-IC film for information electrode 32 TAB-IC film for scanning electrode 54 information electrode driving IC chip 55 scanning electrode driving IC chip 57, 58,59 Gate line 60,61,62,63 Source line 64,65 Thin film transistor 66,67 Pixel electrode

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 一対の基板と、前記一対の基板にそれぞ
れ互いに交差するように配置された複数の走査電極及び
複数の情報電極と、前記走査電極及び情報電極の交差部
にそれぞれ配置された複数の絵素を備え、前記複数の絵
素を一組としてカラー表示可能な画素を構成するカラー
表示素子において、 前記情報電極の本数mと、前記走査電極の本数nと、前
記走査電極及び情報電極の交差部に配置された全ての前
記絵素を用いて構成できる最小の画素数sとが、 (m+n)÷s<2 なる関係を満たすことを特徴とするカラー表示素子。
1. A pair of substrates, a plurality of scanning electrodes and a plurality of information electrodes arranged to intersect with each other on the pair of substrates, and a plurality of electrodes respectively arranged at intersections of the scanning electrodes and the information electrodes. A plurality of picture elements, and a plurality of picture elements as a set to constitute a pixel capable of color display, wherein the number m of the information electrodes, the number n of the scan electrodes, the scan electrodes and the information electrodes And a minimum number of pixels s that can be formed by using all the picture elements arranged at the intersection of (m) and (m + n) ÷ s <2.
【請求項2】 前記情報電極の本数mと、前記走査電極
の本数nとが、 m>n なる関係を満たすことを特徴とする請求項1記載のカラ
ー表示素子。
2. The color display device according to claim 1, wherein the number m of the information electrodes and the number n of the scanning electrodes satisfy a relationship of m> n.
【請求項3】 前記走査電極の両側に薄膜トランジスタ
ーを配置すると共に、前記薄膜トランジスターにより駆
動される表示電極部を前記走査電極を挟んでほぼ同一ラ
イン状に対向配置し、前記表示電極部に対応するように
前記絵素を配置したことを特徴とする請求項1記載のカ
ラー表示素子。
3. A thin-film transistor is arranged on both sides of the scanning electrode, and a display electrode unit driven by the thin-film transistor is arranged substantially in the same line across the scanning electrode so as to correspond to the display electrode unit. 2. The color display device according to claim 1, wherein the picture elements are arranged so as to perform the following operations.
【請求項4】 a.複数の行及び列に沿って配列した複
数の薄膜トランジスタ、 b.(2N−1)番目の行上の複数の薄膜トランジスタ
と(2N)番目の行上の複数の番目薄膜トランジスタと
の間に配線し、該(2N−1)番目の行上の薄膜トラン
ジスタと該(2N)番目薄膜トランジスタとを共通に接
続してなる配線からなる複数のゲート線、 c.(2N−1)番目の行上の複数の薄膜トランジスタ
のうち、各列毎に、共通に接続してなる配線からなる第
1の複数のソース線、 d.(2N)番目の行上の複数の薄膜トランジスタのう
ち、各列毎に、共通に接続してなる配線からなる第2の
複数のソース線、並びに e.前記複数のゲート線に、順次、走査信号を印加する
ことによって、該複数のゲート線を駆動するゲート線駆
動回路、該走査信号に同期させて、前記第1の複数のソ
ース線に情報信号を印加することによって、該第1の複
数のソース線を駆動する第1のソース線駆動回路、及
び、該走査信号に同期させて、前記第2の複数のソース
線に情報信号を印加することによって、該第2の複数の
ソース線を駆動する第2のソース線駆動回路からなる駆
動回路を有する表示素子(但し、Nは、1、2、3、・
・・の整数である)。
4. a. A plurality of thin film transistors arranged along a plurality of rows and columns; b. Wiring is provided between a plurality of thin film transistors on the (2N-1) th row and a plurality of thin film transistors on the (2N) th row, and the thin film transistor on the (2N-1) th row and the (2N) A plurality of gate lines formed of wirings commonly connected to a first thin film transistor; c. A first plurality of source lines including wirings connected in common for each column among a plurality of thin film transistors on the (2N-1) th row; d. Out of the plurality of thin film transistors on the (2N) -th row, a second plurality of source lines including wirings connected in common for each column, and e. A gate line driving circuit that drives the plurality of gate lines by sequentially applying a scanning signal to the plurality of gate lines; and synchronizing with the scanning signal, an information signal is applied to the first plurality of source lines. A first source line driving circuit for driving the first plurality of source lines by applying the first plurality of source lines; and applying an information signal to the second plurality of source lines in synchronization with the scanning signal. , A display element having a drive circuit including a second source line drive circuit for driving the second plurality of source lines (where N is 1, 2, 3,...)
..).
JP27220799A 1998-09-29 1999-09-27 Display element and color display element Withdrawn JP2000172200A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27220799A JP2000172200A (en) 1998-09-29 1999-09-27 Display element and color display element

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP27613898 1998-09-29
JP10-276138 1998-09-29
JP27220799A JP2000172200A (en) 1998-09-29 1999-09-27 Display element and color display element

Publications (1)

Publication Number Publication Date
JP2000172200A true JP2000172200A (en) 2000-06-23

Family

ID=26550086

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27220799A Withdrawn JP2000172200A (en) 1998-09-29 1999-09-27 Display element and color display element

Country Status (1)

Country Link
JP (1) JP2000172200A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002366057A (en) * 2001-06-11 2002-12-20 Toshiba Corp Display device
JP2005055587A (en) * 2003-08-01 2005-03-03 Sony Corp Semiconductor substrate, liquid crystal display device, and projector
CN101373581A (en) * 2002-06-13 2009-02-25 伊英克公司 Methods for driving electro-optic displays
JP2009109520A (en) * 2007-10-26 2009-05-21 Sony Corp Display device and electronic apparatus
JP2012215897A (en) * 2012-06-21 2012-11-08 Sony Corp Display device and electronic apparatus
US10319314B2 (en) 1999-04-30 2019-06-11 E Ink Corporation Methods for driving electro-optic displays, and apparatus for use therein

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10319314B2 (en) 1999-04-30 2019-06-11 E Ink Corporation Methods for driving electro-optic displays, and apparatus for use therein
JP2002366057A (en) * 2001-06-11 2002-12-20 Toshiba Corp Display device
CN101373581A (en) * 2002-06-13 2009-02-25 伊英克公司 Methods for driving electro-optic displays
JP2005055587A (en) * 2003-08-01 2005-03-03 Sony Corp Semiconductor substrate, liquid crystal display device, and projector
JP4590839B2 (en) * 2003-08-01 2010-12-01 ソニー株式会社 Semiconductor substrate, liquid crystal display device and projector
JP2009109520A (en) * 2007-10-26 2009-05-21 Sony Corp Display device and electronic apparatus
JP2012215897A (en) * 2012-06-21 2012-11-08 Sony Corp Display device and electronic apparatus

Similar Documents

Publication Publication Date Title
US8207923B2 (en) Liquid crystal display panel, method for driving the same, and liquid crystal display apparatus using the same
US4773737A (en) Color display panel
JP4191408B2 (en) Liquid crystal display
US5946068A (en) Liquid crystal display with dummy data driving to produce edge column compensation
US6798466B2 (en) Liquid crystal display device and method for fabricating the same
JP3920821B2 (en) Method for aligning electric field of ferroelectric liquid crystal and liquid crystal display device
JP2651204B2 (en) Driving method of liquid crystal device
JP2003107426A (en) Method of driving liquid crystal display device
EP0542518A2 (en) Liquid crystal element and driving method thereof
US5844640A (en) Driving method of liquid crystal display device wherein electric field generated by supplying orientation control signals to signal lines
JP2000172200A (en) Display element and color display element
JPH028814A (en) Liquid crystal device
JP2542851B2 (en) Optical modulator
JP2580603B2 (en) Liquid crystal display
JP2002350902A (en) Liquid crystal display device
JPH0728037A (en) Liquid crystal display device
KR100859472B1 (en) Liquid crystal display device
JP2849989B2 (en) Liquid crystal device
JPS63236012A (en) Driving method for electro-optical device
JPH06347816A (en) Liquid crystal display element
JPS629320A (en) Liquid crystal device
KR20030058057A (en) Ferroelectric Liquid Crystal Display Device And Method For Fabricating The Same
JP2551343B2 (en) Liquid crystal display
Duchene et al. Plenary Lecture. New challenges for dot-matrix liquid-crystal displays
JPS62289818A (en) Driving method for optical modulation element

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20061205