FR2717323A1 - MOSFET de puissance avec protection de sur-intensité et de surchauffe. - Google Patents

MOSFET de puissance avec protection de sur-intensité et de surchauffe. Download PDF

Info

Publication number
FR2717323A1
FR2717323A1 FR9503344A FR9503344A FR2717323A1 FR 2717323 A1 FR2717323 A1 FR 2717323A1 FR 9503344 A FR9503344 A FR 9503344A FR 9503344 A FR9503344 A FR 9503344A FR 2717323 A1 FR2717323 A1 FR 2717323A1
Authority
FR
France
Prior art keywords
mosfet
circuit
power
temperature
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9503344A
Other languages
English (en)
Other versions
FR2717323B1 (fr
Inventor
Bruno C Nadd
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies Americas Corp
Original Assignee
International Rectifier Corp USA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US08/121,288 external-priority patent/US5497285A/en
Application filed by International Rectifier Corp USA filed Critical International Rectifier Corp USA
Publication of FR2717323A1 publication Critical patent/FR2717323A1/fr
Application granted granted Critical
Publication of FR2717323B1 publication Critical patent/FR2717323B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/081Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
    • H03K17/0812Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • H03K17/08122Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

Ce circuit de coupure réglable relié à la grille d'un dispositif de puissance à porte MOS, consiste en un circuit de coupure en fonction de la température comprenant un moyen de circuit à coefficient de température positif (41-46) pour la production d'un signal de sortie qui augmente avec l'augmentation de la température de pastille; un circuit (54) de comparateur à coefficient de température négatif qui dispose d'un signal de seuil d'entrée qui diminue avec l'augmentation de la température de pastille; et un moyen de circuit pour la production d'un signal de sortie pour isoler ledit dispositif à porte MOS.

Description

MOSFET DE PUISSANCE AVEC PROTECTION DE SUR
INTENSITE ET DE SURCHAUFFE
Arrière-plan de l'invention
Cette invention se rapporte à des MOSFET de puissance et plus précisément se rapporte à un MOSFET de puissance disposant, intégrés sur la même pastille semi-conductrice, de nouveaux circuits de protection de surchauffe et de sur-intensité.
Les MOSFET de puissance sont bien connus dans la technique.
Un MOSFET de puissance particulièrement bien connu est fabriqué et vendu par International Rectifier Corporation de El.
Segundo, Californie, sous la marque déposée HEXFET. De tels
MOSFET de puissance sont adaptés pour commander une puissance électrique d'au moins 1 watt environ et peuvent être commutés à l'état passant et bloquant en appliquant et en enlevant un signal de commande de faible tension entre les électrodes de grille et de source du dispositif. Ils se présentent sous différents types de boîtier, par exemple, un boîtier de type
TO-220 qui dispose en général de trois broches, grille, source et drain, pour sa liaison dans un circuit électrique.
II est connu qu'il est souhaitable de mettre un MOSFET de puissance à l'état bloqué, ou autrement commander le circuit dans lequel il est relié, lorsque l'intensité circulant entre les électrodes de source et de drain dépasse une valeur particulière, par exemple, 5 fois le courant normal, ou lorsque la température de la pastille dépasse une certaine valeur, par exemple 1500C.
Certains dispositifs connus agissent en bloquant un MOSFET de puissance en réponse soit à une intensité élevée ou à une température élevée et d'autres répondent à l'une ou l'autre condition.
Par exemple, un dispositif connu utilise une petite pastille de transistor bipolaire qui est collée sur la pastille du MOSFET de puissance et mis à l'état passant pour relier la grille du MOSFET à la source du MOSFET lorsque la température de pastille du
MOSFET dépasse une valeur déterminée. Cependant, ce dispositif présente une constante thermique de temps trop longue pour offrir une protection au court-circuit. Un autre dispositif connu utilise une petite pastille de transistor bipolaire avec des électrodes d'émetteur et de collecteur reliés entre les broches de grille et de source du MOSFET de puissance. Le circuit baseémetteur du transistor bipolaire est relié par l'intermédiaire d'une résistance chutrice de tension dans le circuit de source du
MOSFET de puissance, de façon que le transistor bipolaire soit rendu passant dans des conditions de court-circuit de façon à court-circuiter la grille et la source du MOSFET de puissance et limiter le courant. Cependant, si le FET de puissance est exposé à un courant élevé qui est inférieur au courant de court-circuit, le transistor bipolaire commande simplement la réduction du courant de commande du MOSFET de puissance, provoquant une dissipation de puissance plus élevée et la destruction possible du dispositif. De plus, ce circuit ne surveille pas la température de la pastille du MOSFET de puissance.
Un troisième dispositif connu utilise un MOSFET de puissance de détection de courant qui dispose d'un nombre limité de cellules du MOSFET dévolu à la production d'un signal de sortie qui est représentatif du courant d'alimentation principal, et aussi dispose d'un circuit de surveillance de température destiné à surveiller la température de la pastille du MOSFET. Les circuits destinés à ces fonctions sont intégrés sur la pastille du MOSFET de puissance, mais nécessitent une source de puissance auxiliaire de façon à alimenter ces circuits. Cette puissance auxiliaire est appliquée au
MOSFET de puissance par l'intermédiaire d'une quatrième broche, en plus des broches de source, de drain et de grille. En conséquence, le dispositif n'est pas compatible broche à broche avec les MOSFET de puissance existants.
Un quatrième dispositif connu dispose d'une détection de courant et de température et est pourvu de seulement trois broches (grille, source et drain) mais ce dispositif utilise une résistance chutrice de tension de 4 K reliée entre la broche de grille et l'électrode de grille dans le but de limiter le courant d'entrée en cas de défaut. Le circuit de protection fonctionne ensuite en rendant passant un MOSFET auxiliaire relié entre les broches de grille et source du MOSFET de puissance de façon à rendre bloquant le MOSFET de puissance dans des conditions de surintensité ou de surchauffe déterminées.
La résistance chutrice de tension du dispositif précédent est soumise à une définition stricte, par approche successive. Ainsi, si la valeur de la résistance est trop faible, un courant de broche élevé va s'écouler à travers le MOSFET à l'état bloqué. Si la valeur de la résistance est trop élevée, la durée de commutation pour le FET de puissance principal est augmentée.
Bref résumé de l'invention
Selon l'invention, la broche de grille, avec la tension d'entrée du
MOSFET de puissance, est reliée à l'électrode de grille par l'intermédiaire d'un premier MOSFET de commande relié en série.
Un second MOSFET de commande est relié entre les électrodes de grille et source du MOSFET de puissance. Les grilles des premier et second MOSFET sont commandés par les sorties du circuit de protection de telle façon que le premier soit bloquant et le second soit passant en réponse à une condition de défaut déterminée. Le circuit de protection est alimenté par la source de tension d'entrée du MOSFET en série. Lorsqu'il est passant, le second MOSFET peut présenter une résistance d'environ 200 ohms. Ainsi, la durée de commutation du dispositif de puissance principal va être d'environ 20 fois plus rapide que celle du dispositif de technique antérieure utilisant une résistance de 4000 ohms. Le courant dérivé de la broche de grille et à travers le MOSFET en série est, en général, de 660 pA mais peut être inférieur, en fonction de la conception du circuit de protection qui dérive le courant.
Le circuit de protection fonctionne de façon que lorsqu'une surintensité ou une surchauffe est mesurée par le circuit de protection, le premier MOSFET devient bloquant pour isoler la grille de la tension d'entrée et pour limiter le courant dissipé par la broche de grille, et le second MOSFET devient passant pour court-circuiter la grille du MOSFET de puissance avec sa source, rendant ainsi le dispositif bloquant très rapidement.
La nouvelle invention décrite précédemment est applicable à tout dispositif de type MOSFET de puissance sur toutes plages de tension et courant. Ceci comprend les dispositifs utilisant un circuit à porte MOS pour commander la commutation de l'état actif et inactif d'un dispositif et inclut expressément les IGBT (transistor bipolaire à grille isolée), circuits intégrés de puissance, les thyristors commandés par un circuit à porte MOS (MCT) et les FET de puissance tel que le dispositif HEXFET précédemment décrits.
Selon une autre caractéristique de l'invention, un nouveau circuit "d'initialisation" est créé pour délivrer une tension de grille, au
MOSFET en série décrit précédemment, qui soit supérieure à la tension de grille d'entrée du MOSFET de puissance. Plus précisément, si le MOSFET de puissance est un dispositif à canal
N, et que le MOSFET en série est aussi un dispositif à canal N, la tension de grille destiné à rendre passant le MOSFET en série doit être supérieure à celle de la tension d'entrée de grille. Le nouveau circuit d'initialisation utilise tout MOSFET à canal N et contient une capacité qui lorsqu'elle est chargée, augmente la tension sur la grille du MOSFET en série, à une valeur supérieure à la tension de la broche de grille de façon que le MOSFET en série puisse devenir passant lorsque le potentiel est appliqué à la broche de grille du MOSFET de puissance.
Comme autre particularité de l'invention, il est créé un nouveau circuit de coupure en fonction de la température et un nouveau circuit de réglage pour le réglage de la température prédéterminée. Le nouveau circuit de coupure en fonction de la température dispose d'un premier circuit de transistor configuré pour produire une tension de grille pour un MOSFET de commande qui augmente avec la température, et un second circuit de transistor (inverseur) qui dispose d'un seuil d'entrée avec un coefficient négatif de température. Ces deux caractéristiques de sortie sont combinées de façon que leur intersection définisse une température de seuil qui, s'il est atteint, produit une sortie destinée à faire basculer à l'état bloquant le MOSFET de puissance principal. La valeur exacte de dépassement peut être réglée en ajustant la zone de travail d'un transistor sur un segment à coefficient de température nul du circuit.
Encore une autre particularité de la présente invention consiste en une nouvelle structure et circuit pour empêcher la conduction du puits P contenant les composants de commande du MOSFET de puissance si le substrat N (-) atteint un potentiel négatif par rapport à la source du MOSFET de puissance. Plus précisément, un nouveau transistor de commutation bipolaire est construit dans le substrat de façon adjacente au puits P. Le collecteur de ce transistor est relié au puits P, ce par quoi, si le substrat N (-) devient négatif par rapport à la source, le transistor bipolaire court-circuite le puits P avec le substrat N (-) et empêche la conduction de la diode formée à la jonction du puits P et du corps N (-).
D'autres particularités et avantages de la présente invention vont devenir évidents d'après la description suivante de l'invention qui se réfère aux dessins annexés.
Brève description des dessins
La figure 1 montre un circuit de commande de sur-intensité et de surchauffe de technique antérieure pour un circuit MOSFET de puissance.
La figure 2 montre un circuit électrique du nouveau circuit selon l'invention destiné à dériver la puissance du circuit de commande à partir du circuit d'alimentation de grille.
La figure 3 montre un nouveau circuit d'initialisation utilisé avec la présente invention pour permettre l'utilisation d'un MOSFET de commande à canal N dans un MOSFET de puissance à canal N.
La figure 4 montre un nouveau circuit de coupure en fonction de la température qui utilise les circuits des figures 2 et 3.
Les figures 4a et 4b montrent les courbes caractéristiques du circuit de la figure 4.
La figure 5 montre une coupe transversale d'une pastille MOSFET de puissance pourvue d'un puits P pour la réception des circuits intégrés de commande sur la pastille, et montre en outre un nouveau circuit destiné à empêcher la polarisation inverse de la jonction substrat N (-)/puits P.
Description détaillée des dessins
En se référant à la figure 1, il est montré un MOSFET de puissance de technique antérieure, avec des circuits de protection de surchauffe et de surintensité. Le MOSFET de puissance dispose d'une section de puissance classique pourvue de bornes de grille, de drain et de source 10, 11 et 12. Une section de commande est intégrée sur la même pastille qui contient la section de puissance, incluant une résistance de 4 K 13, un MOSFET de commande 14 et les circuits de protection 15. Notons que la source agit comme masse pour les circuits de protection internes. Bien que non montré, la section du MOSFET de puissance peut disposer d'une section de détection de courant qui délivre une information de courant source aux circuits de protections 15. Une borne d'entrée 16 (référencée quelquefois comme grille ou broche d'entrée) est la troisième broche du dispositif avec les broches d'entrée 11 et 12. Ainsi, le dispositif est compatible broche à broche avec les MOSFET de puissance sans circuits de protection intégrés.
En fonctionnement, la puissance d'alimentation pour les circuits de protection est dérivée de la broche d'entrée 16 qui est à une tension comprise entre 5 et 10 volts. En l'absence de défaut, le
MOSFET 14 est bloquant et aucun courant ne circule dans la résistance 13. Si une condition de défaut se produit, le MOSFET 14 devient passant et, avec une résistance interne du MOSFET de 200 ohms, dérive de 1250 pA à 2500 pA à travers la résistance 13, respectivement pour une alimentation de 5 et de 10 volts sur la broche 16.
La valeur de la résistance 13 est un compromis entre la durée de commutation du MOSFET de puissance, qui augmente avec une résistance élevée, et le courant de drain issu de la broche d'entrée 16 qui augmente lorsque la valeur de la résistance 13 diminue. Une valeur de résistance de 4000 ohms produit une durée de commutation d'environ 15 microsecondes et un courant de drain sur l'entrée de 3 à 4 milliampères (pour une entrée à 10 volts).
Le nouveau circuit de la figure 2 fournit la tension Vcc nécessaire pour alimenter les circuits de protection, mais maintient une valeur bien plus élevée de la vitesse de commutation et une valeur bien plus faible du courant de drain sur la borne d'entrée.
Plus précisément, à la figure 2, les composants similaires à ceux de la figure 1 ont les mêmes références numériques d'identification, bien que, à la figure 2 le MOSFET de puissance peut être tout dispositif à porte MOS, par exemple, un IGBT ou thyristor à porte MOS ou analogue.
Dans la présente invention, la résistance 13 de la figure 1 est remplacée par un MOSFET 20 qui de même que le MOSFET 14, est commandé par une sortie issue des circuits de protection 15.
Les MOSFET 14 et 20 sont commandés en opposition de phase.
Ainsi, lorsqu'une tension apparaît dans la borne 16 pour rendre passant le MOSFET de puissance principal, le MOSFET 14 est bloquant et le MOSFET 20 devient passant pour charger la grille à la broche 10 du MOSFET de puissance. Le MOSFET 20 est conçu pour disposer d'une résistance d'environ 200 ohms. Par conséquent, il produit un effet mineur sur les durées de commutation à l'état actif et à l'état inactif du MOSFET de puissance qui est 20 fois plus rapide qu'avec la résistance de 4000 ohms de la figure 1.
Pour mettre en oeuvre le circuit de la figure 2 avec un processus simple, il est souhaitable que le MOSFET de puissance soit un dispositif à canal N, et que le MOSFET 20 soit aussi un MOSFET à canal N. Cependant, la tension de grille nécessaire pour rendre passant le MOSFET 20 est alors supérieure à la tension sur la borne 16.
Selon l'invention, un nouveau circuit "d'initialisation", montré à la figure 3, est créé pour produire une tension de grille suffisamment élevée afin de commander le MOSFET 20 si c'est un dispositif à canal N.
En se référant à la figure 3, les composants similaires à ceux de la figure 2 disposent des mêmes références numériques d'identification. Ainsi, la broche 16 est reliée en série par le
MOSFET 20 à la grille 10 de la section de MOSFET de puissance, et le MOSFET 14 relie la broche 16 et le MOSFET 20 à la broche 12.
A la figure 3, une capacité d'initialisation 30 reliée entre le noeud situé entre les MOSFET 14 et 20, et le noeud 31 situé entre l'électrode de grille du MOSFET 20 et un MOSFET 32 en mode de déplétion est aussi prévue. Le MOSFET 32 en mode de déplétion est relié à la grille et à la source du MOSFET 33 en mode de déplétion. Le noeud 31 est en outre relié à un MOSFET de commande de coupure 34 dont une grille est reliée à une borne 35 sur laquelle des circuits "rapides" qui développent l'information de coupure produisent une entrée destinée à provoquer la coupure du MOSFET de puissance.
Sont aussi prévus à la figure 3, un MOSFET 36 en mode de déplétion supplémentaire, qui produit un champ de courant additionnel destiné à assurer l'activité permanente de la section de puissance, et un MOSFET 37, qui se comporte comme une diode, pour assurer le blocage de la section de puissance en réponse à un signal sur la borne 16.
Le fonctionnement du circuit d'initialisation de la figure 3 est comme suit: lorsqu'une tension Vcc est appliquée sur la broche 16, le potentiel au noeud 38 va suivre Vcc car le MOSFET 39 est bloquant. Le transistor 32 devient ensuite passant et le noeud 31 commence à se charger à la tension Vcc. Lorsque le noeud 31 est à Vcc, le MOSFET 20 devient partiellement passant et commence à charger la grille du MOSFET de puissance à la borne 10. Lorsque la borne 10 atteint la tension de seuil du MOSFET 39, il devient passant. Le noeud 38 passe ensuite à la masse et le MOSFET 32 devient bloqué. Le noeud 30 est maintenant flottant, et la capacité 31 reste chargée, et le MOSFET 20 devient complètement passant. A la fin de ce processus de commutation, la tension au noeud 31 est, en théorie de 2 x Vcc, (mais moins compte-tenu de la fuite et du partage de charge). La capacité d'initialisation 30 est une capacité de 1 picofarad.
Dans le but de bloquer la section de puissance en réponse à une sortie de la section intelligente du circuit, un signal est appliqué à la borne 35 pour rendre passant le MOSFET 34 et provoquer le blocage du MOSFET 14 et du circuit de puissance.
II doit être compris ,que l'ensemble des composants de la figure 3 sont des dispositifs à canal N, intégrés sur la même pastille de silicium que la section de puissance.
La figure 4 montre l'un des circuits intelligents qui est commandé à partir de Vcc des figures 2 et 3, et qui applique un signal de blocage à la borne 35 lorsqu'une condition de surchauffe déterminée est mesurée. A la figure 4, la broche 16 est reliée au
MOSFET 40, qui est une source de courant constant et ensuite au MOSFET 41. Le MOSFET 41 est relié en parallèle avec les autres MOSFET 42 à 46, qui sont des zones de réglage qui peuvent être enlevées du circuit, comme cela sera vu ultérieurement.
Le noeud 50 est censé présenter un coefficient de température nul de façon que le potentiel sur ce noeud, de préférence de 1,6 volts environ pour un processus sélectionné, soit fixé en réglant la zone du transistor 41 de ses transistors en parallèle 42 à 46.
Le noeud 50 présente une tension constante car son potentiel
VgON peut être exprimé comme la somme de la tension de seuil
Vth du transistor 41 (un coefficient de température négatif) et la quantité ID/gm, dans laquelle ID est le courant de drain du transistor 41 et gm est le gm du transistor 41. Puisque gm présente un coefficient de température négatif, la quantité ID/gm présente un coefficient de température positif.
Ce qui précède est représenté à la figure 4a ou VgON est une valeur fixée pour un courant de drain déterminé du transistor 41.
Plus précisément, la courbe montrée à la figure 4a a la forme:
1D = Kp (Vgs - Vth)2
La valeur de VgON peut être exprimée par: VgON = Vth +4 lD/Kp
ou Kp présente un coefficient de température négatif. Puisque Kp
présente un coefficient de température négatif, le coefficient de
température de iID/Kp est positif.
Pour un faible courant ID, la valeur de Vth est prépondérante,
produisant un coefficient de température global négatif. Pour une
forte valeur de ID, la valeur de #ID/Kp est prépondérante
produisant un coefficient positif.
Cependant, il n'y a qu'une seule valeur de ID pour laquelle #VgON
= O
Cette valeur représente le point de réglage du circuit comme cela
sera décrit ultérieurement.
Le potentiel au noeud 50 de la figure 4 est relié au MOSFET 51
qui est relié en série avec un MOSFET 52, commandé comme
une source de courant. La tension au noeud 53 présente un
coefficient de température positif, et est appliquée à la porte du
MOSFET 54. Le MOSFET 54 est relié au MOSFET 55.
La tension au noeud 56 peut être maintenant considérée, et il va
être vu que, pour une température supérieure à une valeur fixée
déterminée, le MOSFET 54 devient passant et, pour une
température inférieure à cette valeur, il reste bloqué. Ce
fonctionnement est démontré à la figure 4b, où la courbe V53
représente la tension au noeud 53 (un coefficient de température
positif) et Vth est la tension de seuil du transistor 54 (un
coefficient négatif). L'intersection de ces courbes définit la
température de coupure puisqu'une température supérieure à cette
valeur de TCOUPURE rend passant le MOSFET 54 alors qu'une
tension inférieure à cette valeur maintient le MOSFET 54 bloqué.
La tension au noeud 56 est ensuite appliquée par l'intermédiaire
d'un circuit logique inverseur à la borne d'entrée de coupure 35 à
la figure 3. Ainsi, lorsque la température de la pastille contenant le FET de puissance dépasse la température TCOUPURE à la figure 4b, la section de puissance est bloquée. Le MOSFET 52 créé un circuit de retour positif et produit une certaine hystérésis sur la valeur de COUPURE.
Comme cela a été établi précédemment, la taille des transistors 41 à 46 doit être ajustée pour assurer une constante de température nulle au noeud 50. Le réglage est accompli en affectant différentes zones aux transistors 41 à 46 et ensuite en isolant ceux des transistors qui doivent être enlevés pour fournir la compensation de température désirée au noeud 50. A titre d'exemple, des cellules de détection 60 à 64 peuvent être prévues respectivement pour les transistors 46 à 42. Ces cellules peuvent être reliées aux diodes zener respectives, non montrées, qui peuvent être mises en court-circuit par un potentiel appliqué sur la cellule dans le but d'enlever un ou plusieurs transistors 42 à 46 du circuit. Pour réaliser l'opération de réglage, la pastille est maintenue à une température de 1 600C et une recherche numérique est faite de façon à déterminer les zones de transistor qui doivent enlevées pour une bonne compensation de température. Les diodes zener nécessaires sont ensuite amenés à court-circuiter leurs transistors respectifs de la manière bien connue.
En se référant ensuite à la figure 5, il est représenté une coupe transversale d'un dessin de jonction d'une faible partie d'un
MOSFET de puissance et du puits P qui supporte les circuits de commande qui ont été décrits. Ainsi, à la figure 5, une coupe d'une pastille est montrée, contenant une pluralité de cellules de base P+ diffusées dans un corps épitaxial N (-). Le corps épitaxial est formé de façon classique sur un substrat N + qui est pourvu d'une électrode de drain 74 sur sa partie inférieure. Un grand nombre de cellules peut être utilisé, fréquemment en excès de plusieurs milliers qui sont disposées symétriquement sur la surface du corps N (-). La topologie de ces cellules peut être comme désiré et elles peuvent avoir toute forme polygonale, tel que des hexagones, des rectangles allongés ou carrés. La section de puissance peut aussi utiliser une topologie interconnectée.
Chacune des cellules de base contient une zone source N + respective pour définir des zones de canal inversé dans les corps
P qui sont recouverts par un oxyde de porte et ensuite par les portes en silicium polycristallin 75 à 78. Les portes sont isolées et une électrode source 79 recouvre les portes de la section de puissance.
Les autres composants incluant l'ensemble des MOSFET de commande décrits précédemment, sont de préférence formés dans un ou plusieurs puits P, montré comme puits P 80.
II a été découvert que, pendant le fonctionnement de la section de puissance, le substrat N (-) peut être polarisé négativement par rapport à l'électrode source 79. Ainsi, si le puits P 80 est relié directement à l'électrode 79 (source 12 à la figure 2), la jonction 81 va être polarisée en sens direct. Ceci produit l'injection de porteurs minoritaires dans le puits P qui vont interférer avec le fonctionnement des composants dans le puits
P.
Selon une autre particularité de l'invention, un moyen formant transistor bipolaire 90 est constitué sur le substrat N (-), qui consiste en une base P 91 et un collecteur N+ 92. Le substrat N (-) correspond à l'émetteur du transistor. La base 91 dispose d'un contact 93 relié à la borne source 12, et le puits P dispose d'un contact 94 relié aussi à la source 12 par l'intermédiaire de la résistance 95 de 10 ohm. La valeur réelle utilisée doit être suffisamment faible pour que le courant de polarisation du circuit de commande ne décale pas, de façon trop importante, la masse du circuit de commande par rapport à la source 12. La zone N+ 92 est reliée au contact 94 par l'intermédiaire d'un conducteur 96.
En fonctionnement, si la zone N (-) devient négative par rapport à la source 12, le transistor 90 devient passant. Le potentiel de la zone N+, et ainsi le potentiel du puits P 80, est ensuite amené vers le potentiel du substrat N (-) afin d'empêcher la polarisation en sens direct de la jonction 81.
Bien que la présente invention a été écrite en relation à des modes de réalisation particuliers de celle-ci, de nombreuses autres évolutions et modifications et d'autres utilisations vont devenir évidentes aux spécialistes de la technique. Il est préféré, par conséquent, que la présente invention ne soit pas limitée par la description présente, mais seulement par les revendications annexées.

Claims (2)

REVENDICATIONS
1. Circuit de coupure réglable relié à la grille d'un dispositif de puissance à porte MOS ; caractérisé en ce qu'il consiste en un circuit de coupure en fonction de la température comprenant un moyen de circuit à coefficient de température positif (4146; figure 4) pour la production d'un signal de sortie qui augmente avec l'augmentation de la température de pastille ; un circuit (54 ; figure 4) de comparateur à coefficient de température négatif qui dispose d'un signal de seuil d'entrée qui diminue avec l'augmentation de la température de pastille ; et un moyen de circuit (35 ; figure 3) pour la production d'un signal de sortie pour isoler ledit dispositif à porte MOS.
2. Dispositif selon la revendication 1, caractérisé en ce qu'il inclut un moyen de source de courant (40; figure 4) couplé auxdits circuits positif et négatif pour ltétablissement d'une sortie de référence fixe qui soit invariante avec la température; ledit moyen de source de courant incluant un dispositif MOSFET (41-46) de largeur de canal réglable (6W64) pour ajuster la valeur de ladite sortie de référence fixée.
FR9503344A 1993-09-14 1995-03-22 MOSFET de puissance avec protection de sur-intensité et de surchauffe. Expired - Fee Related FR2717323B1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/121,288 US5497285A (en) 1993-09-14 1993-09-14 Power MOSFET with overcurrent and over-temperature protection
FR9410966A FR2710191B1 (fr) 1993-09-14 1994-09-14 MOSFET de puissance avec protection de sur-intensité et de surchauffe.

Publications (2)

Publication Number Publication Date
FR2717323A1 true FR2717323A1 (fr) 1995-09-15
FR2717323B1 FR2717323B1 (fr) 1997-12-05

Family

ID=26231399

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9503344A Expired - Fee Related FR2717323B1 (fr) 1993-09-14 1995-03-22 MOSFET de puissance avec protection de sur-intensité et de surchauffe.

Country Status (1)

Country Link
FR (1) FR2717323B1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005076475A1 (fr) * 2004-01-28 2005-08-18 Bombardier Transportation Gmbh Mise en oeuvre d'une vanne electronique

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3936544A1 (de) * 1988-12-21 1990-06-28 Siemens Ag Schaltungsanordnung zum schutz eines leistungs-mosfet
JPH036055A (ja) * 1989-06-01 1991-01-11 Mitsubishi Electric Corp Cmos集積回路のラッチアップ保護回路
EP0479362A2 (fr) * 1990-09-24 1992-04-08 Philips Electronics Uk Limited Montage à capter la température
EP0565807A1 (fr) * 1992-04-17 1993-10-20 STMicroelectronics S.r.l. Dispositif de transistor de puissance MOS

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3936544A1 (de) * 1988-12-21 1990-06-28 Siemens Ag Schaltungsanordnung zum schutz eines leistungs-mosfet
JPH036055A (ja) * 1989-06-01 1991-01-11 Mitsubishi Electric Corp Cmos集積回路のラッチアップ保護回路
EP0479362A2 (fr) * 1990-09-24 1992-04-08 Philips Electronics Uk Limited Montage à capter la température
EP0565807A1 (fr) * 1992-04-17 1993-10-20 STMicroelectronics S.r.l. Dispositif de transistor de puissance MOS

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN vol. 015, no. 114 (E - 1047) 19 March 1991 (1991-03-19) *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005076475A1 (fr) * 2004-01-28 2005-08-18 Bombardier Transportation Gmbh Mise en oeuvre d'une vanne electronique

Also Published As

Publication number Publication date
FR2717323B1 (fr) 1997-12-05

Similar Documents

Publication Publication Date Title
FR2710191A1 (fr) MOSFET de puissance avec protection de sur-intensité et de surchauffe.
EP0579561B1 (fr) Circuit de protection d'un composant de puissance contre des surtensions directes
EP0543742B1 (fr) Diode de protection monolithique basse tension à faible capacité
EP0578526B1 (fr) Circuit de commutation de haute tension
EP0599745B1 (fr) Structure de protection contre les surtensions directes pour composant semiconducteur vertical
FR2631167A1 (fr) Circuit integre comportant une protection contre les decharges electrostatiques
JPH08227976A (ja) 集積回路のための静電放電保護装置
FR2725306A1 (fr) Mosfet de puissance ayant un circuit de commande et de protection contre les surintensites de courant et les surtemperatures decouple du corps de diode
FR2499315A1 (fr) Dispositif semiconducteur de protection utilisant des diodes zener dos a dos
FR2733861A1 (fr) Procede et circuit pour piloter des transistors de puissance montes selon une configuration en demi-pont permettant une oscillation negative excessive du noeud de sortie et circuit integre incorporant ce circuit
FR2679082A1 (fr) Dispositif de commutation a semiconducteurs pouvant etre commande et comportant un systeme integre de limitation de courant et de coupure pour temperature excessive.
JPH06196634A (ja) 空乏制御型分離ステージ
EP0328465B1 (fr) Circuit de commande de grille d'un transistor MOS de puissance fonctionnant en commutation
FR3016999A1 (fr) Dispositif electronique, en particulier pour la protection contre les decharges electrostatiques
EP0359680B1 (fr) Diode active intégrable
FR2849537A1 (fr) Commutateur bidirectionnel haute tension
EP1638146A2 (fr) Circuit électronique à double alimentation et à moyens de protection contre les claquages, et moyens de protection correspondants
FR2955699A1 (fr) Structure de protection d'un circuit integre contre des decharges electrostatiques
EP0881682B1 (fr) Dispositif de protection contre des surtensions d'un transistor MOS de puissance intégré
EP2209211B1 (fr) Commutateur statique haute tension
FR2717323A1 (fr) MOSFET de puissance avec protection de sur-intensité et de surchauffe.
FR2494040A1 (fr) Dispositif a circuits integres a semiconducteurs proteges contre les surtensions accidentelles
FR2982720A1 (fr) Interrupteur de puissance
FR2462025A1 (fr) Circuit integre monolithique a transistors mos complementaires
EP0881681B1 (fr) Composant de protection d'un transitor MOS intégré contre des gradients de tension

Legal Events

Date Code Title Description
ST Notification of lapse