FR2708129A1 - Procédé et dispositif de commande d'un écran fluorescent à micropointes. - Google Patents

Procédé et dispositif de commande d'un écran fluorescent à micropointes. Download PDF

Info

Publication number
FR2708129A1
FR2708129A1 FR9309022A FR9309022A FR2708129A1 FR 2708129 A1 FR2708129 A1 FR 2708129A1 FR 9309022 A FR9309022 A FR 9309022A FR 9309022 A FR9309022 A FR 9309022A FR 2708129 A1 FR2708129 A1 FR 2708129A1
Authority
FR
France
Prior art keywords
voltages
column
voltage
time
columns
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9309022A
Other languages
English (en)
Other versions
FR2708129B1 (fr
Inventor
Sarrasin Denis
Garcia Michel
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pixel International SA
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Original Assignee
Commissariat a lEnergie Atomique CEA
Pixel International SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Commissariat a lEnergie Atomique CEA, Pixel International SA filed Critical Commissariat a lEnergie Atomique CEA
Priority to FR9309022A priority Critical patent/FR2708129B1/fr
Priority to CA002128357A priority patent/CA2128357A1/fr
Priority to DE69414771T priority patent/DE69414771T2/de
Priority to EP94401670A priority patent/EP0635819B1/fr
Priority to US08/278,329 priority patent/US5555000A/en
Priority to JP16976594A priority patent/JP3969748B2/ja
Publication of FR2708129A1 publication Critical patent/FR2708129A1/fr
Application granted granted Critical
Publication of FR2708129B1 publication Critical patent/FR2708129B1/fr
Priority to JP2007025721A priority patent/JP3977412B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

L'invention concerne un procédé de commande d'un écran fluorescent à micropointes composé de pixels disposés selon L lignes et M colonnes d'images susceptibles de comporter un nombre discret de Q teintes de gris, dans lequel les valeurs de tension colonne sont choisies dans une suite strictement croissante de N+1 valeurs telles que le temps de sélection ligne étant subdivisé en S intervalles de temps DELTAt égaux, chaque valeur de tension est appliquée un nombre entier de fois DELTAt, (NxS)+1 représentant le nombre de niveaux de gris, avec N >= 2 et S >= 2. Pendant un temps de sélection ligne la tension colonne correspondante prend une première valeur Va pendant un certain nombre d'intervalles de temps DELTAt, puis s'il y a lieu pendant les intervalles de temps restant, au plus une seconde valeur Vb consécutive à la première dans la sutie des N tensions. L'invention concerne également un dispositif de commande d'un tel écran.

Description

"Procédé et dispositif de commande d'un écran fluorescent à micropointes"
DESCRIPTION
Domaine technique La présente invention concerne un procédé et un dispositif de commande d'un écran matriciel de visualisation destiné à afficher des images ayant différents niveaux de gris, du type écran fluorescent à micropointes. Les images peuvent être en noir et blanc ou en couleur, l'expression "niveau de gris"
signifiant dans ce dernier cas "demi-teinte de couleur".
Etat de la technique antérieure Les écrans fluorescents à micropointes sont connus et notamment décrits par R. Meyer dans l'article intitulé "Microtips Fluorescent
Display" ("Japan Display" 86, page 512).
On sait que pour commander l'affichage d'images sur un écran
matriciel on utilise généralement un principe d'adressage "une ligne à la fois".
L'adressage d'un écran à microprointes de L lignes et M colonnes s'effectue donc ligne par ligne (temps ligne= TL) au cours d'une trame de durée TT supérieure ou égale à LxTL. Lors de l'adressage de chaque ligne, les informations à afficher sur les M pixels de cette ligne sont appliquées
simultanément aux M colonnes de l'écran.
On trouve dans un article de T. Leroux, A. Ghis, R. Meyer et D. Sarrasin intitulé "Microtips Display Adressing" (SID 91 Digest, pages 437 à 439)
une description du principe de fonctionnement de ces écrans ainsi que
différentes façons de les adresser. On distingue dans cet article deux types d'adressage: - un adressage analogique qui consiste à échantillonner, après amplification, un signal source analogique et à reporter sur la colonne considérée une tension directement proportionnelle au signal vidéo; - un adressage numérique en modulation temporelle dit PWM, pour "Pulse Width Modulation", qui consiste à commuter une tension dite "on" pendant une durée plus ou moins grande du temps de sélection ligne TL, en fonction du niveau de gris à afficher, comme décrit dans la demande de brevet français FR-A-88 08756 du 29 juin 1988. Il existe par ailleurs différentes variantes de solutions de type numérique: - une modulation temporelle de type FRC ("Frame Rate Control"). Cette méthode est notamment décrite dans les demandes de brevets EP-0 384 403 et EP-0 364 307 pour des écrans STN (LCD multiplexés) et consiste à effectuer plusieurs balayages de l'image en affectant successivement des états "on" ou "off" aux mêmes éléments d'images, l'oeil faisant office d'intégrateur; - une méthode utilisant des circuits multiniveaux. Cette méthode consiste à utiliser des circuits pouvant commuter N niveaux de tension différents (en pratique, N=8 ou N=16). A chaque tension correspond un niveau de gris déterminé. Cette méthode utilise également des circuits huit niveaux, sur deux trames, ce qui permet d'obtenir, avec les mêmes tensions et des durées identiques, seize niveaux de gris comme décrit dans l'article de H. Mano, T. Furuhashi et T. Tanaka intitulé "Multicolor Display Method for TFT-LCD" (SID 91
Digest, pages 547 à 550).
On peut également utiliser des circuits huit niveaux sur deux trames successives, mais en attribuant un poids différent aux trames au moyen des tensions. La première trame foumrnissant par exemple les poids faibles (0, 1, 2, 3, 4, 5, 6, 7) et la deuxième les poids forts (0, 8, 16, 24, 32, 40, 48, 56), ce qui permet d'obtenir soixante quatre niveaux de gris, comme décrit dans l'article de K. Takahara, T. Yamaguchi, M. Oda, H. Yamaguchi et M. Okabe intitulé "16-Level-Gray-Scale Driver Architecture and Full-Color Driving for TFT-LCD" (IDRC 91 Digest, pages 115 à 118). Cette méthode cependant limite le contraste
de l'écran.
Aujourd'hui, dans le monde des écrans plats, la concurrence s'établit autour de quelques points clés. Un de ceux-ci est une recherche de basse consommation. Or, deux variantes d'adressage parmi celles citées pour l'affichage de niveaux de gris, se révèlent plus intéressante du point de vue de la consommation capacitive propre à l'écran: la commande analogique et la méthode utilisant des circuits multiniveaux (qui est elle limitée en pratique à seize niveaux de tension). La mise en oeuvre pratique de la commande analogique avec des circuits fonctionnant en régime linéaire aboutit à un compromis difficile. En effet, dans un tel fonctionnement, si l'écran consomme très peu, on doit par contre fournir un courant non négligeable pour polariser l'étage de sortie des circuits. Et plus on veut des temps courts pour passer d'un niveau à un autre (correspondant à l'adressage de deux lignes successives) plus il faut augmenter
ce courant et donc la consommation de l'électronique de commande.
Les circuits de type numérique présentent justement l'intérêt d'avoir une consommation propre très basse puisqu'ils fonctionnent comme autant d'interrupteurs, sans nécessiter de courant de polarisation et avec des temps de réponse très courts. La méthode utilisant des circuits multiniveaux se rapproche de la solution idéale, mais si l'on souhaite afficher Q=256 teintes de gris, on ne peut évidemment pas envisager un circuit ayant 256 entrées de tension et comportant autant de multiplexeurs analogiques 256 voies que de
sorties à piloter.
Un autre document de l'art connu, la demande de brevet EP-A-0 478 386, s'applique aux écrans TFT ("Thin Film Transistor"). Dans le mode de commande proposé, le but est d'obtenir sur l'électrode de commande colonne considérée, en fin de temps de sélection ligne, une tension colonne déterminée par la donnée fournie par la source. L'état de l'art étant de commuter une tension choisie parmi N tensions externes, cette demande propose un moyen pour obtenir un grand nombre de tensions finales distinctes à partir d'un nombre restreint de sources de tensions externes. Le principe consiste à charger la colonne avec la tension externe disponible inférieure (ou égale) mais la plus proche de la valeur finale désirée pour appliquer ensuite, alors que la première tension est établie et à un moment dépendant de la tension finale souhaitée (et donc du niveau de gris à afficher), la tension externe disponible immédiatement supérieure. Le passage vers cette tension s'effectuant avec une certaine constante de temps liée à la capacité de la colonne et à la résistance d'accès à cette capacité, la tension mémorisée sur la capacité est celle obtenue en fin de temps ligne (Rq: dans un écran TFT, chaque pixel est relié à une électrode colonne au travers d'un transistor fonctionnant en interrupteur ce transistor étant piloté par l'électrode ligne; en fin de temps ligne, on ouvre cet interrupteur d'o le passage haute impédance sur la capacité pixel et la mémorisation de la tension sur ladite capacité). En jouant sur le moment du déclenchement de la deuxième tension, on peut obtenir en fin de sélection toute une série de tensions intermédiaires. L'invention a pour objet de proposer un procédé et un dispositif de commande d'un écran matriciel de visualisation de type écran fluorescent a
O10 micropointes permettant de résoudre les différents problèmes définis ci-dessus.
Exposé de l'invention L'invention concerne un procédé de commande d'un écran fluorescent à micropointes composé de pixels disposés selon L lignes et M colonnes d'images susceptibles de comporter un nombre discret de Q teintes de gris, ledit procédé comprenant à chaque sélection d'une ligne de l'écran pendant un temps de sélection ligne TL, l'application simultanément aux colonnes de l'écran de tensions correspondant aux niveaux de gris à afficher aux points images correspondant à l'intersection de ladite ligne et desdites colonnes, caractérisé en ce que les différentes valeurs de tension colonne pouvant être appliquées aux colonnes sont choisies dans une suite strictement croissante de N+1I valeurs telles que le temps de sélection ligne étant subdivisé en S intervalles de temps At égaux, chaque valeur de tension est appliquée un nombre entier de fois At, (NxS)+I représentant le nombre Q de niveaux de gris, avec N>2 et S>2, et en ce que pendant un temps de sélection ligne TL et en fonction du niveau de gris à afficher en un point image, la tension colonne correspondante prend une première valeur Va pendant un certain nombre d'intervalles de temps At, puis s'il y a lieu pendant les intervalles de temps restant, au plus une seconde valeur Vb, cette seconde valeur étant consécutive
à la première dans la suite des N tensions.
Dans ce procédé on utilise un mode d'adressage présentant à la fois les possibilités de modulation en temps et en tension offert par la réponse électro-optique des écrans fluorescents à micropointes. Au-delà du seuil d'émission, la luminance obtenue est en effet proportionnelle à (VxT), V étant la
tension grille cathode appliquée et T la durée de l'application de cette tension.
Grâce à la présente invention, on allie les avantages de consommation des circuits numériques et du mode d'adressage analogique tout en permettant la
sélection d'un grand nombre de niveaux de gris.
L'invention concerne également un dispositif de commande des colonnes d'un écran fluorescent à micropointes permettant d'afficher des niveaux de gris, qui comporte: - une source de données numériques fournissant des mots K codant l'information à afficher sur k bits; - un contrôleur d'écran recevant des signaux de synchronisation de la source de données et gérant les différents signaux propres à piloter des circuits de commande des colonnes de l'écran; - un générateur de (N+1) tensions discrètes; - les circuits de commande des colonnes de l'écran comprenant un registre à décalage de k entrées et de k x M sorties, chaque sortie étant associée à une bascule de mémorisation et des moyens de multiplexage analogique reliés d'une part aux k x M bascules et au générateur, et d'autre part aux M colonnes, ces moyens permettant de commuter sur chaque colonne une tension choisie parmi N+1 en fonction du mot K mémorisé dans les k bascules
associées à ladite colonne.
Chaque mot K mémorisé dans les k bascules d'un circuit de commande d'une colonne étant subdivisé en deux mots H et B tels que le mot H soit constitué des h bits de poids forts de K avec 2h=N+1 et tel que le mot B soit constitué des (k-h) bits de poids faibles restant, les moyens de multiplexage du circuit de commande d'une colonne comportent: -un circuit décodeur binaire n bits 1 parmi 2n relié aux h bascules de ladite colonne qui ont en mémoire les h bits de poids fort, ledit circuit produisant N signaux H0 à HN.1 qui traduisent le codage de H et qui permettent de sélectionner le couple de tensions colonnes (Vi, Vi+ j) adapté au niveau de gris à afficher; - un comparateur relié aux (k-h) bits de poids faibles et à un séquenceur apte à fournir la séquence d'adressage à l'intérieur d'un temps ligne codé sur (k-h) bits; - un circuit de logique combinatoire relié aux sorties du circuit décodeur et au comparateur; - N+1 commutateurs analogiques dont les entrées analogiques sont reliées au générateur, les entrées de validation au circuit de logique combinatoire et dont toutes les sorties sont reliées à la colonne correspondante. Le séquenceur fournit l'indice P de la séquence d'adressage à l'intérieur d'un temps ligne, cet indice P étant codé sur (k-h) bits. Ce séquenceur est avantageusement un compteur dont l'horloge comporte 2(k-h) impulsions par temps ligne, ce compteur étant initialisé à chaque temps ligne. Le comparateur effectue la comparaison entre les signaux P et B et délivre un bit de codage E tel que:
P<B=E= I
P> B=E=0.
Le circuit de logique combinatoire entre le bit de codage E et les signaux H0 à HN.1 permet d'obtenir les signaux F0 à FN qui pilotent les N+I commutateurs analogiques, tel que: Fo = E -H0 F1 = E.Ho + E.H1 Fi = E.Hi.1 + E.Hi
FN.1 = E.HN.2 + E.HN-.1
FN = E.HN-1
de manière à positionner dans le temps le changement de tension Vi à Vi+ 1.
Le générateur de N+1 tensions discrètes peut être constitué d'amplificateurs opérationnels montés en amplificateurs suiveurs, avec des tensions d'entrée fixées par un pont diviseur résistif (R1, R2,...
..., RN). Dans le cas d'une répartition linéaire des tensions, les résistances ont toutes la même valeur. Le générateur de N+I tensions discrètes peut aussi être bâti autour d'un ou plusieurs convertisseurs digitaux analogiques, eux-mêmes pilotés..DTD: par un contrôleur chargé de calculer les valeurs des N+I tensions.
Un circuit palette monochrome ou couleur peut également permettre de gérer le générateur de tensions discrètes suivant la demande de l'utilisateur.
Brève description des dessins
- La figure 1 représente un exemple de signal destiné à activer les colonnes d'un écran matriciel; - la figure 2 représente la réponse luminance/tension d'un écran fluorescent à micropointes; -les figures 3A et 3B représentent des répartitions de la luminance en fonction de la tension; - les figures 4 et 5 illustrent le dispositif de l'invention; les figures 6 et 7 illustrent des exemples de réalisation de
circuit du dispositif de l'invention.
Exposé détaillé de modes de réalisation L'invention concerne un procédé de commande d'un écran fluorescent à micropointes composé de pixels disposés selon L lignes et M colonnes d'images susceptibles de comporter un nombre discret de teintes de gris. Dans ce procédé les colonnes (cathodes) sont commandées par des signaux destinés à les activer. Ces signaux colonnes permettent la sélection d'une tension Vi choisie parmi N+1 avec N22 et 0< i< N. Ces N+I tensions Vi sont choisies telles que leurs valeurs forment une suite strictement croissante. Le temps ligne est subdivisé en S intervalles de temps égaux At, S étant un nombre entier avec S22. On obtient ainsi un quadrillage de l'espace temps-tension de Q = SxN cases, chaque case
représentant un apport de luminance proportionnel à son poids VxT.
Pendant un temps de sélection ligne TL et en fonction du niveau de gris à afficher, le signal colonne doit prendre une première valeur de tension Va pendant un certain nombre d'intervalles de temps At, puis s'il y a lieu pendant les intervalles de temps restant, au plus une seconde valeur de tension Vb, cette seconde valeur étant consécutive à la première dans la suite des N tensions. Cette seconde valeur doit donc être telle que: Vb = Va + AV Si la teinte de gris de rang 1 est obtenue par l'application d'une tension V1 pendant un temps At, la teinte de gris de rang 2 sera obtenue par l'application de la tension V1 pendant un temps At + At, et pour obtenir la teinte de gris de rang S il faudra l'appliquer pendant S fois le temps At. La teinte de gris de rang (S + 1) sera obtenue par l'application d'une tension V2 pendant un
temps At et de la tension V1 pendant les (S - 1) autres intervalles de temps.
La figure 1 donne un exemple de signal destiné à activer les colonnes d'un écran matriciel dans le cas N=8 et S=8 qui permet de générer N x S = 8 x 8 = 64 niveaux de gris; le signal correspond à l'affichage du gris N 42, c'est-à-dire à l'activation des cases 1 à 42 sur la figure. On voit que par rapport à une commande classique fonctionnant en multiniveaux on peut obtenir un grand nombre de niveaux de gris par exemple 256 avec les couples {N=16 et S=16} ou {N=8 et S=32} tout en ayant une seule transition supplémentaire qui s'effectue entre deux niveaux voisins (AV = VN/N dans le cas particulier d'une suite linéaire de tensions), le "coût" en consommation est donc minimum car la consommation capacitive d'une transition est proportionnelle au carré de l'écart A
V de tension.
Les N + 1 tensions Vi peuvent par exemple être telles que, pour i allant de 0 à N: Vi = i x (VN/N), ce qui donne le même poids AV x At à chaque écart entre niveaux de gris consécutifs. On peut toutefois avantageusement choisir une répartition non linéaire en échelonnant différemment les tensions, ce qui peut permettre d'ajuster la réponse électro-optique de l'écran au souhait de l'utilisateur. En effet, la réponse luminance/tension (ligne/colonne ou grille/cathode VGC) d'un écran fluorescent à micropointes étant du type de celle de la figure 2, en utilisant des intervalles de temps égaux et des tensions judicieusement choisies, on peut faire correspondre par plages successives
cette réponse à la courbe souhaitée.
Pour obtenir une suite déterminée de valeurs de luminances, on peut trouver une et une seule suite de tensions à partir d'une courbe de réponse luminance/tension. On peut ainsi réaliser une correction de gamma pour l'application télévision ou remplir la fonction d'un circuit palette pour les
applications de type informatique.
Le procédé de l'invention, contrairement à la demande de brevet EP-0 478 386 citée plus haut, s'applique au cas particulier des écrans à micropointes. La réponse électro-optique de ces écrans diffère de celle des écrans à cristaux liquides à matrice active (TFT). En effet pour un écran de type TFT, on charge pendant un temps ligne une tension qui est ensuite conservée sur le pixel pendant toute une trame (balayage complet de l'image), cette tension pilotant le basculement des molécules, et donc la modulation de la lumière transmise pendant toute la trame. Pour un écran à micropointes, la réponse électro-optique se fait immédiatement pendant le temps de sélection ligne et le
pixel considéré n'émet que pendant ce temps ligne.
La tension appliquée sur une ligne sélectionnée amène la tension ligne/colonne à la limite du seuil d'émission (alors que la tension
ligne/colonne pour une ligne non sélectionnée est toujours inférieure à ce seuil).
Aussi, la tension appliquée sur une colonne, pendant ce temps de sélection ligne, provoque immédiatement une émission plus ou moins importante (selon la courbe luminance/tension). L'émission n'a donc lieu que pendant le temps de
sélection ligne.
Le procédé décrit dans l'invention s'appuie sur cette
caractéristique pour proposer une construction des niveaux de gris par case.
Schématiquement, à l'intérieur d'un temps de sélection ligne, les possibilités de commande d'un pixel sont représentées par l'aire d'un rectangle ayant un côté
de dimension V (tension colonne = tension cathode) et un côté de dimension TL.
On propose d'effectuer un quadrillage de cette aire avec S intervalles de temps égaux pour le côté TL et N intervalles de tensions (égales ou non) pour le côté V. De même que pour la demande de brevet EP-0 478 386, la pratique limite le nombre discret de tensions externes Vi utilisables. On obtient ainsi un quadrillage de S x N cases. On peut alors obtenir Q = (SxN)+1 niveaux de gris,
(de 0 à Q-l) par la sélection simultanée de 0, 1, 2, ou (Q-1) cases.
La sélection d'un ensemble de ces cases doit se faire suivant un ordre bien déterminé d'une part parce que les tensions n'étant pas nécessairement égales le poids respectif de chaque case dépend de son niveau de tension (une sélection aléatoire de ces cases introduirait des discontinuités sur la courbe de réponse) et, d'autre part, parce que le but premier du système d'adressage de l'invention est de minimiser les transitions sur les tensions colonnes appliquées (aspect consommation capacitive). On convient donc de jouer par ajout de cases selon l'axe TL, avant de passer à des cases de rang supérieure selon l'axe V. Ce qui se traduit en pratique par l'affichage d'un niveau de gris donné, par la sélection d'une première tension Vi pendant (S-j) intervalles de temps, puis par la sélection d'une seconde tension Vi+1 (ou Vi-1) pendant les
j autres intervalles de temps de la ligne considérée.
Ainsi, le procédé de l'invention numérise l'espace temps de sélection ligne/tension colonne en découpant ce temps en S intervalles de temps égaux prédéfinis de façon à ce que la commutation entre deux tensions sélectionnées puisse se faire en début de n'importe quel intervalle. Dans le brevet EP-0 478 386, on retrouve dans la commande des colonnes la commutation entre deux tensions voisines issues d'un générateur. Toutefois cette commutation ayant pour but la mémorisation sur le condensateur d'un pixel, d'une tension intermédiaire aux deux tensions sélectionnées, cette tension intermédiaire est obtenue en utilisant le temps de charge dudit condensateur à travers son transistor de commande en jouant sur le moment de départ de la charge. Aussi, contrairement à l'invention, la commutation entre les deux
tensions sélectionnées se retrouve plutôt en fin du temps de sélection ligne.
Les figures 3A et 3B ont pour but d'aider à mieux comprendre
la possibilité de réglage des écarts entre les N tensions.
la figure 3A montre la répartition des luminances L obtenues
dans le cas d'écarts de tensions V égaux.
la figure 3B montre une répartition linéaire des luminances L obtenues en ajustant ces tensions V. L'invention concerne également un dispositif électronique de commande des colonnes de l'écran. Ce dispositif comporte, comme représenté sur la figure 4: - une source de données numériques 10 fournissant des mots K codant l'information à afficher sur k bits (dans le cas d'une source analogique, il faut effectuer une conversion analogique digitale des données); - un contrôleur d'écran 11 recevant des signaux de synchronisation de la source de données et gérant les différents signaux propres à piloter des circuits 13 de commande des colonnes de l'écran 15; - un générateur 14 de N + 1 tensions discrètes; - les circuits 13 de commande des colonnes de l'écran 15. Le contrôleur d'écran 11 sert également à piloter les circuits 12 de commande des lignes. Les circuits 13 de commande des colonnes de l'écran sont classiquement constitués d'un registre à décalage 16 de k entrées et de k x M
sorties, chaque sortie étant associée à une bascule de mémorisation 17.
Autrement dit chaque circuit de commande d'une colonne comporte une partie du registre à décalage et k bascules. Chaque mot K ainsi mémorisé dans les k bascules d'un circuit de commande d'une colonne doit pouvoir valider la commande d'une tension choisie parmi N + 1. Le circuit de commande comprend donc des moyens de multiplexage. La partie originale du dispositif concerne ces moyens. La figure 5 illustre la constitution des moyens de multiplexage propres à l'invention. Ces moyens comportent un circuit 22 décodeur binaire n bits (1 parmi 2n), un comparateur 24, un circuit de logique combinatoire 25 et N + 1 commutateurs analogiques 21 dont les sorties sont toutes reliées à la sortie colonne Sc de la voie considérée et les entrées analogiques sont reliées au générateur 14. Les entrées de validation de ces commutateurs sont déterminées comme décrit ci-dessous: Le mot K fourni par la source 10 est subdivisé en deux mots H et B, tels que: - si on dispose de N + 1 tensions, le mot H est constitué des h
bits de poids fort de K, avec 2h = N + 1 -
- le mot B est constitué des (k-h) bits de poids faible restant.
Si l'on considère par exemple le mot binaire K: 11001110 Pour N = 8, on a h = 3 et le mot H sera constitué des trois
premiers bits soit: 110 et le mot B des cinq demrniers, soit: 01110.
Le mot H sert à déterminer le couple de tensions (Vi, Vi+l) adapté au niveau de gris à afficher et alimente le circuit 22 décodeur binaire n bits 1 parmi 2n pour produire les N signaux H0 à HN.1 qui traduisent le codage de H. On a par exemple la table de vérité suivante d'un décodeur binaire 3 bits (1 parmi 8). (23 = 8) entrées sorties ho hl h Ho H l H g Ho H 4 H. H T H7
0 0 0 1 0 0 0 0 0 0 0
0 0 1 0 1 0 0 0 0 0 O
0 1 0 0 0 1 0 0 0 0 0
0 1 1 0 0 0 1 0 0 0 0
1 0 0 O O O 0 1 O O O
1 0 1 0 0 O O 0 1 0 O
1 1 0 0 0 0 0 0 0 1 0
1 1 1 O O O O O O O 1
Cet exemple est donné pour un décodeur fonctionnant en logique positive (sortie active à l'état 1), on peut également opérer avec un décodeur fonctionnant en logique négative, I'important est qu'il n'y ait qu'une seule sortie valide à la fois de façon à n'avoir qu'un seul commutateur fermé à
un moment donné.
On dispose pour cela du séquenceur qui fournit l'indice P de la
séquence d'adressage à l'intérieur d'un temps ligne, P étant codé sur (kh) bits.
Ce séquenceur peut être par exemple un compteur 23 dont l'horloge CPG comporte 2(k-h) impulsions par temps ligne, ce compteur 23 étant initialisé à chaque temps ligne (signal "load"). Ce compteur 23 peut être un compteur externe ou un compteur par circuit. Soit E un bit de codage, le comparateur 24 permet d'effectuer la comparaison de B et de P telle que:
P<B=>E= 1
P> B=>E=0.
Ce bit de codage E fourni par le comparateur 24 permet de positionner dans le temps le passage de Vi à Vi+1. Le circuit de logique combinatoire 25 entre le signal E et les signaux H0 à HN.1 permet d'obtenir les signaux F0 à FN qui pilotent les N+I commutateurs analogiques. On a: F0o= E.H0 F1 = E.Ho + E.H1 Fi = E.Hi.1 + E.Hi
FN.1 = E.HN.2 + E.HN-.1
FN = E.HN-1
Comme représenté sur la figure 6, le générateur 14 de N + 1 tensions discrètes peut être, par exemple, constitué de N + 1 amplificateurs opérationnels 30 montés en suiveurs, avec des tensions d'entrée fixées par un pont diviseur résistif R1, R2,..., RN. Dans le cas particulier de la figure 6, o les bornes d'alimentation du pont diviseur sont elles- mêmes des sources de tension, les tensions extrêmes V0 et VN sont obtenues directement (sans adaptation d'impédance par un amplificateur opérationnel monté en suiveur) à partir' desdites bornes. Dans le cas d'une répartition linéaire des tensions, les résistances R1 - RN auront toutes la même valeur, sinon leur rapport sera
calculé en fonction des valeurs V0 à VN désirées.
Mais ce générateur de N + 1 tensions discrètes peut aussi être bâti, comme représenté sur la figure 7, autour d'un ou plusieurs convertisseurs digitaux analogiques 31, eux-mêmes pilotés par un contrôleur 32 chargé de
calculer les valeurs des N + 1 tensions, et suivis d'amplificateurs 33.
Dans les applications du tube cathodique, on peut généralement choisir d'afficher un certain nombre de couleurs (ou de niveaux de gris pour un écran monochrome) choisies parmi un nombre beaucoup plus grand, cette fonctionnalité est généralement remplie par un circuit spécifique dit "circuit palette". Ce fonctionnement est possible dans le cadre de l'invention, on demande alors au circuit palette de gérer le générateur de tensions discrètes et
donc la palette suivant la demande de l'utilisateur.
Par rapport à la demande de brevet EP-0 478 386, il faut noter que dans la mise en oeuvre du dispositif de l'invention la nécessité d'avoir des intervalles de temps égaux conduit à une simplification, puisque les moments de commutation sont parfaitement définis et ne dépendent d'aucun paramètre extérieur. On peut ainsi utiliser un simple compteur de soustemps ligne CPG et opérer par comparaison entre l'état du compteur et l'ensemble de bits constituant le poids faible de la donnée à afficher. Dans la demande de brevet EP-0 478 386 les sous temps (signaux TM) sont fournis extérieurement car la position du déclenchement du passage de Vi à Vi+1 dépend des caractéristiques de l'écran à commander (la constante de temps Rs x Cs varie par exemple avec la dimension de l'écran)

Claims (10)

REVENDICATIONS
1. Procédé de commande d'un écran fluorescent à micropointes composé de pixels disposés selon L lignes et M colonnes d'images susceptibles de comporter un nombre discret de Q teintes de gris, ledit procédé comprenant à chaque sélection d'une ligne de l'écran pendant un temps de sélection ligne TL, l'application simultanément aux colonnes de l'écran de tensions correspondant aux niveaux de gris à afficher aux points images correspondant à l'intersection de ladite ligne et desdites colonnes, caractérisé en ce que les différentes valeurs de tension colonne pouvant être appliquées aux colonnes sont choisies dans une suite strictement croissante de N+1 valeurs telles que le temps de sélection ligne étant subdivisé en S intervalles de temps A t égaux, chaque valeur de tension est appliquée un nombre entier de fois At, (NxS)+1 représentant le nombre Q de niveaux de gris, avec N>2 et S>2, et en ce que pendant un temps de sélection ligne TL et en fonction du niveau de gris à afficher en un point image, la tension colonne correspondante prend une première valeur Va pendant un certain nombre d'intervalles de temps At, puis s'il y a lieu pendant les intervalles de temps restant, au plus une seconde valeur Vb, cette seconde valeur étant consécutive à la première dans la suite des N tensions.
2. Dispositif de commande des colonnes d'un écran fluorescent à micropointes (15) permettant d'afficher des niveaux de gris selon la revendication 1, caractérisé en ce qu'il comporte: - une source de données numériques (10) fournissant des mots K codant l'information à afficher sur k bits; - un contrôleur d'écran (11) recevant des signaux de synchronisation de la source de données et gérant les différents signaux propres à piloter des circuits (13) de commande des colonnes de l'écran (15); - un générateur (14) de N+1 tensions discrètes; - les circuits (13) de commande des colonnes de l'écran (15); les circuits (13) de commande des colonnes de l'écran comprenant un registre à décalage (16) de k entrées et de k x M sorties, chaque sortie étant associée à une bascule de mémorisation (17) et des moyens de multiplexage analogique reliés d'une part aux k x M bascules et au générateur, et d'autre part aux M colonnes, ces moyens permettant de commuter sur chaque colonne une tension choisie parmi N + 1 en fonction du mot K mémorisé dans les k bascules
associées à ladite colonne.
3. Dispositif selon la revendication 2, caractérisé en ce que chaque mot K mémorisé dans les k bascules d'un circuit de commande d'une colonne est subdivisé en deux mots H et B tels que le mot H soit constitué des h bits de poids forts de K avec 2h =N + 1 et le mot B soit constitué des (k-h) bits de poids faibles restant, les moyens de multiplexage du circuit de commande d'une colonne comportant: - un circuit décodeur binaire n bits 1 parmi 2n relié aux h bascules de ladite colonne qui ont en mémoire les h bits de poids fort, ledit circuit produisant N signaux H0 à HN.1 qui traduisent le codage de H et qui permettent de sélectionner le couple de tensions colonnes (Vi, Vi+1) adapté au niveau de gris à afficher; - un comparateur relié aux (k-h) bits de poids faibles et à un séquenceur apte à fournir l'indice P de la séquence d'adressage à l'intérieur d'un temps ligne codé sur (k-h) bits; - un circuit de logique combinatoire relié aux sorties du circuit décodeur et au comparateur; - N+1 commutateurs analogiques dont les entrées analogiques sont reliées au générateur, les entrées de validation au circuit de logique combinatoire et dont toutes les sorties sont reliées à la colonne correspondante.
4. Dispositif selon la revendication 3, caractérisé en ce que le séquenceur est un compteur (23) dont l'horloge comporte 2(k-h) impulsions par
temps ligne, ce compteur étant initialisé à chaque temps ligne.
5. Dispositif selon la revendication 3, caractérisé en ce que le comparateur (24) effectue la comparaison entre les signaux P et B et délivre un bit de codage E tel que:
P < B => E = 1
P> B=>E=0.
6. Dispositif selon la revendication 3, caractérisé en ce que le circuit de logique combinatoire (25) entre le bit de codage E et les signaux H0 à HN.1 permet d'obtenir les signaux F0 à FN qui pilotent les N+1 commutateurs analogiques, tel que:
F0 = E.H0
F1 = E.Ho + E.H1 Fi = E.Hi.1 + E.Hi
FN.1 = E.HN.2 + E.HN-.1
FN = E.HN-.1
de manière à positionner dans le temps le changement de tension Vi à Vi+ 1.
7. Dispositif selon la revendication 2, caractérisé en ce que le générateur de N + 1 tensions discrètes (14) est constitué d'amplificateurs opérationnels (30) montés en amplificateurs suiveurs, avec des tensions d'entrée
fixées par un pont diviseur résistif (R1, R2,........, RN).
8. Dispositif selon la revendication 7, caractérisé en ce que
dans le cas d'une répartition linéaire des tensions, les résistances (R1, R2,....
RN) du pont diviseur ont toutes la même valeur.
9. Dispositif selon la revendication 2, caractérisé en ce que le générateur de N + 1 tensions discrètes (14) est bâti autour d'un ou plusieurs convertisseurs digitaux analogiques (31), eux-mêmes pilotés par un contrôleur
(32) chargé de calculer les valeurs des N + 1 tensions.
10. Dispositif selon la revendication 2, caractérisé en ce qu'il comprend un circuit palette monochrome ou couleur permettant de gérer le
générateur de tensions discrètes suivant la demande de l'utilisateur.
FR9309022A 1993-07-22 1993-07-22 Procédé et dispositif de commande d'un écran fluorescent à micropointes. Expired - Lifetime FR2708129B1 (fr)

Priority Applications (7)

Application Number Priority Date Filing Date Title
FR9309022A FR2708129B1 (fr) 1993-07-22 1993-07-22 Procédé et dispositif de commande d'un écran fluorescent à micropointes.
CA002128357A CA2128357A1 (fr) 1993-07-22 1994-07-19 Dispositif de commande d'un ecran fluorescent microtip et procede mis en oeuvre
EP94401670A EP0635819B1 (fr) 1993-07-22 1994-07-20 Procédé et dispositif de commande d'un écran fluorescent à micropointes
DE69414771T DE69414771T2 (de) 1993-07-22 1994-07-20 Verfahren und Einrichtung zur Steuerung einer Mikrospitzenanzeigevorrichtung
US08/278,329 US5555000A (en) 1993-07-22 1994-07-21 Process and device for the control of a microtip fluorescent display
JP16976594A JP3969748B2 (ja) 1993-07-22 1994-07-21 マトリックスディスプレイの制御回路および方法
JP2007025721A JP3977412B2 (ja) 1993-07-22 2007-02-05 ディスプレイのコラムを制御する装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9309022A FR2708129B1 (fr) 1993-07-22 1993-07-22 Procédé et dispositif de commande d'un écran fluorescent à micropointes.

Publications (2)

Publication Number Publication Date
FR2708129A1 true FR2708129A1 (fr) 1995-01-27
FR2708129B1 FR2708129B1 (fr) 1995-09-01

Family

ID=9449505

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9309022A Expired - Lifetime FR2708129B1 (fr) 1993-07-22 1993-07-22 Procédé et dispositif de commande d'un écran fluorescent à micropointes.

Country Status (6)

Country Link
US (1) US5555000A (fr)
EP (1) EP0635819B1 (fr)
JP (2) JP3969748B2 (fr)
CA (1) CA2128357A1 (fr)
DE (1) DE69414771T2 (fr)
FR (1) FR2708129B1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1005012A1 (fr) * 1998-11-27 2000-05-31 Pixtech S.A. Adressage numerique d'un écran plat de visualisation

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9404013D0 (en) * 1994-03-02 1994-04-20 Inmos Ltd Current generating unit
US5477110A (en) * 1994-06-30 1995-12-19 Motorola Method of controlling a field emission device
KR100266517B1 (ko) * 1995-07-07 2000-09-15 가네꼬 히사시 전계 방출 냉 캐소드 및 개선된 게이트 구조를 갖는 전자 총
US5867136A (en) * 1995-10-02 1999-02-02 Micron Display Technology, Inc. Column charge coupling method and device
US6118417A (en) * 1995-11-07 2000-09-12 Micron Technology, Inc. Field emission display with binary address line supplying emission current
FR2762704B1 (fr) * 1997-04-25 1999-07-16 Thomson Multimedia Sa Procede d'adressage pour ecran a plasma base sur une repetition de bits sur une ou plusieurs lignes
US6069598A (en) * 1997-08-29 2000-05-30 Candescent Technologies Corporation Circuit and method for controlling the brightness of an FED device in response to a light sensor
US6069597A (en) * 1997-08-29 2000-05-30 Candescent Technologies Corporation Circuit and method for controlling the brightness of an FED device
US5898415A (en) * 1997-09-26 1999-04-27 Candescent Technologies Corporation Circuit and method for controlling the color balance of a flat panel display without reducing gray scale resolution
US6169529B1 (en) 1998-03-30 2001-01-02 Candescent Technologies Corporation Circuit and method for controlling the color balance of a field emission display
JP2000306532A (ja) * 1999-04-22 2000-11-02 Futaba Corp 多重アノードマトリックス方式蛍光表示管、およびその駆動装置
JP2001109421A (ja) * 1999-10-04 2001-04-20 Matsushita Electric Ind Co Ltd 表示パネルの階調駆動方法および駆動装置
US6587086B1 (en) 1999-10-26 2003-07-01 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device
US6639605B2 (en) * 1999-12-17 2003-10-28 Koninklijke Philips Electronics N.V. Method of and unit for displaying an image in sub-fields
JP3681121B2 (ja) 2001-06-15 2005-08-10 キヤノン株式会社 駆動回路及び表示装置
JP3647426B2 (ja) 2001-07-31 2005-05-11 キヤノン株式会社 走査回路及び画像表示装置
US20030058196A1 (en) * 2001-09-26 2003-03-27 Hansen Ronald L. Method for reducing power consumption in field emission display devices by efficiently controlling column driver output voltage
JP3697412B2 (ja) * 2001-12-27 2005-09-21 株式会社東芝 電子ビーム発生装置
JP2004004788A (ja) * 2002-04-24 2004-01-08 Seiko Epson Corp 電子素子の制御回路、電子回路、電気光学装置、電気光学装置の駆動方法、及び電子機器、並びに電子素子の制御方法
JP4123037B2 (ja) * 2002-04-24 2008-07-23 セイコーエプソン株式会社 電気光学装置及びその駆動方法、並びに電子機器
JP3679784B2 (ja) * 2002-06-13 2005-08-03 キヤノン株式会社 画像表示素子の変調装置および画像表示装置
JP3715967B2 (ja) 2002-06-26 2005-11-16 キヤノン株式会社 駆動装置及び駆動回路及び画像表示装置
GB0218172D0 (en) * 2002-08-06 2002-09-11 Koninkl Philips Electronics Nv Electroluminescent display device
JP4040454B2 (ja) * 2002-12-27 2008-01-30 キヤノン株式会社 画像表示装置
JP4136670B2 (ja) * 2003-01-09 2008-08-20 キヤノン株式会社 マトリクスパネルの駆動制御装置及び駆動制御方法
JP2005043865A (ja) * 2003-07-08 2005-02-17 Seiko Epson Corp 表示装置の駆動方法及び駆動装置
JP2005157203A (ja) * 2003-11-28 2005-06-16 Tohoku Pioneer Corp 発光表示パネルの駆動装置および駆動方法
JP2005257791A (ja) * 2004-03-09 2005-09-22 Canon Inc 画像表示装置及び画像表示装置の駆動方法
JP2005292804A (ja) 2004-03-10 2005-10-20 Canon Inc 制御装置及び画像表示装置
US7522132B2 (en) 2004-03-17 2009-04-21 Canon Kabushiki Kaisha Image display apparatus
JP4174494B2 (ja) 2004-06-30 2008-10-29 キヤノン株式会社 駆動装置、画像表示装置及びテレビジョン装置
JP2006106147A (ja) * 2004-09-30 2006-04-20 Toshiba Corp 表示装置及び表示方法
FR2880173B1 (fr) * 2004-12-28 2007-05-11 Commissariat Energie Atomique Procede de commande d'un ecran de visualisation matriciel
FR2899991B1 (fr) * 2006-04-14 2009-03-20 Commissariat Energie Atomique Procede de commande d'un dispositif de visualisation matriciel a source d'electrons
FR2907959B1 (fr) * 2006-10-30 2009-02-13 Commissariat Energie Atomique Procede de commande d'un dispositif de visualisation matriciel a source d'electrons a consommation capacitive reduite
JP2009109641A (ja) * 2007-10-29 2009-05-21 Canon Inc 駆動回路、及びアクティブマトリクス型表示装置
JP6247446B2 (ja) * 2013-02-26 2017-12-13 株式会社半導体エネルギー研究所 発光装置の駆動方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0478386A2 (fr) * 1990-09-28 1992-04-01 Sharp Kabushiki Kaisha Circuit de commande d'un dispositif d'affichage
EP0479450A2 (fr) * 1990-10-01 1992-04-08 Raytheon Company Réglage de la luminosité pour un panneau d'affichage plat

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2633764B1 (fr) * 1988-06-29 1991-02-15 Commissariat Energie Atomique Procede et dispositif de commande d'un ecran matriciel affichant des niveaux de gris
JP2951352B2 (ja) * 1990-03-08 1999-09-20 株式会社日立製作所 多階調液晶表示装置
JP2659473B2 (ja) * 1990-09-28 1997-09-30 富士通株式会社 表示パネル駆動回路
JP2695981B2 (ja) * 1990-10-05 1998-01-14 株式会社東芝 液晶表示器駆動電源回路
JPH05100635A (ja) * 1991-10-07 1993-04-23 Nec Corp アクテイブマトリクス型液晶デイスプレイの駆動用集積回路と駆動方法
JP2500417B2 (ja) * 1992-12-02 1996-05-29 日本電気株式会社 液晶駆動回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0478386A2 (fr) * 1990-09-28 1992-04-01 Sharp Kabushiki Kaisha Circuit de commande d'un dispositif d'affichage
EP0479450A2 (fr) * 1990-10-01 1992-04-08 Raytheon Company Réglage de la luminosité pour un panneau d'affichage plat

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1005012A1 (fr) * 1998-11-27 2000-05-31 Pixtech S.A. Adressage numerique d'un écran plat de visualisation
FR2786597A1 (fr) * 1998-11-27 2000-06-02 Pixtech Sa Adressage numerique d'un ecran plat de visualisation

Also Published As

Publication number Publication date
DE69414771T2 (de) 1999-06-10
DE69414771D1 (de) 1999-01-07
FR2708129B1 (fr) 1995-09-01
JP3977412B2 (ja) 2007-09-19
EP0635819B1 (fr) 1998-11-25
US5555000A (en) 1996-09-10
JP2007140552A (ja) 2007-06-07
JPH07181917A (ja) 1995-07-21
EP0635819A1 (fr) 1995-01-25
CA2128357A1 (fr) 1995-01-23
JP3969748B2 (ja) 2007-09-05

Similar Documents

Publication Publication Date Title
EP0635819B1 (fr) Procédé et dispositif de commande d&#39;un écran fluorescent à micropointes
FR2569294A1 (fr) Panneau d&#39;affichage et son procede de commande
EP0597772B1 (fr) Ecran d&#39;affichage matriciel du type multiplexé et son procédé de commande
EP0236198B1 (fr) Ecran d&#39;affichage à matrice active permettant l&#39;affichage de niveaux de gris
FR2892218A1 (fr) Appareil et procede de pilotage d&#39;un dispositif d&#39;affichage a cristaux liquides
US6525709B1 (en) Miniature display apparatus and method
EP1958182B1 (fr) Systeme video comprenant un afficheur matriciel a cristaux liquides a procede d&#39;adressage ameliore
EP3079142A1 (fr) Procédé d&#39;affichage d&#39;images sur un écran matriciel
EP0641475B1 (fr) Procede d&#39;affichage de differents niveaux de gris et systeme de mise en oeuvre de ce procede
EP1771838B1 (fr) Dispositif d&#39;affichage d&#39;images et procede de commande d&#39;un dispositif d&#39;affichage
FR2891941A1 (fr) Circuit et procede d&#39;attaque d&#39;un dispositif d&#39;affichage a cristaux liquides
FR2739712A1 (fr) Procede et appareil de modulation de niveaux de gris d&#39;un affichage matriciel
EP1958183B1 (fr) Afficheur matriciel séquentiel couleur à cristaux liquides
EP2084698B1 (fr) Procede de commande d&#39;un dispositif de visualisation matriciel a source d&#39;electrons a consommation capacitive reduite
FR2580826A1 (fr) Procede et appareil de commande d&#39;un dispositif de modulation optique
EP1677277B1 (fr) Procédé de commande d&#39;un écran de visualisation matriciel
EP2008263B1 (fr) Procede de commande d&#39;un dispositif de visualisation matriciel a source d&#39;electrons
FR2861205A1 (fr) Micro-ecran de visualisation a cristaux liquides
EP0793212B1 (fr) Procédé de commande d&#39;un écran de visualisation d&#39;image affichant des demi-teintes, et dispositif de visualisation mettant en oeuvre le procédé

Legal Events

Date Code Title Description
CD Change of name or company name
GC Lien (pledge) constituted
DG Cancellation of a lien (pledge) due to a juridical decision
TP Transmission of property