FR2642585A1 - Device for shaping frequency analog signals - Google Patents

Device for shaping frequency analog signals Download PDF

Info

Publication number
FR2642585A1
FR2642585A1 FR8901176A FR8901176A FR2642585A1 FR 2642585 A1 FR2642585 A1 FR 2642585A1 FR 8901176 A FR8901176 A FR 8901176A FR 8901176 A FR8901176 A FR 8901176A FR 2642585 A1 FR2642585 A1 FR 2642585A1
Authority
FR
France
Prior art keywords
signal
output
input
comparator
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8901176A
Other languages
French (fr)
Other versions
FR2642585B1 (en
Inventor
Herve Deschamps
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jaeger SA
Original Assignee
Jaeger SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jaeger SA filed Critical Jaeger SA
Priority to FR8901176A priority Critical patent/FR2642585B1/en
Publication of FR2642585A1 publication Critical patent/FR2642585A1/en
Application granted granted Critical
Publication of FR2642585B1 publication Critical patent/FR2642585B1/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/08Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
    • H03K5/082Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold
    • H03K5/086Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold generated by feedback
    • H03K5/088Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold generated by feedback modified by switching, e.g. by a periodic signal or by a signal in synchronism with the transitions of the output signal

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

The present invention relates to a device for shaping a frequency analog signal comprising a comparator 10 which receives on a first input 12 an input signal to be shaped and which receives on a second input 14 a reference threshold V.ANA, sampling means 600, 654, D4 which sample the signal available at the output of the comparator, and means defining the reference threshold which include: a network 100 able to transform a digital signal TODAC which it receives at input into a reference analog signal V.ANA available on its output, linked to the reference input 14 of the comparator 10, digital register means 300 which contain a number of X bits representing the reference threshold, a gated circuit 200 placed between the input of the network 100 and the output of the register means 300, in order selectively to apply the signal available in the register means 300 to the input of the network 100, adder/subtractor means 400 able to increment/decrement the contents of the register means 30, and logic means 500 responsive to the level detected at the output of the comparator 10 and which monitor the register means 300, the gated circuit 200 and the adder/subtractor means 400.

Description

La présente invention concerne un dispositif de mise en forme de signaux analogiques fréquentiels. The present invention relates to a device for shaping analog frequency signals.

Dans le cadre de la présente invention, la mise en forme de signaux analogiques fréquentiels consiste à transformer les signaux analogiques en signaux logiques carrés, basculant entre deux niveaux, de même fréquence que les signaux analogiques. In the context of the present invention, the shaping of analog frequency signals consists in transforming the analog signals into square logic signals, switching between two levels, of the same frequency as the analog signals.

La mise en forme a donc pour but d'éliminer tous signaux parasites de faible amplitude éventuellement superposés au signal utile. The purpose of the shaping is therefore to eliminate any parasitic signals of low amplitude possibly superimposed on the useful signal.

Selon la présente invention la mise en forme de signaux est réalisée à l'aide d'un dispositif qui comprend - un comparateur qui reçoit sur une première entrée, un signal d'entrée à mettre en forme et qui reçoit sur une seconde entrée un seuil de référence, - des moyens d'échantillonnage, qui échantillonnent le signal disponible à la sortie du comparateur, et - des moyens définissant le seuil de référence qui comportent
. un réseau apte à transformer un signal numérique qu'il reçoit en
entrée en un signal analogique de référence disponible sur sa sortie,
reliée à l'entrée de référence du comparateur,
.des moyens à registre numérique qui contiennent un nombre de X bits
représentant le seuil de référence,
. un circuit à portes placé entre l'entrée du réseau et la sortie des
moyens à registre, pour appliquer sélectivement le signal disponible
dans les moyens à registre sur l'entrée du réseau,
. des moyens additionneurs/soustracteurs aptes à incrémenterl
décrémenter le contenu des moyens à registre, et
. des moyens logiques sensibles au niveau détecté en sortie du
comparateur qui contrôlent les moyens à registre, le circuit à portes et
les moyens additionneurs/soustracteurs.
According to the present invention the shaping of signals is carried out using a device which comprises - a comparator which receives on a first input, an input signal to be shaped and which receives on a second input a threshold of reference, - sampling means, which sample the signal available at the output of the comparator, and - means defining the reference threshold which comprise
. a network capable of transforming a digital signal which it receives into
input into an analog reference signal available on its output,
connected to the comparator reference input,
.digital register means which contain a number of X bits
representing the reference threshold,
. a door circuit placed between the entry of the network and the exit of
register means for selectively applying the available signal
in the register means on the network entry,
. adding / subtracting means capable of incrementing
decrement the content of the register means, and
. logic means sensitive to the level detected at the output of the
comparator which controls the register means, the door circuit and
the adding / subtracting means.

D'autres caractéristiques, buts et avantages de la présente Invention apparaîtront à la lecture de la description détaillée qui va s-Xxre et er. regard des dessins annexés, donnés à titre d'exemples non limitatifs et sur lesqueis - la figure I représente une vue générale schématique, sous forme de blocs fonctionnels, d'un dispositif conforme à un premier mode de réalisation de la présente invention, - la figure 2 représente une table de vérité d'un signal FORSAX qui commande le circuit à portes, - la figure 3 représente une table de vérité de signaux POM et NOC qui commandent respectivement les moyens additionneurs-soustracteurs et ies moyens à registre, - ia figure ; illustre schématiquement les principaux événements ;;nterx enant au cours de chaque période d'échantillonnage, - a figure 5 représente un exemple de réalisation des moyens logiques, - la figure 6 représerte un exemple de réalisation des moyens ad.tAonneursZsoustracteurs.  Other characteristics, aims and advantages of the present invention will appear on reading the detailed description which will be given. look at the appended drawings, given by way of nonlimiting examples and on which: - Figure I represents a general schematic view, in the form of functional blocks, of a device according to a first embodiment of the present invention, - the FIG. 2 represents a truth table of a FORSAX signal which controls the gate circuit, - FIG. 3 represents a truth table of POM and NOC signals which respectively control the adder-subtractor means and the register means, - the figure ; schematically illustrates the main events ;; nterx enant during each sampling period, - a figure 5 represents an example of realization of the logical means, - figure 6 represents an example of realization of the means ad.tAonneursZsoustracteurs.

- la figure 7 représente un exemple de réalisation du réseau, - la figure S représente un chronogramme de signaux obtenus à l'aide du dispositif conforme au premier mode de réalisation, - la figure 9 représente une vue générale schématique, sous forme de blocs fonctionnels, d'un dispositif perfectionné conforme à un second mode de réalisation de la présente invention, apte à traiter deux signaux d entrée, - la figure 10 représente un exemple de réalisation de moyens définissant le seuil de référence pour le dispositif illustré sur la figure 9, - la figure 11 représente un chronogramme des signaux obtenus avec le dispositif conforme au second mode de réalisation, - la figure 12 représente schématiquement un module permettant si nécessaire de remettre le seuil de référence à zéro, - la figure 13 représente schématiquement un module de sortie du dispositif, et - la figure 14 représente schématiquement des moyens définissant les différents signaux d'horloge à partir d'un signal d'horloge interne.- Figure 7 shows an exemplary embodiment of the network, - Figure S represents a timing diagram of signals obtained using the device according to the first embodiment, - Figure 9 shows a general schematic view, in the form of functional blocks , of an improved device according to a second embodiment of the present invention, capable of processing two input signals, - Figure 10 shows an exemplary embodiment of means defining the reference threshold for the device illustrated in Figure 9 , - Figure 11 shows a timing diagram of the signals obtained with the device according to the second embodiment, - Figure 12 shows schematically a module allowing if necessary to reset the reference threshold to zero, - Figure 13 shows schematically a module of output of the device, and - Figure 14 schematically represents means defining the different h signals clock from an internal clock signal.

PREMIER MODE DE REALISATION : MISE EN FORME D'UN SEUL
SIGNAL D'ENTREE
Le dispositif représenté sur la figure I comprend un comparateur 10 et des moyens S définissant un seuil de référence.
FIRST EMBODIMENT: FORMATION OF A SINGLE
ENTRY SIGNAL
The device shown in FIG. I comprises a comparator 10 and means S defining a reference threshold.

Le comparateur 10 reçoit sur une première entrée 12, non inverseuse, un signal d'entrée à mettre en forme. Comparator 10 receives on a first non-inverting input 12 an input signal to be shaped.

Le seuil de référence issu des moyens S est appliqué à la seconde entrée 14, inverseuse, du comparateur 10. The reference threshold from the means S is applied to the second inverting input 14 of the comparator 10.

Le comparateur 10 délivre à sa sortie 16 un signal de niveau haut si l'amplitude du signal d'entrée est supérieure au seuil de référence. Inversement le comparateur 10 délivre à sa sortie 16 un signal de niveau bas si l'amplitude du signal d'entrée est inférieure au seuil de référence. Comparator 10 delivers at its output 16 a high level signal if the amplitude of the input signal is greater than the reference threshold. Conversely, the comparator 10 delivers at its output 16 a low level signal if the amplitude of the input signal is less than the reference threshold.

Le signal obtenu à la sortie du comparateur lo est échantillonné par un signal D4. Ce signal D4 est généré par des moyens d'horloge représentés schématiquement sur la figure 14 à partir d'un signal d'horloge interne H. Interne. The signal obtained at the output of comparator lo is sampled by a signal D4. This signal D4 is generated by clock means represented schematically in FIG. 14 from an internal clock signal H. Internal.

Comme indiqué précédemment, les moyens S définissant le seuil de référence comprennent un réseau 100, un circuit à portes 20ru, des moyens à registre 300, des moyens additionneurs/soustracteurs 400 et des moyens logiques 500. Ces moyens logiques 500 sont sensibles au niveau détecté sur la sortie 16 du comparateur 10 au cours de trois périodes d'échantillonnage consécutives. As indicated above, the means S defining the reference threshold comprise a network 100, a gate circuit 20ru, register means 300, adder / subtractor means 400 and logic means 500. These logic means 500 are sensitive to the level detected on the output 16 of the comparator 10 during three consecutive sampling periods.

Le signal échantillonné disponible à la sortie 16 du comparateur 10 à un instant donné est référencé KN. The sampled signal available at output 16 of comparator 10 at a given time is referenced KN.

Les signaux échantillonnés disponibles à la sortie 16 du comparateur 10 au cours des deux périodes d'échantillonnage imme- diatement antérieures sont référencées KN - 1 et KN - 2. Ces deux derniers signaux sont mémorisés respectivement dans des registres 600, 65r au rythme ni signal d'échantillonnage D4. The sampled signals available at the output 16 of the comparator 10 during the two immediately preceding sampling periods are referenced KN - 1 and KN - 2. These last two signals are stored respectively in registers 600, 65r at the rhythm or signal sampling D4.

Le réseau 100 a pour fonction de définir à sa sortie le seuil de référence approprié. Sa sortie 152 est reliée à l'entrée de référence 14 du comparateur 13. Plus précisément le réseau 100 a pour fonction de transformer un signal numérique TODAC de X bits qu'il reçoit sur ses entrées 101, en un signal analogique de référence V. ANA, disponible sur sa sortie 102. Le réseau 100 peut ainsi définir 2X seuils de référence prédétermines.  The function of network 100 is to define at its output the appropriate reference threshold. Its output 152 is connected to the reference input 14 of the comparator 13. More precisely, the network 100 has the function of transforming a digital signal TODAC of X bits which it receives on its inputs 101, into an analog signal of reference V. ANA, available on its output 102. The network 100 can thus define 2X predetermined reference thresholds.

De préférence, le réseau 100 est formé d'un réseau résistif qui reçoit sur son entrée 101 un mot numérique A de commande de X bits (correspondant aJ signal TODAC) et délivre à sa sortie 102 un seuil de A référence analogique V. ANA égal à B x CA. Le terme B détermine le seuil analogique minimal, obtenu lorsque égale 5. A titre d'exemple B égaie 114mV. De préférence C égale 1,4. Dans ce cas, les 2X seuils de référence corresoonden à une suite de progression géométrique 1,.  Preferably, the network 100 is formed of a resistive network which receives on its input 101 a digital word A of command of X bits (corresponding to the signal TODAC) and delivers at its output 102 a threshold of A analog reference V. ANA equal at B x CA. The term B determines the minimum analog threshold, obtained when equal 5. For example B equalizes 114mV. Preferably C equals 1.4. In this case, the 2X reference thresholds correspond to a sequence of geometric progression 1,.

Le réseau 130 peut générer le signal VANA à partir du signal numérique TO flAC sur la base d'une relation différente de celle indiquée ci-dess s. par exemple une fonction linéaire. Dans ce dernier cas, les 2X seuls de référence sont alors équidistants 2 à 2. The network 130 can generate the VANA signal from the digital signal TO flAC on the basis of a relationship different from that indicated below. for example a linear function. In the latter case, the only 2X of reference are then equidistant 2 to 2.

On a représenté sur la figure 7 un exemple de réalisation d'un réseau 100.  FIG. 7 shows an exemplary embodiment of a network 100.

Selon le mode de réalisation représenté sur cette figure 7, le réseau 100 comprend 9 résistances référencées R 110 à R 118, reliées en série entre deux bornes d'alimentation CRN et VRF, dont l'origine sera explicitée par la suite. According to the embodiment shown in this FIG. 7, the network 100 includes 9 resistors referenced R 110 to R 118, connected in series between two supply terminals CRN and VRF, the origin of which will be explained below.

La sortie 102 du réseau 100 délivre le signal analogique V.ANA comme indiqué précédemment. Cette sortie 102 du réseau 100 est reliée aux points intermédiaires du pont résistif diviseur R110 à R118 par un réseau d'interrupteurs transistorisés S120 à S133.  The output 102 of the network 100 delivers the analog signal V.ANA as indicated previously. This output 102 of the network 100 is connected to the intermediate points of the dividing resistive bridge R110 to R118 by a network of solid-state switches S120 to S133.

Ces interrupteurs Sol20 à S133 sont commandés par le signal TODAC à X bits issu du circuit à portes 205.  These switches Sol20 to S133 are controlled by the X-bit TODAC signal from the gate circuit 205.

Selon le mode de réalisation illustré le mot TODAC a trois bits référencés respectivement TODAC 0, TODAC I et TODAC 2. According to the illustrated embodiment, the word TODAC has three bits referenced respectively TODAC 0, TODAC I and TODAC 2.

On notera que certains des interrupteurs transistorisés
S 120 à S 133 sont commandés par un bit complémenté du signal TODAC.
Note that some of the solid state switches
S 120 to S 133 are controlled by a bit complemented by the TODAC signal.

Ce complément est obtenu en sortie d'inverseurs 140, 141, 142 respectivement.This complement is obtained at the output of inverters 140, 141, 142 respectively.

La disposition du réseau d'interrupteurs transistorisés représentée sur la figure 7 correspond à une disposition particulière préférentielié mais non limitative. De nombreuses autres configurations sont envisageables. Pour cette raison les interconnexions du réseau d'interrupteurs transistorisés ne seront pas décrites plus en détail par la suite,
L'homme de l'art comprendra alsément que le réseau 150 représenté sur la figure 7 permet de transformer le signal numérique TOD.4C de X bits en un signal analogique de référence V.ANA.
The arrangement of the network of solid-state switches shown in FIG. 7 corresponds to a particular preferential but non-limiting arrangement. Many other configurations are possible. For this reason, the interconnections of the network of solid-state switches will not be described in more detail below,
Those skilled in the art will understand that the network 150 shown in FIG. 7 makes it possible to transform the digital signal TOD.4C of X bits into an analog reference signal V.ANA.

De préférence, les valeurs de résistance R 115 à R 118 et la structure du réseau d'interrupteurs transistorisés sont choisies de telle sorte que l'amplitude du signal analogique de référence V.ANA évolue selon une loi non linéaire en fonction du signal TODAC, par exemple une progression géométrique de rapport constant. Preferably, the resistance values R 115 to R 118 and the structure of the network of solid-state switches are chosen such that the amplitude of the analog reference signal V.ANA evolves according to a non-linear law as a function of the signal TODAC, for example a geometric progression of constant ratio.

Selon un mode de réalisation particulier non limitatif les résistances R 110 à R 118 peuvent prendre respectivement les valeurs suivantes : 18000 ohms, 3430 ohms, 2450 ohms, 1750 ohms, 125G ohms, 892 ohms, 638 ohms, 455 ohms et 1140 ohms. According to a particular nonlimiting embodiment, the resistors R 110 to R 118 can respectively take the following values: 18000 ohms, 3430 ohms, 2450 ohms, 1750 ohms, 125G ohms, 892 ohms, 638 ohms, 455 ohms and 1140 ohms.

En outre, selon ia présente invention, pour permettre de traiter des signaux d'entrée d'amplitude positive ou négative, le réseau IOO est de préférence adapté pour permettre de choisir en conséquence le sens d'évolution du signal analogique V. ANA, c'est-à-dire d'autoriser soit une croissance, soit une décroissance du signai de référence analogique V.ANA lorsque le signal numérique entrée TODAC croit.  In addition, according to the present invention, to allow input signals of positive or negative amplitude to be processed, the IOO network is preferably adapted to allow the direction of evolution of the analog signal V. ANA, c to be chosen accordingly. that is, to authorize either an increase or a decrease in the analog reference signal V.ANA when the digital signal input TODAC increases.

Le sens de l'évolution du signal analogique de référence V..ANA est choisi par le signai CRN précité appliqué à l'une des extremités du pont résistif RI 10 à RI 18, et qui évolue entre deux états logiques haut et bas. Le niveau logique haut correspond de préférence à un potentiel de 5 volts, tandis que le niveau logique bas du signal CRN correspond à un potentiel de masse. En outre, le potentiel VRF appliqué à la seconde extrémité du pont résistif R 111 à R 118 est défini par un second pont résistif R 159, R 151, R 152, deux interrupteurs transis torisés S 153. S 154, un Inverseur 155 et un amplificateur suiveur 156. The direction of evolution of the analog reference signal V..ANA is chosen by the aforementioned signal CRN applied to one of the ends of the resistive bridge RI 10 to RI 18, and which evolves between two high and low logic states. The high logic level preferably corresponds to a potential of 5 volts, while the low logic level of the signal CRN corresponds to a ground potential. In addition, the potential VRF applied to the second end of the resistive bridge R 111 to R 118 is defined by a second resistive bridge R 159, R 151, R 152, two torised transistors S 153. S 154, an inverter 155 and a follower amplifier 156.

Les résistances R 150 à R 152 sont connectées en série entre un potentiel d'alimentation positive VDD ( 5 volts de préférence) et la masse. L'entrée non inverseuse de l'amplificateur 156 est reliée au point commun aux résistances R 150 et R 151 par l'intermédiaire de l'interrupteur commandé S 153. Celui-ci reçoit sur son entrée de commande le signal CRN complémenté par l'inverseur 155. Resistors R 150 to R 152 are connected in series between a positive supply potential VDD (preferably 5 volts) and ground. The non-inverting input of the amplifier 156 is connected to the common point of the resistors R 150 and R 151 by means of the controlled switch S 153. The latter receives on its control input the signal CRN supplemented by the inverter 155.

L'entrée non Inverseuse de l'amplificateur 156 est également reliée au point commun aux résistances R 151, R 152 par l'intermédiaire de l'interrupteur transistorisé S 154. Celui-ci est commandé directement par le signal CRN. La sortie de l'amplificateur 156 est rebouclée sur son entrée Inverseuse pour former un étage suiveur. Le signai VRF appliqué à ia seconde extrémité du pont diviseur résistif R 115 à R i18 est disponible à la sortie de l'amplificateur 156. The non-inverting input of the amplifier 156 is also connected to the common point of the resistors R 151, R 152 by means of the transistorized switch S 154. This is controlled directly by the signal CRN. The output of amplifier 156 is looped back to its Inverting input to form a follower stage. The VRF signal applied to the second end of the resistive divider bridge R 115 to R i18 is available at the output of the amplifier 156.

A titre d'exemple non limitatif, les résistances R 150,
R 151 et R 152 peuvent avoir respectivement les valeurs suivantes 2000 ohms, 1000 ohms et 2G03 ohms.
By way of nonlimiting example, the resistors R 150,
R 151 and R 152 can have the following values respectively 2000 ohms, 1000 ohms and 2G03 ohms.

Ainsi, en prenant les valeurs précitées VDD = +5 volts et
CRN évoluant entre ;5 et O volts, le pont résistif R 110 à R 118 est alimenté en * 3 volts (CRN = ç 5 et VRF = +2) lorsque CRN est au niveau logique haut, et inversement est alimenté en -3 volts (CRN = G et
VRF = 3) lorsque le signal CRN est au niveau logique bas.
So, taking the above values VDD = +5 volts and
CRN evolving between; 5 and 0 volts, the resistive bridge R 110 to R 118 is supplied with * 3 volts (CRN = ç 5 and VRF = +2) when CRN is at high logic level, and conversely is supplied with -3 volts (CRN = G and
VRF = 3) when the CRN signal is at low logic level.

Les moyens à registre 300 ont pour fonction de définir un mot Ao de X bits. A titre d'exemple X égale 3. Dans ce cas, les moyens à registre peuvent être formés de 3 registres à 1 bit. The register means 300 have the function of defining an Ao word of X bits. By way of example X equals 3. In this case, the register means can be formed from 3 1-bit registers.

Les moyens à registre 305 sont pilotés par le signal d'horloge D4. Ils peuvent être remis à zéro par un signal RAZ. Le contenu des moyens à registre 300 peut être incrementé ou décrémenté par les moyens additlonneurs/soustracteurs 400. Cependant, la validation d'une entrée de commande, référencée NOC sur la figure 1, reliée aux moyens logiques 500 interdit toute modification du contenu des moyens à registre 300. Selon une convention arbitraire, on supposera par la suite que toute modification du contenu des moyens à registre 300 est interdite lorsque le signal NOC est au niveau logique haut. The register means 305 are controlled by the clock signal D4. They can be reset by a RESET signal. The content of the register means 300 can be incremented or decremented by the additron / subtractor means 400. However, the validation of a command entry, referenced NOC in FIG. 1, connected to the logic means 500 prohibits any modification of the content of the means to register 300. According to an arbitrary convention, it will subsequently be assumed that any modification of the content of the means to register 300 is prohibited when the signal NOC is at the high logic level.

Le circuit à portes 200 est intercalé entre la sortie 302 des moyens à registre 300 et l'entrée 101 du réseau 100. The gate circuit 200 is interposed between the output 302 of the register means 300 and the input 101 of the network 100.

Le circuit à portes 200 est conçu pour appliquer sélectivement sur le réseau 100 le mot Ao de commande contenu dans les moyens à registre 300. Pour cela, le circuit à portes 200 est commandé par un signal FORSAX généré par les moyens logiques 500. The door circuit 200 is designed to selectively apply the command word Ao contained in the register means 300 to the network 100. For this, the door circuit 200 is controlled by a FORSAX signal generated by the logic means 500.

Selon une convention arbitraire, lorsque le signal FORSAX est au niveau logique bas, le circuit à portes 200 bloque le signal Ao issu des moyens à registre 300 et applique au réseau 100 un mot de commande AI- correspondant au niveau logique bas. Par conséquent, le réseau 100 applique sur le comparateur 10 un seuil de référence minimal
B.
According to an arbitrary convention, when the FORSAX signal is at the low logic level, the gate circuit 200 blocks the signal Ao coming from the register means 300 and applies to the network 100 a control word AI- corresponding to the low logic level. Consequently, the network 100 applies a minimum reference threshold to the comparator 10
B.

Par contre lorsque le signal FORSAX est au niveau logique haut, le circuit à portes 200 applique le mot de commande Ao issu des moyens à registre 300 sur le réseau 110. Par conséquent, le réseau 100 Ao applique sur le comparateur 10 un seuil de référence B x C
Le circuit à portes 200 peut être formé simplement de X portes à deux entrées qui reçoivent chacune sur une première de leurs entrées le signal FORSÂX et qui reçoivent respectivement sur leur seconde entrée l'un des bits issus des moyens à registre 300.
On the other hand, when the FORSAX signal is at the high logic level, the gate circuit 200 applies the control word Ao coming from the register means 300 on the network 110. Consequently, the network 100 Ao applies on the comparator 10 a reference threshold B x C
The gate circuit 200 can be simply formed of X gates with two inputs which each receive a FORSÂX signal on a first of their inputs and which respectively receive on their second input one of the bits from the register means 300.

Les moyens additlonneurs/soustracteurs 455 ont leur entrée 451 et leur sortie 452 (chacune à X bits) reliées respectivement à la sortie 302 et à l'entrée 301 des moyens à registre 350. Ils sont pilotés par un signal POM généré par les moyens logiques 500. The adding / subtracting means 455 have their input 451 and their output 452 (each with X bits) connected respectively to the output 302 and to the input 301 of the register means 350. They are controlled by a POM signal generated by the logic means 500.

Selon une convention arbitraire, lorsque le signal POM est au niveau logique bas les moyens 450 incrémentent le contenu des moyens à registre 355 de D unités, par exemple une unité. En revanche, lorsque le signal POM est au niveau logique haut les moyens 400 décrémentent le contenu des moyens à registre 30G de E unités. Très avantageusement, E correspond à deux unités. Ainsi, si C égale 1,4 , la décrémentation du contenu des moyens à registre 300 de deux unités revient à diviser le seuil de référence par
On a représenté sur la figure 6 un exemple de réalisation non limitatif des moyens additionneurs/soustracteurs 405.
According to an arbitrary convention, when the POM signal is at a low logic level, the means 450 increment the content of the register means 355 by D units, for example one unit. On the other hand, when the POM signal is at the high logic level, the means 400 decrement the content of the register means 30G by E units. Very advantageously, E corresponds to two units. Thus, if C equals 1.4, decreasing the content of the register means 300 by two units amounts to dividing the reference threshold by
FIG. 6 shows an example of a non-limiting embodiment of the adding / subtracting means 405.

Selon le mode de réalisation représenté sur la figure 6, les moyens 400 comprennent 9 portes NAND à deux entrées 451 à 409, trois portes NOR 410 à 412. trous inverseurs 413 à 415 et trois portes 416, 417, L18 qui réunissent deux fonctions ET à deux entrées dont les sorties sont combinées selon la fonction logique N.AND.  According to the embodiment shown in FIG. 6, the means 400 include 9 NAND doors with two inputs 451 to 409, three NOR doors to 412. reversing holes 413 to 415 and three doors 416, 417, L18 which combine two AND functions with two inputs whose outputs are combined according to the logic function N.AND.

Les entrées 451 des moyens 400 sont formés d'un bus à trois fils référencés respectivement seuil O, seuil 1 et seuil 2 dans le sens des poids croissants des bits issus des moyens à registre 300. The inputs 451 of the means 400 are formed of a three-wire bus referenced respectively threshold O, threshold 1 and threshold 2 in the direction of the increasing weights of the bits originating from the register means 300.

Les sorties 402 des moyens 400 sont formés également d'un bus à trois fils référencés respectivement DO, Dl et D2 dans le sens de poids croissant des bits. The outputs 402 of the means 400 are also formed of a three-wire bus referenced respectively DO, Dl and D2 in the direction of increasing weight of the bits.

Le mode de réalisation représenté sur la figure 6 correspond à un mode de réalisation particulier non limitatif. D'autres configurations sont envisageables. Pour cette raison le mode de réalisation particulier de la figure 6 ne sera pas décrit plus en détail par la suite.  The embodiment shown in Figure 6 corresponds to a particular embodiment without limitation. Other configurations are possible. For this reason, the particular embodiment of FIG. 6 will not be described in more detail below.

On notera que les moyens 400 sont adaptés pour définir une butée supérieure égale à 7, si cet état est déjà atteint et que le signal POM commande malgré tout une lncrémentatlon, et inversement sont adaptés pour définir une butée inférieure égale à 0, si cet état est déjà atteint mais que malgré tout le signal POM commande une décrémentatlon. It will be noted that the means 400 are adapted to define an upper stop equal to 7, if this state is already reached and that the POM signal nevertheless commands an incrementation, and conversely are adapted to define a lower stop equal to 0, if this state is already reached but that despite everything the POM signal commands a decrement.

On a représenté sur la figure 5 un exemple de réalisation des moyens logiques 500. Ceux-ci comprennent deux inverseurs 51û, 512, une porte NOR à deux entrées 513, une porte NAND 514 à deux entrées et une porte OU exclusif 515 à deux entrées. FIG. 5 shows an exemplary embodiment of the logic means 500. These include two inverters 51û, 512, a NOR gate with two inputs 513, a NAND gate 514 with two inputs and an exclusive OR gate 515 with two inputs .

Le signal KN - 2 issu du registre 650 est appliqué à i'entrée de l'inverseur- 510.  The signal KN - 2 from register 650 is applied to the input of the inverter - 510.

Les entrées de la porte 513 reçoivent respectivement le signal KN-1 et le signal issu de l'inverseur 510. The inputs of gate 513 respectively receive the signal KN-1 and the signal from the inverter 510.

Le signal FORSAX est disponible en sortie de la porte tri3.  The FORSAX signal is available at the output of gate tri3.

La porte 514 reçoit en entrée le signal FORSAX et un signal D3 qui correspond à l'inverse de KN. Sa sortie est reliée à l'entrée de l'inverseur 512.. Gate 514 receives the FORSAX signal and a D3 signal which corresponds to the inverse of KN. Its output is connected to the input of the inverter 512 ..

Le signal POM est disponible à la sortie de cet inverseur 512. The POM signal is available at the output of this inverter 512.

La porte 515 reçoit en entrée les signaux D3 et FORSAX. Gate 515 receives the signals D3 and FORSAX as input.

Le signal NOC est disponible en sortie de la.porte 515.The NOC signal is available at the door 515.

La figure 2 donne la table de vérité du signal FORSAX en fonction des signaux KN - I, KN - 2, contenus respectivement dans les registres 600 et 65G. FIG. 2 gives the truth table of the FORSAX signal as a function of the signals KN-I, KN-2, contained respectively in the registers 600 and 65G.

On notera que le signal FORSAX est au niveau logique haut lorsque KN - 1 est au niveau bas et KN - 2 est au niveau haut. Dans tous les autres cas le signal FORSAX est au niveau logique bas. It will be noted that the FORSAX signal is at the high logic level when KN - 1 is at the low level and KN - 2 is at the high level. In all other cases the FORSAX signal is at low logic level.

La figure 3 donne la table de vérité des signaux NOC et POM en fonction des signaux KN, KN-1, KN-2.  Figure 3 gives the truth table of the NOC and POM signals as a function of the KN, KN-1, KN-2 signals.

On notera que le signal POM est au niveau logique haut iorsque KN et KN-1 sont au niveau logique bas tandis que KN-2 est au niveau logique haut. Dans tous les autres cas le signal POM est au niveau logique bas. Note that the POM signal is at the high logic level when KN and KN-1 are at the low logic level while KN-2 is at the high logic level. In all other cases the POM signal is at low logic level.

Le signal NOC est au niveau logique haut dans 4 cas soit lorsque KN, KN-1, KN-2 sont au niveau logique bas, soit lorsque KN et
KN-2 sont au niveau logique bas tandis que KN-1 est au niveau logique haut, soit lorsque KN et KN-2 sont au niveau logique haut tandis que KN- 1 est au niveau logique bas, soit lorsque K.N-l et KN-2 sont au niveau logique haut a ors que KN est au niveau logique bas. Dans les autres cas, le signal NOC est au niveau logique bas.
The NOC signal is at the high logic level in 4 cases either when KN, KN-1, KN-2 are at the low logic level, or when KN and
KN-2 are at low logic level while KN-1 is at high logic level, either when KN and KN-2 are at high logic level while KN- 1 is at low logic level, or when KN-1 and KN- 2 are at the high logic level while KN is at the low logic level. In the other cases, the NOC signal is at low logic level.

La figure 4 illustre les principaux événements intervenant successivement au cours de chaque période d'échantillonnage. Sur la figure 4. on a représenté arbitrairement 4 périodes d'échantillonnage successives N-2, N-I, N et N 1.  Figure 4 illustrates the main events occurring successively during each sampling period. In FIG. 4, 4 successive sampling periods N-2, N-I, N and N 1 have been represented arbitrarily.

Les périodes d'échantillonnage sont définies par un signal D4 dont la période correspond à la période d'échantillonnage. Le front montant du signal d'horloge DÇ coïncide avec le début de chaque période d'échantillonnage. The sampling periods are defined by a signal D4 whose period corresponds to the sampling period. The rising edge of the clock signal DÇ coincides with the start of each sampling period.

On a également représenté sur la figure 4 un signal HL. FIG. 4 also shows an HL signal.

Celui-cl a la même période que le signal fl4, mais un rapport cyclique inférieur à I. Le front montant du signal HL intervint au trois-quart de chaque période d'échantillonnage. Le front descendant du signal HL coïncide avec le front montant du signal D4 suivant. This has the same period as the signal fl4, but a duty cycle of less than I. The rising edge of the signal HL occurred at three-quarters of each sampling period. The falling edge of the HL signal coincides with the rising edge of the next D4 signal.

Les principaux événements intervenant au cours de chaque période d'échantillonnage, comme représenté sur la figure 4 pour la période d'échantillonnage N, sont les suivants. The main events occurring during each sampling period, as shown in Figure 4 for the sampling period N, are as follows.

Après un léger retard consécutif au front montant du signal d'échantillonnage D4, le signal FORSAX défini sur la base des signaux KN-l et KN-2 contenus dans les registres 600 et 650 est appliqué au circuit à portes 20ru, Ainsi, un signal TODAC est présenté à l'entrée du réseau 100 et un seuil analogique de référence \'.ANA approprié est appliqué sur l'entrée 14 du comparateur 10. Si le signal FORSAX est au niveau logique I le seuil analogique appliqué sur le comparateur 10 est minimal et égal à B.Si par contre le signal FORSAX est au niveau logique bas, le seuil appliqué sur le comparateur 10 est défini par le mot
Ao contenu dans les moyens à registre 300, mot Ao qui dépend lul-même des signaux POM et NOC imposés à la fin de la période d'échantillonnage antérieure N-1.
After a slight delay consecutive to the rising edge of the sampling signal D4, the FORSAX signal defined on the basis of the signals KN-1 and KN-2 contained in the registers 600 and 650 is applied to the gate circuit 20ru, Thus, a signal TODAC is presented at the input of network 100 and an analog reference threshold \ '. Appropriate ANA is applied to input 14 of comparator 10. If the FORSAX signal is at logic level I the analog threshold applied to comparator 10 is minimum and equal to B. If on the other hand the FORSAX signal is at the low logic level, the threshold applied to the comparator 10 is defined by the word
Ao contained in the register means 300, word Ao which itself depends on the POM and NOC signals imposed at the end of the previous sampling period N-1.

Par la suite, la sortie du comparateur 10 se stabilise avant apparition du front montant du signal HL. Thereafter, the output of comparator 10 stabilizes before the rising edge of the signal HL appears.

Sur le front montant de ce signal le niveau de sortie du comparateur 10 est mis en mémoire. Plus précisément, selon le mode de réalisation représenté sur les figures annexées, sur le front montant du signal HL on procède à la mémorisation d'un signal D3 qui correspond au complément de la sortie du comparateur 16. On the rising edge of this signal, the output level of comparator 10 is stored in memory. More precisely, according to the embodiment shown in the appended figures, on the rising edge of the signal HL, a signal D3 is stored which corresponds to the complement of the output of the comparator 16.

Pendant que le signal HL est au niveau haut les signaux t;OC et POM obtenus en sortie des portes 512 et 515 se stabilisent. De ce fait, les moyens additionneurs/soustracteurs 400 présentent à l'entrée des moyens à registre 355 un mot Ao adapté à la période d'échantil- ionnage suivante Ntl.  While the signal HL is at the high level the signals t; OC and POM obtained at the output of gates 512 and 515 stabilize. As a result, the adder / subtractor means 400 present at the input of the register means 355 a word Ao adapted to the next sampling period Ntl.

Sur le front montant du signal d'échantillonnage D4 de la période d'échantillonnage Ni l,. le circuit assure d'une part le transfert du contenu KN-1 du registre d'état 600 dans le registre d'état 650 et de
KN dans le registre d'état 60G, d'autre part, l'évolution des moyens 300 sur la base des signaux NOC et POM définis précédemment Par la suite, mais avec un léger retard après le front montant du signal d'échantillonnage D4, un nouveau signal FORSAX est présenté sur le circuit à portes 200 et une nouvelle valeur de seuil analogique V.ANA résultante est présentée au comparateur 10.
On the rising edge of the sampling signal D4 of the sampling period Ni l ,. on the one hand, the circuit ensures the transfer of the KN-1 content from the status register 600 to the status register 650 and from
KN in the state register 60G, on the other hand, the evolution of the means 300 on the basis of the NOC and POM signals defined previously Subsequently, but with a slight delay after the rising edge of the sampling signal D4, a new FORSAX signal is presented on the gate circuit 200 and a new resulting analog V.ANA threshold value is presented to the comparator 10.

Le signal de sortie du dispositif est formé à l'aide d'une combinaison logique des signaux KN - I et KN - 2. Différentes solutions peuvent être retenues pour cela.  The device output signal is formed using a logical combination of the KN - I and KN - 2 signals. Different solutions can be used for this.

Selon une première solution, comme Illustré sur la figure 1. ces signaux KN - I et KN - 2 sont appliqués sur les entrées d'une porte Ot exclusif 755 qui attaque une bascule 752 cadencée par le signal d'horloge D4. Le signal de sortie est disponible sur la bascuie 702. According to a first solution, as illustrated in FIG. 1. these signals KN - I and KN - 2 are applied to the inputs of an exclusive Ot gate 755 which attacks a flip-flop 752 clocked by the clock signal D4. The output signal is available on the 702 scale.

Selon une seconde solution, comme représenté sur la figure 5, en traits interrompus, la porte OU exclusif 700 peut être remplacée par une porte NANTI 525 recevant en entrée les signaux KN-I et KN-2 inversés par des Inverseurs 515, 522. According to a second solution, as shown in FIG. 5, in broken lines, the exclusive OR gate 700 can be replaced by a NANTI gate 525 receiving as input the signals KN-I and KN-2 inverted by Inverters 515, 522.

Un tel NAND 525 génère à sa sortie un signal ZZBAR identique au signal Issu de la porte 760 précitée et donc susceptible d'être appliqué sur l'entrée de la bascule 752.  Such a NAND 525 generates at its output a ZZBAR signal identical to the signal from the aforementioned gate 760 and therefore capable of being applied to the input of the flip-flop 752.

On a représenté sur la figure 8 différents signaux explicitant le fonctionnement du dispositif précédemment décrit et illustré sur les figures I à 7. FIG. 8 shows various signals explaining the operation of the device previously described and illustrated in FIGS. 1 to 7.

Sur le haut de la figure 8 on aperçoit un signal d'entrée représenté en trait fort continu, les 8 seuils de référence susceptibles d'être générés par le réseau 115, représentés en traits fins continus (on notera sur la figure 8 l'évolution non linéaire des différents seuil selon un rapport de 1,4). et le seuil de référence généré réellement par le réseau 100, représente en traits mixtes interrompus. On the top of figure 8 we see an input signal represented by a solid continuous line, the 8 reference thresholds likely to be generated by the network 115, represented by solid continuous lines (we will note in evolution 8 nonlinear of the different thresholds according to a ratio of 1.4). and the reference threshold actually generated by the network 100, represents in broken dashed lines.

Les lignes sous-jacentes de la figure 8 représentent respectivement les signaux H interne D4, HL, la sortie du comparateur et les signaux D3, FORSAX, POM, NOC et de sortie du dispositif obtenu sur la bascule 702. The underlying lines of FIG. 8 respectively represent the internal H signals D4, HL, the output of the comparator and the signals D3, FORSAX, POM, NOC and output of the device obtained on the flip-flop 702.

Pendant les périodes d'échantillonnage TO et TI une impulsion parasite apparaît sur le signal d'entrée. Cette Impulsion parasite reste Inférieure au seuil V.ANA. La sortie du comparateur reste au niveau logique bas. En conséquence, les signaux D3 et NOC restent au niveau haut tandis que les signaux FORSAX, POM et de sortie restent au niveau bas. During the sampling periods TO and TI a spurious pulse appears on the input signal. This parasitic pulse remains below the V.ANA threshold. The comparator output remains at the low logic level. As a result, the D3 and NOC signals remain high while the FORSAX, POM and output signals remain low.

Le signal d'entrée franchit le seuil V. ANA pendant la période d'échantillonnage T2. En conséquence, les signaux D3 et NOC passent au niveau bas sur le front montant du signal HL correspondant. The input signal crosses the threshold V. ANA during the sampling period T2. Consequently, the signals D3 and NOC go low on the rising edge of the corresponding HL signal.

De plus, le signal de sortie passe au niveau haut sur le front montant du signal d'horloge D4 initiant la période d'échantillonnage suivante D3. In addition, the output signal goes high on the rising edge of the clock signal D4 initiating the next sampling period D3.

Simultanément, le signal NOC étant passé au niveau bas, ie seuil V. ANA est incrémenté. Le signal restant supérieur au niveau seuil lors de l'apparition du front montant du signal HL pendant la période d'échantillonnage T3, les signaux D3, FORSAX, POM, NOC et de sortie restent identiques à la fin de la période T3. Simultaneously, the signal NOC having passed to the low level, ie threshold V. ANA is incremented. The signal remaining above the threshold level when the rising edge of the signal HL appears during the sampling period T3, the signals D3, FORSAX, POM, NOC and output remain identical at the end of the period T3.

Ainsi, le seuil V. ANA appliqué au comparateur 10 est à nouveau incrémenté sur le front montant du signal D4 initiant la période d'échantillonnage T4. Au cours de celle-ci le signal d'entrée est à nouveau supérieur au seuil lors de l'apparition du front montant du signal HL. Les signaux D3, FORSAX, POM1 NOC et de sortie restent
Identiques à leur état précédent à la fin de la période T4. Le seuil V.ANA appliqué au comparateur 10 et donc à nouveau incrémenté lors de l'apparition du front montant du signal d'échantillonnage D4 initiant la période T5.
Thus, the threshold V. ANA applied to the comparator 10 is again incremented on the rising edge of the signal D4 initiating the sampling period T4. During this the input signal is again greater than the threshold when the rising edge of the signal HL appears. D3, FORSAX, POM1 NOC and output signals remain
Identical to their previous state at the end of the T4 period. The threshold V.ANA applied to the comparator 10 and therefore again incremented on the appearance of the rising edge of the sampling signal D4 initiating the period T5.

Lors de l'apparition du front montant du signal HL pendant cette période T5, le signal d'entrée est par contre inférieur au seuil
V. ANA. Ainsi, sur le front montant dù signal HL les signaux D3 et NOC reviennent au niveau haut Il en résulte que le signal FORSAX passe également au niveau haut après apparition du front montant du signal DG qui initie la période T6.
When the rising edge of the signal HL appears during this period T5, the input signal is on the other hand below the threshold
V. ANA. Thus, on the rising edge of the signal HL, the signals D3 and NOC return to the high level. It follows that the FORSAX signal also goes to the high level after the appearance of the rising edge of the signal DG which initiates the period T6.

De ce fait, au cours de cette période T6 le circuit à portes 2O0 bloque le signal issu des moyens à registre 300. Un seuil minimal est par conséquent appliqué au comparateur 10. Lors de l'apparition du front montant du signal HL pendant cette période T6, le signal d'entrée est supérieur au seuil minimal appliqué. Le signal D3 redescend par conséquent au niveau bas sur le front montant du signal HL. De même, le signal FORSAX redescend au niveau bas sur le front montant du signal
D4 qui Initie la période suivante T7. Le signal NOC étant resté au niveau haut à la fin des périodes T5 et T6, pendant la période T7 le dispositif applique sur l'entrée 14 du comparateur 10 un seuil identique à celui utilisé pendant la période T5.
As a result, during this period T6 the gate circuit 2O0 blocks the signal from the register means 300. A minimum threshold is therefore applied to the comparator 10. When the rising edge of the signal HL appears during this period T6, the input signal is greater than the minimum threshold applied. The signal D3 therefore descends to the low level on the rising edge of the signal HL. Likewise, the FORSAX signal goes down to the low level on the rising edge of the signal.
D4 which Initiates the following period T7. The signal NOC having remained at the high level at the end of the periods T5 and T6, during the period T7 the device applies to the input 14 of the comparator 10 a threshold identical to that used during the period T5.

Sur le front montant du signal HL de la période T7 le signal d'entrée est à nouveau inférieur au seuil. De ce fait, le signal D3 repasse au niveau haut sur le front montant du signal HL. De même, le signal FORSAX repasse au niveau haut sur le front montant du signal D4 qui initie la période T8;
Sur le front montant du signal HL pendant la période T8, le signal d'entrée est détecté inférieur au seuil pour la deuxième fois consécutive. Pour cette raison, le signal POM passe du niveau bas au niveau haut tandis que le signal NOC passe du niveau haut au niveau bas sur le front montant du signal HL. Le signal FORSAX et le signal de sortie redescendent au niveau bas sur le front montant du signal D4 qui initie la période T9.Au début de cette période T9, le signal POM étant passé au niveau haut, tandis que le signal NOC est passé au niveau bas, le contenu des moyens à registre 355 est décrémenté.
On the rising edge of the signal HL of period T7 the input signal is again below the threshold. As a result, the signal D3 returns to the high level on the rising edge of the signal HL. Similarly, the FORSAX signal returns to the high level on the rising edge of the signal D4 which initiates the period T8;
On the rising edge of the signal HL during the period T8, the input signal is detected below the threshold for the second consecutive time. For this reason, the POM signal goes from low level to high level while the NOC signal goes from high level to low level on the rising edge of the HL signal. The FORSAX signal and the output signal descend to the low level on the rising edge of the signal D4 which initiates the period T9. At the start of this period T9, the POM signal having gone high, while the NOC signal has gone to the level low, the content of the register means 355 is decremented.

On définit alors un nouveau seuil qui correspond de préférence à la moite du seuil maximal retenu pendant le traitement. A new threshold is then defined which preferably corresponds to half of the maximum threshold retained during the treatment.

selon les disposit:ons précédemment décrites.according to the arrangements described above.

Le signal POM redescend au niveau bas tandis que le signal
NOC remonte au niveau haut sur le front montant du signal HL de la période T9 consécutive,
Le dispositif est alors prêt pour détecter l'apparition d'une nouvelle impulsion du signal d'entrée dépassant le seuil analogique V.ANA défini au début de la période T9.
The POM signal drops back down while the signal
NOC rises to the high level on the rising edge of the signal HL of the period T9 consecutive,
The device is then ready to detect the appearance of a new pulse of the input signal exceeding the analog threshold V.ANA defined at the start of the period T9.

SECOND MODE DE REALISATION: MISE EN FORME DE DEUX SIGNAUX
D'ENTREE
On a représenté sur la figure 9, sous forme de blocs fonctionnels schématiques, un second mode de réalisation du dispositif conforme à la présente invention apte à traiter simultanément deux signaux d'entrée différents référencés respectivement ENR et ENV.
SECOND EMBODIMENT: FORMATION OF TWO SIGNALS
INPUT
There is shown in Figure 9, in the form of schematic functional blocks, a second embodiment of the device according to the present invention adapted to simultaneously process two different input signals referenced respectively ENR and ENV.

Il suffit pour cela de multiplexer les signaux d'entrée afin d'appliquer alternativement ceux-ci sur le comparateur 10.  It suffices to multiplex the input signals in order to apply them alternately on the comparator 10.

Selon la représentation de la figure 9, les signaux d'entrée
ENR et ENV sont appliqués à des amplificateurs respectifs 25, 30, dont les sorties sont reliées à la même entrée 12 du comparateur 10 par des portes 23, 33, pilotées alternativement à l'état passant par des signaux de multiplexage de phases opposées MUXI et MUX2.
As shown in Figure 9, the input signals
ENR and ENV are applied to respective amplifiers 25, 30, the outputs of which are connected to the same input 12 of the comparator 10 by gates 23, 33, controlled alternately in the state passing by multiplexing signals of opposite phases MUXI and MUX2.

L'amplificateur 30 recevant le signal d'entrée ENV est monté en étage suiveur. Pour cela, le signal ENV est appliqué sur l'entrée non inverseuse de l'amplificateur 30, tandis que la sortie de l'amplificateur 30, dirigée vers la porte commandée 33 est également rebouclée sur son entrée inverseuse. The amplifier 30 receiving the input signal ENV is mounted in the follower stage. For this, the signal ENV is applied to the non-inverting input of the amplifier 30, while the output of the amplifier 30, directed towards the controlled gate 33 is also looped back to its inverting input.

L'amplificateur 20 qui reçoit le signal d'entrée ENR est agencé en étage de gain contrôlé. Pour cela, le signal ENR est appliqué sur l'entrée non inverseuse de l'amplificateur 20. La sortie du même amplificateur 20 est rebouclée sur son entrée inverseuse par une résistance R 21. L'entrée inverseuse de l'amplificateur 20 est reliée à la masse du montage par une résistance R22. De façon connue en soi, le gain de l'amplificateur 25 est ainsi égal à 1 + (R21/R22).
La structure des moyens S définissant le seuil de référence appliqué sur l'entrée 14 du comparateur 10 reste pour l'essentiel identique aux dispositions précédemment décrites en regard des figures I à s.
The amplifier 20 which receives the input signal ENR is arranged in a controlled gain stage. For this, the signal ENR is applied to the non-inverting input of the amplifier 20. The output of the same amplifier 20 is looped back to its inverting input by a resistor R 21. The inverting input of the amplifier 20 is connected to the mounting mass by a resistor R22. In a manner known per se, the gain of the amplifier 25 is thus equal to 1 + (R21 / R22).
The structure of the means S defining the reference threshold applied to the input 14 of the comparator 10 remains essentially identical to the arrangements previously described with reference to Figures I to s.

On retrouve en effet sur la figure 9 un réseau 100, un circuit à portes 200, des moyens à registre 30G, des moyens additionneurs/soustracteurs 400 et des moyens logiques 500. In fact, FIG. 9 shows a network 100, a gate circuit 200, register means 30G, adder / subtractor means 400 and logic means 500.

Il y a lieu cependant de prévoir une paire de registres d'état 650, 650, et X registres de données 300 respectivement pour chacun des signaux d'entrée ENR et ENV. En outre, il est nécessaire de multiplexei ces registres en coincidence avec les signaux MUX1 et MUX2. It is however necessary to provide a pair of status registers 650, 650, and X data registers 300 respectively for each of the input signals ENR and ENV. In addition, it is necessary to multiplex these registers in coincidence with the signals MUX1 and MUX2.

Le signaux MIEUX1 et MU'XI de phases opposées sont formés respectivement d'un signal d'adresse D5 et de son complément, de rapport cyclique égal à 1 et dont la période égale le double de la période du signal d'échantillonnage D4. Le signal D5 et son complément sont également formés par les moyens représentés schématiquement sur la figure 14 à partir du signal H interne.The signals MIEUX1 and MU'XI of opposite phases are respectively formed by an address signal D5 and its complement, with a duty cycle equal to 1 and whose period is twice the period of the sampling signal D4. The signal D5 and its complement are also formed by the means shown schematically in Figure 14 from the internal signal H.

Sur la figure 9, les registres d'état attribués au signal ENR sont référencés 600R et 655R. De même, les registres d'état attribués au signal d'entrée ENV sont référencés 600V et 650V. In FIG. 9, the status registers allocated to the signal ENR are referenced 600R and 655R. Likewise, the status registers assigned to the input signal ENV are referenced 600V and 650V.

Les X registres de données attribués au signal ENR sont référencés 300R et les X registres de données attribués au signal d'entrée ENV sont référencés 305V.  The X data registers allocated to the signal ENR are referenced 300R and the X data registers allocated to the input signal ENV are referenced 305V.

Le signal de sortie du comparateur 1G est appliqué alternativement sur les registres d'état 6GGR et 6G5V par un ensemble de multiplexage 800 piloté par le signal D5. De même, les signaux obtenus en sortie des registres d'état 600R et 650R ou 600V et 655V sont appliqués aux moyens logiques 500 par l'intermédiaire d'un ensemble de multiplexage 815 piloté par le signal D5.  The output signal of the comparator 1G is applied alternately to the status registers 6GGR and 6G5V by a multiplexing assembly 800 controlled by the signal D5. Similarly, the signals obtained at the output of the state registers 600R and 650R or 600V and 655V are applied to the logic means 500 by means of a multiplexing assembly 815 controlled by the signal D5.

De façon comparable le signal NOC et la sortie des moyens additionneurslsoustracteurs 400 sont appliqués alternativement aux moyens à registre 300R et 3G5V respectivement par l'intermédiaire d'un ensemble de multiplexage 820 commandé par le signal d'adresse D5. In a comparable manner, the signal NOC and the output of the adder / subtractor means 400 are applied alternately to the register means 300R and 3G5V respectively via a multiplexing assembly 820 controlled by the address signal D5.

et les sorties des moyens à registre 303R et 300V respectivement sont appliquées sur le circuit à portes 20-0 par l'intermédiaire d'un ensemble de multipiexage 835 piloté également par le signal d'adresse D5. and the outputs of the register means 303R and 300V respectively are applied to the gate circuit 20-0 via a multiplexing assembly 835 also controlled by the address signal D5.

Selon une convention arbitraire, lorsque le signal D5 est au niveau haut, la porte 23 est passante. Le signal d'entrée ENR est traité. According to an arbitrary convention, when the signal D5 is at the high level, the gate 23 is on. The ENR input signal is processed.

Par conséquent, I'ensemble 800 relie la sortie 16 du comparateur au registre 655R. L'ensemble 815 relie les sorties des registres 600R et 650R aux moyens logiques 500. L'ensemble 820 applique le signal NOC et la sortie des moyens additionneurs/soustracteurs 400 sur les moyens à registre 355R. L'ensemble 830 relie la sortie des moyens à registre 300R au circuit à portes 205. Consequently, the assembly 800 connects the output 16 of the comparator to the register 655R. The assembly 815 connects the outputs of the registers 600R and 650R to the logic means 500. The assembly 820 applies the signal NOC and the output of the adder / subtractor means 400 to the register means 355R. The assembly 830 connects the output of the register means 300R to the door circuit 205.

Inversement lorsque le signal D5 est au niveau logique bas, la porte 33 est passante. Le signal ENV est traité. Par conséquent, l'ensemble 800 relie la sortie 16 du comparateur 10 au registre 600V.  Conversely when the signal D5 is at low logic level, the gate 33 is on. The ENV signal is processed. Consequently, the assembly 800 connects the output 16 of the comparator 10 to the register 600V.

L'ensemble 810 relie les sorties des registres 6COV et 650V aux moyens logiques 500. L'ensemble 82G appliq e le signal NOC et la sortie des moyens additionneurs/soustracteurs 405 aux moyens à registre 355V et l'ensemble 830 relie la sortie des moyens à registre 3û5V au circuit à portes 200. The assembly 810 connects the outputs of the registers 6COV and 650V to the logic means 500. The assembly 82G applies the signal NOC and the output of the adder / subtractor means 405 to the register means 355V and the assembly 830 connects the output of the means with register 3û5V to the circuit with doors 200.

On a représenté sur la figure 10 un exemple particulier de réalisation des moyens S illustrés schématiquement sur la figure 9. FIG. 10 shows a particular example of embodiment of the means S illustrated diagrammatically in FIG. 9.

On aperçoit sur la figure 10 un premier bus d'entrée à deux lignes qui véhicule j S signaux-BERBUS 3 et BERBUS 4 issus d'un module représenté schématiquement sur la figure 12 et destinés à remettre à zéro respectivement les moyens à registre 300R ou les moyens à registre 355V si le signal d'entrée ENR ou ENV respectivement n'a pas franchi le seuil associé pendant un temps de temporisation déterminé. We see in Figure 10 a first two-line input bus which carries j S signals-BERBUS 3 and BERBUS 4 from a module shown schematically in Figure 12 and intended to reset the register means 300R or the register means 355V if the input signal ENR or ENV respectively has not crossed the associated threshold for a determined time delay.

On aperçoit également sur la figure 10 un autre bus à 9lignes qui véhicule respectivement des sighaux DO à D7 ainsi que le complément du signal D5.  We also see in Figure 10 another 9-line bus which respectively carries sighaux DO to D7 and the complement of the signal D5.

Les signaux DO, D1 et D2 sont issus des moyens additionneurs/soustracteurs 400 comme indiqué précédemment en regard de la figure 6. The signals DO, D1 and D2 come from the adder / subtractor means 400 as indicated above with reference to FIG. 6.

Les signaux D3, D4, D5 et son complément ont été précédemment décrits. Le signal D6 correspond au signal NOC issu de la porte 515. Le signal D7 correspond à un signal de remise à zéro générale du dispositif. The signals D3, D4, D5 and its complement have been previously described. The signal D6 corresponds to the NOC signal coming from the gate 515. The signal D7 corresponds to a general reset signal of the device.

Le circuit à portes 20O est formé de 3 portes NOR à deux entrées 202, 254, 206. Les portes 202, 204 et 206 reçoivent sur l'une de leurs entrées les signaux issus de l'ensemble 830. Elles reçoivent sur leur seconde entrée le signal FORSAX. Les portes 252, 204 et 206 délivrent à leur sortie les signaux TODAC O, TODAC I et TODAC 2 dirigés vers le réseau 100. Les moyens à registre 300R sont formés de trois bascules D, 302R, 304R et 306R. De façon similaire les moyens à registre 300V sont formés de trois bascules fi, 352V, 304V et 356V. L'ensemble 820 est formé de deux portes NOR 822, 824 associées respectivement aux moyens à registre 300R et aux moyens à registre 300V.La porte 822 reçoit sur Ces entrées le signal NOC (D6) et le complément du signal D5.  The gate circuit 20O is formed by 3 NOR gates with two inputs 202, 254, 206. The gates 202, 204 and 206 receive on one of their inputs the signals coming from the assembly 830. They receive on their second input the FORSAX signal. The gates 252, 204 and 206 deliver at their output the signals TODAC O, TODAC I and TODAC 2 directed to the network 100. The register means 300R are formed by three flip-flops D, 302R, 304R and 306R. Similarly, the register means 300V are made up of three flip-flops, 352V, 304V and 356V. The assembly 820 is formed by two NOR gates 822, 824 associated respectively with the register means 300R and the register means 300V. The gate 822 receives on these inputs the signal NOC (D6) and the complement of the signal D5.

La porte rN associée aux moyens à registre 300V reçoit sur ses entrées le signal NOC (D6) et le signal D5. The gate rN associated with the register means 300V receives on its inputs the signal NOC (D6) and the signal D5.

Les bascules 352R, 304R et 306R sont associées respectivement à des portes 353R, 305R et 307R. Ces portes ont pour fonction d'appliquer sur l'entrée des bascules 302R, 304R et 306R soit la donnée présente en sortie de la même bascule, soit la valeur disponible respectixernent sur la ligne D0, D1 ou D2 du bus. The flip-flops 352R, 304R and 306R are associated respectively with gates 353R, 305R and 307R. These doors have the function of applying to the input of flip-flops 302R, 304R and 306R either the data present at the output of the same flip-flop, or the available value respectively on line D0, D1 or D2 of the bus.

Chacune des portes 303R, 3G5R et 307R réunit deux fonctions ET à deux entrées dont les sorties sont combinées selon la fonction logique NAND. Une première fonction ET de chacune de ces portes reçoit la sorte de la porte de multiplexage 822 et respectivement les signaux DO. D1 et D2. La seconde fonction ET reçoit le complément de la sortie de la porte de multiplexage 822 obtenue par un inverseur 823 et respectivement la sortie complémentée des bascules 352R, 304R et 356R.  Each of the gates 303R, 3G5R and 307R combines two AND functions with two inputs, the outputs of which are combined according to the NAND logic function. A first AND function of each of these gates receives the kind of the multiplexing gate 822 and the DO signals respectively. D1 and D2. The second AND function receives the complement of the output of the multiplexing gate 822 obtained by an inverter 823 and the complemented output of the flip-flops 352R, 304R and 356R respectively.

La sortie des portes 353R, 305R et 307R est rebouclée sur l'entrée des bascules respectivemnet associées. The output of doors 353R, 305R and 307R is looped back to the input of the respective flip-flops associated.

Les bascules 352R, 304R et 306R sont cadencées par le signal d'horloge DL. L'entrée de remise à zéro des bascules 302R, 304R et 306R est reliée à la sortie d'une porte ET 826 qui reçoit sur ses entrées les signaux D7 et BERBUS 3. Ainsi, les bascules 302R, 304R, 306R peuvent être remises à zéro soit lorsqu'une remise à zéro génèrale du dispositif est requise (validation du signal D7), soit lorsque le signal d'entrée ENR n'a pas franchi le seuil associé pendant un délai prédéterminé (validation du signal BERBUS 3). The flip-flops 352R, 304R and 306R are clocked by the clock signal DL. The reset input of flip-flops 302R, 304R and 306R is connected to the output of an ET 826 gate which receives signals D7 and BERBUS 3 on its inputs. Thus, flip-flops 302R, 304R, 306R can be reset to zero either when a general reset of the device is required (validation of signal D7), or when the input signal ENR has not crossed the associated threshold for a predetermined period (validation of signal BERBUS 3).

Les sorties des bascules 302R, 3G4R, 306R, correspondent aux lignes CUBUSO, CUBUSI et CUBUS2.  The outputs of flip-flops 302R, 3G4R, 306R, correspond to the lines CUBUSO, CUBUSI and CUBUS2.

De façon similaire les bascules 352V, 304 V, 36ûV, sont associées respectivement à des portes 303V, 305V, 307V. Les portes 303V, 355V. 357V ont pour- fonction d'appliquer sur l'entrée des bascules 302V, 354V, 3G6V, soit les données disponibles en sortie de ces bascules respectivement, soit les données disponibles sur les lignes D0, Dl et D2 respectivement. Chacune des portes 303V, 305V, 307V, réunit deux fonctions ET à deux entrées dont les sorties sont combinées selon la fonction logique NAND. Similarly, the flip-flops 352V, 304 V, 36uV, are associated respectively with gates 303V, 305V, 307V. Doors 303V, 355V. 357V have the function of applying to the input of flip-flops 302V, 354V, 3G6V, either the data available at the output of these flip-flops respectively, or the data available on lines D0, Dl and D2 respectively. Each of the doors 303V, 305V, 307V, combines two AND functions with two inputs whose outputs are combined according to the NAND logic function.

Une première fonction ET reçoit le signal issu de la porte de multiplexage 824 et respectivement les signaux DO, D1 et D2. Une seconde fonction ET reçoit le complément de la sortie de la porte de multiplexage 824, obtenu grâce à un inverseur 825 et respectivement la sortie complémentée des bascules 3û2V, 304V et 306V. A first AND function receives the signal from the multiplexing gate 824 and the signals DO, D1 and D2 respectively. A second AND function receives the complement of the output of the multiplexing gate 824, obtained by means of an inverter 825 and respectively the complemented output of the flip-flops 3û2V, 304V and 306V.

La sortie des portes 303V, 305V, 307V est rebouclée sur l'entrée des bascules 302 V, 354V et 306 V. Ces bascules sont cadencées par le signal D4. Leur entrée de remise à zéro est reliée à la sortie d'une porte ET 827 qui reçoit en entrée le signal D7 et le signal
BERBUS4. Ainsi, les bascules 3G2V, 304V, 306V sont remises à zéro soit lorsqu'une remise à zéro générale du dispositif est requise (validation du signai D7), soit lorsque le signal ENV n'a pas franchi le seuil associé pendant un délai prédéterminé (validation du signal BERBUS4)
Les sorties des bascules 3G2V, 304V et 306V sont disponibles sur les lignes CUBUS5, CUBUS6 et CUBUS 7 respectivement.
The output of gates 303V, 305V, 307V is looped back to the input of flip-flops 302 V, 354V and 306 V. These flip-flops are clocked by the signal D4. Their reset input is connected to the output of an AND 827 gate which receives the D7 signal and the signal as an input.
BERBUS4. Thus, the flip-flops 3G2V, 304V, 306V are reset to zero either when a general reset of the device is required (validation of the signal D7), or when the signal ENV has not crossed the associated threshold for a predetermined period ( validation of signal BERBUS4)
The outputs of the 3G2V, 304V and 306V flip-flops are available on the CUBUS5, CUBUS6 and CUBUS 7 lines respectively.

L'ensemble de multiplexage 830 comprend 3 portes 832, 834 et 836. Chacune de ces portes réunit deux fonctions ET à deux entrées dont les sorties sont combinées selon la fonction logique NAND.  The multiplexing assembly 830 includes 3 doors 832, 834 and 836. Each of these doors combines two AND functions with two inputs, the outputs of which are combined according to the NAND logic function.

Une première fonction ET reçoit le signal D5 et respectivement les signaux CUBUSO, CUBUS I et CUBUS 2. La seconde fonction ET de chaque porte 832, 834 et 836 reçoit le complément du signal D5 et respectivement les signaux CUBUS5, CUBUS6 et CUBUS7.  A first AND function receives the signal D5 and respectively the signals CUBUSO, CUBUS I and CUBUS 2. The second AND function of each gate 832, 834 and 836 receives the complement of the signal D5 and respectively the signals CUBUS5, CUBUS6 and CUBUS7.

La sortie des portes 832. 834.936 est reliée à l'entrée du circuit à portes 255 (portes NOR 2=2. 254 et 256).The output of doors 832. 834.936 is connected to the input of the circuit with doors 255 (doors NOR 2 = 2. 254 and 256).

On notera que la sortie des portes 832, 834 et 836 est rellee à l'entrée des moyens additionneurs/soustracteurs 460 par l'intermédiaire d'inverseurs 833. 835 et 837 en sortie desquels sont disponibles respectivement les signaux SEUIL5. SEUIL I et SEUIL2.  It will be noted that the output of the gates 832, 834 and 836 is connected to the input of the adder / subtractor means 460 via inverters 833. 835 and 837 at the output of which the signals THRESHOLD5 are available respectively. THRESHOLD I and THRESHOLD 2.

L'ensemble 800 comprend 4 portes 8ru2, 8ru4, 806 et 858 associées respectivement à 4 bascules D formant les registres 600R, 650R 600V et 655V.  The assembly 800 includes 4 doors 8ru2, 8ru4, 806 and 858 associated respectively with 4 flip-flops D forming the registers 600R, 650R 600V and 655V.

Chacune des portes 852 à 808 réunit deux fonctions ET à deux entrées dont les sorties sont combinées selon la fonction logique X D.  Each of doors 852 to 808 combines two AND functions with two inputs, the outputs of which are combined according to logic function X D.

Une première fonction ET de la porte 802 associée à la bascule 600R reçoit les signaux D3 et D5. La seconde fonction ET de la porte 852 reçoit le complément de la sortie de la bascule 600R et le complément de D5. ta sortie de la porte 852 est rebouclée sur l'entrée de la bascule 600 R.  A first AND function of the gate 802 associated with the flip-flop 600R receives the signals D3 and D5. The second AND function of gate 852 receives the complement of the output of the flip-flop 600R and the complement of D5. your exit from door 852 is looped back to the entry of the scale 600 R.

Une première fonction ET de la porte 804 associée à la bascule 65. reçoit fis et le complément de la sortie de la bascule 655R.  A first AND function of gate 804 associated with flip-flop 65. receives fis and the complement of the output of flip-flop 655R.

La seconde fonction ET de la porte 804 reçoit le complément de la sortie de la bascule 655R et e complément de D5. La sortie de la porte 854 est reliée à l'entrée de la bascule 650R.The second AND function of gate 804 receives the complement of the output of the flip-flop 655R and the complement of D5. The output of door 854 is connected to the input of flip-flop 650R.

Une première fonction ET de la porte 806 associée à la bascule 65V reçoit le signal D3 et le complément de D5. La seconde fonction ET de la porte 856 reçoit le signal D5 et le complément de la sortie de la bascule 655V. La sortie de la porte 806 est reliée à l'entré de la bascule 600V.  A first AND function of the gate 806 associated with the flip-flop 65V receives the signal D3 and the complement of D5. The second AND function of gate 856 receives the signal D5 and the complement of the output of the flip-flop 655V. The output of door 806 is connected to the input of the 600V lever.

Une premiere fonction ET de la porte 808 associée à la bascule 65GV reçoit le complément de D5 et le complément de la sortie de la bascule 60rjV. La seconde fonction ET de la porte 858 reçoit le complément de la sortie de la bascule 650V et le signai D5. La sortie de la porte 8O8 est reliée à l'entrée de la bascule 650V. A first AND function of the gate 808 associated with the flip-flop 65GV receives the complement of D5 and the complement of the output of the flip-flop 60rjV. The second AND function of gate 858 receives the complement of the output of the flip-flop 650V and signals D5. The output of door 8O8 is connected to the input of the 650V flip-flop.

Les bascules 60OR, 650R, 600V et 650V sont cadencées par le signal D4. L'entrée de remise à zéro des bascules 60ûR, 650R, 600V, 650V est reliée à ligne D7. The flip-flops 60OR, 650R, 600V and 650V are clocked by the signal D4. The reset input for flip-flops 60ûR, 650R, 600V, 650V is connected to line D7.

Les sorties des bascules 600R, 650R, 600V, 650V, sont reliées respectivement à des lignes CUBUS4, CUBUS3, CUBUS9 et CL'BL'SS.  The outputs of flip-flops 600R, 650R, 600V, 650V, are connected respectively to lines CUBUS4, CUBUS3, CUBUS9 and CL'BL'SS.

L'ensemble 810 est formé de deux portes 812, 814 qui réunissent deux fonctions ET à deux entrées dont les sorties sont complémentées selon la fonction logique NAND. The assembly 810 is formed by two doors 812, 814 which combine two AND functions with two inputs whose outputs are complemented according to the NAND logic function.

Une première fonction ET de la porte 812 reçoit les signaux D5 et CUBUS 3. La seconde fonction ET de la porte 812 reçoit le signal CUBUS 8 et le complément de D5.  A first AND function of gate 812 receives the signals D5 and CUBUS 3. The second AND function of gate 812 receives the signal CUBUS 8 and the complement of D5.

Une première fonction ET de la porte 814 reçoit le signal CUBUSL et le signal D5. La seconde fonction ET de la porte 814 reçoit le signa CUBUS9 et le complément de D5. A first AND function of gate 814 receives the signal CUBUSL and the signal D5. The second AND function of gate 814 receives the sign CUBUS9 and the complement of D5.

Les compléments de KN-I et KN-2 sont disponibles respectivement en sortie des portes 814 et 812. Les sorties des portes 814 et 812 sont donc reliées aux moyens logiques 500 décrits précédemment en regard de la figure 5. The KN-I and KN-2 complements are available respectively at the output of doors 814 and 812. The outputs of doors 814 and 812 are therefore connected to the logic means 500 described above with reference to FIG. 5.

On a représenté sur la figure Il annexée différents signaux obtenus sur le circuit représenté sur la figure 10 et décrits précédemment. There is shown in Figure II attached various signals obtained on the circuit shown in Figure 10 and described above.

On aperçoit en haut de la figure 11 en traits continus, un signal d'entrée ENR (on suppose selon la représentation de la figure Il que le signal ENV reste nul) et en traits mixtes interrompus, le seuil de référence généré réellement par le réseau 110. We see at the top of Figure 11 in solid lines, an ENR input signal (we assume according to the representation in Figure II that the signal ENV remains zero) and in broken dashed lines, the reference threshold actually generated by the network 110.

On aperçoit également sur la figure Il les signaux H.INTERNE, D4, D5, HL, D3, en sortie du comparateur, FORSAX, POM,
NOC et la sortie R.
We also see in figure II the signals H. INTERNAL, D4, D5, HL, D3, at the output of the comparator, FORSAX, POM,
NOC and exit R.

Les périodes d'échantillonnage attribuées respectivement à l'entrée ENR et à l'entrée ENV sont référencées R et V respectivement sur la figure Il. Cn notera que les périodes R correspondent au niveau haut du signal D5 et Inversement les périodes V correspondent au niveau bas du signal fis.  The sampling periods allocated respectively to the ENR input and to the ENV input are referenced R and V respectively in FIG. Note that the periods R correspond to the high level of the signal D5 and conversely the periods V correspond to the low level of the signal fis.

Comme indiqué précédemment, en regard de la figure 7, le dispositif conforme à la présente invention est conclu de préférence pour permettre de traiter des signaux présentant des impulsions utiles soit posltres soit négatives. As indicated above, with reference to FIG. 7, the device according to the present invention is preferably concluded to allow processing of signals having useful pulses either positive or negative.

Pour cela la configuration du réseau 150 est déterminé par le niveau du signal CRN. En outre, comme représenté schématiquement sur la figure 14. la sortie du comparateur 10 attaque, après passage dans un inverseur 45 une entrée d'une porte 42 assurant la fonction logique ou exclusive complétée. La porte 42 reçoit sur sa seconde entrée le signal de codage CRN précité. La sortie de la porte 42 est reliée à l'entrée d'une bascule Da. La bascule Do est cadencée par le signal HL. Sa remise à zéro est assurée par le signal D7. Le signal D3 est disponible en sortie de la bascule 44.  For this, the configuration of the network 150 is determined by the level of the signal CRN. In addition, as shown diagrammatically in FIG. 14. the output of the comparator 10 attacks, after passing through an inverter 45 an input of a door 42 ensuring the completed logic or exclusive function. Gate 42 receives on its second input the aforementioned coding signal CRN. The output of door 42 is connected to the input of a flip-flop Da. The Do flip-flop is clocked by the HL signal. Its reset is ensured by signal D7. The signal D3 is available at the output of flip-flop 44.

On a représenté par ailleurs sur la figure 14 un exemple de réalisation de moyens permettant de générer les signaux D4, D5 et son complément et D7 à partir du signal d'horloge interne. Les moyens représentés à cet effet sur la figure 14 sont susceptibles de nombreuses variantes de réalisation et ne seront donc pas décrits plus en détail par la suite. FIG. 14 also shows an exemplary embodiment of means making it possible to generate the signals D4, D5 and its complement and D7 from the internal clock signal. The means shown for this purpose in FIG. 14 are susceptible of numerous variant embodiments and will therefore not be described in more detail below.

On a représenté sur la figure 9 une porte QU 700R recevant en entrée les signaux KN- 1 et KN-2 contenus dans les bascules 655R, 650R, et dont la sortie est reliée à une bascule 7û2R cadencée par le signal D4. La bascule 7O2R génère donc à sa sortie un signal remis en forme de même fréquence que le signal ENR. FIG. 9 shows a gate QU 700R receiving as input the signals KN-1 and KN-2 contained in the flip-flops 655R, 650R, and the output of which is connected to a flip-flop 7û2R clocked by the signal D4. The flip-flop 7O2R therefore generates at its output a reshaped signal of the same frequency as the signal ENR.

De façon similaire, on a représenté sur la figure 9 une porte OU 700V qui reçoit en entrée des signaux KN-1 et KN-2 contenus dans les bascules 605V et 655V, et dont la sortie est reliée à une bascule 752V cadencée par le signal D4. La bascule 702V génère à sa sortie un signal remis en forme de même fréquence que le signal ENV. Similarly, FIG. 9 shows an OR 700V gate which receives KN-1 and KN-2 signals contained in the flip-flops 605V and 655V at the input, and the output of which is connected to a flip-flop 752V clocked by the signal D4. The flip-flop 702V generates at its output a reshaped signal of the same frequency as the signal ENV.

On a représenté sur la figure 13 une autre variante de réalisation de moyens permettant de générer les signaux remis en forme de même fréquence que les signaux d'entrée ENR et ENV. FIG. 13 shows another alternative embodiment of means making it possible to generate the reshaped signals of the same frequency as the input signals ENR and ENV.

Selon la représentation de la figure 13, ces moyens comprennent deux portes 71û, 714 et deux bascules D712, D716, respectivement associées. According to the representation of FIG. 13, these means include two doors 71û, 714 and two rockers D712, D716, respectively associated.

Chacune des portes 71G, 714 réunit deux fonctions ET à deux entrées dont les sorties sont combinées selon la fonction logique N-AND.  Each of the doors 71G, 714 combines two AND functions with two inputs, the outputs of which are combined according to the N-AND logic function.

Une première fonction ET de la porte 715 reçoit le complément de D5 et le signal de sortie complétée de la bascule 712. La seconde fonction ET de la porte 710 reçoit le signal D5 et le complément du signal ZZBAR. Ce complément est obtenu à la sortie d'un inverseur 718. On rappelle que le signal ZZBAR est disponible à la sortie d'une porte NAND 520 des moyens logiques 500,' comme représenté sur la figure 5. A first AND function of gate 715 receives the complement of D5 and the output signal completed by the flip-flop 712. The second AND function of gate 710 receives the signal D5 and the complement of signal ZZBAR. This complement is obtained at the output of an inverter 718. It will be recalled that the signal ZZBAR is available at the output of a NAND gate 520 of the logic means 500, 'as shown in FIG. 5.

La sortie de la porte 710 est reliée à l'entrée de la bascule 712. The output of door 710 is connected to the input of flip-flop 712.

De façon similaire, une première fonction ET de la porte 714 reçoit le signal D5 et le signal obtenu sur la sortie complémentée de la bascule 716. La seconde fonction ET de la porte 714 reçoit le complément de D5 et le complément de ZZBAR. La sortie de la porte 714 est reliée à l'entrée de la bascule 716. Similarly, a first AND function of gate 714 receives the signal D5 and the signal obtained on the complemented output of the flip-flop 716. The second AND function of gate 714 receives the complement of D5 and the complement of ZZBAR. The output of door 714 is connected to the input of flip-flop 716.

Les bascules 712 et 716 sont cadencées par le signal D4 et remises à zéro par le signal D7.  The flip-flops 712 and 716 are clocked by the signal D4 and reset to zero by the signal D7.

Les sorties R et V sont disponibles en sortie des bascules 712 et 716 respectivement.  The outputs R and V are available at the output of flip-flops 712 and 716 respectively.

Par ailleurs. le dispositif conforme à la présente invention est de préférence muni de moyens permettant de remettre à zéro le seuil appliqué sur le comparateur 10 pour le traitement d'un signal d'entree donné, si ce signal d'entrée ne franchit pas le seuil Imposé par le réseau 100 pendant une période prédéterminée. Otherwise. the device according to the present invention is preferably provided with means making it possible to reset to zero the threshold applied on the comparator 10 for the processing of a given input signal, if this input signal does not cross the threshold Imposed by the network 100 for a predetermined period.

De tels moyens évitent que le dispositif ne soit bloqué avec un seuil très élevé supérieur au signal utile d'entrée après l'apparition d'une impulsion parasite d'amplitude importante. Such means prevent the device from being blocked with a very high threshold greater than the useful input signal after the appearance of a parasitic pulse of large amplitude.

De nombreuses dispositions peuvent être prévues à cet effet. Many arrangements can be made for this purpose.

On a représenté schématiquement sur la figure 12 des moyens remplissant cette fonction. There is shown diagrammatically in FIG. 12 means fulfilling this function.

Pour l'essentiel, les moyens représentés sur la figure 12 sont conçus pour initialiser un compteur lors de l'apparition d'un changement de niveau en sortie et remettre à zéro le seuil correspondant si une nouvelle évolution de niveau du même signal n'est pas
Intervenue avant que le compteur atteigne un nombre prédétermine.
Essentially, the means represented in FIG. 12 are designed to initialize a counter when a change in level occurs at the output and to reset the corresponding threshold to zero if a new level development of the same signal is not not
Intervened before the counter reaches a predetermined number.

Plus précisément, les moyens représentés sur la figure i2 sont conçus pour surveiller alternativement la sortie R et la sortie V. More specifically, the means represented in FIG. I2 are designed to alternately monitor the output R and the output V.

A cet effet, les moyens représentés sur la figure 12 comprennent un sélecteur 955, une temporisation 91ru, un inverseur 925 et deux portes N D 935 et 940. To this end, the means shown in FIG. 12 include a selector 955, a timer 91ru, an inverter 925 and two doors N D 935 and 940.

Le sélecteur 900 reçoit sur ses entrées 952 et 904 les signaux sortie R et sortie V respectivement. The selector 900 receives on its inputs 952 and 904 the signals output R and output V respectively.

Il délivre sur sa sortie 956 un signal logique qui bascule entre un niveau haut et un niveau bas selon que la sortie R ou V est surveillée. Les basculements du signal en sortie du sélecteur 955 sont synchronisés avec les fronts montants des signaux sortie R ou sortie V selon le cas. It delivers on its output 956 a logic signal which switches between a high level and a low level depending on whether the output R or V is monitored. The switching of the signal at the output of selector 955 is synchronized with the rising edges of the output R or V output signals as appropriate.

Plus précisément, le fonctionnement du sélecteur est le suivant.  More specifically, the operation of the selector is as follows.

On supposera que le signal sur la sortie 906 est au niveau haut lorsque le signal sortie R est surveillé et inversement le signal sur la sortie 906 est au niveau bas lorsque le signal sortie V et surveillé. It will be assumed that the signal on output 906 is at the high level when the signal output R is monitored and conversely the signal on output 906 is at low level when the signal output V and is monitored.

Lorsque le signal sur la sortie 906 est au niveau haut, le sélecteur surveille l'apparition d'un front montant sur le signal sortie R. When the signal on output 906 is high, the selector monitors the appearance of a rising edge on the signal output R.

Le signal sur la sortie 906 repasse au niveau bas lors de l'apparition d'un tel front montant. Par contre, les évolutions du signal sortie V sont sans effet sur le selecteur 900 tant que sa sortie 906 est au niveau haut.The signal on output 906 returns to low level when such a rising edge appears. On the other hand, changes in the output signal V have no effect on the selector 900 as long as its output 906 is at the high level.

Inversement, lorsque le signal sur la sortie 906 est au niveau bas le sélecteur 905 surveille les évolutions du signal de sortie V et repasse au niveau haut lors de l'apparition d'un front montant sur le signal de sortie V. Conversely, when the signal on output 906 is at the low level, the selector 905 monitors the changes in the output signal V and returns to the high level when a rising edge appears on the output signal V.

Par contre, les évolutions du signal sortie R sont sans effet sur le sélecteur 955 tant que le signal sur la sortie 906 est au niveau bas. On the other hand, changes in the output signal R have no effect on the selector 955 as long as the signal on the output 906 is at low level.

Chaque front du signal sur la sortie 9O6, qu'il soit montant ou descendant, assure la remise à zéro de la temporisation 910. Each edge of the signal on output 9O6, whether rising or falling, ensures the reset of timer 910.

Cette temporisation 91G est formée de préférence d'un compteur recevant sur son entrée de comptage un signal d'horloge de fréquence fixe. La sortie 912 de la temporisation 91G est validée lorsqu'un compte prédéterminé est atteint. This timer 91G is preferably formed by a counter receiving on its counting input a clock signal of fixed frequency. The output 912 of timer 91G is validated when a predetermined account is reached.

La validation de la sortie 912 de la temporisation 910 assure elle-même la remise à zéro de cette temporisation 910 et le basculement du sélecteur 900. La validation de la sortie 912 de la temporisation 910 indique en effet que le signal d'entrée surveillée, R ou
V n'est pas passé au-dessus du seuil associé pendant la période prédéterminée.
The validation of the output 912 of the timer 910 itself ensures the resetting of this timer 910 and the switching of the selector 900. The validation of the output 912 of the timer 910 indeed indicates that the monitored input signal, R or
V did not go above the associated threshold during the predetermined period.

La sortie 912 de la temporisation 910 est reliée par ailleurs à l'une des entrées de chacune des portes 930 et 940. La porte 935 reçoit sur sa seconde entrée le signal disponible sur la sortie 906. La porte 940 reçoit sur sa seconde entrée le complément de la sortie 906 obtenu à la sortie d'un Inverseur 925. Les portes 930 et 940 génèrent sur leur sortie des signaux BERBUS 3 et BER BUS 4 respectivement. qut comme Indlqué précédemment sont appliqués sur des portes ET 956 et 927 pour assurer la remise à zéro des bascules de données 352R, 3û4R, 306R et 3S2V. 354V, 356 V respectivement. The output 912 of the timer 910 is also connected to one of the inputs of each of the doors 930 and 940. The gate 935 receives on its second input the signal available on the output 906. The gate 940 receives on its second input the complement of the output 906 obtained at the output of an Inverter 925. The gates 930 and 940 generate on their output signals BERBUS 3 and BER BUS 4 respectively. qut as previously mentioned are applied to ET gates 956 and 927 to ensure the reset of the data flip-flops 352R, 3û4R, 306R and 3S2V. 354V, 356 V respectively.

Bien entendu la présente Invention n'est pas limitée aux modes de réalisation particuliers qui viennent d'être decrits mais s'étend à toutes variantes conformes à son esprit. Of course, the present invention is not limited to the particular embodiments which have just been described but extends to all variants in accordance with its spirit.

Dans la description qui précède, on a indiqué pour simplifier "exposé que le réseau 100 délivre à sa sortie 152, un seuil de référence analogique V.ANA égal à B X CA. En réallté, le réseau 155 représenté sur la figure 7 délivre à sa sortie 102, un seuil de référence analogique V.ANA égal à VRF + (B X CA). Cependant, on utilise de préférence. en entrée du dispositif de mise en forme, un filtre passe-haut qui référence le signal par rapport à VRF.  In the above description, it has been indicated for the sake of simplicity "stated that the network 100 delivers at its output 152, an analog reference threshold V.ANA equal to BX CA. In reallocation, the network 155 shown in FIG. 7 delivers to its output 102, an analog reference threshold V.ANA equal to VRF + (BX CA) .However, a high-pass filter is used at the input of the shaping device which references the signal with respect to VRF.

Claims (32)

REVENDICATIONS I. Dispositif de mise en forme d'un signal analogique fréquentiel, caractérisé par le fait qu'il comprend - un comparateur (15) qui reçoit sur une première entrée (12), un signal d'entrée à mettre en forme et qui reçoit sur une seconde entrée (14) un seuil de référence (V.ANA), - des moyens d'échantillonnage (60D,-654, D4) qui échantillonnent le signal disponible à la sortie du comparateur, et - des moyens définissant le seuil de référence qui comportent - un réseau (155) apte à transformer un signal numérique (TODAC) qu'il reçoit en entrée en un signal analogique (V.ANA) de référence disponible sur sa sortie, reliée à l'entrée de référence (14) du comparateur (15). . des moyens à registre numérique (300) qui contiennent un nombre de X bits représentant le seuil de référence, . un circuit à portes (250) placé entre l'entrée du réseau (100) et la sortie des moyens à registre (300), pour appliquer sélectivement le signal disponible dans les moyens à registre (300) sur l'entrée du réseau (15-5), des moyens additionneursisoustracteurs (400) aptes à incrémenteri décrémenter le contenu des moyens à registre (30), et . des moyens logiques (500) sensibles au niveau détecté en sortie du comparateur (15) qui contrôlent les moyens à registre (350), le circuit à portes (250) et les moyens additionneurs/soustracteurs (400).CLAIMS I. Device for shaping an analog frequency signal, characterized in that it comprises - a comparator (15) which receives on a first input (12), an input signal to be shaped and which receives on a second input (14) a reference threshold (V.ANA), - sampling means (60D, -654, D4) which sample the signal available at the output of the comparator, and - means defining the threshold which include - a network (155) able to transform a digital signal (TODAC) which it receives as an input into an analog signal (V.ANA) of reference available on its output, connected to the reference input (14 ) of the comparator (15). . digital register means (300) which contain a number of X bits representing the reference threshold,. a gate circuit (250) placed between the input of the network (100) and the output of the register means (300), for selectively applying the signal available in the register means (300) to the input of the network (15 -5), adder-subtractor means (400) capable of incrementing and decrementing the content of the register means (30), and. logic means (500) sensitive to the level detected at the output of the comparator (15) which control the register means (350), the gate circuit (250) and the adder / subtractor means (400). 2. Dispositif selon la revendication 1, caractérisé par le fait que les moyens logiques (500) sont sensibles au niveau détecté en sortie du comparateur (10) au cours de plusieurs périodes d'échantillonnage consécutives.  2. Device according to claim 1, characterized in that the logic means (500) are sensitive to the level detected at the output of the comparator (10) during several consecutive sampling periods. 3. Dispositif selon l'une des revendications 1 ou 2, caractérisé par le fait que les moyens logiques (55G) sont sensibles au niveau détecté en sortie du comparateur (10) au cours de trois périodes d'échantillonnage consécutives. 3. Device according to one of claims 1 or 2, characterized in that the logic means (55G) are sensitive to the level detected at the output of the comparator (10) during three consecutive sampling periods. 4. Dispositif selon l'une des revendications I à 3, caractérisé par le fait que les moyens logiques (505) contrôlent le circuit à portes (255) à l'aide d'un signal FORSAX, que le circuit à portes (25G) applique le signal disponible dans les moyens à registre (300) sur l'entrée (101) du réseau (15r) lorsque le signal FORSAX est à un premier niveau (bas de préférence) tandis que le circuit à portes (255) applique str l'entrée (101) du réseau (155) un signal imposant un seuil minimal, lorsque le signa FORSAX est à un second niveau (haut de préférence). 4. Device according to one of claims I to 3, characterized in that the logic means (505) control the door circuit (255) using a FORSAX signal, that the door circuit (25G) applies the signal available in the register means (300) to the input (101) of the network (15r) when the FORSAX signal is at a first level (preferably low) while the gate circuit (255) applies str l entry (101) of the network (155) a signal imposing a minimum threshold, when the sign FORSAX is at a second level (preferably high). 5. Dispositif selon la revendication 4, caractérisé par le fait que les moyens iogiques (555) génèrent- un signal FORSAX au second niveau lorsque le signal KN-1, correspondant à la sortie du comparateur (10) lors de la dernière période d'échantillonnage achevée, est au niveau bas. tandis que le signal KN-2, correspondant à la sortie du comparateur (10) lors de l'avant-dernière période d'échantillonnage achevée est au niveau haut. 5. Device according to claim 4, characterized in that the iogic means (555) generate a FORSAX signal at the second level when the signal KN-1, corresponding to the output of the comparator (10) during the last period of sampling completed, is at low level. while the signal KN-2, corresponding to the output of the comparator (10) during the penultimate sampling period completed is at the high level. 6. Dispositif selon l'une des revendications I à 5, caractérisé par le fait que les moyens logiques (555) contrôlent les moyens à registre (355) à l'aide d'un signal NOC, que le signal NOC est déterminé en fonction du niveau du comparateur (10) au cours de trois périodes d'échantillonnage consécutives (N, N-1, N-2), que le signal NOC impose l'état des moyens à registre (355) pour la période d'échantillonnage suivante (N+1) et que le signal NOC autorise l'évolution du contenu des moyens à registre (30G) s'il est à un premier niveau (bas de préférence) tandis qu'il interdit l'évolution du contenu des moyens à registre (300) s'il est à un second niveau (haut de préférence).  6. Device according to one of claims I to 5, characterized in that the logic means (555) control the register means (355) using an NOC signal, that the NOC signal is determined as a function of the level of the comparator (10) during three consecutive sampling periods (N, N-1, N-2), that the signal NOC imposes the state of the register means (355) for the following sampling period (N + 1) and that the NOC signal authorizes the evolution of the content of the register means (30G) if it is at a first level (preferably low) while it prohibits the evolution of the content of the register means (300) if it is on a second level (preferably high). 7. Dispositif selon la revendication 6, caractérisé par le 7. Device according to claim 6, characterized by the fait que les moyens logiques (505) génèrent un signal NOC de second causes the logic means (505) to generate a second NOC signal niveau si level if -a) les signaux KN, KN-l et KN-2 échantillonnés à la sortie du -a) the KN, KN-1 and KN-2 signals sampled at the output of the comparateur sont au niveau bas, ou -b) les signaux KN, KN-2 sont au niveau bas tandis que (KN-l) est au comparator are at low level, or -b) signals KN, KN-2 are at low level while (KN-l) is at niveau haut, ou -c) les signaux KN, KN-2 sont au niveau haut tandis que le signal (Kn-l) high level, or -c) the signals KN, KN-2 are at the high level while the signal (Kn-l) est au niveau bas, ou -d) les signaux KN-1, KN-2 sont au niveau haut tandis que le signal (kan)  is at the low level, or -d) the signals KN-1, KN-2 are at the high level while the signal (kan) est au niveau bas. is at the low level. 8. Dispositif selon l'une des revendications 1 à 7, caractérisé par le fait que les moyens logiques (5C5) contrôlent les moyens additionneurs/soustracteurs (400) à l'aide d'un signal POM, que le signal POM est déterminé en fonction du niveau du comparateur (10) au cours de trois périodes d'échantillonnage consécutives (N, N-l et N-2), que le signal POM impose l'état des moyens additionneurs/soustracteurs ( 55) pour la période suivante (N- 1), et que le signal POM commande l'incrémentation des moyens à registre (300) s'il est dans un premier niveau (bas de préférence) et qu'il commande par contre la décrémentation des moyens à registre (300) s'il est dans un second niveau (haut de préférence). 8. Device according to one of claims 1 to 7, characterized in that the logic means (5C5) control the adder / subtractor means (400) using a POM signal, that the POM signal is determined by function of the level of the comparator (10) during three consecutive sampling periods (N, Nl and N-2), that the POM signal imposes the state of the adding / subtracting means (55) for the following period (N- 1), and that the POM signal controls the increment of the register means (300) if it is in a first level (preferably low) and that it controls on the other hand the decrementation of the register means (300) s' it is in a second level (preferably high). 9. Dispositif selon la reendication 8, caractérisé par le fait que les moyens logiques (500) génèrent un signal (POM) de second niveau si les signaux KN et K: l obtenus à la sortie du comparateur (10) sont au niveau bas tandis que le signal KN-2 est au niveau haut. 9. Device according to claim 8, characterized in that the logic means (500) generate a second level signal (POM) if the signals KN and K: l obtained at the output of the comparator (10) are at low level while KN-2 signal is high. 1O. Dispositif selon l'une des revendications 1 à 9, caractérisé par le fait que le réseau (100) est un réseau résistif. 1O. Device according to one of claims 1 to 9, characterized in that the network (100) is a resistive network. 11. Dispositif selon l'une des revendications 1 à 10, caractérisé par le fait que le réseau (zoo) est un réseau non linéaire.  11. Device according to one of claims 1 to 10, characterized in that the network (zoo) is a non-linear network. 12. Dispositif selon la revendication Il, caractérisé par le fait que le réseau (155) génère un seuil de référence présentant une progression géométrique. 12. Device according to claim II, characterized in that the network (155) generates a reference threshold having a geometric progression. 13. Dispositif selon l'une des revendications Il ou 12, caractérisé par le fait que le réseau (155) génère un seuil de référence présentant une progression géométrique de 1,4. 13. Device according to one of claims Il or 12, characterized in that the network (155) generates a reference threshold having a geometric progression of 1.4. 14. Dispositif selon l'une des revendications 1 à 10, caractérisé par le fait que le réseau (10G) est un réseau linéaire. 14. Device according to one of claims 1 to 10, characterized in that the network (10G) is a linear network. 15. Dispositif selon l'une des revendications 1 à 14, caractérisé par le fait que les moyens additionneurs/soustracteurs génèrent des pas d'incrémentation d'une unité pour les moyens à registre (3='1).  15. Device according to one of claims 1 to 14, characterized in that the adding / subtracting means generate increment steps of a unit for the register means (3 = '1). 16. Dispositif selon l'une des revendications 1 à 15, caractérisé par le fait que les moyens additlonneurs/soustracteurs (455) génèrent des pas de décrémentation de deux unités pour les moyens à registre (300). 16. Device according to one of claims 1 to 15, characterized in that the additlonneurs / subtractor means (455) generate decrementation steps of two units for the register means (300). 17. Dispositif selon l'une des revendications 1 à 16, caractérisé par le fait que le réseau (155) comprend un pont résistif (R 110 à R 118) dont les points intermédiaires sont reliés à la sortie (102) par un reseau d'interrupteurs (5125 à SI 32) commandés par le signal numérique d'entrée (TODAC) issu du circuit à portes (255).  17. Device according to one of claims 1 to 16, characterized in that the network (155) comprises a resistive bridge (R 110 to R 118) whose intermediate points are connected to the outlet (102) by a network of switches (5125 to SI 32) controlled by the digital input signal (TODAC) from the door circuit (255). 18. Dispositif selon la revendication 17, caractérisé par le fait que ie pont résistif (R 110 à R 118) est relié entre deux points d'alimentation (CRN, VRF) dont l'un correspond à un signal de codage (CRN) évoluant entre deux niveaux, haut, bas, selon que le signal d'entrée présente des impulsions positives ou négatives. 18. Device according to claim 17, characterized in that the resistive bridge (R 110 to R 118) is connected between two supply points (CRN, VRF) one of which corresponds to a coding signal (CRN) evolving between two levels, high, low, depending on whether the input signal has positive or negative pulses. 19. Dispositif selon la revendication 18, caractérisé par le fait que le second point d'alimentation du pont résistif évolue entre deux valeurs selon le niveau du signal de codage (CRN). 19. Device according to claim 18, characterized in that the second supply point of the resistive bridge changes between two values according to the level of the coding signal (CRN). 20. Dispositif selon l'une des revendications 18 ou 19, caractérisé par le fait que le second point d'alimentation (VRF) du pont résistif (RI Il à RI 18) est généré par un étage suiveur (156) qui reçoit en entrée l'un ou l'autre de deux potentiels définis par un pont résistif (RISO R 151, R152), par l'intermédiaire d'interrupteurs (S153, S 154) commandés par le signal de codage (CRN) et son complément. 20. Device according to one of claims 18 or 19, characterized in that the second supply point (VRF) of the resistive bridge (RI II to RI 18) is generated by a follower stage (156) which receives as input either of two potentials defined by a resistive bridge (RISO R 151, R152), via switches (S153, S 154) controlled by the coding signal (CRN) and its complement. 21. Dispositif selon l'une des revendications 18 à 20, caractérisé par le fait que le signal de sortie du comparateur (10), après inversion (20) est appliqué à l'entrée d'une porte OU exclusif complémentée (22) dont la seconde entrée reçoit la valeur logique du signal de codage (CRN). 21. Device according to one of claims 18 to 20, characterized in that the comparator output signal (10), after inversion (20) is applied to the input of a complemented exclusive OR gate (22) of which the second input receives the logic value of the coding signal (CRN). 22. Dispositif selon l'une des revendications 1 à 21, caractérisé par le fait que les moyens logiques -(500) sont formés de portes logiques (512, 513, 514, 515, 525).  22. Device according to one of claims 1 to 21, characterized in that the logic means - (500) are formed of logic gates (512, 513, 514, 515, 525). 23. Dispositif selon l'une des revendications 1 à 22, caractérisé par le fait que les moyens additionneurs/soustracteurs (400) sont formés de portes logiques (401 à r;18).  23. Device according to one of claims 1 to 22, characterized in that the adding / subtracting means (400) are formed by logic gates (401 to r; 18). 24. Dispositif selon l'une des revendications I à 23, caractérisé par le fait que les signaux (KN-1, KN-2) échantillonnés en sortie du comparateur (15) sont mémorisés sur des bascules (600, 65S).  24. Device according to one of claims I to 23, characterized in that the signals (KN-1, KN-2) sampled at the output of the comparator (15) are stored on flip-flops (600, 65S). 25. Dispositif selon l'une des revendications 1 à 24, caractérisé par le fait que les moyens à registre (300) comprennent X bascules (D). 25. Device according to one of claims 1 to 24, characterized in that the register means (300) comprise X flip-flops (D). 26. Dispositif selon l'une des revendications 1 à 25, caractérisé par le fait que le signal de sortie est formé par combinaison logique des signaux KN-1 et KN-2 obtenus en sortie du comparateur lors de la dernière et de l'avant-dernlère période d'échantillonnage complète. 26. Device according to one of claims 1 to 25, characterized in that the output signal is formed by logical combination of the signals KN-1 and KN-2 obtained at the output of the comparator during the last and the front - last full sampling period. 27. Dispositif selon l'une des revendications I à 26, caractérisé par le fait qu'il comprend des interrupteurs (23, 33) commandés par multiplexage pour appliquer alternativement des signaux différents sur la première entrée (12) du comparateur (10). 27. Device according to one of claims I to 26, characterized in that it comprises switches (23, 33) controlled by multiplexing to alternately apply different signals to the first input (12) of the comparator (10). -28. Dispositif selon la revendication 27, caractérisé par le fait qui comprend une paire de registres (600R, 650R ; 600V, 650V) associée à chaque signal d'entrée (ENR ; ENV) pour mémoriser les états (KN-1 et KN-2) en sortie au comparateur (10) pendant les deux périodes d'échantillonnage antérieures associées respectivement à chaque signal d'entrée (ENR, ENV). -28. Device according to claim 27, characterized in that it comprises a pair of registers (600R, 650R; 600V, 650V) associated with each input signal (ENR; ENV) for memorizing the states (KN-1 and KN-2) as an output to the comparator (10) during the two previous sampling periods respectively associated with each input signal (ENR, ENV). 29. Dispositif selon la revendication 28, caractérisé par le fait qu'un registre (655R, 600V) de chaque paire est reliée à la sortie du comparateur (10) par un ensemble de multiplexage (800) qui aiguille le signal de sortie du comparateur (15) vers le registre (600R, 605V) approprié selon le signal d'entrée traité (ENR) ou (ENV).  29. Device according to claim 28, characterized in that a register (655R, 600V) of each pair is connected to the output of the comparator (10) by a multiplexing assembly (800) which switches the output signal of the comparator (15) to the appropriate register (600R, 605V) according to the processed input signal (ENR) or (ENV). 30. Dispositif selon l'une des revendications 28 et 29, caractérisé par le fait que les registres (6G5R, 650R ; 600V, 650V) sont reliés aux moyens logiques (500) par un ensemble de démultiplexage (810) qui applique le contenu de l'une ou l'autre paire de registres aux moyens logiques (500, selon le signal d'entrée traité (ERN) ou (ENV).  30. Device according to one of claims 28 and 29, characterized in that the registers (6G5R, 650R; 600V, 650V) are connected to the logic means (500) by a demultiplexing assembly (810) which applies the content of one or the other pair of registers with logical means (500, according to the processed input signal (ERN) or (ENV). 31. Dispositif selon l'une des revendications 1 à 35, caracterisé par le fait qu'il comprend un ensemble de X registres (300R. 355V), associé respectivement à chaque signal d'entrée ENR, ENV pour mémoriser chacun un nombre de X bits associé à chaque signal d'entrée (FER, ENV).  31. Device according to one of claims 1 to 35, characterized in that it comprises a set of X registers (300R. 355V), associated respectively with each input signal ENR, ENV to store each a number of X bits associated with each input signal (FER, ENV). 32. Dispositif selon la revendication 31, caractérisé par le fait que les ensembles de X registres (355R, 3555/') sont reliés à la sortie des moyens additionneurs/soustracteurs (400) par un ensemble de multiplexage (820) qui aiguille la sortie des moyens additionneurs/ soustracteurs (455) vers l'un ou l'autre des ensembles selon le signal d'entrée traité (ENR) ou (ENV). 32. Device according to claim 31, characterized in that the sets of X registers (355R, 3555 / ') are connected to the output of the adding / subtracting means (400) by a multiplexing assembly (820) which switches the output adding / subtracting means (455) to one or other of the assemblies according to the processed input signal (ENR) or (ENV). 33. Dispositif selon l'une des revendications 31 et 32, caractérisé par le fait que les ensembles de X registres (30 OR, 30uV), de chaque ensemble sont reliés au circuit à portes (200) par l'intermédiaire d'un ensemble de démultiplexage (830) qui applique le contenu de l'un ou  33. Device according to one of claims 31 and 32, characterized in that the sets of X registers (30 OR, 30uV), of each set are connected to the door circuit (200) via a set demultiplexing (830) which applies the content of one or I'autre des ensembles de registres au circuit à portes (200) selon le signal d'entrée traité (ENR) ou (ENV).The other of sets of registers to the gate circuit (200) according to the processed input signal (ENR) or (ENV). 34. Dispositif selon l'une des revendications 29, 30, 32 ou 33, caractérisé par le fait que les différents ensembles de multiplexage ou démultiplexage (800, 810, 820, 830), sont pilotés par un même signal d'adresse (D5) qui bascule entre deux états selon le signal d'entrée traité (ENR) ou (ENV). 34. Device according to one of claims 29, 30, 32 or 33, characterized in that the various multiplexing or demultiplexing assemblies (800, 810, 820, 830), are controlled by the same address signal (D5 ) which switches between two states depending on the input signal processed (ENR) or (ENV). 35. Dispositif selon l'une des revendications I à 34, caractérisé par le fait qu'il comprend en outre des moyens (910, 910, 925, 93ru, 94ru) adaptés pour assurer une remise à zéro du seuil de référence si un signal n'a pas franchi le seuil associé pendant un délai déterminé.  35. Device according to one of claims I to 34, characterized in that it further comprises means (910, 910, 925, 93ru, 94ru) adapted to ensure a reset of the reference threshold if a signal has not crossed the associated threshold for a specified period.
FR8901176A 1989-01-31 1989-01-31 DEVICE FOR FORMING ANALOGUE FREQUENTIAL SIGNALS Expired - Fee Related FR2642585B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR8901176A FR2642585B1 (en) 1989-01-31 1989-01-31 DEVICE FOR FORMING ANALOGUE FREQUENTIAL SIGNALS

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8901176A FR2642585B1 (en) 1989-01-31 1989-01-31 DEVICE FOR FORMING ANALOGUE FREQUENTIAL SIGNALS

Publications (2)

Publication Number Publication Date
FR2642585A1 true FR2642585A1 (en) 1990-08-03
FR2642585B1 FR2642585B1 (en) 1994-02-04

Family

ID=9378289

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8901176A Expired - Fee Related FR2642585B1 (en) 1989-01-31 1989-01-31 DEVICE FOR FORMING ANALOGUE FREQUENTIAL SIGNALS

Country Status (1)

Country Link
FR (1) FR2642585B1 (en)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3335417A (en) * 1963-09-30 1967-08-08 Servo Corp Of America Synchro-to-digital converter
US4091379A (en) * 1976-05-03 1978-05-23 Litton Business Systems, Inc. Analog to digital wave shaping system
JPS57202125A (en) * 1981-06-08 1982-12-10 Olympus Optical Co Ltd Variable reference voltage generating circuit
GB2120030A (en) * 1982-03-04 1983-11-23 Sansui Electric Co Digital signal demodulator circuit
JPS60112327A (en) * 1983-11-22 1985-06-18 Sharp Corp Digital/analog converter of mos integrated circuit
JPS60216630A (en) * 1985-03-25 1985-10-30 Fujitsu Ltd Step generator

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3335417A (en) * 1963-09-30 1967-08-08 Servo Corp Of America Synchro-to-digital converter
US4091379A (en) * 1976-05-03 1978-05-23 Litton Business Systems, Inc. Analog to digital wave shaping system
JPS57202125A (en) * 1981-06-08 1982-12-10 Olympus Optical Co Ltd Variable reference voltage generating circuit
GB2120030A (en) * 1982-03-04 1983-11-23 Sansui Electric Co Digital signal demodulator circuit
JPS60112327A (en) * 1983-11-22 1985-06-18 Sharp Corp Digital/analog converter of mos integrated circuit
JPS60216630A (en) * 1985-03-25 1985-10-30 Fujitsu Ltd Step generator

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 18, no. 10, mars 1976, pages 3210-3212, New York, US; S.S. CROW: "Comparator with adaptive minimum threshold" *
PATENT ABSTRACTS OF JAPAN, vol. 10, no. 65 (E-388)[2122], 14 mars 1986; & JP-A-60 216 630 (FUJITSU K.K.) 30-10-1985 *
PATENT ABSTRACTS OF JAPAN, vol. 7, no. 52 (E-162)[1197], 2 mars 1983; & JP-A-57 202 125 (OLYMPUS KOGAKU KOGYO K.K.) 10-12-1982 *
PATENT ABSTRACTS OF JAPAN, vol. 9, no. 266 (E-352)[1989], 23 octobre 1985; & JP-A-60 112 327 (SHARP K.K.) 18-06-1985 *

Also Published As

Publication number Publication date
FR2642585B1 (en) 1994-02-04

Similar Documents

Publication Publication Date Title
EP0198729B1 (en) Electronic circuit simulation system
EP0645888B1 (en) Digital delay line
FR2544932A1 (en) VERTICAL OSCILLOSCOPE AMPLIFIER COMPRISING A BOOLEAN LOGIC TRIGGERING CIRCUIT WITH A HIERARCHISE TRIGGER
EP1080431A1 (en) Ques
EP0441692A1 (en) Control process for a matrix screen comprising two independent parts and device to carry it out
EP0306392B1 (en) Address transition detection circuit
FR2621193A1 (en) RAPID SUCCESSIVE APPROXIMATION REGISTER FOR AN ANALOGUE-DIGITAL CONVERTER
EP0071506A1 (en) Digital method and device for the phase error correction of a sampled signal and its application to the correction of television signals
EP0475862B1 (en) High speed counter/divider and its application in a pulse swallow type counter
FR2614156A1 (en) CONDENSER FILTER SWITCHED FOR USE WITH DIGITAL-TO-ANALOG CONVERTER
FR2523386A1 (en) METHOD AND DEVICE FOR CORRECTING RECIPIENT BINARY DEFORMED SIGNALS
EP0674302B1 (en) Method of identification of video standard, and circuit realizing such method
FR2642585A1 (en) Device for shaping frequency analog signals
EP0476592A2 (en) Address generator for the data storage of a processor
CA2445372A1 (en) Fast analog sampler with great memory depth
FR2642586A1 (en) Device for shaping frequency analog signals, exhibiting useful pulses of positive or negative polarity
FR2642587A1 (en) Enhancements to devices effecting a shaping of frequency analog signals
EP0513328A1 (en) Logic circuits for an amorphous silicone self-scanned matrix system
FR2642588A1 (en) Device for shaping frequency analog signals, with high dynamic range
FR2643524A1 (en) METHOD AND DEVICE FOR BIT SYNCHRONIZATION IN A DIGITAL DATA TRANSMISSION RECEIVER
EP0513330A1 (en) Circuit for generating variable width pulses for a liquid cristal display driver.
EP0640910B1 (en) Control process for a first in - first out circuit and device to carry it out
EP0196255B1 (en) Method for the generation of a synchronous clock signal from a single or double density-coded signal, and apparatus for carrying out said method
EP0592260B1 (en) Counting circuit for frequency division and synthetizer using such a circuit
EP0500481B1 (en) Circuit and method for selecting the k largest data of a sequence of data

Legal Events

Date Code Title Description
ST Notification of lapse