FR2533383A1 - Improvement to the repeater for a symmetric pair line. - Google Patents

Improvement to the repeater for a symmetric pair line. Download PDF

Info

Publication number
FR2533383A1
FR2533383A1 FR8215690A FR8215690A FR2533383A1 FR 2533383 A1 FR2533383 A1 FR 2533383A1 FR 8215690 A FR8215690 A FR 8215690A FR 8215690 A FR8215690 A FR 8215690A FR 2533383 A1 FR2533383 A1 FR 2533383A1
Authority
FR
France
Prior art keywords
signal
circuit
repeater
resistor
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8215690A
Other languages
French (fr)
Other versions
FR2533383B1 (en
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
PRIGENT JEAN PIERRE
Original Assignee
PRIGENT JEAN PIERRE
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by PRIGENT JEAN PIERRE filed Critical PRIGENT JEAN PIERRE
Priority to FR8215690A priority Critical patent/FR2533383A1/en
Publication of FR2533383A1 publication Critical patent/FR2533383A1/en
Application granted granted Critical
Publication of FR2533383B1 publication Critical patent/FR2533383B1/fr
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/44Arrangements for feeding power to a repeater along the transmission line
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/36Repeater circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

The invention aims to provide a repeater for a signal transmitted with a telesupply current over a line with two conductors which contains no inductive elements, and in particular input and output transformers, with a view to reducing mainly the bulk and cost of the repeater. The input circuit 1 comprises two equal resistors 13 which are in series between the conductors E1, E2 of the incoming line segment and whose common terminal is connected to a terminal 81 of the supply circuit 8. The output circuit 2 comprises current sources s0, s1 which are supplied by the telesupply current 1 and switched selectively as a function of the level of the regenerated signal in order to produce two currents i1 + i1, i0 on the conductors S1, S2 of the outgoing line segment whose difference is proportional to the level of the regenerated signal and whose sum is equal to the telesupply current. The output circuit is organised around bipolar or field-effect transistors.

Description

PERFECTIONNEMENT.AU REPETEUR OUR LIGNE A PAIRES SYEERBIQUES
La présente invention se rapporte d'une manière générale aux répéteurs du type numérique, analogique ou hybride, inclus dans une ligne de transmission à deux paires symétriques de conducteurs.
IMPROVEMENT.TO REPEATER OUR LINE WITH SYEERBIC PAIRS
The present invention relates generally to repeaters of the digital, analog or hybrid type, included in a transmission line with two symmetrical pairs of conductors.

Elle concerne plus particulièrement-un répéteur d'un signal transmis avec un courant de téléalimentation sur une ligne à deux conducteurs comprenant des moyens d'entrée pour séparer le signal et le courant de téléalimentation transmis par une section de ligne entrante, des moyens d'alimentation à partir du courant de téléalimentation séparé, des moyens pour amplifier et régénérer le signal séparé et des moyens de sortie pour superposer le courant de téléalimentation et le signal régénéré dans une section de ligne sortante.It relates more particularly to a repeater of a signal transmitted with a remote power supply current on a two-conductor line comprising input means for separating the signal and the remote power supply stream transmitted by an incoming line section, means for power supply from the separate remote power supply, means for amplifying and regenerating the separated signal, and output means for superimposing the remote power supply current and the regenerated signal in an outgoing line section.

Dans les- répéteurs connus tels que définis ci-dessus, les moyens d'entrée et le circuit de sortie comprennent chacun un transformateur et les moyens d'amplification et de régénération incluent également des transformateurs ainsi que des inductances. Les éléments inductifs échappent, du fait de leur structure en bobine, aux techniques d'intégration et d'hybridation,par ailleurs possibles pour d'autres composants inclus dans le répéteur. Ceci constitue un frein à la miniaturisation du répéteur-et implique une main d'oeuvre et un outillage spécialisés pour la fabrication des bobinages, la mise en place des écrans de blindage, le montage des ferrites et carcasses des éléments inductifs. En outre, les éléments inductifs se prêtent mal à l'implantation automatisée. In the known repeaters as defined above, the input means and the output circuit each comprise a transformer and the amplification and regeneration means also include transformers as well as inductors. The inductive elements escape, because of their coil structure, the integration and hybridization techniques, moreover possible for other components included in the repeater. This is a hindrance to the miniaturization of the repeater-and involves a workforce and specialized tools for the manufacture of windings, the establishment of shielding screens, mounting of ferrites and carcasses of inductive elements. In addition, the inductive elements do not lend themselves to automated implantation.

Le but de la présente invention est de fournir un répéteur qui ne comprend pas d'éléments inductifs, et notamment de transformateurs d'entrée et de sortie. The object of the present invention is to provide a repeater which does not include inductive elements, and in particular input and output transformers.

A cette fin, un répéteur tel que défini dans l'entrée en matière est caractérisé en ce que les moyens d'entrée comprennent deux résistances égales qui sont en série entre les conducteurs de la section de ligne entrante et dont leur borne commune est reliée à une borne des moyens d'alimentation et en-ce que les moyens de sortie comprennent des moyens alimentés par le courant de téléalimentation et commutés sélectivement en fonction du niveau du signal régénéré pour produire deux courants sur les conducteurs de la section de ligne sortante dont la différence est proportionnelle au niveau du signal régénéré et dont la somme est égale au courant de téléalimentation. For this purpose, a repeater as defined in the entry is characterized in that the input means comprise two equal resistors which are in series between the conductors of the incoming line section and whose common terminal is connected to a terminal of the power supply means and that the output means comprise means powered by the remote power supply current and selectively switched according to the level of the regenerated signal to produce two currents on the conductors of the outgoing line section whose The difference is proportional to the level of the regenerated signal and the sum of which is equal to the remote power supply current.

Selon d'autres aspects de l'invention, les moyens d'amplification et de régénération du répéteur et particulièrement le cas échéant, le simulateur de câble, le circuit d'amplification et d'égalisation, le convertisseur bipolaire-binaire et le circuit de récupération de rythme ne comprennent plus d'inductances et de transformateurs. According to other aspects of the invention, the amplification and regeneration means of the repeater and, where appropriate, the cable simulator, the amplification and equalization circuit, the bipolar-binary converter and rhythm recovery no longer include inductors and transformers.

Les avantages d'un répéteur selon l'invention sont principalement les suivants
- encombrement réduit dans un rapport au moins égal à 5 par rapport à un répéteur connu de même type, du fait que tous les éléments peuvent être intégrés ; les câbles peuvent alors supporter plusieurs centaines de répéteurs selon l'invention localisés à des endroits où l'espace disponible est très limité ;
- réduction du coût de fabrication et de la main-d'oeuvre grâce à la possibilité notamment d'automatiser. la fabrication, et réduction de la maintenance du fait que, lorsque les composants sont discrets, ceux-ci sont principalement des résistances et des condensateurs ;
- réduction du nombre de composants.
The advantages of a repeater according to the invention are mainly as follows
- Small footprint in a ratio at least equal to 5 compared to a known repeater of the same type, because all the elements can be integrated; the cables can then support several hundred repeaters according to the invention located in places where the available space is very limited;
- reduction of the cost of manufacture and manpower thanks to the possibility to automate. manufacturing, and reducing maintenance because, when the components are discrete, these are mainly resistors and capacitors;
- reduction of the number of components.

D'autres caractéristiques et avantages de la présente invention apparaîtront plus clairement à la lecture de la description suivante de plusieurs modes de réalisation de l'invention en référence aux dessins annexés correspondants dans lesquels
- la Fig. 1 est un bloc-diagramme détaillé d'un répéteur selon l'art antérieur comprenant notamment des transformateurs d'entrée et de sortie et des éléments inductifs dans ses moyens d'amplification et de régénération ;
- la Fig. 2 est un bloc-diagramme détaillé d'un répéteur selon l'invention du type de celui de la Fig. 1 ;
- la Fig. 3 montre en détail le circuit de sortie du répéteur de la
Fig. 2 selon un premier mode de réalisation ; et
- la Fig. 4 montre en détail le circuit de sortie du répéteur de la
Fig.2 selon un second mode de réalisation.
Other features and advantages of the present invention will appear more clearly on reading the following description of several embodiments of the invention with reference to the corresponding accompanying drawings in which
FIG. 1 is a detailed block diagram of a repeater according to the prior art including in particular input and output transformers and inductive elements in its amplification and regeneration means;
FIG. 2 is a detailed block diagram of a repeater according to the invention of the type of that of FIG. 1;
FIG. 3 shows in detail the output circuit of the repeater of the
Fig. 2 according to a first embodiment; and
FIG. 4 shows in detail the output circuit of the repeater of the
Fig.2 according to a second embodiment.

Afin de mieux montrer les caractéristiques -de l'invention par rapport à la technique antérieure, on rappelle-d'abord la structure connue d'un répéteur unidirectionnel du type de celui illustré à la Fig. 1. Ce répéteur est introduit entre deux sections d'un câble de ligne numérique à paires symétriques.  In order to better show the characteristics of the invention compared to the prior art, it is recalled first of all the known structure of a unidirectional repeater of the type illustrated in FIG. 1. This repeater is inserted between two sections of a symmetrical pair digital line cable.

Dans le répéteur , on retrouve les principaux circuits d'un répé- teur numérique. A partir du circuit d'aiguillage d'entrée 1 vers le circuit d'aiguillage de sortie 2 du répéteur, ces circuits sont un-cir- cuit d'égalisation comprenant un simu-lateur de câble variable 3 et un circuit d'amplification 4, un circuit de conversion bipolaire-binaire 5 et un circuit de régénération 6. - Le -répéteur comprend -également un circuit de récupération de rythme 7 entre la sortie du circuit 5 et entrée d'horloge 60 du circuit de régénération 6, ainsi qu'un circuit d'alimen- tation 8 entre le circuitd'-entrée 1 et le circuit de-sortie 2. In the repeater, we find the main circuits of a digital repeater. From the input switching circuit 1 to the output switching circuit 2 of the repeater, these circuits are an equalization circuit comprising a variable cable simulator 3 and an amplification circuit 4. , a bipolar-to-binary conversion circuit 5 and a regeneration circuit 6. - The repeater also comprises a clock recovery circuit 7 between the output of the circuit 5 and the clock input 60 of the regeneration circuit 6, as well as a supply circuit 8 between the input circuit 1 and the output circuit 2.

Le circuit d'entrée 1 sépare le signal numérique et le-courant continu de téléalimentation convoyé dans la section de ligne entrante
E qui sont délivrés respectivement au simulateur de :cble variable 3 et au circuit d'alimentation 8. Le code en ligne du signal numérique est un code bipolaire, tel que le code bipolaire à haute densité d'ordre trois HDB3. Le circuit 1 est composé d'un transformateur19-11 et d'une résistance 12. Les bornes de-l'enroulement primaire 10 sont reliées à la paire de conducteurs E1 1-et-E2.de la section entrante E. Au point milieu de l'enroulement 10 est prélevé le courant continu de téléalimentation par le circuit 8.Ce dernier est composé d'une ou de plusieurs diodes de Zener 80 qui sont en série entre les points milieux de l'enroulement primaire 10 du transformateur 10-11 et de l'enrqulement secondaire 21 d'un transformateur 20-21 inclus dans le circuit de sortie 2. Les bornes, respectivement à la masse 81 et à la tension d'alimentation 82, du circuit d'alimentation 8-sont reliées aux bornes d'alimentation des composants actifs du -répéteur, -notamment de ses -amplificateurs. La résistance 12 est en parallèle à l'enroulement secondaire 11 du-transfor- mateur d'entrée 10-11.Elle a une borne transmettant le signal numérique séparé à entrée du simulateur 3 et son autre borne à la masse. La va- leur ohmique de la résistance 12 est égale à l'impédance caractéristique
Z de la ligne.
The input circuit 1 separates the digital signal and the direct current of remote power supply conveyed in the incoming line section
E which are respectively delivered to the simulator of: variable cable 3 and to the supply circuit 8. The online code of the digital signal is a bipolar code, such as the high-density bipolar code of order three HDB3. The circuit 1 is composed of a transformer 11-11 and a resistor 12. The terminals of the primary winding 10 are connected to the pair of conductors E1 1- and E2 of the incoming section E. At the midpoint of the winding 10 is taken the DC remote supply current by the circuit 8.The latter is composed of one or more zener diodes 80 which are in series between the midpoints of the primary winding 10 of the transformer 10-11 and the secondary enrollment 21 of a transformer 20-21 included in the output circuit 2. The terminals, respectively to the ground 81 and the supply voltage 82, of the supply circuit 8 are connected to the terminals feeding the active components of the repeater, including its -amplifiers. The resistor 12 is in parallel with the secondary winding 11 of the input transformer 10-11. It has a terminal transmitting the separate digital signal at the input of the simulator 3 and its other terminal to the ground. The ohmic value of the resistor 12 is equal to the characteristic impedance
Z of the line.

c
Le simulateur 3 compense l'atténuation du signal reçu engendrée par la section de ligne entrante E. Il comprend en entrée deux dipôles paallèles composés chacun d'une inductance 30 et dune résistance 31 en série, ainsi qu'un élément variable' 32 entre la sortie du simulateur et la masse. La variation-de.l.'élément variable permet de reproduire la variation de la fonction de transfert de la section de ligné entrante sous la commande d'un circuit de détection de crête (non représenté) prélevant la tension au secbndaire du transformateur inclus dans le cir cuit 5.L'élément variable 32 est ici représenté par une résistance variable qui peut être constituée par deux diodes têtebbêche ou un transistor.
c
The simulator 3 compensates for the attenuation of the received signal generated by the incoming line section E. It comprises as input two parallel dipoles each composed of an inductor 30 and a resistor 31 in series, as well as a variable element 32 between the simulator output and mass. Variation of the variable element makes it possible to reproduce the variation of the transfer function of the incoming line section under the control of a peak detection circuit (not shown) taking the voltage at the transformer terminal included in The variable element 32 is here represented by a variable resistor which can be constituted by two head diodes or a transistor.

Le circuit d'amplification 4 compense la distorsion en fréquence apportée à la section entrante E. Il comprend un amplificateur opérationnel 40 dont l'entrée directe (+) est reliée à la borne de sortie du simulateur 4 commune aux deux résistances 31.-La boucle de contre réaction de l'amplificateur 40 est composée d'une résistance 41 interconnectée entre la sortie de l'amplificateur et sa borne inverse (-), et d'un circuit résonnant 42. Le circuit 42 inclut une inductance 420, un condensateur 421 et une résistance 422 qui sont reliés en série entre la borne inverse (--) de l'amplificateur 40 et la masse. The amplification circuit 4 compensates for the frequency distortion provided to the incoming section E. It comprises an operational amplifier 40 whose direct input (+) is connected to the output terminal of the simulator 4 common to the two resistors 31. feedback loop of the amplifier 40 is composed of a resistor 41 interconnected between the output of the amplifier and its inverse terminal (-), and a resonant circuit 42. The circuit 42 includes an inductor 420, a capacitor 421 and a resistor 422 which are connected in series between the inverse terminal (-) of the amplifier 40 and the ground.

Le circuit de conversion bipolaire-binaire 5 convertit le signal égalisé bipolaire délivré par le circuit d'égalisation 3-4 en deux signaux binaires. L'un de ces signaux binaires est formé par les impulsions de polarité positive du signal égalisé et est appliqué à un circuit de seuil S+ inclus dans le circuit 6. L'autre signal binaire est formé par les impulsions de polarité négative du signal égalisé et est appliqué à un autre circuit de seuil S inclus dans le circuit 6. The bipolar-to-binary conversion circuit converts the bipolar equalized signal output from the equalization circuit 3-4 into two binary signals. One of these binary signals is formed by the positive polarity pulses of the equalized signal and is applied to a threshold circuit S + included in the circuit 6. The other binary signal is formed by the negative polarity pulses of the equalized signal and is applied to another threshold circuit S included in the circuit 6.

Le -circuit 5 est constitue par un transformateur symétriseur 50 51. L'euroulement primaire 50 du transformateur -50-51 est interconnecté entre la sortie de-l'amplificateur '40 et la masse. L'enroulement secondaire 51 du transformateur 50-51 a son point milieu porté à la masse et ses bornes respectivement reliées aux entrées des circuits de seuil S et S . The circuit 5 is constituted by a balancing transformer 50 51. The primary flow 50 of the transformer -50-51 is interconnected between the output of the amplifier '40 and the ground. The secondary winding 51 of the transformer 50-51 has its mid-point carried to ground and its terminals respectively connected to the inputs of the threshold circuits S and S.

Dans le -circuit de régénération 6, la sortie du circuit de seuil 5+, S est reliée à-l'entrée numérique d'un circuit de décision respectif D+ et o. Le circuit de seuil détermine si le niveau de l'impulsion reçue est bien celui d'une impulsion de code. Puis le circuit de décision régénère chaque impulsion de code. détectée en une impulsion calibrée en niveau et également en phase sous la commande du signal d'horloge délivré à l'entrée 60 par le circuit de régénération de rythme 7.Les deux signaux binaires régénérés sont appliqués aux bornes de l'enroulement primaire 20 du transformateur de sortie 20-21 pour former le signal bipolaire régénéré à transmettre sur la section de câble sortante S à deux conducteurs St et S2. Le point milieu de l'enroulement 20 est à la masse.  In the regeneration circuit 6, the output of the threshold circuit 5+, S is connected to the digital input of a respective decision circuit D + and o. The threshold circuit determines whether the level of the received pulse is that of a code pulse. Then the decision circuit regenerates each code pulse. detected in a pulse calibrated in level and also in phase under the control of the clock signal delivered to the input 60 by the timing regeneration circuit 7.The two regenerated binary signals are applied across the primary winding 20 of the output transformer 20-21 for forming the regenerated bipolar signal to be transmitted on the outgoing section cable S with two conductors St and S2. The midpoint of the winding 20 is grounded.

Comme déjà dit, le point milieu de l'enroulement secondaire 21 du transformateur de sortie reçoit de la sortie 82 du circuit -d'alimentation 8 le courant continu de téléalimentation qui est superposé au signal numérique régénéré.As already stated, the midpoint of the secondary winding 21 of the output transformer receives from the output 82 of the power supply circuit 8 the direct current of remote power supply that is superimposed on the regenerated digital signal.

Le circuit de récupération de rythme 7 récupère le signal d'horloge à la fréquence égal au débit du signal numérique reçu. il comprend deux diodes 71+ et 71 dont les anodes sont reliées aux bornes de lvenrou- lement secondaire 51 du transformateur 50-51 et dont les cathodes sont reliées à la base d'un transistor 720.Le transistor 720 est inclus dans un circuit d'amplification et de filtrage passe-bande 72 pour filtrer et limiter en amplitude le signal redressé par les diodes 71+ et 71. Le circuit d'amplification et de filtrage est un circuit accordé à la fréquence d'horloge. il comprend une inductance 721 et une résistance 722 qui sont en série entre la masse et l'émetteur du transistor 720, un condensateur 723 qui est inséré entre le collecteur du transistor 720 et la masse, et un transformateur dont l'enroulement primaire 724 est en parallèle au condensateur 723. L'enroulement secondaire 725 du transformateur précité est interconnecté entre la masse et l'entrée d'un circuit logique 73 pour mettre en forme les impulsions horloge délivrée sur l'entrée d'horloge 40 des circuits de décision D+ et D.  The clock recovery circuit 7 retrieves the clock signal at the frequency equal to the bit rate of the digital signal received. it comprises two diodes 71+ and 71 whose anodes are connected to the terminals of the secondary winding 51 of the transformer 50-51 and whose cathodes are connected to the base of a transistor 720.The transistor 720 is included in a circuit d amplification and band-pass filtering 72 for filtering and amplitude-limiting the signal rectified by the diodes 71+ and 71. The amplification and filter circuit is a circuit tuned to the clock frequency. it comprises an inductor 721 and a resistor 722 which are in series between the ground and the emitter of the transistor 720, a capacitor 723 which is inserted between the collector of the transistor 720 and the ground, and a transformer whose primary winding 724 is in parallel with the capacitor 723. The secondary winding 725 of the aforementioned transformer is interconnected between the ground and the input of a logic circuit 73 to shape the clock pulses delivered on the clock input 40 of the decision circuits D + and D.

Le répéteur connu illustré à la Fig.1 comprend donc quatre transformateurs 10-11, 20-21, 50-51 et 724-725 ainsi que quatre inductances, à savoir les deux inductances 30, l'inductance 420 du circuit résonnant 42 et l'inductance 721. Comme on le voit dans la Fig. 2, le répéteur unidirectionnel selon l'invention ne comprend plus de composants inductifs. Les circuits 1 à 5 et 7 modifiés selon l'invention sont décrits en détail ci-après en référence à la Fig. 2. The known repeater illustrated in FIG. 1 thus comprises four transformers 10-11, 20-21, 50-51 and 724-725 as well as four inductors, namely the two inductors 30, the inductance 420 of the resonant circuit 42 and the inductor 721. As seen in FIG. 2, the unidirectional repeater according to the invention no longer comprises inductive components. The circuits 1 to 5 and 7 modified according to the invention are described in detail hereinafter with reference to FIG. 2.

Le circuit d'entrée 1 comprend deux résistances 13 qui sont reliées en série entre les conducteurs R1 et E2 de la section de ligne entrante E et,comme lenroulement primaire 10, ont leur borne commune délivrant un courant de téléalimentation à la borne 81 du circuit d'alimentation 8. La valeur ohmique de chaque résistance 13 est égale à la moitié
Zc/2 de celle de la résistance 12 afin d'assurer l'adaptation à l'impédance caractéristique de la ligne.Le circuit d'entrée 1 comprend également un circuit soustracteur afin de désymetriser le signal numérique reçu. Ce circuit soustracteur est formé par un amplificateur opérationnel 14 dont la borne inverse (-) est reliée à la borne commune de deux résistances 15 et 16 et dont la borne directe (-) est reliée à la borne commune de deux autres résistances 17 et 18.Les autres bornes des résistances 15 et 17 sont reliées aux conducteurs E1 et E2. L'autre borne de la résistance 18 est portée à la masse et l'autre borne de la résistance 16 est reliée à la sortie de l'amplificateur 14 et à rentrée du simulateur de câble variable 3.
The input circuit 1 comprises two resistors 13 which are connected in series between the conductors R1 and E2 of the incoming line section E and, like the primary winding 10, have their common terminal delivering a remote supply current to the terminal 81 of the circuit 8. The ohmic value of each resistor 13 is equal to half
Zc / 2 of that of the resistor 12 to ensure the adaptation to the characteristic impedance of the line. The input circuit 1 also comprises a subtracter circuit to desymetrise the digital signal received. This subtractor circuit is formed by an operational amplifier 14 whose inverse terminal (-) is connected to the common terminal of two resistors 15 and 16 and whose direct terminal (-) is connected to the common terminal of two other resistors 17 and 18 The other terminals of the resistors 15 and 17 are connected to the conductors E1 and E2. The other terminal of the resistor 18 is grounded and the other terminal of the resistor 16 is connected to the output of the amplifier 14 and retracted from the variable cable simulator 3.

Dans le simulateur 3 selon l'invention, on retrouve l'élément variable 32 qui est interconnecté entre la sortie de l'amplificateur 14 et l'entrée du circuit d'amplification 4. Les deus dipôles composés chacun d'une inductance 30 et d'une résistance 31 en série sont remplacés par deux dipôles qui sont composés chacun d'un condensateur 33 et d'une résistance 34 en parallèle et qui sont en série entre la masse et l'entrée du circuit 4. In the simulator 3 according to the invention, there is found the variable element 32 which is interconnected between the output of the amplifier 14 and the input of the amplification circuit 4. The two dipoles each composed of an inductor 30 and a a resistor 31 in series are replaced by two dipoles which are each composed of a capacitor 33 and a resistor 34 in parallel and which are in series between the ground and the input of the circuit 4.

Dans le circuit d'amplification 4, le circuit résonnant 42 est renier placé par une cellule en double T 43. La résistance 41 est en parallèle à la cellule 43 entre Bentrée inverse (-) de l'amplificateur 40 et la sortie de celui-ci. La borne de sortie de l'élément variable 32 du simulateur 3 est reliée à travers une résistance 44 à l'entrée inverse de l'amplificateur 40 dont l'entrée directe (+) est à la masse. La cellule en double T 43 est constituée par une première cellule en T qui comprend deux résistances 431 en série dont la borne commune est reliée à la masse à travers un condensateur 432, et par une seconde cellule en T qui comprend deux condensateurs 433 en série dont la borne commune est reliée à la masse à travers une résistance 434. In the amplification circuit 4, the resonant circuit 42 is disassembled by a double-T cell 43. The resistor 41 is in parallel with the cell 43 between the inverse input (-) of the amplifier 40 and the output of the latter. this. The output terminal of the variable element 32 of the simulator 3 is connected through a resistor 44 to the inverse input of the amplifier 40 whose direct input (+) is grounded. The double-T cell 43 is constituted by a first T-cell which comprises two resistors 431 in series whose common terminal is connected to ground through a capacitor 432, and by a second T-cell which comprises two capacitors 433 in series. whose common terminal is connected to ground through a resistor 434.

Dans le circuit de conversion bipolaire-binaire 5 selon l'invention, la voie sur laquelle sont détectées les impulsions de polarité positive est constituée par un simple conducteur 52 reliant la sortie de l'amplificateur 40 à l'entrée numérique du circuit de seuil 5+ ,et la voie sur laquelle sont détectées les impulsions de polarité négative comprend un simple inverseur 53 interconnecté entre la sortie de l'amplificateur 40-et l'entrée numérique du circuit de seuil S .  In the bipolar-to-binary converting circuit 5 according to the invention, the channel on which the positive polarity pulses are detected is constituted by a single conductor 52 connecting the output of the amplifier 40 to the digital input of the threshold circuit 5. +, and the path on which the negative polarity pulses are detected comprises a simple inverter 53 interconnected between the output of the amplifier 40-and the digital input of the threshold circuit S.

Dans le circuit de récupération de rythme 7 selon l'invention, on y retrouve les deux diodes 71+ et 71. L'anode de la diode 71+ est reliée à la sortie de l'amplificateur 40 et donc au conducteur 52 et à l'entrée du circuit de seuil S+. L'anode de la diode 71 est reliée à la sortie de l'inverseur 53 et donc à-l'entrée du circuit de seuil 8 . La fonction d'amplification du transistor 720 est maintenant assurée par un amplificateur inverseur 74 à résistance de contre-réaction 740 dont une borne est reliée aux cathodes des diodes 71+ et 71- et à l'entrée inverse (-) de l'amplification 740 L'entrée directe (+) -'de-l'amplificateur 74 est à la masse. In the clock recovery circuit 7 according to the invention, there are found the two diodes 71+ and 71. The anode of the diode 71+ is connected to the output of the amplifier 40 and therefore to the conductor 52 and the input of threshold circuit S +. The anode of the diode 71 is connected to the output of the inverter 53 and therefore to the input of the threshold circuit 8. The amplification function of the transistor 720 is now provided by a feedback amplifier 74 with a negative feedback resistor 740, one terminal of which is connected to the cathodes of the diodes 71+ and 71- and to the inverse input (-) of the amplification. The direct (+) input of the amplifier 74 is grounded.

Les fonctions de filtrage et de mise en forme sont maintenant obtenues au moyen d'une boucle de verrouillage de phase. Cette boucle comprend un oscillateur commandé en tension (VCO) 75 et un comparateur de phase 76. L'oscillateur 75 est interconnecté entre la sortie et une entrée du comparateur 76. L'autre entrée du comparateur 76 est reliée à la sortie de l'amplificateur 74. La sortie de l'oscillateur 75 fournit les impulsions d'horloge à l'entrée 60 des circuits de décision
D+ et D-.
The filtering and formatting functions are now achieved by means of a phase lock loop. This loop comprises a voltage controlled oscillator (VCO) 75 and a phase comparator 76. The oscillator 75 is interconnected between the output and an input of the comparator 76. The other input of the comparator 76 is connected to the output of the amplifier 74. The output of oscillator 75 provides the clock pulses at input 60 of the decision circuits
D + and D-.

Le schéma de principe du circuit de sorties 2 selon. l'invention pour un répéteur d'un signal bipolaire, ou plus généralement à trois niveaux +1, -1 et 0, est montré à la Fig.2. Le circuit de sortie 2 doit fournir au répéteur suivant- à travers. la section de ligne S le signal bipolaire qui est récupéré en mode différentiel aux bornes de la paire symétrique de résistances 13 du répéteur suivant dont la somme des valeurs ohmiques est égale à l'impédance caractéristique Zc de la ligne. Au signal bipo- laire est superposé le courant continu I de téléalimentation dont la tension développée aux bornes du circuit d'alimentation 8 alimente les circuits du répéteur,
Pour un signal à trois niveaux, le courant I est divisé en un courant i1 et en deux courants égaux i0 tels que i I = i1 + 2i0. Chacun de ces courants est produit par une source de courant respective 5'î' so1, sous à partir du courant I. Un commutateur C à trois positions est commandé par les sorties des circuits de décision D+ et D du circuit de régénération 6.Le courant i1 produit par la source s1 est aiguillé, à travers le commutateur à trois positions C, sur le fil S1 de la section de ligne sortante S lorsque le circuit de décision D+ produit une impulsion de polarité positive, ou sur le fil S2 de la section de ligne sortante S lorsque le circuit de décision D- produit une impulsion de polarité négative, ou bien est inhibé pour un-digit nul, ce qui correspond à la position intermédiaire du contact mobile du commutateur C. Les deux autres sources so1 et so2 injectent le courant io sur les conducteurs respectifs S1 et S2.Le répéteur suivant recueille ainsi dans son circuit d'entrée la tension
V1 - V2 = Zc (io + i1 - io ) / 2 = Zc i1 /2 lorsqu'une impulsion de polarité positive est transmise et le courant il est injecté sur le fil S1, ou V1 - V2 = Zc (io -(io + i1)) /2 = - Zc i1/ 2 lorsqu'une impulsion de polarité négative est transmise et le courant i1 est injecté sur le fil S2.
The circuit diagram of the output circuit 2 according to. the invention for a repeater of a bipolar signal, or more generally at three levels +1, -1 and 0, is shown in FIG. Output circuit 2 must provide the next repeater through. the line section S the bipolar signal which is recovered in differential mode across the symmetrical pair of resistors 13 of the next repeater whose sum of the ohmic values is equal to the characteristic impedance Zc of the line. The bipolar signal is superimposed on the direct current I of remote power supply whose voltage developed at the terminals of the supply circuit 8 supplies the circuits of the repeater,
For a three-level signal, the current I is divided into a current i1 and two equal currents i0 such that i I = i1 + 2i0. Each of these currents is produced by a respective current source 5 '''''''''''''''''''', starting from the current I. A three position C switch is controlled by the outputs of the decision circuits D + and D of the regeneration circuit 6.The The current i1 produced by the source s1 is shunted through the three-position switch C on the wire S1 of the outgoing line section S when the decision circuit D + produces a pulse of positive polarity, or on the wire S2 of the outgoing line section S when the decision circuit D- produces a pulse of negative polarity, or is inhibited for a zero-digit, which corresponds to the intermediate position of the moving contact of the switch C. The two other sources so1 and so2 inject the current io on the respective conductors S1 and S2. The following repeater thus collects in its input circuit the voltage
V1 - V2 = Zc (io + i1 - io) / 2 = Zc i1 / 2 when a positive polarity pulse is transmitted and the current is injected on the wire S1, or V1 - V2 = Zc (io - (io + i1)) / 2 = - Zc i1 / 2 when a pulse of negative polarity is transmitted and the current i1 is injected on the wire S2.

il peut être prévu de moduler de manière quelconque la source de courant i1 différenciant les niveaux, ce qui permet d'utiliser un tel circuit de sortie pour un répéteur analogique. il est également possible de transmettre des signaux ayant une composante continue, une telle transmission étant interdite par essence dans les transformateurs. it may be provided to modulate in any way the current source i1 differentiating levels, which allows to use such an output circuit for an analog repeater. it is also possible to transmit signals having a continuous component, such transmission being prohibited in essence in the transformers.

D'une manière générale, un signal multiniveau peut être transmis par un circuit de sortie fondé sur le principe ci-dessus. Par exemple,' Si un nombre pair 2N de niveaux est prévu, N sources de courant telles que sol sont commutées au fil S1 eut N autres sources de courant telles que so2 sont commutées au fil S2. Si un nombre impair 2N + 1 de niveaux 2N est prévu, par exemple N sources de courant telles que s1 sont commutées chacune aux fils Sj et S2. In general, a multilevel signal can be transmitted by an output circuit based on the above principle. For example, if an even number 2N of levels is provided, N current sources such as ground are switched to wire S1 and N other current sources such as so2 are switched to wire S2. If an odd number 2N + 1 of levels 2N is provided, for example N current sources such that s1 are each switched to the son Sj and S2.

Deux modes de réalisation du circuit de sortie 2 pour un signal à trois niveaux sont décrits ci-après
Selon un premier mode de réalisation. illustré à la Fig.3, le circuit 2 comprend deux transistors bipolaires 221 et 222 et une source de tension auxiliaire 23. La source 23- est composée de diodes 230 qui sont en série entre les bases destransistos 221 et 222 et le circuit d'alimenta tion 8. La source 23 est destinée à polariser par un courant résiduel i = I - 2i les collecteurs des transistors 221 et 222 à travers des
o résistances 231 et 232 qui sont interconnecteesebacune entre la base et le collecteur du transistor respectif 221, 222 > ce collecteur étant relié au conducteur de ligne respectif S1* S2.
Two embodiments of the output circuit 2 for a three-level signal are described below.
According to a first embodiment. illustrated in FIG. 3, the circuit 2 comprises two bipolar transistors 221 and 222 and an auxiliary voltage source 23. The source 23 is composed of diodes 230 which are in series between the destransist bases 221 and 222 and the circuit of FIG. 8. The source 23 is intended to bias the collectors of the transistors 221 and 222 through a residual current i = I-2i.
o resistors 231 and 232 which are interconnecteesebacune between the base and the collector of the respective transistor 221, 222> this collector being connected to the respective line conductor S1 * S2.


L.'émetteur du transistor 22 et 222 est relié d'une part, au circuit
I d'alimentation 8 à travers une résistance 241, 242 > et d'autre part, au circuit de décision respectif D+, D à travers une résistance 251 252.

The emitter of transistor 22 and 222 is connected on the one hand to the circuit
I supply 8 through a resistor 241, 242> and on the other hand, to the respective decision circuit D +, D through a resistor 251 252.

Chaque résistance 241, 242 est traversée par le courant io et chaque résistance 251 252 est traversée par le courant i1 fourni par le circuit d'alimentation 8. Les courants précédents sont liés par la relation i + 2i - I. Le signe "environ" est dû à la mise en parallèle de
I. o la résistance de polarisation 231, 232 avec l'impédance de charge Zc/2 de la résistance correspondante 13 du répéteur suivant.
Each resistor 241, 242 is traversed by the current io and each resistor 251 252 is traversed by the current i1 supplied by the supply circuit 8. The previous currents are linked by the relation i + 2i - I. The sign "about" is due to the paralleling of
I. o the bias resistor 231, 232 with the load impedance Zc / 2 of the corresponding resistor 13 of the next repeater.

Le circuit de sortie 2 selon un second mode de réalisation montré à la Fig. 4 comprend deux transitors à effet de champ 26 et 262 au lieu de deux transistors bipolaires. Les sources des transistors 26i et 262 sont reliées au circuit d'alimentation 8 et sont reliées respectivement à-deux résistances 271 et 272 dont les autres bornes sont -reliées aux conducteurs respectifs S1 et Une Une résistance 281, 282 est inter- connectée entre le drain du transistor respectif 261, 262, et le conduc teur respectif S1, S2. Les grilles des transistors 261 et 262 sont re- liees aux sorties des circuits de décision D+ et D-. La valeur ohmique
de la résistance 271, 272 et la valeur ohmique de l'ensem- ble des résistances 271 272 et 281, 282 mises en parallèle sont choisies telles qu'elles encadrent sensiblement la valeur Z c /2 afin de réali ser l'adaptation à l'impédance caractéristique Z
c
Bien que l'invention ait été décrite en référence à un type particulier de répéteur, des circuits selon l'invention peuvent être utilisés dans d'autres types connus de répéteurs. Notamment, les fonctions de découplage et de couplage du courant de téléalimentation et du signal reçu ou transmis, réalisées dans un terminal de ligne peuvent être obtenues par des circuits 1 et 2 selon l'invention.
Output circuit 2 according to a second embodiment shown in FIG. 4 comprises two field effect transistors 26 and 262 instead of two bipolar transistors. The sources of the transistors 26i and 262 are connected to the supply circuit 8 and are respectively connected to two resistors 271 and 272 whose other terminals are connected to the respective conductors S1 and A. A resistor 281, 282 is connected between the drain of the respective transistor 261, 262, and the respective conductor S1, S2. The gates of the transistors 261 and 262 are connected to the outputs of the decision circuits D + and D-. The ohmic value
of the resistor 271, 272 and the resistance value of all the resistors 271 272 and 281, 282 connected in parallel are chosen such that they substantially surround the value Z c / 2 in order to carry out the adaptation to the characteristic impedance Z
c
Although the invention has been described with reference to a particular type of repeater, circuits according to the invention can be used in other known types of repeaters. In particular, the decoupling and coupling functions of the remotely powered current and the received or transmitted signal produced in a line terminal can be obtained by circuits 1 and 2 according to the invention.

Claims (11)

R e v e n d i c a t i o-n s.R e v e n d i c a t i o-n s. 1 - Répéteur d'un signal transmis avec un courant de télealimentation sur une ligne à deux conducteurs comprenant des moyens d'entrée (1) pour séparer le signal et le courant de téléalimentation transmis par une section de ligne entrante (E), des moyens d'alimentation (8) à partir du courant de téléalimentation séparé, des moyens (3 à 7) pour amplifier et régénérer le signal séparé et des moyens de sortie (2) pour superposer le courant de téléalimentation et le signal régénéré dans une section de ligne sortante (S), caractérisé en ce que les moyens d'entrée (1) comprennent deux résistances égales (13) qui sont en serie entre les conducteurs (E1, E2) de la section de ligne entrante(E) et dont leur borne commune est reliée à une borne (81) des moyens d'alimentation (8) et en ce que les moyens de sortie (2) comprennent des moyens (s , spi) alimentés par le courant 'de téléalimentation et commutés sélectivement en fonction du niveau du signal régénéré pour produire deix courants (i + i1, i ) sur les conducteurs (S1, S2) de la section de 1 - Repeater of a signal transmitted with a power supply current on a two-conductor line comprising input means (1) for separating the signal and the remote power supply stream transmitted by an incoming line section (E), means power supply (8) from the separated remote power supply, means (3 to 7) for amplifying and regenerating the separated signal and output means (2) for superimposing the remote power supply current and the regenerated signal in a section of outgoing line (S), characterized in that the input means (1) comprise two equal resistors (13) which are in series between the conductors (E1, E2) of the incoming line section (E) and whose terminal common is connected to a terminal (81) of the supply means (8) and in that the output means (2) comprises means (s, spi) supplied by the remote power supply current and selectively switched according to the level regenerative signal é to produce currents (i + i1, i) on the conductors (S1, S2) of the section of o ligne sortante (S) dont la différence est proportionnelle au niveau du signal régénéré et dont la somme est égale au courant de téléalimenta- tion (I). o outgoing line (S) whose difference is proportional to the level of the regenerated signal and whose sum is equal to the remotely supplied current (I). 2 - Répéteur conforme à la revendication 1, caractérisé en ce que les moyens d'entrée (1) comprennent un amplificateur opérationnel (14) fonctionnant en soustracteur et relié à travers deux résistances (15,17) aux conduct;urs (E1, E2) de la section de ligne entrante (E). 2 - repeater according to claim 1, characterized in that the input means (1) comprise an operational amplifier (14) operating as a subtractor and connected through two resistors (15,17) to the conductors (E1, E2 ) of the incoming line section (E). 3 - Répéteur conforme à la revendication 1 ou 2 pour lequel le signal est un signal à trois niveaux, caractérisé en ce que les moyens de sortie (2) comprennent deux transistors bipolaires (221, 222) ayant chacun une base qui est reliée aux moyens d'alimentation (8) à travers une source de tension (23) et qui est reliée à l'un des conducteurs (S1, S2) de la section de ligne sortante (S) à travers une résistance (23riz 232) > un collecteur qui est relié audit conducteur (S1, S2) de la section de ligne sortante, et un émetteur qui est relié aux moyens d'alimentation (8) à travers une résistance (24il 242) et qui est relié à l'une des deux sorties (D+, D ) des moyens d'amplification et de régénération (3 à 7) à travers une résistance (25riz 252).  3 - Repeater according to claim 1 or 2 for which the signal is a three-level signal, characterized in that the output means (2) comprise two bipolar transistors (221, 222) each having a base which is connected to the means power supply (8) through a voltage source (23) and which is connected to one of the conductors (S1, S2) of the outgoing line section (S) through a resistor (23riz 232)> a collector which is connected to said conductor (S1, S2) of the outgoing line section, and a transmitter which is connected to the supply means (8) through a resistor (24il 242) and which is connected to one of the two outputs (D +, D) means of amplification and regeneration (3 to 7) through a resistor (25riz 252). 4 - Répéteur conforme à la revendication 3, caractérisé en ce que la source de tension (23) est constituée par des diodes en série (230).  4 - Repeater according to claim 3, characterized in that the voltage source (23) is constituted by series diodes (230). 5 - Répéteur conforme à la revendication 1 ou 2 pour lequel le signal est un signal à trois niveaux, caractérisé en ce que les moyens de sortie (2) comprennent deux transistors à effet de champ (26il 262) ayant chacun une source qui est reliée aux moyens d'alimentation (8) et qui est reliée à l'un des conducteurs (S1, de la section de ligne sortante (S) à travers une résistance (27il 272?, un drain qui est relié audit conducteur (S1, S2) de la section de ligne sortante à travers une résistance (281, 282Y > et une grille qui est reliée à l'une des deux sorties (D+, D )des moyens d'amplification et de régénération (3 à 7). 5 - Repeater according to claim 1 or 2 for which the signal is a three-level signal, characterized in that the output means (2) comprises two field effect transistors (26il 262) each having a source which is connected to the supply means (8) and which is connected to one of the conductors (S1) of the outgoing line section (S) through a resistor (27il 272 ?, a drain which is connected to said conductor (S1, S2 ) of the outgoing line section through a resistor (281, 282Y> and a gate which is connected to one of the two outputs (D +, D) amplification and regeneration means (3 to 7). 6 - Répéteur conforme à l1une des revendications 1 à 5, comprenant un simulateur de câble variable (3) incluant un élément variable (32), caractérisé en ce que le simulateur (3) comprend au moins un dipôle interconnecté entre une borne de l'élément variable (32) et -la masse et composé par un condensateur (33) et une résistance (34) en parallèle. 6 - repeater according to one of claims 1 to 5, comprising a variable cable simulator (3) including a variable element (32), characterized in that the simulator (3) comprises at least one dipole interconnected between a terminal of the variable element (32) and the mass and composed by a capacitor (33) and a resistor (34) in parallel. 7 - Répéteur conforme à l'une des revendications 1 à 6, comprenant des moyens d'amplification et d'égalisation (4) incluant une boucle de contre-réaction, caractérisé en ce que la boucle de contre-réaction comprend une cellule (43) 'en parallèle avec une résistance (41)s ladite cellule étant composée uniquement de résistances (4319 434) et de condensateurs (432, 433). 7 - Repeater according to one of claims 1 to 6, comprising amplification and equalization means (4) including a feedback loop, characterized in that the feedback loop comprises a cell (43). ) in parallel with a resistor (41) s said cell being composed only of resistors (4319 434) and capacitors (432, 433). 8 - Répéteur conforme à la revendication 7, caractérisé en ce que la cellule est une cellule en double T (43). 8 - repeater according to claim 7, characterized in that the cell is a double-T cell (43). 9 - Répéteur conforme à l'une des revendications 1 à 8, comprenant des moyens d'amplification et d'égalisation (4) et des moyens (5) pour convertir sur deux voies (S+, S ? le signal égalisé en deux signaux binaires correspondant respectivement aux digits de polarité positive et aux digits de polarité négative, caractérisé en ce que les voies des moyens de conversion (5) sont composées d'un simple conducteur (52) et d'un inverseur (53) respectivement, qui sont reliés à la sortie des moyens d'amplification et d'égalisation (4). 9 - Repeater according to one of claims 1 to 8, comprising amplification and equalization means (4) and means (5) for converting on two channels (S +, S?) The signal equalized into two binary signals corresponding respectively to the positive polarity digits and the negative polarity digits, characterized in that the channels of the conversion means (5) are composed of a single conductor (52) and an inverter (53) respectively, which are connected at the output of the amplification and equalization means (4). 10 - Répéteur conforme à l'une des revendications 1 à 9, comprenant un moyen de récupération de rythme (7) pour produire un signal d'horloge 10 - repeater according to one of claims 1 to 9, comprising a rhythm recovery means (7) for producing a clock signal égal au débit du signal, caractérisé en ce qu'il comprend en outre une equal to the signal flow, characterized in that it further comprises a boucle à verrouillage de phase composée.d'un comparateur de phase (76) phase-locked loop composed of a phase comparator (76) dont une entrée reçoit le signal redressé, et un oscillateur commandé en tension (76) interconnecté entre la sortie et l'autre entrée du comparateur (76) et délivrant le signal d'horloge (60). an input receives the rectified signal, and a voltage controlled oscillator (76) interconnected between the output and the other input of the comparator (76) and outputting the clock signal (60). 11 - Répéteur conforme à la revendication 10, caractérisé en ce que le comparateur de phase (76) est précédé par un amplificateur (74).  11 - Repeater according to claim 10, characterized in that the phase comparator (76) is preceded by an amplifier (74).
FR8215690A 1982-09-17 1982-09-17 Improvement to the repeater for a symmetric pair line. Granted FR2533383A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR8215690A FR2533383A1 (en) 1982-09-17 1982-09-17 Improvement to the repeater for a symmetric pair line.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8215690A FR2533383A1 (en) 1982-09-17 1982-09-17 Improvement to the repeater for a symmetric pair line.

Publications (2)

Publication Number Publication Date
FR2533383A1 true FR2533383A1 (en) 1984-03-23
FR2533383B1 FR2533383B1 (en) 1985-02-01

Family

ID=9277523

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8215690A Granted FR2533383A1 (en) 1982-09-17 1982-09-17 Improvement to the repeater for a symmetric pair line.

Country Status (1)

Country Link
FR (1) FR2533383A1 (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1949153B2 (en) * 1969-09-29 1971-01-07 Siemens Ag Circuit arrangement for receiving binary direct current signals, which are transmitted with a low transmission voltage via galvanically connected lines
FR2186785A1 (en) * 1972-06-01 1974-01-11 Philips Nv
JPS51134013A (en) * 1975-05-15 1976-11-20 Nec Corp Repeater circuit
JPS5341917A (en) * 1976-09-29 1978-04-15 Hitachi Ltd Dc current supply circuit

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1949153B2 (en) * 1969-09-29 1971-01-07 Siemens Ag Circuit arrangement for receiving binary direct current signals, which are transmitted with a low transmission voltage via galvanically connected lines
FR2186785A1 (en) * 1972-06-01 1974-01-11 Philips Nv
JPS51134013A (en) * 1975-05-15 1976-11-20 Nec Corp Repeater circuit
JPS5341917A (en) * 1976-09-29 1978-04-15 Hitachi Ltd Dc current supply circuit

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
JAPAN TELECOMMUNICATIONS REVIEW, volume 13, no. 3, juillet 1971 (TOKYO, JP) TAKAYOSHI SAKASHITA et al. "IC type regenerative repeater for PCM-24 system", pages 125-127 *
PATENT ABSTRACTS OF JAPAN, volume 1, no. 37, 18 avril 1977, page 2041E76 & JP - A - 51-134013 (NIPPON DENKI K.K.) 20-11-1976 *
PATENT ABSTRACTS OF JAPAN, volume 2, no. 77, 17 juin 1978, page 3056E78, & JP - A - 53-41917 (HITACHI SEISAKUSHO K.K.) 15-04-1978 *

Also Published As

Publication number Publication date
FR2533383B1 (en) 1985-02-01

Similar Documents

Publication Publication Date Title
BE898476A (en) Digital signal transmission system.
BE898477A (en) Digital signal transmission system.
US4257125A (en) Receiver for unipolar Manchester fiber optics signals
FR2471099A1 (en) CIRCUIT FOR ADJUSTING THE POWER CURRENT OF A SUBSCRIBER TELEPHONE STATION BASED ON THE LOOP RESISTANCE OF THE SUBSCRIBER LINE
EP0082791A1 (en) Signal transmission device over a line also assuring a D.C. current supply
JPS6111014B2 (en)
FR2674385A1 (en) GALVANIC ISOLATION DEVICE FOR CONTINUOUS ELECTRIC SIGNALS OR LIKELY TO CONTAIN A CONTINUOUS COMPONENT.
US5255287A (en) Transceiver apparatus and methods
CA2173817A1 (en) Switched-mode power supply using a saturable inductance for producing a pulser current source
EP0022561A1 (en) Device for powering a subscriber set
EP0720292A1 (en) Terminal device for mobile telecommunications including a switching circuit
EP0403999B1 (en) Line junction for analogue network lines for a private telephone installation
US4229830A (en) Apparatus and method for providing a modulation format for multiple wideband signal transmission
FR2500241A1 (en) BATTERY POWER CIRCUIT FOR TELEPHONE INSTALLATION
FR2533383A1 (en) Improvement to the repeater for a symmetric pair line.
EP0277855B1 (en) Binary-to-bipolar converter
US4435824A (en) Communication system having improved differential phase shift keying modulation
KR920003510Y1 (en) Receiver for digital audio signal
CA1074935A (en) Subscriber equipment for telephone exchange
FR2477802A1 (en) AMPLIFICATION CIRCUIT
EP0147306A2 (en) Linear power amplifier
WO2002041459A1 (en) Switching apparatus and method for varying a phase line impedance of an electric power transport line section
EP0046421B1 (en) Receiver for a signal-transmission system by electromagnetic, especially infra.red radiation
JPS5822895B2 (en) Method of input/output coupling of broadband pulse signals to remote power supply cable section
JPS60146547A (en) Clock signal extracting circuit and digital reproducer

Legal Events

Date Code Title Description
ST Notification of lapse