FR2497037A1 - Procede et dispositif pour le traitement de mots codes de donnees - Google Patents

Procede et dispositif pour le traitement de mots codes de donnees Download PDF

Info

Publication number
FR2497037A1
FR2497037A1 FR8123600A FR8123600A FR2497037A1 FR 2497037 A1 FR2497037 A1 FR 2497037A1 FR 8123600 A FR8123600 A FR 8123600A FR 8123600 A FR8123600 A FR 8123600A FR 2497037 A1 FR2497037 A1 FR 2497037A1
Authority
FR
France
Prior art keywords
words
erroneous
codewords
coded words
detected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8123600A
Other languages
English (en)
Other versions
FR2497037B1 (fr
Inventor
Glenn Arthur Reitmeier
Frank Jerome Marlowe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Corp
Original Assignee
RCA Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Corp filed Critical RCA Corp
Publication of FR2497037A1 publication Critical patent/FR2497037A1/fr
Application granted granted Critical
Publication of FR2497037B1 publication Critical patent/FR2497037B1/fr
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1876Interpolating methods

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Correction Of Errors (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

L'INVENTION CONCERNE UN PROCEDE ET UN DISPOSITIF POUR LE TRAITEMENT DE MOTS CODES DE DONNEES. SELON L'INVENTION, DANS UN CANAL DE TRANSMISSION TEL QU'UN ENREGISTREUR SUR BANDE, DES ERREURS X DES MOTS CODES SE PRODUISENT HABITUELLEMENT EN SALVES. PAR AILLEURS, IL EST HABITUELLEMENT POSSIBLE DE NE DETECTER QUE CERTAINS DES MOTS CODES ERRONES. POUR CACHER LES MOTS CODES ERRONES NON DETECTES Y, ON COMMENCE AVANT ET ON CONTINUE APRES (ACCOLADES 7A-20A) UN MOT CODE ERRONE DETECTE X; AINSI, LES MOTS CODES ERRONES NON DETECTES DANS UNE SALVE D'ERREURS ONT UNE FORTE PROBABILITE D'ETRE CACHES. L'INVENTION S'APPLIQUE NOTAMMENT A LA TELEVISION.

Description

La présente invention se rapporte à la détection et la correction
d'erreurs, et plus particulièrement à une
telle correction s'appliquant à des erreurs de salve.
Récemment, le domaine de la technologie de télévision numérique s'est développé. Dans cette technique, un signal vidéo est échantillonné, typiquement à-quatre fois la fréquence de sous-porteuse couleur. Chaque échantillon ("pixel") est mis sous forme numérique, en utilisant habituellement un mot codé à 8 bits, qui produit 256 niveaux du gris. Fréquemment, il est alors souhaitable
d'enregistrer magnétiquement les mots codés.
Dans l'enregistrement sur bande magnétique de données numériques, on utilise divers codes de canal pour accomplir l'enregistrement réel de la donnée. Ces codes de canal transforment un groupe de formE d'onde de la source, comme les mots codés à 8 bits ci-dessus décrits, en un autre groupe décodable de façon unique de formes d'onde mieux adapté aux non linéarités rencontrées dans le canal de la bande magnétique. Ces codes de canal sont bien connus et se répartissent généralement en deux catégories, code de phase et code de groupe. Les codes de phase modifient la phase des transitions dans le signal enregistré en fonction de la donnée à enregiStrer. Les codes de groupe sont une mise en carte à un/un entre un groupe de bits de source et une forme d'onde correspondante de la bande. Une considération majeure à l'enregistrement consiste à diminuer la teneur en courant continu de la forme d'onde
enregistrée, du fait de la mauvaise capacité de l"enregis-
treur sur bande à restituer l'information à basse fréquence.
Etant donné cela, un nouveau code de groupe a récemment été conçu par l'IBA (Independant Broadcast Authority),
plus particulièrement concernant le problème de l'enregis-
trement de signaux vidéo numériques. IBA a trouvé qu'il y avait 252 combinaisons différentes de 10 bits qui ont un nombre égal de 1 et de 0, c'est-à-dire qui ont une teneur en courant continu exactement nulle. Ainsi, le code IBA est un code qui peub metre En carte unnnt de donnée consistant en 8 "bits de source" pour obtenir une forme d'onde sur bande avec 10 "bits de bande" par mot, c'est-à-dire 10 transitions. Cela est accompli de façon que les 256 mots sur bande correspondent aux 252 mots de 10 bits "pas de CC" (CC: courant continu) et 4 mots supplémentaires de
bits.
Un exemple simplifié est donné ci-après. Dans cet exemple, on suppose que des mots de 3 bits sont utilisés pour la mise sous forme numérique des échantillons vidéo (8 niveaux du gris) et que des mots de 6 bits " pas de
teneur en CC" sont utilisés pour le code d'enregistrement.
- Mots sous forme numérique mots d'enregistrement
000 000111
001 111000
101010
011 010101
100 001011
101 110100
001110
111 110001
Il faut noter que tous les mots d'enregistrement ont un nombre égal de 1 et de 0, c'est-à-dire qu'ils n'ont pas de teneur en courant continu. La longueur du mot codé d'ordre pair supérieur qui suit par rapport au mot codé de source à 3 bits est bien entendu à 4 bits. Cependant, il n'y a que 6 mots codés "pas de CC" parmi tous les 16 mots codés à 4 bits. Par conséquent, il est nécessaire de passer à la longueur du mot codé pair d'ordre supérieur qui suit, qui est 6 bits. Il y a 20 mots codés pas de CC parmi les 64 mots possible dans le groupe des mots de 6 bits, ce qui est plus que suffisant pour les 8 mots
codés à 3 bits possible de la source.
En plus de la mauvaise réponse à basse fréquence ci-dessus décrite, l'enregistrement et la restitution magnétiques posent un autre problème d'erreurs, lesquelles erreurs se produisent habituellement dans les salves par suite de chutes hors limites des signaux. Dans le code du mot d'enregistrement à 6 bits ci-dessus identifié, seuls huit parmi les 64 mots codés à 6 bits possiblessont des mots codés valables. Statistiquement, il y aura 7/8 de toutes les erreurs possible dans les mots codés non veables que l'on peut ainsi détecter. Cependant, cela laisse toujours non détecté le 1/8 restant des erreurs. De même, dans le code IBA à 10 bits, environ 28/210 = 3/4 de touts les erreurs sont détectés ce qui laisse le 1/4 restant des
erreurs non détecté.
Il est par conséquent souhaitable de cacher sensiblement toutes les erreurs dans un canal de données,
et non pas seulement les erreurs détectées.
Selon les principes de l'invention, un procédé et un dispositif préférés pour le traitement de mots codés de données consistent à détecter les erreurs dans les mots codés, à estimer des mots codés de remplacement à la fois pour les mots codés erronés détectés et pour au moins une partie des mots codés dans un intervalle choisi des mots erronés, et à remplacer le mot codé erroné et les mots codés dans l'intervalle choisi par les mots codés estimés respectivement, afin de cacher ainsi la ppart des erreurs
non détectées.
L'invention sera mieux comprise et d'autres buts, caractéristiques, détails et avantages de celle-ci
apparattront plus clairement au cours de la description
explicative qui va suivre faite en référence aux dessins schématiques annexés donnés uniquement à titre d'exemple illustrant un mode de réalisation de l'invention et dans lesquels: - la figure 1 montre des motifs d'erreurs dans des pixels ainsi le fonctionnement d'un dispositif pour cacher la chute hors limites selon les principes de l'invention; - la figure 2 donne un schéma.bloc d'un système d'enregistrement à utiliser avec la présente invention; et - la figure 3 donne un schéma bloc d'un système de
reproduction selon l'invention.
La figure 1 montre le concept de l'invention. Sur la figure la est illustré un courant consécutif 100 de pixelsreproduits qui sont dérivés d'une seule ligne de
balayage de télévision, avec des pixels reproduits correc-
tement indiqués par "1O'" et des pixels reproduits incorrec-
tement par "X". Il faut noter que les erreurs se présentent dans une salve qui a 14 pixels de long. Comme on l'a expliqué ci-dessus, le code d'enregistrement IBA à 10 bits permettra la détection des 3/4 de toutes les erreurs
en moyenne, en utilisant un code de mise sous forme numé-
rique de 8 bits. Cependant, il est toujours possible que pour toute salve donnée on détecte plus ou moins de cette moyenne. Sur la figure lb a été supposé le pire des cas, c'est-à-dire qu'il n'y a que la moitié des erreurs qui sont détectées. Ces pixels erronés détectés sont indiqués par un "X" dans le courant 102, tandis que les pixels erronés non détectés sont indiqués par un "Y"*. Cojrîie précédemment sur la figure la, les pixels corrects sont
indiqués par un "0". Ainsi, il y a 7X et 7Y.
A chaque fois qu'un pixel erroné est détecté, un
compensateur de chute- hors limites (DOC) est validé.
Le DOC donne une estim-ation d'un pixel erroné à partir d'une certaine combinaison chasie- de pixesl1 ents-ourant et il remplace le pixel erroné par I'estimation. Selon la présente invention, ce processus est effectué non seulement pour le pixel qui est détecté comme étant dans l'erreur, mais pour un certain nombre choisi de pixels se présentant avant et après le pixel erroné détecté. Sur la figure lb, le DOC est validé sur un total de sept périodes de pixels entourant chaque erreur détectée, et ainsi trois pixels avant et trois pixels après le pixel
erroné détecté sont également remplacés au moyen d'estima-
tions divées des pixels environnants respectifs. Ce processus
peut être appelé "accotement" ou "encadrement".
En se référant à la figure lb en plus de détail, la première erreur détectée est dans le pixel 7 et ainsi le
DOC est validé pendant la durée indiquée par l'accolade 7a.
On notera que les pixels erronés non détectés 8 et 9 sont remplacés par les estimations respectives. Un tel remplacement a également lieu pour les pixels corrects 4, et 6 mais cela n'affecte pas de façon remarquable
l'image visualisée. Le pixel erroné détecté suivant quiva-
lide 1e DOC est le pixel 10. Le DOC est validé pendant la durée indiquée par l'accolade 10a. Le DOC est également validé par les pixels 11, 13, 17, 19 et 20 comme cela est indiqué par les accolades lia, 13a, 17a, 19a et 20a, respectivement. Ainsi, le DOC est continuellement validé
pendant tout l'intervalle délimité par les pixels 4 et 23.
On peut facilement voir que tous les pixels erronés non détectés8, 9, 12, 14, 15, 16 et 18 sont remplacés par leurs estimations respectives. On notera que dans la situation la plus typique o un nombre supérieur d'erreurs est détecté, il y a plus de pixels qui valident le DOC, ce qui augmente la probabilité que les erreurs non détectées siat remplacées
par des estimations appropriées.
La figure 2 montre un exemple d'un agencement d'enregistrement. Une borne d'entrée 200 reçoit des signaux vidéo analogiques de toute source, comme une caméra de télévision, un autre enregistreur, des signaux de diffusion
qui sont reçus et détectés et autres. Les signaux analogi-
ques sont appliqués à un moyen de mise sous forme numérique
202 qui échantillonne puis quantifie le signal analogique.
L'échantillonnage a de préférence lieu à une fréquence
qui est égale à trois ou quatre fois la fréquence de sous-
porteuse couleur, tandis que la quantification est de préférence à une précision de 8 bits. Les échantillons de 8 bits sont appliqués à une mémoire morte 204 par un bus à 8 bits en parallèle. La mémoire 204 met les échantillons de 8 bits en 252 mots codés de 10 bits qui ont un nombre égal de uns et de zéros plus quatre mots supplémentaires de 10 bits. Les mots de 10 bits sont appliqués par un bus à 10 bits en parallèle, au circuit
d'enregistrement 206. Le circuit 206 comprend traditionnelle-
ment des amplificateurs, des oscillateurs de polarisation et autres. Les mots de 10 bits sont alors appliqués à la tête d'enregistrement de 10 bits 208, comme 10 têtes individuelles d'enregistrement qui enregistrent dans des pistes parallèles sur une bande magnétique d'enregistrement 210, les bits respectifs des mots de 10 bits. Si on le souhaite, les 10 bits formant un seul mot peuvent être enregistrés en série dans une seule piste en utilisant une seule tête d'enregistrement ordinaire. Cependant, il faudrait alors un convertisseur parallèle-série sur
la figure 2, entre le circuit 206 et la tête 208.
La figure 3 montre un exemple d'un circuit selon l'invention pour détecter et cacher les erreurs. La bande 210 se déplace par rapport à la tête 300 de reproduction de 10 bits. Les mots de 10 bits sont appliqués en succession
au décodeur 302 du canal de la bande sur un bus de 10 bits.
Si on utilise un enregistrement-en série,alors la tête
300 sera une tête à 1 bit et un convertisseur série-
10 bits en parallèle sera requis entre la tête 300 et le décodeur 302. Le décodeur 302 est composé d'une mémoire morte qui met chacun des mots de 10 bits en mots de 8 bits correspondants d'origine venant du moyen de mise sous forme numérique 202 à condition que le mot de 10 bits corresponde à l'un des 256 mots de 10 bits valables. Les
mots de 8 bits sont appliqués à la sortie 304 de 8 bits.
Si le mot de 10 bits reproduit ne correspond pas à l'un des mots de 10 bits valables, un signal d'erreur est appliqué par une sortie 306, à un registre à décalage 316
par une ligne à retard 308.
Les mots de 8 bits à la sortie 304 sont appliqués au compensateur de chute hors limites ou DOC 310. Le DOC 310 a deux sorties de 8 bits qui sont couplées à un multiplexeur de 8 bits (multiplexeur qui fonctionne en tant qu %interrupteur à va-et-vient à 8 p8les) 318. La sortie 312 produit un signal vidéo de 8 bits non compensé, tandis que la sortie 314 produit un signal compensé pour les chutes hors limites. Dans le mode de réalisation le plus simp, le signal compensé peut être dérivé en remplaçant un pixel erroné par un pixel verticalement adjacent. Ainsi, le DOC 310 pourrait, dans ce cas, être simplement une ligne à retard couplée entre l'entrée du DOC et la sortie 312, avec un retard d'une ligne horizontale. La sortie
314 serait alors directement connectée à l'entrée du DOC.
Cela remplacerait un pixel erroné par un pixel de la ligne située en dessous. La ligne à retard 308 dans ce cas doit avoir un retard d'une ligne horizontale moins la moitié du retard du registre à décalage 316. D'autres DOC plus précis sont connus, par exemple faisant la moyenne de deux pixels verticalement adjacents, et on peut les utiliser dans la présente invention, En général, les pixels de substitution sont produits à partir de combinaisons de
pixels proches des pixels erronés.
Le registre à décalage 316 a un nombre d'étages qui est égal au nombre de pixels dans une accolade moins un, et ainsi il comprend dans le mode de réalisation décrit six étages, lesquels étages sont déclenchés à la fréquence d'échantillonnage. La sortie de chaque étage est couplée à une entrée d'une porte OU 320. Un signal à un niveau logique haut à la sortie de la porte 320 commande le multiplexeur 318 pour appliquer le signal compensé à la sortie 314 à un convertisseur numérique-analogique ou DAC 322, autrement la donnée vidéo à la sortie 312 est appliquée au convertisseur 322. Dans chaque cas, le sigrel analogique résultant de sortie à appliquer au DAC 322 est
alors appliqué à l'affichage 324.
Quand un pixel erroné est détecté par le détecteur 302, par exemple le pixel no. 7 sur la figure 1, un signal drapeau d'erreur est présent à la sortie 306 et il est appliqué au premier étage du registre à décalage 316 par la ligne à retard 308. Le signal drapeau retardé d'erreur à la sortie de la ligne à retard 308 est également appliqué directement à la porte 320 pour actionner le multiplexeur 318 afin de choisir la sortie compensée 314. Il faut noter que quand le signal drapeau d'erreur se présente, et du fait du retard de la ligne 308, le pixel no. 4 de la ligne au-dessus de la ligne contenant le pixel erroné no. 7 est sur le point d'être fourni par la sortie 312. A la place de ce pixel no. 4 de la ligne au-dessus, le pixel no. 4 de la ligne en dessous (ou une moyenne des pixels no. 4 des lignes au-dessus et en dessous de la ligne contenant le pixel erroné) est substitué. En d'autres termes, la ligne à retard 308 a pour but de compenser le retard dans le DOC 310. Le retard de la ligne 308 correspond à ce qui est nécessaire selon la configuration particulière du DOC 310 pour forcer celui-ci à commencer à remplacer le pixel no. 4 quand le pixel erroné no. 7 est détecté. Le signal drapeau d'erreur est décalé à travers chaque étage du registre 316 et force chacun des six pixels suivants à remplacer les pixels sur un total de 7 pixels remplacés, c'est-à-dire les pixels no. 4 à 10 comme le montre l'accolade 7a sur la figure lb. Si le pixel erroné détecté suivant est le no.- 10 (comme on l'a supposé sur la figure 1b), le DOC est validé pendant la durée indiquée par l'accolade a. La même chose s'applique aux autres pixels erronés
détectés et leurs accolades respectives indiquant la vali-
dation du DOC. On peut facilement voir que l'opération indiquée sur la figure lb est effectuée par le dispositif
de la figure 3.
On notera que de nombreux autres modes de
réalisation sont possibles dans le cadre de l'invention.
Par exemple, des codes autres que les codes IBA peuvent
être utilisés pour détecter une erreur et actionner l'appa-
reil d'accotement selon l'invention. De plus encore des procédés d'identification de mots codés erronés autres qu'une reconnaissance de mots codés non valables peuvent être utilisés pour actionner l'accotement, par exemple une
erreur de parité, une perte d'amplitude du signal et autres.
De même, la présente invention peut s'appliquer à des canaux de communication autres qu'un enregistreur sur bande. Par ailleurs, comme cela est indiqué dans la demande de brevet US No. 170 811 du 21 Juillet 1980, qui est cédée à la même demanderesse que la présente invention, des pixels se présentant séquentiellement peuvent être enregistrés sur des pistes différentes en utilisant un convertisseur série-parallèle. Quatre pistes sont utilisées
dans un mode de réalisation décrit. Des retards d'enregis-
trement sont prévus entre les pistes, lesquels retards sont plus longs qu'une longueur attendue de chute hors limites. Pendant la reproduction, des retards inverses et un convertisseur parallèle-série sont prévus pour obtenir l'ordre séquentiel d'origine des pixels. S'il se produit une chute hors limitesdu type salve sur la bande, même une affectant les quatre pistes, seul un pixel sur quatre sera affecté quand les pixels reproduits seront ré-arrangés dans l'ordre séquentiel d'origine. La présente invention peut être utilisée dans un tel système en changeant le retard de chaque étage du registre à décalage 316 pour qu'il soit égal à quatre périodes de pixels au lieu d'une période comme on l'a décrit ci- dessus. Ainsi, la validation du DOC se produira pour un pixel reproduit sur quatre, lesquels pixels se présentent en réalité en
séquence sur la bande.

Claims (10)

R E V E N D I C A T I 0 N S
1. Procédé pour le traitement de mots codés de données, caractérisé en ce qu'on détecte les mots codés erronés, on estime des mots codés de remplacement à la fois pour lesdits mots codés erronés et pour au moins certains mots codés dans un intervalle choisi desdits mots erronés, et on remplace ledit mot codé erroné et lesdits mots codés dans ledit intervalle choisi par lesdits mots codés estimés respectivement, ainsi la plupart des erreurs
non détectées sont cachées.
2. Dispositif pour le traitement de mots codés de données selon le procédé de la revendication 1, caractérisé par un moyen (302) pour détecter des mots codés erronés, un moyen (310) pour estimer des mots codés de remplacement à la fois pour les mots codés erronés détectés et pour au moins certains des mots codés dans un intervalle choisi desdits mots erronés, et un moyen (308, 316, 318, 320) pour remplacer ledit mot codé erroné et lesdits mots codés dans ledit intervalle choisi par lesdits mots codés estimés respectivement, ainsi la plupart des erreurs
non détectées sont cachées.
3. Dispositif selon la revendication 2, caractérisé en ce que les mots codés précités comprennent un nombre égal de uns et de zéros0
4. Dispositif selon la revendication 2, caractérisé en ce que le moyen de détection d'erreurs (302) précité
est formé d'une mémoire morte..
5. Dispositif selon la revendication 2, caractérisé en ce que le moyen d'estimation (310) précité estime les mots codés de remplacement à partir d'une combinaison
choisie de mots codés proches du mot codé remplacé.
6. Dispositif selon l'une quelconque des revendica-
tions 2 ou 5, caractérisé en ce que le moyen de remplace-
ment précité comprend une ligne à retard (308) couplée au il moyen de détection (302) précité, un registre à décalage (316) couplé à ladite ligne à retard (308),une porte OU
(320) couplée audit registre à décalage (316) et un multL-
plexeur (318) couplé à ladite porte (320) et audit moyen d'estimation (310).
7. Dispositif selon la revendication 6, caractérisé en ce que la ligne à retard (308) précitée a un retard d'une période d'une ligne horizontale de télévision moins la moitié du retard total du registre à décalage (316)
précité.
8. Dispositif selon la revendication 2, caractérisé en ce que les mots codés de données précités représentent
un signal de télévision.
9. Dispositif selon la revendication 2, caractérisé par un dispositif de reproduction de bande magnétique
(300) qui est couplé au moyen détecteur(302) précité.
10. Dispositif selon la revendication 2, caractérisé en ce que le moyen d'estimation (310) précité estime des mots codés de remplacement pour tous les mots codés précités
dans l'intervalle choisi précité des mots erronés précités.
FR8123600A 1980-12-18 1981-12-17 Procede et dispositif pour le traitement de mots codes de donnees Expired FR2497037B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/217,796 US4380069A (en) 1980-12-18 1980-12-18 Digital error detection using bracketing

Publications (2)

Publication Number Publication Date
FR2497037A1 true FR2497037A1 (fr) 1982-06-25
FR2497037B1 FR2497037B1 (fr) 1985-12-27

Family

ID=22812565

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8123600A Expired FR2497037B1 (fr) 1980-12-18 1981-12-17 Procede et dispositif pour le traitement de mots codes de donnees

Country Status (5)

Country Link
US (1) US4380069A (fr)
JP (1) JPS57131140A (fr)
DE (1) DE3150365A1 (fr)
FR (1) FR2497037B1 (fr)
GB (1) GB2090106B (fr)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5898814A (ja) * 1981-12-08 1983-06-11 Sony Corp エラ−デ−タ補間装置
NL8304214A (nl) * 1983-12-07 1985-07-01 Philips Nv Werkwijze voor het korrigeren van foute waarden van monsters van een equidistant bemonsterd signaal en inrichting voor het uitvoeren van de werkwijze.
US4675867A (en) * 1983-12-14 1987-06-23 Canon Kabushiki Kaisha Data processing device
US4639773A (en) * 1984-04-17 1987-01-27 Rca Corporation Apparatus for detecting motion in a video image by comparison of a video line value with an interpolated value
JP2514181B2 (ja) * 1984-04-27 1996-07-10 ソニー株式会社 デジタルビデオデ−タの誤り修整方式
NL8402411A (nl) * 1984-08-02 1986-03-03 Philips Nv Inrichting voor het korrigeren en maskeren van fouten in een informatiestroom, en weergeeftoestel voor het weergeven van beeld en/of geluid voorzien van zo een inrichting.
NL8600932A (nl) * 1986-04-14 1987-11-02 Philips Nv Werkwijze en inrichting voor het restaureren van als ongeldig beschouwde monsters van een equidistant bemonsterd signaal, op basis van vervangingswaarden die zijn afgeleid uit een reeks van signaalmonsters waarvan de omgeving die van de te restaureren monsters zo dicht mogelijk benadert.
NL8600931A (nl) * 1986-04-14 1987-11-02 Philips Nv Werkwijze en inrichting voor het restaureren van ongeldige monsters van een equidistant bemonsterd signaal.
EP0624990B1 (fr) * 1993-05-12 1999-03-31 Matsushita Electric Industrial Co., Ltd. Appareil d'enregistrement et de reproduction de signaux vidéo
DE4335305A1 (de) * 1993-10-16 1995-04-20 Philips Patentverwaltung Verfahren und Schaltungsanordnung zur Übertragung von Sprachsignalen
WO1997014150A1 (fr) * 1995-10-12 1997-04-17 Philips Electronics N.V. Appareil de decodage d'un signal de canal donnant un signal d'information et dispositif de reproduction equipe de cet appareil

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2424682A1 (fr) * 1978-04-28 1979-11-23 Sony Corp Dispositif de correction d'erreur de base de temps pour un magnetoscope
US4232340A (en) * 1979-06-01 1980-11-04 Rca Corporation Defect compensation for color television

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3569934A (en) * 1968-12-17 1971-03-09 Petty Geophysical Eng Co Method of detecting and correcting errors in multiplexed seismic data
GB1599156A (en) * 1976-12-24 1981-09-30 Indep Broadcasting Authority Recording digital signals
JPS5552513A (en) * 1978-10-09 1980-04-17 Matsushita Electric Ind Co Ltd Pcm signal processor
US4250521A (en) * 1979-07-19 1981-02-10 Rca Corporation Video signal dropout compensator
US4315331A (en) * 1980-02-01 1982-02-09 Ampex Corporation Apparatus for providing drop-out compensation in recording and reproducing systems

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2424682A1 (fr) * 1978-04-28 1979-11-23 Sony Corp Dispositif de correction d'erreur de base de temps pour un magnetoscope
US4232340A (en) * 1979-06-01 1980-11-04 Rca Corporation Defect compensation for color television

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
IEEE TRANSACTIONS ON MAGNETICS, vol. MAG-11, no. 5, septembre 1975, NEW YORK (US), *
PROCEEDING OF THE INSTITUTION OF ELECTRICAL ENGINEERS, vol. 125, no. 6, juin 1978, STEVENAGE, HERTS (GB), *
RUNDFUNKTECHNISCHE MITTEILLUNGEN, vol. 10, no. 1, février 1966, HAMBURG (DE), *

Also Published As

Publication number Publication date
JPH046135B2 (fr) 1992-02-04
DE3150365A1 (de) 1982-09-16
JPS57131140A (en) 1982-08-13
DE3150365C2 (fr) 1989-04-20
GB2090106B (en) 1984-10-03
GB2090106A (en) 1982-06-30
US4380069A (en) 1983-04-12
FR2497037B1 (fr) 1985-12-27

Similar Documents

Publication Publication Date Title
EP1046164B1 (fr) Incorporation de donnees supplementaires dans un signal d'information
US6363209B2 (en) Signal recording/reproducing method and apparatus, signal record medium and signal
US6157330A (en) Embedding supplemental data in an encoded signal, such as audio / video watermarks
US6574349B1 (en) Embedding and extracting supplemental data in an information signal
FR2504755A1 (fr) Procede et appareil de codage d'un signal numerique sans retour a zero inverse avec une faible composante continue
FR2497037A1 (fr) Procede et dispositif pour le traitement de mots codes de donnees
FR2488431A1 (fr) Procede et appareil d'enregistrement d'informations numeriques sur un support d'enregistrement
FR2540695A1 (fr) Detecteur numerique a vraisemblance maximale pour un systeme a reponse partielle en classe iv
CH638359A5 (fr) Procede et dispositif de traitement d'un signal video en couleur.
EP0066512A1 (fr) Procédé de codage de données binaires, et son application à un système de transfert de signal vidéo numérisé sur bande magnétique
FR2487546A1 (fr) Circuit de traitement de signaux numeriques
CH659555A5 (fr) Procede et dispositif de codage d'une information digitale codee sous forme binaire.
EP0549412A1 (fr) Circuit d'horloge pour système de lecture d'informations séquentielles
FR2544940A1 (fr) Appareil de transmission de signaux video numeriques
FR2521371A1 (fr) Procede et dispositif pour l'enregistrement magnetique numerique de donnees
FR2492204A1 (fr) Procede et dispositif de transmission et d'enregistrement de donnees avec taux reduit des donnees
EP0211757B1 (fr) Procédé de modulation en bande de base d'un signal de données, appareil de modulation et appareil de démodulation correspondants
EP0021863B1 (fr) Procédé numérique de contrôle de la reproduction correcte d'un signal composite de télévision et dispositif mettant en oeuvre ce procédé
FR2475833A1 (fr) Procedes et dispositifs pour transmettre et recevoir des signaux ou donnees comprenant des premiere et seconde parties dans le temps
MXPA00006404A (es) Inclusion de datos suplementarios en una señal de informacion
JPH09259548A (ja) データ再生回路
FR2682548A1 (fr) Un procede de correction d'echantillons dans un signal analogique echantillonne.

Legal Events

Date Code Title Description
TP Transmission of property