FR2486734A1 - Convertisseur numerique-analogique - Google Patents
Convertisseur numerique-analogique Download PDFInfo
- Publication number
- FR2486734A1 FR2486734A1 FR8113425A FR8113425A FR2486734A1 FR 2486734 A1 FR2486734 A1 FR 2486734A1 FR 8113425 A FR8113425 A FR 8113425A FR 8113425 A FR8113425 A FR 8113425A FR 2486734 A1 FR2486734 A1 FR 2486734A1
- Authority
- FR
- France
- Prior art keywords
- circuit
- digital
- average value
- signal
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
CONVERTISSEUR NUMERIQUE-ANALOGIQUE REALISE SUIVANT LE PRINCIPE DE PERMUTATION DYNAMIQUE EN PRESENCE DUQUEL UNE SERIE PONDEREE DE COURANTS DE REFERENCE DE PRECISION I, I EST ENGENDREE PAR PERMUTATION CYCLIQUE DE COURANTS DONT LES INTENSITES SONT MOINS BIEN EGALES. LA COMPOSANTE D'ERREUR DE COURANT ALTERNATIF I QUI A CETTE OCCASION SE PRODUIT PEUT ETRE ELIMINEE DU FAIT DE FORMER LA VALEUR MOYENNE DU SIGNAL DE SORTIE 12 DU CONVERTISSEUR SUR UN CYCLE DE PERMUTATION COMPLET OU SUR UN ENTIER MULTIPLE DE CELUI-CI, OCCASION A LAQUELLE EST OBTENU UN SIGNAL I QUI EST EXEMPT DE COMPOSANTE D'ERREUR SI, A LA FIN D'UNE TELLE PERIODE, A LIEU UN ECHANTILLONNAGE ET SI L'ON RESPECTE L'EXIGENCE QUE, DURANT UNE PERIODE DE FORMATION DE VALEUR MOYENNE, L'ETAT DANS LEQUEL SE TROUVE LE CONVERTISSEUR NE CHANGE PAS. APPLICATION: CONVERTISSEURS ANALOGIQUES-NUMERIQUES.
Description
"Convertisseur numérique-analogique.."
L'invention concerne un convertisseur nllmérique-analogi-
que comportant: - un circuit-source de courant pour engendrer plusieurs courants dont les intensités sont pratiquement égales, - un circuit de permutation qui de façon permutante
et dans un ordre de succession cyclique commute lesdits cou-
rants vers les sorties de ce circuit qui mettent ainsi à dis-
position plusieurs courants dans lesquels les intensités de courant continu sont dans un rapport mutuel précis et qui comportent une composante d'erreur de courant alternatif
détermirkepar l'inégalité des intensités descourants engen-
drés par ledit circuit-source de courant, - une entrée qui reçoit un signal d'entrée numérique, - une sortie sur laquelle il est possible de prélever un signal de sortie analogique déterminé par ledit signal d'entrée numérique, ainsi qu' - un circuit de combinaison qui, en fonction du signal d'entrée numérique, sert à combiner ledit signal de sortie
analogique sur la base des courants disponibles sur les sor-
ties du circuit de permutation.
Dans un tel convertisseur numérique-analogique, on met à profit le principe de permutation dynamique, qui est connu des brevets des EtatsUnis d'Amérique Nos 3 982 172 et
4 125 803 - ces brevets étant cités ici à titre de référen-
ce -, et suivant lequel des courants ayant un rapport d'in-
tensité mutuel précis sont engendrés du fait que, suivant une configuration permutant de façon cyclique, des courants pratiquement égaux sont commutés vers des sorties ce qui
a comme conséquence que l'écart relatif de chacun des cou-
rants servant de base apparaît, par rapport à une valeur moyenne, le même nombre de fois par cycle dans chacun des courants de sortie, de sorte que chacun de ceux-ci comporte une composante de courant continu dont l'intensité est dans un rapport très précis evec l'intensité moyenne des courants servant de base, et donc dans un rapport très précis avec
chacune des composantes de courant continu des autres cou-
rants de sortie. Les écarts mutuels entre les intensités des courants servant de base apparaissent comme composante de courant alternatif dans lesdits courants de sortie, alors qu'en fonction de la fréquence de permutation par rapport à la fréquence de signal la plus élevée et en fonction * du rapport entre les intensités des courants servant de bases,
ladite composante de courant alternatif peut être perturban-
te ou non.
Dans les cas o lesdites composantes de courant alterna-
tif peuvent être perturbantes, il est possible de les élimi-
ner par filtrage en ajoutant un condensateur de filtrage à chaque sortie du circuit de permutation. De ce fait, il est possible d'effectuer sans problèmes et à l'aide des courants continus résiduels la conversion numérique-analogique avec le circuit de combinaison. Un tel filtrage est affecté par l'inconvénient de l'emploi desdits condensateurs, par exemple 14 condensateurs pour un convertisseur numérique-analogique à 14 bits, condensateurs qui dans la plupart des applications, par exemple dans la technique de signaux à audio-fréquence, doivent être ajoutés à l'extérieur d'un circuit intégré dans
lequel est incorporé un tel convertisseur numérique-analogi-
que,-ledit emploi des condensateurs nécessitant alors de nom-
breuses fiches de connexion supplémentaires.
Le but de l'invention est de procurer un convertisseur
numérique-analogique dans lequel lesdites composantes pertur-
bantes de courant alternatif sont éliminées sans l'ajout de
condensateurs aux sorties du circuit de permutation.
A cet effet, le convertisseur numérique-analogique conforme à l'invention est remarquable en ce qu'il comporte - un circuit qui, chaque fois sur une période égale à ladite durée de cycle ou à un multiple entier de celle-ci, forme la valeur moyenne du signal de sortie du circuit de combinaison, un circuit qui chaque fois à la fin d'une période de formation de valeur moyenne échantillone le signal de sortie dudit circuit de formation de valeur moyenne, ainsi qu' - un circuit pour faire fonctionner en synchronisme d'une part le circuit de formation de valeur moyenne et le
circuit de permutation de façon que ladite période de for-
mation de valeur moyenne correspond à ladite durée de cycle ou à un multiple entier de celle-ci, et d'autre part le cir- cuit de combinaison et le circuit de formation de valeur
moyenne de façon que durant la période de formation de va-
leur moyenne le circuit de comparaison ne change pas d'état.
L'invention repose sur l'idée que, bien qu'à première vue le filtrage à la sortie du circuit de combinaison ne soit
pas possible en raison de ce que des composantes de modula-
tion en croix desdites composantes de courant alternatif
et des changements d'état du circuit de combinaison sont pos-
sibles dans le spectre de signal, l'élimination des composan-
tes de courant alternatif est possible par la formation de
la valeur moyenne du signal de sortie du circuit de combinai-
son sur une période égale à la durée du cycle de permutation
ou à un multiple entier de celle-ci, alors qu'à cette occa-
sion l'état dans lequel se trouve le circuit de combinaison
ne doit pas changer dans ladite période.
L'invention peut encore avoir la particularité que le circuit de formation de valeur moyenne est un intégrateur avec un circuit de remise à l'état initial qui, chaque fois à la fin d'une période de formation de valeur moyenne, remet
ledit intégrateur dans son état initial.
Ce mode de réalisation peut encore avoir la particula-
rité que l'intégrateur est un amplificateur opérationnel qui entre son entrée et sa sortie comporte une première capacité shuntée par un commutateur de remise à l'état initial, alors que le convertisseur comporte une seconde capacité et un circuit de permutation pour raccorder cette seconde capacité à la sortie du circuit de combinaison durant la période de
formation de valeur moyenne et pour raccorder ladite capa-
cité à l'entrée de l'amplificateur à la fin de chaque pério-
de de formation de valeur moyenne.
Le convertisseur numérique-analogique réalisé confor-
mément à l'invention et utilisé dans un convertisseur analogi-
que-numérique dans lequel une entrée de courant de signal
analogique est raccordée à la sortie du circuit de combinai-
son, peut avoir la particularité qu'à la sortie du circuit de combinaison est raccordée une capacité d'intégration shuntée par un commutateur de remise à l'état initial, et qu'à la sortie du circuit de combinaison est raccordé un comparateur qui reçoit une impulsion d'horloge à la fin de chaque période de formation de valeur moyenne et dont la
sortie commande un générateur de signal numérique fournis-
sant un signal numérique à la sortie du convertisseur numé-
rique-analogique.
La description suivante, en regard des dessins annexés,
le tout donné à titre d'exemple, fera bien comprendre com-
ment l'invention peut être réalisée.
La figure 1 est le schéma synoptique illustrant le prin-
cipe du convertisseur numérique-analogique conforme à l'in-
vention. La figure 2 montre l'allure de quelques signaux pour expliquer ainsi le fonctionnement du convertisseur selon
la figure 2.
La figure 3 illustre un mode de réalisation possible
d'un convertisseur analogique-numérique conforme à l'inven-
tion, cette figure montrant plus en détail la réalisation
du circuit de formation de valeur moyenne 5.
La figure 4 montre schématiquement l'application d'un convertisseur numérique-analogique conforme à l'invention
dans un convertisseur analogique-numérique.
La figure 1 illustre par un schéma synoptique le prin-
cipe d'un convertisseur numérique-analogique conforme à
l'invention, tandis que de son côté la figure 2 montre l'al-
lure de quelques signaux en vue d'expliquer de la sorte le
fonctionnement de ce convertisseur.
Le convertisseur des figures 1 et 2 comporte un géné-
rateur appelé à engendrer plusieurs courant dont les in-
tensités sont dans un rapport précis - dans cet exemple quatre courants il, i2, i3 et i4 ayant les intensités pondérées binaires Iot I 0/2 I0/4 et I0/8 - tel le générateur décrit par exemple dans les brevets des EtatsUnis d'Amérique Nos 3 982 172, et 4 125 803; à ce sujet, on remarque qu'il
est possible d'utiliser aussi bien un seul étage qu'un mon-
tage en cascade de ce genre d'étages connus. (Voir la figure
6 dudit brevet NO 3 982 172). Le générateur comporte généra-
lement une source de courant 1 qui fournit plusieurs courants dont les intensités sont pratiquement égales, ces courants étant fournis à un circuit de permutation 2 qui, commandé à cet effet par un circuit 3 qui par exemple est un registre à décalage, donne lieu à une configuration de liaisons répétée de façon cyclique et qu'aux sorties du circuit de permutation 2 deviennent disponibles les courants désirés il, i2, i3 et i4 dont les intensités sont dans le rapport souhaité. Tout
cela est décrit en détail dans lesdits brevets. De cette fa-
çon, il se forme les courants i1 à i4. L'allure des courants i1 à i4, de même que celle d'un signal d'horloge c1 commandant le circuit 3, sont illustrées sur la figure 2. Dans l'exemple
envisagé, les courants sont répétés en quatre phases de fonc-
tionnement du circuit de permutation 2, ces quatre phases définissant une durée de cycle T. Chacun de ces courants a une
intensité désirée de courant continu sur laquelle est super-
posée une composante de courant alternatif qui est définie par les écarts entre les différents courants fournis par la source de courant 1, alors que sur la durée de cycle T, la valeur moyenne de la composante de courant alternatif est
égale à zéro.
A l'aide d'une telle série de courants à pondération
binaire, il est possible d'effectuer la conversion numérique-
analogique. A cet effet, on dispose d'un circuit de combinai-
son 4 qui, sur la commande d'un circuit de commande 5 auquel est fourni le signal d'entrée numérique par l'intermédiaire de l'entrée 8, plusieurs parmi les courants il à i4 sont commutés vers la sortie 12 sur laquelle apparaît ainsi un courant de sortie analogique i a. Sur la figure 2, ce courant ia est montré dans le cas o, consécutivement aux instants t0, t1
Z486734
et t2, a lieu la conversion des signaux numériques 1001, (la
figure 1 montre l'état correspondant du circuit de combinai-
son 4), 1010 et 1000. A ce sujet, on suppose que sous la commande d'un signal d'horloge c2, le circuit de commande 5 opère de façon que le circuit de combinaison 4 ne change d'état qu'au début de chaque cycle, donc dans cet exemple aux instants to, t1, t2 et t3, de sorte que sur chaque cycle T, la valeur moyenne de la composante d'erreur dans le signal
de sortie ia est égale à zéro.
Le signal de sortie ia est fourni à un circuit de forma-
tion de valeur moyenne 6, qui, dans l'exemple envisagé, est supposé être formé par un intégrateur, et qui après chaque cycle T est remis à l'état initial sous la commande d'un signal d'horloge c3. Le signal de sortie iM du circuit 6 présente alors une allure en dents de scie comme le montre la figure 2, et présente également une ondulation qui n'a pas été dessinée pour la simplicité de la figure et qui est la conséquence de la composante d'erreur; après chaque cycle T, la valeur du signal de sortie i est la même que celle qui aurait été obtenue si uniquement la composante de courant continu (98IOt 10/8Io et I0 dans l'exemple envisagé avait
été intégrée en raison de ce que sur le cycle la valeur mo-
yenne de la composante d'erreur est égale à zéro. A la fin de chaque cycle, c'est-à-dire aux instants to0 ti, t2 et t3, l'intégrateur 6 est ramené à l'état initial, et tout juste avant ceci, sous la commande d'un signal d'horloge c4, la
valeur finale de chaque cycle d'intégration est échantillon-
née et maintenue à l'aide d'un circuit d'échantillonnage et
de maintien sous la commande du signal d'horloge c4. Le si-
gnal de sortie i0 à la sortie 9 correspond alors au signal i a exempt de composante d'erreur, et est décalé d'un seul cycle T.
En utilisant comme référence un oscillateur 10, un gé-
nérateur d'impulsions d'horloge 11 fournit les différents si-
graux d'horloge c1 à c4. Il va de soi que dans la pratique
il est possible de donner lieu à des retards entre les si-
gnaux c1 à c4 qui sur la figure 2 ont été représentés comme
se produisant simultanément, de tels retards étant par exem-
ple nécessaires pour s'assurer que l'échantillonnage ait lieu avant la remise à l'état initial du circuit de formation de valeur moyenne 6. Au besoin, il est possible à cet effet d'ajouter entre les cycles d'intégration une durée d'attente égale par exemple à une période du signal d'horloge c1. Pour la précision et dans le cas o la largeur de bande disponible le permet, on peut faire effectuer la formation de la valeur
moyenne sur plusieurs cycles, cas auquel, à travers le cir-
cuit 5, l'entrée de données numériques n'a lieu qu'une seule
fois par groupe de plusieurs cycles, ce qui est le cas éga-
lement de l'échantillonnage.
La figure 3 illustre un exemple de réalisation d'un convertisseur numérique-analogique conforme à l'invention et montre-aussi un exemple détaillé d'un circuit de formation de valeur moyenne 6. Sur ladite figure 3, le rectangle 13 représente la partie du circuit selon la figure 1, avec les circuits 1, 2, 3, 4 et 5. Le circuit de formation de valeur moyenne 6 comporte un amplificateur opérationnel 18 qui, entre sa sortie et son entrée inverseuse, comporte un condensateur 16 shunté par un commutateur de remise à l'état initial 17, desservi par le signal d'horloge c3. La sortie 12 du convertisseur numérique-analogique proprement dit 13, est raccordée à un des contacts d'un commutateur inverseur
15 qui est commandé par le signal d'horloge c3 et dont l'au-
tre contact est raccordé à l'entrée inverseuse de l'ampli-
ficateur 18, le contact central dudit commutateur 14 étant
raccordé à l'entrée non inverseuse de l'amplificateur 18 ain-
si qu'à la masse. Dans la pratique, les commutateurs 15 et
17 sont généralement des transistors commutateurs, par exem-
ple des transistors à effet de champ.
Au cours d'une période de formation de valeur moyenne T, les commutateurs 15 et 17 se trouvent dans leur situation
illustrée sur le dessin. Le courant de sortie ia du conver-
tisseur numérique-analogique 13 charge alors le condensa-
teur 14 et à cette occasion la composante de courant alter-
natif est éliminée lors de la charge durant un cycle T.A.
à la fin de chaque cycle, le commutateur 15 se met dans son autre position tandis que le commutateur 17 s'ouvre. Sous l'action de l'amplificateur opérationnel 18, la charge qui est présente dans le condensateur 14 est transférée au condensateur 16 et l'entrée du circuit d'échantillonnage 7 est le siège d'une tension constituant une mesure de la valeur moyenne du signal ia sur un seul cycle T. Le circuit
7 ayant pris un échantillon, les commutateurs 15 et 17 re-
prennent leur situation illustrée sur le dessin, et le
condensateur 16 se décharge.
La figure 4 montre l'emploi d'un convertisseur numéri-
que-analogique conforme à l'invention dans un convertisseur analogiquenumérique suivant le "successive approximation
principe ", principe qui repose sur le fait que le conver-
tisseur 13 reçoit à son entrée 8 un signal numérique alors qu'à l'aide d'un comparateur 20, le signal analogique qui en résulte sur la sortie 12 du convertisseur 13 est comparé
au signal analogique à convertir 'a' après quoi, en fonc-
tion du résultat de cette comparaison, le signal numérique
à l'entrée 8 est modifié par l'intermédiaire d'un généra-
teur de signal numérique 23, cette procédure pouvant être effectuée plusieurs fois jusqu'à ce que sur l'entrée 8 le signal numérique s'identifie du mieux possible au signal analogique Il, ledit signal numérique représentant alors la valeur numérique du signal analogique Ia
Dans ce mode de réalisation, le principe selon l'in-
vention trowue son application du fait qu'il existe à l'en-
trée du comparateur 20 une capacité intégrée 21 qui, après chaque cycle T, est déchargée à l'aide d'un commutateur 22
commandé par le signal d'horloge c3. Le comparateur 20 re-
çoit à cette occasion le signal d'horloge c4 pour effectuer
la comparaison seulement à la fin d'une période de forma-
tion de valeur moyenne.
La période de formation de valeur moyenne ne doit pas -
comme le montre la figure 2, être exactement en phase avec le cycle de permutation. La seule condition à respecter est que la période de formation de valeur moyenne soit égale à la durée du cycle de permutation, ou à un multiple
de celle-ci.
L'invention n'est pas limitée aux exemples de réalisa-
tion traités dans le présent exposé. La réalisation d'un circuit de formation de valeur moyenne,
d'un circuit d'échantillonnage, etc., appartient aux tech-
niques connues.
Claims (4)
1.- Convertisseur numérique-analogique comportant
- un circuit-source de courant (1) pour engendrer plu-
sieurs courants dont les intensités sont pratiquement égales;
- un circuit de permutation (2) qui de façon permutan-
te 'et dans un ordre de succession cyclique commute lesdits courants vers les sorties de ce circuit qui mettent ainsi
à disposition plusieurs courants dans lesquels les inten-
sités de courant continu sont dans un rapport mutuel pré-
cis et qui comportent une composante d'erreur de courant alternatif déterminée par l'inégalité des intensités des courants engendrés par ledit circuit-source de courant,
une entrée (8) qui reçoit un signal d'entrée numéri-
que,
- une sortie (9) sur laquelle il est possible de préle-
ver un signal-de. sortie analogique déterminé par ledit si-
gnal d'entrée numérique, ainsi qu'
- un circuit de combinaison (4) qui, en fonction-du si-
gnal d'entrée numérique, sert à combiner ledit signal de sortie analogique sur la base des courants disponibles sur les sorties du circuit de permutation, caractérisé en ce que ce convertisseur comporte: - un circuit (6) qui, chaque fois sur une période égale
à ladite durée de cycle ou à un multiple entier de celle-
ci, forme la valeur moyenne du signal de sortie du circuit de combinaison, - un circuit (7) qui chaque fois à la fin d'une période de formation de valeur moyenne échantillonne le signal de sortie dudit circuit de formation de valeur moyenne, ainsi qu' - un circuit (11) pour faire fonctionner en synchronisme d'une part le circuit de formation de valeur moyenne et le
circuit de permutation de façon que ladite période de for-
mation de valeur moyenne correspond à ladite durée de cycle ou à un multiple entier de celle-ci, et d'autre part le il circuit de combinaison et le circuit de formation de valeur
moyenne de façon que durant la période de formation de va-
leur moyenne le circuit de comparaison ne change pas d'état.
2.- Convertisseur numérique-analogique selon la re-
vendication 1, caractérisé.en ce que le circuit (6) de for-
mation de valeur moyenne est un intégrateur (18) avec un circuit de remise (17) à l'état initial qui chaque fois à
la fin d'une période de formation de valeurs moyennes re-
met ledit intégrateur dans son état initial.
3.- Convertisseur numérique-analogique selon la re-
vendication 2, caractérisé en ce que l'intégrateur est un amplificateur opérationnel (18) qui entre son entrée et sa sortie comporte une première capacité (16) shuntée par un commutateur de remise (17) à l'état initial, alors que le convertisseur comporte une seconde capacité- (14) et un circuit de.permutation (15) pour raccorder cette seconde capacité à la sortie (12) du circuit de combinaison durant
la période de formation de valeur moyenne et-pour raccor-
der ladite capacité à l'entrée de l'amplificateur à la fin
de chaque période de formation de valeur moyenne.
4.- Convertisseur numérique-analogique selon la re-
vendication 1, utilisé dans un convertisseur analogique-
numérique dans lequel une entrée de courant de signal ana-
logique (Ia) est raccordée à la sortie (12) du circuit de
combinaison (13), caractérisé en ce qu'à la sortie du cir-
cuit de combinaison est raccordée une capacité d'intégra-
tion (21) shuntée par un commutateur de remise ( 22) à
l'état initial, et qu'à la sortie du circuit de combinai-
son est raccordé un comparateur (20) qui reçoit une impul-
sion d'horloge (c4) à la fin de chaque période de formation de valeur moyenne et dont la sortie commande un générateur de signal numérique (23) fournissant un signal numérique
à la sortie du convertisseur numérique-analogique.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
NL8003948A NL8003948A (nl) | 1980-07-09 | 1980-07-09 | Digitaal-analoog omzetter. |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2486734A1 true FR2486734A1 (fr) | 1982-01-15 |
FR2486734B1 FR2486734B1 (fr) | 1984-04-27 |
Family
ID=19835592
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8113425A Granted FR2486734A1 (fr) | 1980-07-09 | 1981-07-08 | Convertisseur numerique-analogique |
Country Status (10)
Country | Link |
---|---|
US (1) | US4703310A (fr) |
JP (1) | JPS5748827A (fr) |
CA (1) | CA1175943A (fr) |
DE (1) | DE3124333A1 (fr) |
ES (1) | ES8204894A1 (fr) |
FR (1) | FR2486734A1 (fr) |
GB (1) | GB2080059B (fr) |
HK (1) | HK64284A (fr) |
IT (1) | IT1168138B (fr) |
NL (1) | NL8003948A (fr) |
Families Citing this family (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL8205013A (nl) * | 1982-12-28 | 1984-07-16 | Philips Nv | Precisiestroombronschakeling. |
NL8300466A (nl) | 1983-02-08 | 1984-09-03 | Philips Nv | Stroombronschakeling. |
JPS61240716A (ja) * | 1985-04-17 | 1986-10-27 | Mitsubishi Electric Corp | ディジタルアナログコンバ−タ |
US4857930A (en) * | 1986-06-27 | 1989-08-15 | Hughes Aircraft Company | Circuit for reducing differential nonlinearities in multi-stage digital-to-analog converters |
DE3771408D1 (de) * | 1986-07-21 | 1991-08-22 | Itt Ind Gmbh Deutsche | Monolithisch integrierter digital/analog-wandler. |
EP0319609B1 (fr) * | 1987-12-10 | 1992-04-22 | Deutsche ITT Industries GmbH | Convertisseur numérique/analogique avec commande cyclique de sources de courant |
NL8703128A (nl) * | 1987-12-24 | 1989-07-17 | Philips Nv | Digitaal-analoog-omzetter. |
US4864215A (en) * | 1988-02-16 | 1989-09-05 | U.S. Philips Corp. | Current source arrangement |
GB8803627D0 (en) * | 1988-02-17 | 1988-03-16 | Data Conversion Systems Ltd | Digital to analogue converter |
US5006854A (en) * | 1989-02-13 | 1991-04-09 | Silicon Systems, Inc. | Method and apparatus for converting A/D nonlinearities to random noise |
JPH02118415U (fr) * | 1989-03-03 | 1990-09-21 | ||
US5172117A (en) * | 1989-06-19 | 1992-12-15 | Linear Instruments | Analog to digital conversion using an integrater and a sample and hold circuit |
DE4007659A1 (de) * | 1990-03-10 | 1991-09-12 | Ant Nachrichtentech | Hochgenauer digital/analog-umsetzer |
DE4007660A1 (de) * | 1990-03-10 | 1991-09-12 | Ant Nachrichtentech | Hochgenauer digital/analog-umsetzer |
US5084701A (en) * | 1990-05-03 | 1992-01-28 | Trw Inc. | Digital-to-analog converter using cyclical current source switching |
US5404142A (en) * | 1993-08-05 | 1995-04-04 | Analog Devices, Incorporated | Data-directed scrambler for multi-bit noise shaping D/A converters |
US5534863A (en) * | 1994-01-06 | 1996-07-09 | Level One Communications, Inc. | Low resolution, high linearity digital-to-analog converter without trim |
JP3469326B2 (ja) * | 1994-08-16 | 2003-11-25 | バー−ブラウン・コーポレーション | デジタル−アナログ変換器 |
US5633639A (en) * | 1994-11-30 | 1997-05-27 | Sgs-Thomson Microelectronics, Inc. | Successive approximation analog to digital converter with automatic offset |
GB2296398B (en) * | 1994-12-22 | 1998-03-25 | Motorola Inc | Noise cancellation circuit and method |
JP4311511B2 (ja) | 1999-10-25 | 2009-08-12 | 日本バーブラウン株式会社 | デジタル−アナログ変換の方法および装置 |
CN1166063C (zh) | 1999-10-27 | 2004-09-08 | 皇家菲利浦电子有限公司 | 数模转换器 |
JP3725001B2 (ja) * | 2000-03-28 | 2005-12-07 | 株式会社東芝 | 選択回路、d/a変換器及びa/d変換器 |
WO2001076073A1 (fr) | 2000-04-04 | 2001-10-11 | Koninklijke Philips Electronics N.V. | Convertisseur numerique/analogique |
US7280060B1 (en) | 2000-05-23 | 2007-10-09 | Marvell International Ltd. | Communication driver |
EP1179889B1 (fr) * | 2000-08-10 | 2004-11-17 | STMicroelectronics S.r.l. | Circuit convertisseur numérique-analogique |
JP4836736B2 (ja) * | 2006-09-29 | 2011-12-14 | 株式会社東芝 | デジタル・アナログ変換回路 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3051938A (en) * | 1960-02-10 | 1962-08-28 | Gen Precision Inc | Digital to analog converter |
US3541446A (en) * | 1968-09-30 | 1970-11-17 | Bell Telephone Labor Inc | Small signal analog to digital converter with positive cancellation of error voltages |
JPS5091248A (fr) * | 1973-12-12 | 1975-07-21 | ||
NL7405441A (nl) * | 1974-04-23 | 1975-10-27 | Philips Nv | Nauwkeurige stroombronschakeling. |
NL7604570A (nl) * | 1976-04-29 | 1977-11-01 | Philips Nv | Stroomverdeelschakeling voor het realiseren van een aantal stromen die onderling zeer nauwkeurig een bepaalde grootteverhouding vertonen. |
JPS53114653A (en) * | 1977-03-16 | 1978-10-06 | Yokogawa Hokushin Electric Corp | Analog operation unit |
-
1980
- 1980-07-09 NL NL8003948A patent/NL8003948A/nl not_active Application Discontinuation
-
1981
- 1981-06-08 US US06/271,315 patent/US4703310A/en not_active Expired - Fee Related
- 1981-06-20 DE DE19813124333 patent/DE3124333A1/de active Granted
- 1981-07-06 CA CA000381140A patent/CA1175943A/fr not_active Expired
- 1981-07-06 IT IT22769/81A patent/IT1168138B/it active
- 1981-07-06 GB GB8120792A patent/GB2080059B/en not_active Expired
- 1981-07-06 JP JP56104553A patent/JPS5748827A/ja active Granted
- 1981-07-07 ES ES503717A patent/ES8204894A1/es not_active Expired
- 1981-07-08 FR FR8113425A patent/FR2486734A1/fr active Granted
-
1984
- 1984-08-16 HK HK642/84A patent/HK64284A/xx unknown
Non-Patent Citations (1)
Title |
---|
IEEE JOURNAL OF SOLID-STATE CIRCUITS, volume SC-11, no. 6, décembre 1976, NEW YORK (US); R.J. van de PLASSCHE: "Dynamic Element Matching for High-Accuracy Monolithic D/A Converters", pages 795-800 * |
Also Published As
Publication number | Publication date |
---|---|
NL8003948A (nl) | 1982-02-01 |
DE3124333A1 (de) | 1982-04-22 |
JPS5748827A (en) | 1982-03-20 |
GB2080059A (en) | 1982-01-27 |
JPS6412420B2 (fr) | 1989-02-28 |
US4703310A (en) | 1987-10-27 |
DE3124333C2 (fr) | 1990-08-09 |
FR2486734B1 (fr) | 1984-04-27 |
IT8122769A0 (it) | 1981-07-06 |
ES503717A0 (es) | 1982-05-16 |
ES8204894A1 (es) | 1982-05-16 |
GB2080059B (en) | 1983-09-07 |
IT1168138B (it) | 1987-05-20 |
CA1175943A (fr) | 1984-10-09 |
HK64284A (en) | 1984-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2486734A1 (fr) | Convertisseur numerique-analogique | |
FR2487142A1 (fr) | Circuit et procede de conversion a/n ou n/a de signaux bipolaires utilisant une unique tension de reference | |
FR2604839A1 (fr) | Procede pour reduire les effets du bruit electrique dans un convertisseur analogique/numerique | |
FR2553893A1 (fr) | Procede et dispositif de detection d'une transition de la composante continue d'un signal periodique, notamment pour joncteur telephonique | |
FR2476412A1 (fr) | Procede et appareil pour effectuer des conversions analogiques-numeriques | |
FR2474258A1 (fr) | Synthetiseur de frequence du type a boucle de reaction a accrochage de phase | |
EP0142440A2 (fr) | Dispositif de génération d'une fréquence fractionnaire d'une fréquence de référence | |
EP0313460A1 (fr) | Convertisseur analogique numérique à grande dynamique | |
FR2487143A1 (fr) | Boucle de mise a zero automatique a deux bandes passantes pour codeur-decodeur a frequence vocale | |
FR2743960A1 (fr) | Convertisseur numerique analogique a haute resolution destine notamment a l'accord d'un oscillateur a quartz controle par tension | |
EP0071506A1 (fr) | Procédé et dispositif numérique de correction d'erreur de phase d'un signal échantillonné et son application à la correction de signaux de télévision | |
FR2658371A1 (fr) | Agencement de circuit pour produire un signal couple avec un signal de reference, notamment applicable a la technique video numerique. | |
FR2551279A1 (fr) | Generateur d'onde sinusoidale, dont la frequence est asservie a un signal binaire, notamment pour modem | |
FR2507413A1 (fr) | Convertisseur analogique-numerique ayant un circuit d'auto-polarisation | |
FR2495421A1 (fr) | Circuit de conversion analogique/numerique | |
FR2590092A1 (fr) | Convertisseur a/n ou n/a | |
FR2517902A1 (fr) | Convertisseur analogique-numerique multiplexe a rampe stabilisee par retroaction | |
FR2496361A1 (fr) | Convertisseur numerique/analogique. | |
FR2714552A1 (fr) | Synthétiseur de fréquences à boucle unique et ensemble électronique comportant un tel synthétiseur. | |
EP0013641B1 (fr) | Dispositif de test automatique des filtres numériques des dispositifs d'élimination des échos fixes | |
EP0077589B1 (fr) | Synthétiseur de fréquence à accord rapide | |
EP1782536B1 (fr) | Procede de generation d'un signal numerique representatif des erreurs d'appariement d'un systeme de conversion analogique numerique a entrelacement temporel, et un convertisseur analogique numerique a entrelacement temporel l'utilisant | |
EP0011533B1 (fr) | Circuit générateur de dents de scie permettant notamment un balayage cathodique du type ligne par ligne, et dispositif comportant un tel circuit | |
FR2461958A1 (fr) | Circuit de comparaison de phase | |
FR2753321A1 (fr) | Procede pour surveiller l'aptitude au fonctionnement d'un convertisseur analogique/numerique |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse | ||
CD | Change of name or company name | ||
ST | Notification of lapse | ||
ST | Notification of lapse | ||
ST | Notification of lapse |