FR2482800A1 - Dispositif de protection d'un amplificateur de puissance, et emetteur comportant un tel dispositif - Google Patents

Dispositif de protection d'un amplificateur de puissance, et emetteur comportant un tel dispositif Download PDF

Info

Publication number
FR2482800A1
FR2482800A1 FR8010843A FR8010843A FR2482800A1 FR 2482800 A1 FR2482800 A1 FR 2482800A1 FR 8010843 A FR8010843 A FR 8010843A FR 8010843 A FR8010843 A FR 8010843A FR 2482800 A1 FR2482800 A1 FR 2482800A1
Authority
FR
France
Prior art keywords
input
output
transistor
gate
power amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8010843A
Other languages
English (en)
Other versions
FR2482800B1 (fr
Inventor
Claude Athenes
Jean-Claude Audrix
Joel Sarouille
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thales SA
Original Assignee
Le Materiel Telephonique Thomson CSF
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Le Materiel Telephonique Thomson CSF filed Critical Le Materiel Telephonique Thomson CSF
Priority to FR8010843A priority Critical patent/FR2482800A1/fr
Publication of FR2482800A1 publication Critical patent/FR2482800A1/fr
Application granted granted Critical
Publication of FR2482800B1 publication Critical patent/FR2482800B1/fr
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/52Circuit arrangements for protecting such amplifiers
    • H03F1/523Circuit arrangements for protecting such amplifiers for amplifiers using field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/082Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
    • H03K17/0822Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in field-effect transistor switches

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

POUR PROTEGER UN AMPLIFICATEUR DE PUISSANCE 1, LE DISPOSITIF 5 COMPORTE DES MOYENS 9, 10 DE DETECTION D'UNE ANOMALIE, DES MOYENS 11 DE BLOCAGE DE L'AMPLIFICATEUR 1, ET UN CIRCUIT D'ALARME 8. L'INVENTION S'APPLIQUE A LA PROTECTION DES AMPLIFICATEURS DE PUISSANCE ET, NOTAMMENT, EN SORTIE DE CIRCUITS INTEGRES.

Description

L'invention concerne un dispositif de protection d'un amplificateur de puissance et plus particulièrement un dispositif de protection contre les surintensités.
Une solution pour protéger un amplificateur consiste à le dimensionner pour résister aux surintensités. Mais cette première solution a pour inconvénient d'augmenter considérablement le coût et la taille des équipements et,en outre, elle est inexploitable si l'on désire obtenir un dispositif de protection intégrable facilement.
Une autre solution consiste à utiliser des composants discrets tels que fusibles, résistances à coefficient de température positif ou négatif, et qui ne sont pas intégrables.
L'invention propose un dispositif de protection facilement intégrable qui assure la protection de l'amplificateur en présence d'une anomalie, avant qu'une détérioration ne se produise, et qui revient à l'état initial dès que l'anomalie disparaît.
Selon une caractéristique de l'invention, le dispositif de protection d'un amplificateur de puissance, comporte un premier inverseur dont l'entrée est reliée à la sortie du circuit qui fournit le signal à amplifier, et dont la sortie est reliée à la borne d'entrée de l'amplificateur, et un circuit logique de protection qui comprend des moyens de détection d'une anomalie qui sont connectés d'une part à la borne de sortie de l'amplificateur et d'autre part à l'entrée du premier inverseur, et des moyens de blocage de l'amplificateur reliés d'une part à la sortie des précédents moyens et d'autre part à la borne d'entrée de l'amplificateur.
Selon une autre caractéristique de l'invention, le dispositif de protection concerne la protection d'un transistor type MOS utilisé comme amplificateur ayant un temps de réponse 0, dont la grille, constituant la borne d'entrée, est reliée à la sortie du premier inverseur ayant un temps de réponse 91, dont la source est reliée à la masse, et dont le drain, constituant la sortie est relié via une résistance de charge à la source de tension d'ali mentation, les moyens de détection d'anomalies comprennent un second inverseur, ayant un temps de réponse e2 supérieur à O + 61, dont l'entrée est reliée à l'entrée du premier inverseur, et une porte logique "ET" dont l'une des entrées est reliée à la sortie du second inverseur, et dont l'autre entrée est reliée au drain du transistor amplificateur, et les moyens de blocage comprennent un transistor de type MOS dont la grille est reliée à la sortie de la porte "ET" des moyens de détection d'anomalie, dont la source est reliée à la masse et dont le drain est relié à la grille du transistor amplificateur.
Selon une autre caractéristique de l'invention, le dispositif de protection comporte un circuit d'alarme.
Selon une autre caractéristique de l'invention, le dispositif de protection est intégrable et peut être intégré sur le même substrat que le transistor amplificateur.
D'autres caractéristiques de la présente invention appa raîtront plus clairement à la lecture de la description suivante d'un exemple de réalisation, cette description étant faite en relation avec les figures ci-annexées dans lesquelles - la figure 1 représénte, schématiquement, un émetteur classique
comportant un transistor de type MOS comme amplificateur de
puissance pour transmettre des informations sur une ligne à
transformateur d'impulsion ;; - la figure 2 donne les diagrammes des temps relatifs au fonction
nement de émetteur de la figure 1, d'une part en fonction-
nement normal, d'autre part en cas d'anomalies - la figure 3 représente un émetteur identique à celui de la
figure 1, mais équipé d'un dispositif de protection de l'ampli
ficateur de puissance conforme à l'invention - la figure 4 donne les diagrammes des temps relatifs au fonc
tionnement de l'émetteur de la figure 3
La figure I représente, schématiquement, un émetteur classique qui comprend un amplificateur de puissance constitué par un transistor 1 de type MOS dont la grille G constitue la borne d'entrée, dont la source S est reliée à la masse, et dont le drain D constitue la borne de sortie.
Dans notre exemple, cet émetteur est destine à émettre sur une ligne à transformateur d'impulsion 2 de rapport n..
La ligne de transmissicn est reliée aux bornes L et L' de l'enroulement secondaire du transformateur 2, et l'enroulement primaire est relié d'une part à la borne D de sortie du transistor 1 et d'autre part à la source de tension d'alimentation VDD.
Dans notre exemple, les informations numériques F reçues en entrée de l'émetteur, doivent être transmises sur la ligne en code RZ ("retour à zéro"). C'est pourquoi, cet émetteur comporte en entrée une porte logique "ET" 3 dont l'une des entrées reçoit le signal F à amplifier et transmettre, dont l'autre entrée reçoit un signal d'horloge H qui donne le gabarit des impulsions à transmettre et dont la sortie est reliée à la borne d'entrée G de l'amplificateur 1.
La figure 2 donne les diagrammes des temps relatifs au fonctionnement de l'émetteur représenté à la figure 1.
La ligne 1 représente le signal d'informations F.
Les lignes 2 à 5, regroupées par une accolade verticale, sont.
relatives au fonctionnement normal N de l'émetteur.
La ligne 2 représente le signal d'horloge H, et la ligne 3 représente le signal C issu de la porte logique "ET" 3, qui fournit les informations F codées en code RZ ("retour à zéro").
La ligne 4 représente le signal D issu de l'amplificateur 1.
Lorsque le signal H est à l'état logique "1" en même temps que le signal F, le signal C, et donc la grille G du transistor, est à- l'état logique "I" ; ce qui entraîne que le transistor 1 est passant et par conséquent le signal D passe au niveau logique "O".
Le transistor présente une faible impédance et engendre un courant à travers le primaire du transformateur 2 ; la valeur du courant est donné par le rapport de transformation n du transformateur 2.
En régime impulsionnel, la résistance série de charge vue par R2 l'amplificateur est égale à R1 + nz , R1 étant la résistance de l'enroulement primaire et R2 la résistance de l'enroulement secondaire.
Lorsque le signal C revient à l'état "O", la grille G du transistor 1 est, donc, à l'état "0" et le transistor 1 est à nouveau bloqué ; il présente une impédance infinie et coupe le courant primaire, et par conséquent le courant secondaire. Le signal D revient à l'état "1".
La ligne 5 schématise la valeur du courant I qui circule dans l'enroulement primaire du transformateur 2 et dans le transistor 1, et qui prend la valeur Io quand le signal C est au niveau logique "1".
Les lignes 6 à 9, regroupées par une accolade verticale, sont relatives au fonctionnement CC en cas de court-circuit en ligne, c'est-à-dire sur le secondaire du transformateur.
Les lignes 6 et 7 sont identiques respectivement aux lignes 2 et 3.
Puisqu'il y a un court-circuit au secondaire, la résistance secondaire ramenée au primaire est nulle et la résistance de charge de l'amplificateur devient Ri qui est très faible (inférieure à 1 Q). Lorsque le signal C est au niveau "1", le, transistor I doit supporter la tension d'alimentation VDD entre ses bornes drain D et source S. Le signal D représenté à la figure 8 est au niveau logique "1". Un courant important IM, représenté à la ligne 9, traverse le transistor 1, et laforte puissance dissipée dans le transistor 1 le détériore.
Les lignes 10 à 13, regroupées par une accolade verticale, sont relatives au fonctionnement DC en cas de signal d'horloge bloqué en permanence au niveau "1".
La ligne 10 représente le signal d'horloge H qui passe du niveau "O" au niveau et reste bloqué à "1".
La ligne 11 représente le signal C qui est en permanence au niveau "1", lorsque le signal d'informations F est au niveau "1". Sa grille étant au niveau "1", le transistor 1 de type MOS est passant et un niveau continu apparaît aux bornes du transformateur 2 d'impulsion ; par conséquent, l'amplificateur 1 n'a plus pour résistance, de charge que la tres faible résistance du primaire Ri (inférieur a 1 Q).
Le signal D représenté à la ligne 12 est en permanence à "1" et un fort courant IM représenté à la ligne 13 traverse le transsistor 1, qui dissipe une puissance très importante tant que
le signal C reste au niveau "1", ce qui le détériore et risque de
le détruire.
La figure 3 représente un exemple de réalisation d'un dispo
sitif de protection, conforme à l'invention,et se rapportant à
l'émetteur que l'on vient de décrire.
Sur les figures 1 et 3, les éléments identiques portent les mêmes références.
L'émetteur représenté à la figure 3, comprend un amplifi
cateur de puissance constitué par un transistor 1 de type MOS,
ayant un temps de réponse 6, dont la source S est reliée à la
masse, un transformateur d'impulsion 2 de rapport n dont l'enrou-
lement primaire est relié d'un côté au drain D du transistor 1
et de l'autre côté à la source de tension d'alimentation VDD, et
dont l'enroulement secondaire a ses bornes L et L' connectées
à la ligne de transmission.
L'émetteur comprend, également une porte logique "NON ET" 4
dont l'une des entrées reçoit le signal d'informations F, dont
l'autre entrée reçoit le signal d'horloge H et dont la sortie
fournit le signal A.
L'émetteur comprend, enfin, un dispositif de protection 5
qui comprend un premier inverseur 6, ayant un temps de réponse 61,
dont l'entrée est reliée à la sortie de la porte "NON ET" 4 et
dont la sortie fournit le signal C à l'entrée G du transistor 1,
un circuit logique de protection 7 et un circuit d'alarme 8.
Le circuit logique de protection 7 comprend des moyens de
détection d'anomalies de fonctionnement constitués par un second
inverseur 9, ayant un temps de réponse 62, dont l'entrée est
reliée à la sortie de la porte "NON ET" 4 de laquelle il reçoit
le signal A, par une porte logique "ET" 10 dont l'une des entres
est reliée au drain D du transistor 1, et dont l'autre entrée
est reliée à la sortie de l'inverseur 9 qui lui fournit un
signal B.
En outre, le circuit logique de protection 7 comprend des
moyens de blocage de l'amplificateur constitués par un tran sistor 11 de type MOS dont la source S' est reliée à la masse,
dont la grille G' est reliée à la sortie du circuit "ET" 10 qui lui fournit un signal E, et dont le drain D' est relié à la grille
G du transistor amplificateur 1.
Le circuit d'alarme 8 est constitué par une bascule 12 de mémorisation d'alarme dont l'entrée est reliée à la sortie du circuit "ET" 10 duquel elle reçoit le signal E, et dont la sortie est reliée à l'entrée de déclenchement d'un dispositif 13 capable de fournir une alarme qui peut être, par exemple, une alarme visuelle, ou un organe de supervision.
Le fonctionnement de l'émetteur muni du dispositif de protection 5 est décrit ci-dessous à l'aide des diagrammes des temps représentés à la figure 4.
La ligne 1 représente le signal d'informations F.
La ligne 2 représente le signal d'horloge H et
la ligne 3 représente le signal A, qui est issu de la porte logique "NON ET" 4 et qui est égal à F.H.
La ligne 4 représente le signal B qui est issu de l'inverseur 9 et qui est l'inverse du signal A.
La ligne 5 représente le signal C issu de l'inverseur 6.
Dans les conditions initiales données à l'instant to le signal d'informations est au niveau logique "1", le signal d'horloge H est au niveau "O" ; par conséquent le signal A est au niveau "1" et les signaux B et C sont au niveau "O".
Le signal C étant au niveau "O", la grille G du transistor amplificateur 1 est au niveau "O" et par conséquent, le transistor
I est bloque, son drain D est à la tension d'alimentation VDD, et le signal D, issu du drain D du transistor 1 et représenté à la ligne 6, est au niveau logique "1".
I1 n'y a pas de courant I, représenté à la ligne 8, dans l'enroulement primaire du transformateur 2.
Le signal B étant au niveau "O", le signal D étant au niveau "1" et le signal E issu de la porte "ET" 10 étant égal à B.D, le signal E est au niveau "O" ; il est représenté à la ligne 7. Par conséquent, le transistor de protection Il est bloqué.
Toujours en fonctionnement normal, à l'instant tl, le signal d'horloge H passe au niveau "1" ; le signal F étant toujours à "1", le signal A passe à "O" et les signaux B et C passent à "1".
Le signal C étant au niveau "1", la grille G du transistor i est au niveau "1" et par conséquent, le transistor est passant ; un courant de valeur Io traverse ce transistor 1 et l'enroulement primaire du transformateur 2.
Puisque aucune anomalie ne s'est produite, la tension au drain D du transistor 1 est faible (par exemple, inférieure à 0,5V pour un courant Io de 20mA), et le signal D est considére comme étant à l'état logique "O". Le signal E, égal à B.D, est encore au niveau "0" et le transistor de protection 11 est toujours bloqué.
En fonctionnement normal, le transistor de protection 11 est bloqué, et le fonctionnement de l'émetteur doit être identique à celui représenté dans l'accolade N de la figure 2.
Pour cela, il faut que le signal E soit au niveau "0", et il faut que, dans le cas représenté à l'instant tl, la validation du circuit de protection par le signal B (signal B à "1") ne se présente pas avant que le signal D ntait atteint son niveau normal "0". C'est pourquoi, il faut que le temps de réponse 62 de l'inverseur 9 duquel est issu le signal B, soit supérieur à la somme des temps de réponse 61 de l'inverseur et 6 du transistor amplificateur 1.
Lorsqu'une anomalie se présente, comme par exemple à l'instant t2. Le courant I croît et la tension au drain D du transistor 1 aussi, jusqu'à ce qu'elle atteigne le seuil correspondant à un signal D au niveau logique "1".
Le signal D étant passé au niveau "1", et le signal B étant déjà au niveau "1", le signal E égal à B.D passe à "1", et la grille G' du transistor de protection Il passe au niveau logique sw1 "
Par conséquent, le transistor il est rendu passant, son drain D' passe à la masse, et le signal C passe au niveau logique "0".
Le drain D' du transistor il étant relie à la grille G du transistor 1, le transistor 1 est bloqué, ce qui annule le courant I qui venait de prendre naissance.
Le transistor 1 n'a eu à supporter qu'un courant de valeur réduite pendant un temps très court, ce qui ne risque pas de le détériorer.
Si à l'instant t3, le signal d'horloge H passe au niveau logique "0", le signal B passe au niveau "O" et le signal E passe à "O" et le transistor de protection il est à nouveau bloqué ; le dispositif est revenu à l'état initial défini par l'instant to.
Le dispositif est prêt à fonctionner à nouveau, comme on l'a représenté à l'instant t4 à la figure 4.
On a vu ci-dessus que toute anomalie constatée se traduit par le passage au niveau logique "1" du signal E. Le circuit d'alarme 8 enregistre cette condition au moyen de la bascule IZ, qui est reliée à un dispositif 13 capable de signaler l'anomalie et qui peut être une alarme visuelle ou un organe de supervision, ce dernier pouvant etre extérieur au circuit.
Un tel dispositif de protection permet une intégration conventionnelle des éléments utilisés : transistors de type MOS, et portes logiques réalisables par des transistors de type MOS.
De plus, le retard de l'inverseur 9 par rapport à l'inverseur 6 et au transistor 1 est très facilement réalisable et contrôlable en jouant sur la géométrie des transistors intégrés.
Enfin, le transistor émetteur 1 ne dissipant plus qu'une puissance très faible il peut entre aussi intégré et l'on peut réaliser un émetteur muni de son dispositif de protection sur un circuit intégré monolithique.

Claims (5)

REVENDICATIONS
1. Dispositif de protection (5) d'un amplificateur de puissance (1), caractérisé en ce qu'il comporte un premier inverseur (6) dont l'entrée est reliée à la sortie du circuit qui fournit le signal (A) à amplifier, et dont la sortie est reliée à la borne d'entrée (G) de l'amplificateur (1), et un circuit logique de protection (7) qui comprend des moyens de détection d'une anomalie qui sont connectés d'une part à la borne de sortie (D) de l'amplificateur (1) et d'autre part à l'entrée du premier inverseur (6), et des moyens de blocage de l'amplificateur reliés d'une part à la sortie des précédents moyens et d'autre part à la borne d'entrée (G) de l'amplificateur (1).
2. Dispositif de protection (5) d'un amplificateur de puissance (1) selon la revendication 1, caractérise en ce que l'amplificateur de puissance est un transistor (1) de type MOS, ayant un temps de réponse 6, dont la grille (G), constituant la borne d'entrée, est reliée à la sortie du premier inverseur ayant un temps de réponse 61, dont la source (S) est reliée à la masse, et dont le drain (D), constituant la borne de sortie, est relié via une résistance de charge à la source de tension d'alimentation (VDD), en ce que les moyens de détection d'anomalies comprennent un second inverseur (9), ayant un temps de réponse 62 supérieur à 6 + 61, dont l'entrée est reliée à l'entrée du premier inverseur (6), et une porte logique "ET" (10) dont l'une des entrées est reliée à la sortie du second inverseur (9), dont l'autre entrée est reliée au drain (D) du transistor amplificateur (1), et en ce que les moyens de blocage comprennent un transistor (11) de type MOS dont la grille (G') est reliée à la sortie de la porte "ET" des moyens de détection d'anomalies, dont la source (S') est reliée à la masse, et dont le drain (D') est relié à la grille (G)- du transistor amplificateur (1).
3. Dispositif de protection selon la revendication 2, caractérisé en ce qu'il comporte un circuit d'alarme (8) constitué par une bascule (12) de mémorisation d'alarme dont l'entrée est reliée à la sortie de la porte logique "ET" (10) des moyens de détection d'anomalies, et dont la sortie est reliée à ventrée de déclen chement d'un système d'alarme (13) d'un organe de supervision.
4. Emetteur comportant un amplificateur de puissance, caractérisé en ce qu'il comporte un dispositif de protection selon l'une quelconque des revendications 1 à 3.
5. Emetteur,caractérisé en ce qu'il comporte un amplificateur de puissance constitué par un transistor (1) de type MOS intégré sur un circuit intégré monolithique, et en ce qu'il comporte un dispositif de protection selon l'une quelconque des revendications 2 et 3, qui est intégré sur le même substrat.
FR8010843A 1980-05-14 1980-05-14 Dispositif de protection d'un amplificateur de puissance, et emetteur comportant un tel dispositif Granted FR2482800A1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR8010843A FR2482800A1 (fr) 1980-05-14 1980-05-14 Dispositif de protection d'un amplificateur de puissance, et emetteur comportant un tel dispositif

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8010843A FR2482800A1 (fr) 1980-05-14 1980-05-14 Dispositif de protection d'un amplificateur de puissance, et emetteur comportant un tel dispositif

Publications (2)

Publication Number Publication Date
FR2482800A1 true FR2482800A1 (fr) 1981-11-20
FR2482800B1 FR2482800B1 (fr) 1985-05-10

Family

ID=9241990

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8010843A Granted FR2482800A1 (fr) 1980-05-14 1980-05-14 Dispositif de protection d'un amplificateur de puissance, et emetteur comportant un tel dispositif

Country Status (1)

Country Link
FR (1) FR2482800A1 (fr)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3042415A1 (de) * 1980-11-11 1982-07-29 AEG-Telefunken Kabelwerke AG, Rheydt, 4050 Mönchengladbach Schaltung zur fehlermeldung bei einem ueber eine elektronischen schalteinrichtung geschalteten stromverbraucher
EP0090280A2 (fr) * 1982-03-25 1983-10-05 Nissan Motor Co., Ltd. Dispositif semi-conducteur intégré et son procédé de fabrication
EP0107137A1 (fr) * 1982-10-12 1984-05-02 Nissan Motor Co., Ltd. Circuit de commutation à semi-conducteurs avec protection contre les courants excessifs
EP0127693A1 (fr) * 1983-06-03 1984-12-12 ANT Nachrichtentechnik GmbH Méthode de commande automatique de la puissance de sortie d'un amplificateur
DE3533523A1 (de) * 1984-09-22 1986-04-17 Sharp K.K., Osaka Ausfall-detektor
EP0255067A1 (fr) * 1986-07-29 1988-02-03 Siemens Aktiengesellschaft Circuit limiteur de courant
EP0268930A1 (fr) * 1986-11-11 1988-06-01 Siemens Aktiengesellschaft Montage avec un commutateur de puissance autoprotégé
FR2710191A1 (fr) * 1993-09-14 1995-03-24 Int Rectifier Corp MOSFET de puissance avec protection de sur-intensité et de surchauffe.

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3042415A1 (de) * 1980-11-11 1982-07-29 AEG-Telefunken Kabelwerke AG, Rheydt, 4050 Mönchengladbach Schaltung zur fehlermeldung bei einem ueber eine elektronischen schalteinrichtung geschalteten stromverbraucher
EP0090280A3 (fr) * 1982-03-25 1986-03-19 Nissan Motor Co., Ltd. Dispositif semi-conducteur intégré et son procédé de fabrication
EP0090280A2 (fr) * 1982-03-25 1983-10-05 Nissan Motor Co., Ltd. Dispositif semi-conducteur intégré et son procédé de fabrication
EP0107137A1 (fr) * 1982-10-12 1984-05-02 Nissan Motor Co., Ltd. Circuit de commutation à semi-conducteurs avec protection contre les courants excessifs
US4551779A (en) * 1982-10-12 1985-11-05 Nissan Motor Company, Limited Semiconductor switching circuit with an overcurrent protection
EP0127693A1 (fr) * 1983-06-03 1984-12-12 ANT Nachrichtentechnik GmbH Méthode de commande automatique de la puissance de sortie d'un amplificateur
US4562407A (en) * 1983-06-03 1985-12-31 Ant Nachrichtentechnik Gmbh Automatic regulation of the output power of an amplifier
DE3533523A1 (de) * 1984-09-22 1986-04-17 Sharp K.K., Osaka Ausfall-detektor
EP0255067A1 (fr) * 1986-07-29 1988-02-03 Siemens Aktiengesellschaft Circuit limiteur de courant
EP0268930A1 (fr) * 1986-11-11 1988-06-01 Siemens Aktiengesellschaft Montage avec un commutateur de puissance autoprotégé
US4866556A (en) * 1986-11-11 1989-09-12 Siemens Aktiengesellschaft Circuit arrangement of a self protecting power switch
FR2710191A1 (fr) * 1993-09-14 1995-03-24 Int Rectifier Corp MOSFET de puissance avec protection de sur-intensité et de surchauffe.
US5497285A (en) * 1993-09-14 1996-03-05 International Rectifier Corporation Power MOSFET with overcurrent and over-temperature protection

Also Published As

Publication number Publication date
FR2482800B1 (fr) 1985-05-10

Similar Documents

Publication Publication Date Title
FR2482800A1 (fr) Dispositif de protection d'un amplificateur de puissance, et emetteur comportant un tel dispositif
EP0831589A1 (fr) Circuit électronique pourvu d'un dispositif de neutralisation
EP2355152A1 (fr) Circuit intégré muni d'une protection contre des décharges électrostatiques
FR2498396A1 (fr) Circuit d'arbitrage
CH692164A5 (fr) Cellule photoélectrique à amplification stabilisée.
FR2959580A1 (fr) Circuit et procede de detection d'une attaque par injection de fautes
FR2495870A1 (fr) Dispositif de protection d'une diode laser
FR2525006A1 (fr) Detecteur d'intrusion
EP0515282A1 (fr) Structure de protection dans un circuit CMOS contre le verrouillage
FR2462818A1 (fr) Circuit pour eviter le declic se produisant lors de l'enclenchement et du declenchement de la tension d'alimentation d'un amplificateur
FR2581808A1 (fr) Dispositif integre de protection dynamique, notamment pour des circuits integres a etages d'entree mos
FR2960105A1 (fr) Structure de protection contre des surtensions pour liaison differentielle
CA1205893A (fr) Interface pour relier un systeme informatique a un dispositif actionneur
FR2514217A1 (fr) Filtre numerique de bruit a domaine temporel
EP0466619A1 (fr) Dispostif de protection contre des surtensions
EP0144273B1 (fr) Circuit de commande de puissance, à courant continu, avec compte rendu d'état et protection contre les surcharges et les courts-circuits
FR2527399A1 (fr) Circuit a impedance d'entree, elevee
FR2458948A1 (fr)
FR2558660A1 (fr) Dispositif de protection pour un etage final push-pull contre le court-circuit entre la borne de sortie de celui-ci et le pole positif de l'alimentation
FR2611408A1 (fr) Circuit de commande d e gain d'un amplificateur d'ecoute par haut-parleur pour la suppression de l'effet larsen
FR2472317A1 (fr) Reseau de parole actif pour un poste telephonique
EP0165640A1 (fr) Dispositif pour réaliser l'isolement galvanique entre un générateur d'impulsions et une charge
EP0079352B1 (fr) Amplificateur a transistor fonctionnant en hyperfrequence en regime impulsionnel
CA2124630C (fr) Dispositif de commande du fonctionnement d'un contacteur
FR2552599A1 (fr) Dispositif de protection contre les courts-circuits pour un circuit integre et une charge raccordee a celui-ci

Legal Events

Date Code Title Description
ST Notification of lapse