FR2470502A1 - Circuit de traitement d'un signal video notamment pour un recepteur de television - Google Patents

Circuit de traitement d'un signal video notamment pour un recepteur de television Download PDF

Info

Publication number
FR2470502A1
FR2470502A1 FR8025009A FR8025009A FR2470502A1 FR 2470502 A1 FR2470502 A1 FR 2470502A1 FR 8025009 A FR8025009 A FR 8025009A FR 8025009 A FR8025009 A FR 8025009A FR 2470502 A1 FR2470502 A1 FR 2470502A1
Authority
FR
France
Prior art keywords
level
signal
video signal
circuit
peak
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8025009A
Other languages
English (en)
Other versions
FR2470502B1 (fr
Inventor
Atsushi Matsuzaki
Mitsuo Kawamata
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of FR2470502A1 publication Critical patent/FR2470502A1/fr
Application granted granted Critical
Publication of FR2470502B1 publication Critical patent/FR2470502B1/fr
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
    • H04N5/185Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit for the black level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/165Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level to maintain the black level constant

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

A.CIRCUIT DE TRAITEMENT D'UN SIGNAL VIDEO NOTAMMENT POUR UN RECEPTEUR DE TELEVISION. B.CIRCUIT CARACTERISE EN CE QUE LA TENSION DE SEUIL PREDETERMINEE EST CHANGEE EN REPONSE AU NIVEAU MOYEN DE L'IMAGE DU SIGNAL VIDEO D'ENTREE. C.L'INVENTION S'APPLIQUE AUX TECHNIQUES VIDEO.

Description

La présente invention concerne un circuit de traite-
ment d'un signal vidéo notamment pour un récepteur de télévision.
Lorsqu'un signal vidéo est appliqué à la cathode d'un tube cathodique pour entraîner celui-ci, il est choisi de façon que l'écran image du tube cathodique soit le plus sombre pour le niveau de base V1 du signal vidéo et 1 plus clair pour le niveau de blanc V2 du signal vidéo, comme le montre le graphique de la figure 1. Lorsque le niveau de coupure (niveau noir) du
tube cathodique est choisi égal au niveau de base du signal vi-
déo et que sa composante continue est complètement rétablie, il y a une dispersion des niveaux réglés entre les stations (canaux) telle quelle, avec dispersion du niveau noir. C'est pourquoi, on pratique dans un récepteur de télévision, son coefficient de transmission du niveau continu est abaissé de l'ordre de 0,5 à 0,9 pour réduire de façon relative la fluctuation du niveau noir
provoquée par la dispersion du niveau réglé. Toutefois, ce pro-
cédé ne permet pas de supprimer suffisamment les variations du
niveau noir.
Pour résoudre les difficultés ci-dessus, on peut envi-
sager un procédé selon lequel le niveau du signal vidéo est le plus proche du côté noir et est plus proche du niveau noir que
d'un niveau prédéterminé détecté dans la période vidéo, ce ni-
veau détecté étant pris comme niveau noir puis fixé comme niveau
de coupure du tube céthodique.
L'hypothèse consistant à prendre le niveau d'un signal vidéo dans la période du signal vidéo, de la façon la plus proche du côté noir pour constituer le noir, signifie que l'on traite le signal de façon que le niveau du signal vidéo d'une période horizontale la plus proche du c8té noir (pointillés à la figure
2A) soit détecté et que le niveau détecté soit abaissé au ni-
veau de base comme cela est représenté à la figure 2B. Toutefois, suivant le traitement du signal, on convertit un signal vidéo
dont le niveau moyen image (on peut appeler niveau APL) est re-
lativement élevé (figure 3A) et dont les fluctuations sont fai-
bles, en un signal vidéo (figure 3B) totalement différent du signal vidéo d'origine par sa luminance ou clarté. Pour cette raison, on envisage un procédé consistant à prendre comme niveau de seuil Vth, un niveau prédéterminé (correspondant par exemple à 20 % du niveau APL) du signal représenté par le trait mixte à la figure 3A, à détecter le niveau du signal vidéo du côté plus noir que le niveau de seuil Vth et de traiter seulement la partie du signal détecté,
Mgme lorsque le signal est traité comme cela est indi-
qué ci-dessus, on peut rencontrer des difficultés. L'une des dif-
ficultés correspond au cas d'un relèvement de niveau qui est anor-
malement élevé, comme cela est représenté par la ligne en pointil-
lés à la figure 3C, le niveau le plus noir du signal vidéo n'étant pas un niveau bas, par comparaison au seuil Vth. Dans ce cas, l'image reproduite est, de façon générale, blanche et ainsi elle présente un faible contraste, si bien que l'image reproduite est meilleure si l'on abaisse le niveau le plus proche du c8té
noir pour supprimer l'augmentation du niveau. Une autre difficul-
té existe lorsque le niveau APL d'un signal vidéo est le gris
sombre ayant sensiblement 10 % de variations en moins, et com-
portant pour le signal vidéo (figure 3B) un signal de pulsations de niveau élevé. Dans ce cas, si la partie du signal de niveau
plus bas que le seuil Vth est abaissée au niveau de base, prati-
quement toute l4image reproduite est noir, ce qui diminue les informations de clarté et peut 9tre interprété à tort comme un
déréglage du récepteur.
La présente invention a pour but de créer un proces-
seur de signal vidéo dans lequel le niveau du signal vidéo, plus
proche du c8té noir, qui est plus prgt du noir q'un niveau pré-
déterminé de la période vidéo est détecté pour former le noir et coïncider avec le niveau de coupure du tube cathodique; on
modifie le niveau prédéterminé en fonction du niveau APL du si-
gnal vidéo, pour supprimer l'inconvénient propre à l'art anté-
rieur.
A cet effet, l'invention concerne un circuit de trai-
tement de signal vidéo, comportant un formeur de courbes pour régler un niveau d'un signal vidéo d'entrée, un premier niveau continu prédéterminé, supérieur au niveau de base du signal vidéo d'entrée, pendant au moins une période d'effacement du
signal vidéo d'entrée et on régénère un signal en forme de cour-
be, un circuit de maintien de pic, pour conserver le niveau du
pic du coté noir du signal en forme de courbe et générer un si-
gnal de maintien de pic, un moyen de commande de niveau de noir réglé par le signal de maintien de pic pour commander le niveau continu du signal d'entrée de façon que le niveau le plus noir du signal vidéo d'entrée coïncide avec un second niveau continu
3 2470502
prédéterminé seulement si le pic noir du signal vidéo existe sous une tension de seuil prédéterminée, ce circuit étant caractérisé en ce qu'on change la tension de seuil prédéterminée en fonction
du niveau image moyen du signal vidéo d'entrée.
La présente invention sera décrite plus en détail à l'aide des dessins annexés, dans lesquels: - la figure 1 est un graphique servant à expliquer l'entraînement du tube cathodique, - les figures 2A, 2B, 3A à 3D, sont des chronogrammes servant à expliquer le fonctionnement de l'invention,
- la figure 4 est une schéma bloc d'un exemple de cir-
cuit de traitement de signal vidéo selon l'invention, - les figures 5A à 5G sont des chronogrammes servant à expliquer le fonctionnement de l'exemple de l'invention de la figure 4, - la figure 6 est un schéma d'un exemple pratique de l'invention,
- la figure 7 est un schéma de détail d'un autre exem-
ple de comparateur selon l'invention.
Description des différents modes de réalisation préférentiels
La figure 4 montre, de façon générale, un exemple de circuit de traitement de signal vidéo, selon l'invention. Dans cet exemple, le signal vidéo fourni par un détecteur vidéo (non représenté) est appliqué par la borne d'entrée 1, un circuit
de verrouillage 2 qui reçoit également une impulsion de verrouil-
lage par la borne 3. Si le circuit de verrouillage 2 donne un signal vidéo Sl dont le niveau de base est fixé par l'impulsion de verrouillage, à un niveau prédéterminé VO (figure 5A). Le
signal vidéo Sl est appliqué au circuit d'effacement 4 qui re-
çoit également l'impulsion d'effacement Pl (figure 5B) par la borne 5. On efface ainsi le signal vidéo S1 par l'impulsion
d'effacement Pl, dans une plage légèrement supérieure à la pé-
riode d'effacement horizontale; cette période d'effacement est,
par exemple, faite pour un potentiel 0. Ainsi, partant du cir-
cuit d'effacement 4, on obtient un signal de sortie S2 (figure C). Ce signal de sortie S2 est appliqué à un circuit de main-
tien de pic (ou de maximum) 6 c'est-à-dire un circuit de main-
tien de base qui donne un signal de sortie de maintien de pic S3 correspondant au niveau du-pic le plus proche du c8té noir
de la période vidéo (figure 5D).
La sortie du circuit 6 est reliée par la diode 7 bran-
chée dans le sens direct, à un point de potentiel (potentiel de seuil) égal à V0 + Vth. C'est pourquoi si la chute de tension directe aux bornes de la diode 7 est négligée, lorsque le signal de sortie de maintien de pic S3 est inférieur au niveau V0 + Vth,
la diode 7 se bloque et le signal de sortie S3 correspond au si-
gnal vidéo. Par contre, lorsque le signal de sortie S3 est supé-
rieur au seuil V0 + Vth, la diode 7 devient conductrice et le
signal de sortie S3 passe au niveau V0 + Vth.
Le signal vidéo SI du circuit de verrouillage 2 et le signal de sortie S3 de maintien de pic fourni par le circuit 6 sont appliqués à un comparateur 8. Ce comparateur 8 fournit en sortie celui du signal Si et S3 qui le plus proche du niveau blanc ou le signal S4 (figure 5E). Ce signal S4 est appliqué au circuit de verrouillage 9 qui reçoit également par la borne 10 une impulsion de verrouillage P2 (figure 5F), pour que le circuit de verrouillage 9 donne un signal vidéo S5 dont les périodes d'effacement sont à un niveau prédéterminé (figure 5G), à la
sortie Il.
Le niveau de-seuil Vth mentionné ci-dessus est changé en fonction du signal de sortie du détecteur APL12' Le détecteur APL12 détecte le niveau APL du signal vidéo appliqué à la borne 13 et règle le niveau du seuil Vth de façon que celui-ci soit élevé lorsque le niveau-APL du signal vidéo est élevé et qu'il soit bas lorsque le niveau APL du signal vidéo est bas. Si la valeur du niveau de base V0 du signal vidéo est égale à 0 % du
niveau APL, lorsque le niveau APL est élevé, par exemple supé-
rieur à 80 %, le niveau Vth correspond à environ 35 % alors que
si le niveau APL est bas, par exemple inférieur à 20 %, le ni-
veau Vth est de l'ordre de 10 %. Le niveau Vth varie ainsi dans
une plage comprise entre environ 10et 35 %.
Comme décrit ci-dessus, selon l'invention, on détecte le niveau d'un signal vidéo qui est plus proche du c8té noir que du niveau du seuil, et le plus proche du c8té noir, de façon à réduire considérablement l'inconvénient de la réduction de la luminance de l'image reproduite par comparaison avec le signal
d'origine selon les figures 3A et 3B.
Plus, méme lorsque le niveau entre les postes est anor-
malement élevé -(figure 3C) l'image voisine du noir change de na-
ture vers le cfté blanc et le niveau Vth augmente pour couper
2470502
le niveau fixé et permettre de voir facilement l'image reproduite
selon l'invention.
De plus, dans le cas-(figure 3D) lorsque le niveau APL
du signal vidéo est bas et que le niveau du signal vidéo corres-
pond au fond noir de l'image est inférieur au niveau Vth, on
peut éviter, grâce à l'invention, que le niveau Vth ne soit abais-
sé pour que le fond noir soit noir et que l'information vidéo
ne soit réduite.
Comme indiqué ci-dessus, selon l'invention, suivant
le niveau du signal vidéo le plus proche du c8té noir est impor-
tant, le niveau APL du signal vidéo est élevé et lorsque le ni-
veau APL est bas, le niveau du signal vidéo le plus proche du c8té noir est également bas, de façon à modifier le seuil pour
permettre de corriger de façon appropriée le signal vidéo.
La figure 6 est un exemple de réalisation pratique du circuit de la figure 4 selon l'invention. Dans cet exemple, dans l'étage suivant le circuit de verrouillage 2, on a prévu une paire de transistors 14a, 14b dont les émetteurs sont réunis à une source de courant constant formée d'un transistor 15 d'une diode 16 et d'une résistance I7. L'impulsion d'effacement Pl est appliquée à la borne 5 reliée à la base du transistor 15 par la résistance 17. Ainsi, pendant la période lorsque le transistor est bloqué par l'impulsion d'effacement Pl, le collecteur du transistor 14b est pratiquement à la tension d'alimentation +V cc'
Le signal de sortie S2 du collecteur du transistor 14b est four-
ni par un miroir de courant formé d'une diode 18 et d'un transis-
tor 19 du type PNP. Cela constitue le circuit d'effacement 4.
Un montage en série formé des résistances 20, 21 est branché entre le collecteur du transistor 19 et la masse: le point de jonction des résistances 20, 21 est relié à la base du transistor 22 de type NPN dont l'émetteur est à la masse et dont le collecteur est relié à la base du transistor 14b, ainsi qu'au point de jonction de la résistance 23 et du condensateur 24. Le montage en série de la résistance 23 et du condensateur 24 monté entre la borne d'alimentation +Vcc et la masse, ainsi que le
transistor 22 constituent le circuit de maintien pic 6.
Lorsque le le potentiel de base du transistor 14a est supérieur à celuici appliqué au transistor 14b, aucun courant ne traverse la diode 18 du transistor 19, 22; le condensateur
24 se charge ainsi à la tension de la source à travers la résis-
tance 23. On choisit une constante de temps très longue. Lorsque la tension aux bornes du condensateur 24 (potentiel de base du
transistor 14b) tend à-dépasser le potentiel de base du transis-
tor 14a, un courant traverse la diode 18 et les transistors 19, 22. Le condensateur 24 se décharge et cela abaisse les tensions aux bornes. De cette façon on applique une réaction telle que les potentiels de base des transistors 14a, 14b soient égaux, si bien que le niveau du signal vidéo le plus proche du c8té noir de la diode vidéo est maintenu; le signal de sortie de maintien P3 apparait sur le collecteur du transistor 22 et est
appliqué à la base du transistor 25a.
Le point de jonction de la résistance 23 et du conden-
sateur 24 est relié par la diode 7 à l'émetteur du transistor 26, cet émetteur étant lui-m9me mis à la masse à travers la résistance 27 dont la valeur est importante et qui constitue une source de courant constant. Le collecteur du transistor 26 est relié à la borne d'alimentation +Vcc et sa base est reliée à la source de tension de verrouillage V0 par l'intermédiaire d'une résistance 28 ainsi qu'au point de jonction des résistances 29 et 30. Ce montage en série des résistances 29 et 30 est placé entre la
borne de la source d'alimentation +Vcc et le collecteur de tran-
sistor 31, dont l'émetteur est relié à la masse par l'intermé-
diaire de la résistance 32. Lorsque la chute de tension aux bor-
nes de la résistance 28 est ajoutée à la tension de verrouillage
V0, l'émetteur du transistor 26 passe au seuil VO + Vth.
Le potentiel à la base du transistor 31 est changé par le niveau APL du signal vidéo. Pour l'exemple de la figure 6, le niveau APL n'est pas détecté directement, mais on détecte la valeur moyenne du courant du faisceau du tube cathodique 33. La haute tension fournie par le générateur de haute tension 34 est appliquée à l'anode du tube cathodique 33. Le générateur de haute tension 33 est relié au secondaire 36 du transformateur de retour de spot 35. Entre une extrémité du secondaire 36 et la masse, on a placé une résistance 37 aux bornes de laquelle on recueille la chute de tension suivant les polarités indiquées a la figure, en fonction du courant du faisceau dans le tube
cathodique 33.
Le point de jonction de la résistance 28 et du con-
densateur 39, monté entre la source de tension +B et la masse, est relié au point de jonction du secondaire 36 et la résistance
7 2410502
37 pour y appliquer une tension de polarisation positive de fa-
çon que le point de jonction de la résistance 38 et du conden-
sateur 39 donne une tension dont le niveau est faible lorsque
le courant du faisceau est important. Cette tension est appli-
quée à l'étage suivant dans l'intégrateur 40 représenté par un
bloc; la valeur moyenne de la tension fournie par l'intégra-
teur 40 est appliquée à l-a base du transistor 31. Ce transistor
31 constitue un élément d'impédance variable. Lorsque la va-
leur moyenne du courant du faisceau est élevée, le signal de sortie de l'intégrateur 40 devient faible. Ainsi, l'impédance entre le collecteur et l'émetteur 31 devient importante et le potentiel au point de jonction des résistances 29, 30 augmente;
le niveau du seuil V + Vth apparaissant sur l'émetteur du tran-
sistor 26 varie et passe au niveau élevé. On a ainsi un détec-
teur 12 de niveau APL.
Il est toutefois possible de remplacer le niveau du seuil V0 + Vth qui varie de façon continue et de faire varier ce seuil plus que sur deux échelons utilisant un élément de commutation. Dans l'exemple de l'invention selon la figure 6, on a prévu un transistor 25b dont le collecteur et l'émetteur sont reliés aux éléments correspondant du transistor 25a. Le point de jonction des collecteurs des deux transistors 25a, 25b est relié à la borne de la source d'alimentation +Vcc; le point de jonction des émetteurs de ces deux transistors est relié à la
masse par la résistance 41 et à la borne de sortie Ba. Les tran-
sistors 25a, 25b forment le comparateur 8. Le signal vidéo SI fourni par le circuit de verrouillage 2 est appliqué à la base du transistor 25b. L'un des signaux vidéo Si et le signal de sortie de maintien S3 dont le niveau est supérieur à celui de l'autre, est fourni à la borne de sortie 8a du comparateur 8
comme un signal de sortie S4.
On peut utiliser comme circuit de verrouillage 9 re-
lié sur la borne de sortie 8a, un circuit de verrouillage de
réaction analogue, comme cela est connu.
La figure 7 donne un exemple de comparateur 8 utili-
sable selon l'invention. Dans cet exemple, on a deux diodes 42a 42b dont les anodes reçoivent respectivement les signaux S3, S1: les cathodes sont réunies à la masse à travers la résistance 43
ainsi qu'à la borne de sortie 8a du comparateur 8 (voir figure 6).
8 2470502
La description ci-dessus de l'invention montre que les
fluctuations du niveau noir provoquées par la dispersion du ni-
veau de-réglage peuvent 9tre supprimées, évitant le risque que
la luminance du signal vidéo ne soit différente de celle du si-
gnal vidéo d'origine, et que le fond noir de l'image reproduite
ne devient trop sombre.
La présente invention peut s'appliquer non seulement à un récepteur de télévision, mais également au traitement du signal de sortie d'une caméra de télévision. Un tel traitement de signal est exécuté de façon que le niveau du signal de sortie de la caméra de télévision, qui est le proche du c8té noir et qui plus proche du c8té noir que le niveau prédéterminé, soit détecté et conservé, et que le niveau conservé soit rendu égal
au niveau réglé.

Claims (1)

  1. REVENDICATIONS'
    ) Circuit de traitement d'un signal vidéo comportant un circuit formeur de courbe (4) pour régler le niveau d'un signal vidéo d'entrée, un premier niveau prédéterminé supérieur au niveau de base du signal vidéo d'entrée,
    pendant au moins une période d'effacement du signal vidéo d'en-
    trée pour générer un signal de courbe, un circuit de maintien de
    pic (6) pour conserver le niveau du pic du c8té noir dans le si-
    gnal en forme de courbe et donner un signal de maintien de pic, ainsi qu'un moyen de commande de niveau noir (7, 8, 9) commandé par le signal de maintien de pic pour régler le niveau continu du signal vidéo d'entrée de façon que le niveau le plus noir du
    signal vidéo d'entrée coïncide avec un second niveau continu pré-
    déterminé seulement lorsqu'il existe le pic du c8té noir du si-.
    gnal vidéo d'entrée, sous une tension de seuil prédéterminée, carac-
    térisé en ce que la' tënsion'de seuil prédéterminée est changée en ré-
    ponse au niveau moyen de l'image du signal vidéo d'entrée.
    ) Circuit de traitement d'un signal'vidéo comportant un premier circuit de verrouillage pour verrouiller le signal
    vidéo d'entrée sur un niveau de tension (V0), continue prédéter-
    minée de la source de tension de verrouillage, un circuit formeur de courbe (4) pour régler un niveau d'un signal vidéo d'entrée à un niveau continu prédéterminé supérieur à un niveau de base
    du signal vidéo d'entrée pendant la période d'effacement du si-
    gnal vidéo d'entrée et pour donner un signal en forme de courbe, un circuit de maintien de pic (6) pour conserver le niveau du pic c8té noir du signal en forme de courbe et donner un-signal
    de maintien de pic, ainsi qu'un montage en série formé d'une sour-
    ce de tension de seuil et d'une diode (7) branchée entre le cir-
    cuit de maintien de pic (6) et la source de tension de verrouil-
    lage, et un comparateur pour comparer le niveau du signal de *sortie du premier circuit de verrouillage-et celui du signal de
    maintien de pic du circuit de maintien de pic, et donner un si-
    gnal de sortie correspondant à celui des deux signaux dont le
    niveau est le plus élevé, ainsi qu'un second circuit de verrouil-
    lage pour verrouiller le signal de sortie du comparateur, circuit caractérisé en ce qu'il comporte un détecteur de niveau moyen d'image pour modifier la tension de la source de tension de seuil
    en fonction du niveau moyen de l'image du signal vidéo d'entrée.
FR8025009A 1979-11-26 1980-11-25 Circuit de traitement d'un signal video notamment pour un recepteur de television Granted FR2470502A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15319479A JPS5675780A (en) 1979-11-26 1979-11-26 Video signal processing circuit

Publications (2)

Publication Number Publication Date
FR2470502A1 true FR2470502A1 (fr) 1981-05-29
FR2470502B1 FR2470502B1 (fr) 1983-02-25

Family

ID=15557093

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8025009A Granted FR2470502A1 (fr) 1979-11-26 1980-11-25 Circuit de traitement d'un signal video notamment pour un recepteur de television

Country Status (7)

Country Link
US (1) US4369466A (fr)
JP (1) JPS5675780A (fr)
CA (1) CA1154152A (fr)
DE (1) DE3044546A1 (fr)
FR (1) FR2470502A1 (fr)
GB (1) GB2065415B (fr)
NL (1) NL8006451A (fr)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5827480A (ja) * 1981-08-11 1983-02-18 Sanyo Electric Co Ltd テレビジヨン受像機の映像レベル補正回路
US4598318A (en) * 1983-06-10 1986-07-01 General Instrument Corporation Video encryption system
US4742392A (en) * 1983-08-04 1988-05-03 Canon Kabushiki Kaisha Clamp circuit with feed back
JPS6043972A (ja) * 1983-08-22 1985-03-08 Sony Corp 映像の黒レベル再生回路
JPS6043971A (ja) * 1983-08-22 1985-03-08 Sony Corp 黒レベル再生回路
GB2148636A (en) * 1983-09-15 1985-05-30 Sinclair Res Ltd Improvements in or relating to television receivers
US4562475A (en) * 1984-03-15 1985-12-31 Rca Corporation DC Restoration of synchronously detected CCD imager output signals
US4599654A (en) * 1984-10-31 1986-07-08 Rca Corporation Dark current eliminator useful for auto-iris controller
DE3673255D1 (de) * 1985-05-21 1990-09-13 Citizen Watch Co Ltd Automatische austastpegel-klemmschaltung.
JPH0738729B2 (ja) * 1985-08-07 1995-04-26 キヤノン株式会社 オフセツト付き信号処理装置
JPH0697738B2 (ja) * 1985-10-07 1994-11-30 ソニー株式会社 ロ−レベルクランプ回路
US4802024A (en) * 1986-11-12 1989-01-31 Eastman Kodak Company Video reproduction apparatus having automatic black and white calibration
KR910006376B1 (ko) * 1988-08-06 1991-08-21 삼성전자 주식회사 비데오 카메라의 자동 콘트라스트 조절회로
US5257108A (en) * 1990-08-06 1993-10-26 Koji Muraoka Video signal processing circuit for improving contrast for an LCD display
JP3211969B2 (ja) * 1991-06-27 2001-09-25 ソニー株式会社 表示装置
JP2814039B2 (ja) * 1991-09-12 1998-10-22 シャープ株式会社 クランプ回路
US5390020A (en) * 1992-09-14 1995-02-14 Eastman Kodak Company Video amplifier stabilization for CRT printing
DE4239365A1 (de) * 1992-11-24 1994-05-26 Philips Patentverwaltung Schaltungsanordnung zum Verarbeiten eines Videosignals
JP3136850B2 (ja) * 1993-07-28 2001-02-19 松下電器産業株式会社 映像信号の階調補正装置
JP3835692B2 (ja) * 2003-02-27 2006-10-18 ソニー株式会社 映像信号処理装置及び方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4030125A (en) * 1976-12-16 1977-06-14 The United States Of America As Represented By The Secretary Of The Army Automatic video processing for high-performance CRT displays

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3947631A (en) * 1974-02-27 1976-03-30 Gte Sylvania Incorporated Automatic video signal control circuit
US3970777A (en) * 1975-06-09 1976-07-20 Minnesota Mining And Manufacturing Company Apparatus for adjusting video pedestal and peak white level
JPS5628569A (en) * 1979-08-17 1981-03-20 Sony Corp Video signal processing circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4030125A (en) * 1976-12-16 1977-06-14 The United States Of America As Represented By The Secretary Of The Army Automatic video processing for high-performance CRT displays

Also Published As

Publication number Publication date
GB2065415B (en) 1983-10-19
GB2065415A (en) 1981-06-24
JPS5675780A (en) 1981-06-23
CA1154152A (fr) 1983-09-20
NL8006451A (nl) 1981-06-16
DE3044546C2 (fr) 1989-04-06
US4369466A (en) 1983-01-18
FR2470502B1 (fr) 1983-02-25
DE3044546A1 (de) 1981-06-04

Similar Documents

Publication Publication Date Title
FR2470502A1 (fr) Circuit de traitement d'un signal video notamment pour un recepteur de television
FR2551289A1 (fr) Circuit de creusement dynamique non lineaire pour signaux video
FR2546699A1 (fr) Reseau de traitement de signaux video avec systemes de reglage automatique de l'equilibre du blanc et du limiteur du courant des faisceaux du tube-image
FR2474265A1 (fr) Circuit de reglage automatique de luminosite pour un tube cathodique
FR2490896A1 (fr) Amplificateur d'echantillonnage lineaire a gain eleve
NL8402571A (nl) Schakeling voor zwartniveauherstel van het beeldsignaal in een televisie-ontvanger.
FR2538656A1 (fr) Procede et circuit d'asservissement en frequence et en phase d'un oscillateur local en television
US4484229A (en) Automatic kinescope bias control system with selectively disabled signal processor
FR2526254A1 (fr) Circuit dynamique de creusement de signaux dans un systeme de reproduction d'image
FR2530395A1 (fr) Etage d'attaque a gain pouvant etre preetabli a la main pour un tube-image dans un systeme de reglage automatique de la polarisation du tube-image
FR2497029A1 (fr) Circuit amplificateur et circuit d'alimentation pour la tension de focalisation comportant un tel circuit amplificateur
FR2554300A1 (fr) Amplificateur d'attaque pour un dispositif de visualisation d'une image
FR2494880A1 (fr) Affichage alphanumerique sur l'ecran d'un televiseur
FR2563679A1 (fr) Limiteur automatique du courant des faisceaux d'un tube-image
FR2640839A1 (fr) Appareil de reproduction d'image video muni d'un reglage de contraste, et procede de reglage du contraste d'un tel appareil de reproduction
FR2561051A1 (fr) Systeme de traitement de signaux video avec limiteur automatique des courants des faisceaux
EP0004498B1 (fr) Dispositif générateur de la tension de blocage d'un tube à rayons cathodiques et appareil récepteur de télévision en couleur comportant un tel dispositif
FR2475835A1 (fr) Circuit de reglage de la temperature de couleur
FR2494943A1 (fr) Circuit d'effacement video avec allure controlee de deseffacement
FR2475336A1 (fr) Limiteur automatique de courant des faisceaux d'un tube-image, protege contre les pannes
FR2534762A1 (fr) Systeme de reglage automatique de la polarisation d'un tube-image compense pour des dissimilarites de conduction des canons d'electrons du tube-image
US3600511A (en) Apparatus for controlling the operating potential of a vidicon
FR2553612A1 (fr) Circuit d'interface dans un dispositif de visualisation video, pour le reglage de la frequence de l'oscillateur
EP0711034B1 (fr) Dispositif de génération de fonctions de transfert définies par intervalles
EP0353808B1 (fr) Circuit de compensation de courant

Legal Events

Date Code Title Description
ST Notification of lapse