EP0172108A1 - Dispositif de neutralisation de l'accès à une zone à protéger d'un circuit intégré - Google Patents

Dispositif de neutralisation de l'accès à une zone à protéger d'un circuit intégré Download PDF

Info

Publication number
EP0172108A1
EP0172108A1 EP85401606A EP85401606A EP0172108A1 EP 0172108 A1 EP0172108 A1 EP 0172108A1 EP 85401606 A EP85401606 A EP 85401606A EP 85401606 A EP85401606 A EP 85401606A EP 0172108 A1 EP0172108 A1 EP 0172108A1
Authority
EP
European Patent Office
Prior art keywords
layer
integrated circuit
circuit
fuse
access
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
EP85401606A
Other languages
German (de)
English (en)
Other versions
EP0172108B1 (fr
Inventor
Gérard Silvestre de Ferron
Jean-Marie Gaultier
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
Eurotechnique SA
SGS Thomson Microelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Eurotechnique SA, SGS Thomson Microelectronics SA filed Critical Eurotechnique SA
Publication of EP0172108A1 publication Critical patent/EP0172108A1/fr
Application granted granted Critical
Publication of EP0172108B1 publication Critical patent/EP0172108B1/fr
Expired legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/073Special arrangements for circuits, e.g. for protecting identification code in memory
    • G06K19/07309Means for preventing undesired reading or writing from or onto record carriers
    • G06K19/07372Means for preventing undesired reading or writing from or onto record carriers by detecting tampering with the circuit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/073Special arrangements for circuits, e.g. for protecting identification code in memory
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/585Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S257/00Active solid-state devices, e.g. transistors, solid-state diodes
    • Y10S257/922Active solid-state devices, e.g. transistors, solid-state diodes with means to prevent inspection of or tampering with an integrated circuit, e.g. "smart card", anti-tamper

Definitions

  • the present invention relates to a device for neutralizing access to an area to be protected of an integrated circuit. It finds particular use in the field of memory cards.
  • the field of memory cards partly covers that of credit cards and payment cards.
  • information on the identity of J cardholder, on his secret transaction code, as well as to the nature of any operations using this card are recorded in memory.
  • this memory is produced with an electronic integrated circuit.
  • the integrated circuit is inserted on the card.
  • other information concerning for example the balance of an account can be possibly stored there. To avoid falsifications, it is necessary to enter the information relating to the identity, the secret code, and the operations that can be carried out in such a way that they can no longer be modified later.
  • the areas to be protected are memory areas of integrated circuits.
  • the integrated circuits of which it is question usually involve a microprocessor connected to the memory.
  • the introduction of information into the part of the memory which will be protected is obtained by means of a set of connections giving direct access to this part.
  • To prevent subsequent access to this area it has been imagined to make a fuse part in series in the connections. When the information has been entered into the memory, a strong current is passed through the connection, the fuse heats up and melts, thus simply decoupling the integrated circuit from its access terminals.
  • the object of the invention is to remedy the drawbacks mentioned by proposing an access neutralization device comprising a fuse part in which one of the ends of this fuse part is the normal terminal for accessing the memory before the fuse blows.
  • the other end of this fuse part is arranged so that, in normal use of the integrated circuit, its polarity, which is precisely conducive to the introduction of information into the area to be protected from the memory, is reversed from its polarity during the opera snapping tion.
  • the invention relates to a device for neutralizing access to a zone to be protected of an integrated circuit, said integrated circuit being produced on a semiconductor substrate of a first type of given conductivity, of the type comprising a fusible part, integrated in the circuit and placed in series between this access and the area to be protected, characterized in that the end of the fuse part closest to the area is connected directly to a layer of a second type of given conductivity forming with the substrate a junction which is reverse biased during normal use of said circuit.
  • FIG. 1 in section is obtained according to the plane BB of FIG. 2.
  • the integrated circuit is produced on a semiconductor substrate 1 in a first given type of conductivity.
  • this substrate is made of P-doped silicon.
  • the zone to be protected is a zone 2 being, for example, to the right of an arbitrary line 3 delimiting the zone.
  • zone 2 can include memory circuits integrated in the same substrate 1. It can also include any other kind of circuit.
  • Access 4 essentially comprises a terminal 5 of a connection 30. In this connection, terminal 5 is connected to a fusible part 6 which is continued by a conductive layer 7 which itself penetrates inside the zone 2.
  • the end 8 of the fusible part that which is closest to the area to be protected, is directly connected to layer 7 which is in a second type of given conductivity: here it is doped N +.
  • the layer 7 forms with the substrate 1 a junction which is conductive only in one direction. In the invention, arrangements are made for this junction to be conductive in a direction which is favorable to the breakdown of the fuse 6 but which is antagonistic to the normal polarization of use of the integrated circuit.
  • the integrated circuit is produced using N MOS technology.
  • the substrate which is of type P
  • the substrate is connected to ground (that is to say at zero volts) while other parts of the circuit are biased at + VCC.
  • the bias potential of the substrate is less than or equal to the other bias potentials of the circuit.
  • the junction 9, separating the substrate 1 from the layer 7, is only conductive in the direction of substrate 1 towards the layer 7. This means that it is only conductive when the substrate is at a higher potential. than layer 7 and therefore at a higher potential than that applied to terminal 5.
  • electrical pulses varying between + VCC and 0 volts are transmitted by layer 7 to zone 2.
  • this phase the junction 9 is blocked; layer 7 is isolated from substrate 1 and the pulses pass correctly.
  • the fuse if the substrate continues to be kept at ground, it suffices to supply terminal 5 for a sufficient time with a negative potential. In one example, this negative potential is worth -12 volts. In this case the junction is released and the current goes to terminal 5 by blowing the fuse 6.
  • the layer 7 in conduction relationship with the zone 2 to be protected can no longer be supplied. Indeed the circuit being supplied, according to its normal polarity, between zero volts and + VCC the introduction of pulses electrical in layer 7 via substrate 1 is not possible. If this substrate is however subjected to electrical pulses, firstly the operation of the integrated circuit will be completely disorganized since the substrate is common to the entire integrated circuit. There is then no chance of achieving an expected memory programming effect. Furthermore in the case where these electrical pulses are negative, for example - VCC, the junction 9 is blocked: the pulses do not pass. If the applied pulses are positive pulses so that they pass through the junction 9, the potential applied to the substrate 1 must be greater than + VCC. This is also contrary to the proper functioning of the circuit.
  • the access terminal 5 and the fuse part 6 are deposited above an insulating layer 10 obtained by local oxidation of the substrate 1 at this location.
  • the insulation layer 10 can be replaced by a layer of silicon nitride (Si ,, N 4 ) obtained by growth.
  • the N + diffusion of the layer 7 is a diffusion which is carried out for example at the same time as a source and drain diffusion of a normal transistor of a circuit which would be contained in the zone 2 of the integrated circuit. Consequently, this diffusion of layer 7 does not require an additional step in the manufacturing process of the integrated circuit.
  • the part of the connection 50 which connects the access terminal 5 to the layer 7 is made of polycrystalline silicon whose thickness visible in FIG. 1 is about 0.5 microns.
  • the width 1 of this polycrystalline silicon is in an example 2.5 microns.
  • the width L of the polycrystalline silicon is approximately 20 microns.
  • This polycrystalline silicon is deposited in a conventional manner once the layers 10 and 7 have been produced. It can even be N + doped to improve its contact with layer 7. This doping can diffuse without risk in this layer 7.
  • the contours of polycrystalline silicon are marked with dotted lines at the places where it is covered by other layers.
  • What is remarkable in the invention is that, in order to improve the melting of the fuse, it is kept in the open air at the point where it is expected to break.
  • the part in the open air is rated 11.
  • This metal can be aluminum.
  • This metal belt 12 is connected to a metal plate 13.
  • This belt-plate assembly is also connected to a constant potential (not shown). Once the fuse has melted, layer 7 is naturally brought, by the circuits in zone 2, to a so-called quiescent potential.
  • the constant potential to which the plate belt assembly is connected is opposite to this resting potential.
  • the plate 13 can be connected to ground. Consequently, any attempt by an operator, necessarily unskillful due to the small size of the open air part 11, carries the risk of touching the belt 12 at the same time as the stump of the fuse 6. This prevents the transmission of information up to zone 2 which you want to prohibit access to.
  • LPCVD low pressure
  • this is generally covered with a dielectric layer 15.
  • This layer 15 is applied to the general surface.
  • the opening to the open air of the part 1 1 is then obtained by a plasma attack on this dielectric.
  • This plasma attack is preferred to a wet attack.
  • a wet (chemical) attack the fuse could be attacked. If the polycrystalline silicon of the fuse were attacked, its thickness would be reduced. The resistance of the fuse would increase and the current in the fuse at the time of blowing would decrease: the fuse would no longer blow. It is for this reason that the layer of insulation 14 which is also applied everywhere, and therefore in particular above the part 11 and of the terminal 5, is preserved above this part 11 after the etching of the metallizations. (in particular metallization on the access point 5).
  • This layer 14 is even preserved above the part 11 after the cleaning which directly follows the etching of the metallizations.
  • the opening to the open air of part 11 is made last: it is a vertical plasma opening of layer 15 and layer 14. This is the only special operation which in the circuit manufacturing process integrated of the invention differs from a conventional integrated circuit manufacturing process.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

L'invention a pour objet un dispositif de neutralisation de l'accès à une zone (2) à protéger d'un circuit intégré. Dans ce dispositif une partie fusible (6) assurant la liaison entre une borne d'accès (5) et une zone (2) à protéger d'un circuit intégré et reliée, par son extrémité (8) la plus proche de la zone à protéger, à une jonction (9) obtenue à l'intersection d'une couche (7) dont le type de conductivité est l'inverse (N+) du type de conductivité (P) dans lequel est réalisé le substrat (1) du circuit intégré. En utilisation normale du circuit cette jonction est polarisée en inverse. Elle n'est alimentée en direct qu'au moment où l'on veut faire fondre le fusible. Ceci rend irréversiblement inaccessible la zone à protéger du circuit intégré. Application: cartes à mémoire.

Description

  • La présente invention a pour objet un dispositif de neutralisation de l'accès à une zone à protéger d'un circuit intégré. Elle trouve particulièrement son utilisation dans le domaine des cartes à mémoire. Le domaine des cartes à mémoire couvre en partie celui des cartes de crédit et des cartes de paiement. Dans une carte à mémoire des informations relatives à l'identité dJ titulaire de la carte, relatives à son code secret de transaction, ainsi qu'a la nature des opérations éventuellement réalisables avec cette carte sont inscrites en mémoire. Dans l'application concernée cette mémoire est réalisée avec un circuit intégré électronique. Le circuit intégré est inséré sur la carte. Par ailleurs, d'autres informations concernant par exemple le solde d'un compte peuvent y être éventuellement stockées. Pour éviter des falsifications, il convient de rentrer les informations relatives à l'identité, au code secret, et aux opérations réalisables de telle manière qu'elles ne puissent plus ultérieurement être modifiées. Ceci n'est pas le cas du solde du compte qui peut être modifié au fur et à mesure d'achats effectués ou de virements adressés. Les informations dont on veut assurer l'inviolabilité doivent alors être stockées dans des zones particulières de la mémoire et ce sont les accès à ces zones qu'il convient de neutraliser une fois que les informations utiles y ont été inscrites.
  • Dans l'état actuel de la technique les zones à protéger sont des zones mémoire de circuits intégrés. Les circuits intégrés dont il est question comportent généralement un microprocesseur relié à la mémoire. L'introduction des informations dans la partie de la mémoire qui sera à protéger est obtenue au moyen d'un jeu de connexions donnant un accès direct à cette partie. On applique aux bornes du circuit Intègre auquel sont reliées ces connexions des séries d'impulsions électriques propres à introduire les informations utiles dans la zone concernée de la mémoire. Pour empêcher un accès ultérieur à cette zone il a été imaginé de réaliser dans les connexions une partie fusible en série. Lorsque les informations ont été introduites dans la mémoire on fait passer un courant fort dans la connexion, le fusible chauffe et fond découplant ainsi simplement le circuit intégré de ses bornes d'accès.
  • Le passage d'un courant fort dans la partie fusible ne peut bien entendu pas se faire en injectant ce courant dans la mémoire : il risquerait de détériorer cette mémoire. Lors de l'opération de claquage du fusible on injecte le courant par une première borne reliée à une extrémité de ce fusible et on dérive ce courant vers une deuxième borne par une dérivation raccordée à l'autre extrémité du fusible. Cette autre extrémité du fusible est celle qui donne l'accès proprement dit à la mémoire. Mais si l'accès à la mémoire par la première borne n'est plus exploitable, il n'en est pas de même de l'accès à la mémoire par la deuxième borne raccordée à la dérivation. Ce qui fait qu'en définitive on n'a pas progresse dans le problème puisqu'un opérateur extérieur peut quand même accéder à la zone à protéger de la mémoire en passant par la deuxième borne.
  • L'invention a pour objet de remédier aux inconvénients cités en proposant un dispositif de neutralisation d'accès comportant une partie fusible dans lequel une des extrémités de cette partie fusible est la borne normale d'accès à la mémoire avant claquage du fusible. L'autre extrémité de cette partie fusible est agencée pour que, en utilisation normale du circuit intégré, sa polarité, qui est justement propice à l'introduction des informations dans la zone à protéger de la mémoire, soit inverse de sa polarité pendant l'opéra tion de claquage.
  • L'invention concerne un dispositif de neutralisation de l'accès à une zone à protéger d'un circuit intégré, ledit circuit intégré étant réalisé sur un substrat semiconducteur d'un premier type de conductivité donnée, du type comportant une partie fusible, intégrée dans le circuit et placée en série entre cet accès et la zone à protéger, caractérisé en ce que l'extrémité de la partie fusible la plus proche de la zone est reliée directement à une couche d'un deuxième type de conductivité donnée formant avec le substrat une jonction qui est polarisée en inverse lors de l'utilisation normale dudit circuit.
  • L'invention sera mieux comprise à la lecture de la description qui suit et à l'examen des figures qui l'accompagnent. Cette description est donnée à titre indicatif et nullement limitatif de l'invention. Sur les figures les mêmes repères désignent les mêmes éléments. Elles représentent :
    • - Figure 1, une vue en coupe d'un dispositif de neutralisation conforme à l'invention ;
    • - Figure 2, une vue de dessus d'une coupe effectuée selon le plan AA de la figure 1.
  • Les deux figures représentent les différentes couches d'un circuit intégré. La figure 1 en coupe est obtenue selon le plan BB de la figure 2.
  • Ces deux figures représentent un accès à une zone à protéger d'un circuit intégré. Le circuit intégré est réalisé sur un substrat semiconducteur 1 en un premier type de conductivité donné. Dans un exemple ce substrat est en silicium dopé P. La zone à protéger est une zone 2 se trouvant par exemple à droite d'une ligne arbitraire 3 de délimitation de zone. Comme il a été dit plus haut, la zone 2 peut comporter des circuits mémoires intégrés dans le même substrat 1. Elle peut aussi comporter toute autre sorte de circuit. Quels que soient les circuits électroniques réalisés d'une manière intégrée dans la zone 2, ce que l'invention cherche à faire c'est de neutraliser l'accès 4 à cette zone 2. L'accès 4 comporte essentiellement une borne 5 d'une connexion 30. Dans cette connexion la borne 5 est reliée à une partie fusible 6 qui se continue par une couche conductrice 7 qui elle-même pénètre à l'intérieur de la zone 2. Ce qui caractérise l'invention c'est que l'extrémité 8 de la partie fusible, celle qui est la plus proche de la zone à protéger, est reliée directement à la couche 7 qui est en un deuxième type de conductivité donnée : ici elle est dopée N+. Ce qui est remarquable c'est que la couche 7 forme avec le substrat 1 une jonction qui n'est conductrice que dans un sens. Dans l'invention on s'arrange pour que cette jonction soit conductrice dans un sens qui est favorable au claquage du fusible 6 mais qui est antagoniste de la polarisation normale d'utilisation du circuit intégré.
  • Dans l'exemple représente sur les figures le circuit intégré est réalisé en technologie N MOS. En utilisation normale le substrat, qui est de type P, est relié à la masse (c'est-à-dire à zéro volt) alors que d'autres parties du circuit sont polarisées à + VCC. Ceci signifie que le potentiel de polarisation du substrat est inférieur ou égal aux autres potentiels de polarisation du circuit. Or, la jonction 9, séparant le substrat 1 de la couche 7, n'est conductrice que dans le sens substrat 1 vers la couche 7. Ceci signifie qu'elle n'est conductrice que quand le substrat se trouve à un potentiel plus élevé que la couche 7 et donc à un potentiel plus élevé que celui qui est appliqué sur la borne 5. Aussi lorsque la mémoire est programmée, des impulsions électriques variant entre +VCC et 0 volts sont transmises par la couche 7 à la zone 2. Pendant cette phase la jonction 9 est bloquée ; la couche 7 est isolée du substrat 1 et les impulsions passent correctement. Pour faire claquer le fusible, si le substrat continue à être maintenu à la masse, il suffit d'alimenter la borne 5 pendant une durée suffisante avec un potentiel négatif. Dans un exemple ce potentiel négatif vaut -12 volts. Dans ce cas la jonction se débloque et le courant va à la borne 5 en fondant le fusible 6.
  • Une fois que cette opération est réalisée on constate que la couche 7 en relation de conduction avec la zone 2 à protéger ne peut plus être alimentée. En effet le circuit étant alimenté, selon sa polarité normale, entre zéro volt et +VCC l'introduction d'impulsions électriques dans la couche 7 par l'intermédiaire du substrat 1 n'est pas possible. Si l'on soumet cependant ce substrat à des impulsions électriques, premièrement le fonctionnement du circuit intégré sera complètement désorganisé puisque le substrat est commun à tout le circuit intégré. Il n'y a alors aucune chance d'obtenir un effet attendu de programmation de la mémoire. De plus dans le cas où ces impulsions électriques sont négatives, par exemple - VCC, la jonction 9 se bloque : les impulsions ne passent pas. Si les Impulsions appliquées sont des impulsions positives pour qu'elles passent à travers la jonction 9 il faut que le potentiel appliqué sur le substrat 1 soit supérieur à + VCC. Ceci est aussi contraire au bon fonctionnement du circuit.
  • Sur la figure 1 dans l'exemple on remarque que la borne d'accès 5 et la partie fusible 6 sont déposées au-dessus d'une couche 10 isolante obtenue par oxydation locale du substrat 1 à cet endroit. La couche d'isolation 10 peut être remplacée par une couche de nitrure de silicium (Si,, N4) obtenue par croissance. La diffusion N+ de la couche 7 est une diffusion qui est réalisée par exemple en même temps qu'une diffusion source et drain d'un transistor normal d'un circuit qui serait contenu dans la zone 2 du circuit intégré. En conséquence cette diffusion de couche 7 ne nécessite pas d'étape supplémentaire dans le procédé de fabrication du circuit intégré. La partie de la connexion 50 qui relie la borne d'accès 5 à la couche 7 est réalisée en silicium polycristallin dont l'épaisseur visible sur la figure 1 est d'environ 0,5 microns. A l'endroit du fusible 6 la largeur 1 de ce silicium polycristallin est dans un exemple de 2,5 microns. Pour le reste, sauf à l'endroit de la borne 5 la largeur L du silicium polycristallin vaut environ 20 microns. Ce silicium polycristallin est déposé d'une manière classique une fois que les couches 10 et 7 ont été réalisée. Il peut même être dopé N+ pour améliorer son contact avec la couche 7. Ce dopage peut diffuser sans risque dans cette couche 7.
  • Sur la figure 2, les contours du silicium polycristallin sont marqués en pointillés aux endroits où il est recouvert par d'autres couches. Ce qu'il y a de remarquable dans l'invention c'est que pour améliorer la fusion du fusible celui-ci est maintenu à l'air libre à l'endroit où sa rupture est attendue. La partie à l'air libre est cotée 11. Pour éviter qu'après l'opération de claquage on puisse être tenté de venir connecter une électrode sur un moignon du fusible qui continuerait à apparaître dans cette partie libre à l'air libre 11, cette partie est encerclée par une ceinture de métal 12. Ce métal peut être de l'aluminium. Cette ceinture de métal 12 est raccordée à une plaque métallique 13. Cet ensemble ceinture-plaque est connecte par ailleurs à un potentiel constant (non représenté). Une fois que le fusible a fondu la couche 7 est naturellement portée, par les circuits dans la zone 2, à une potentiel dit de repos. le potentiel constant auquel est raccordé l'ensemble ceinture plaque est opposé à ce potentiel de repos. En particulier la plaque 13 peut être reliée à la masse. En conséquence toute tentative d'un opérateur, nécessairement malhabile du fait de l'exiguïté de la partie à l'air libre 11, comporte le risque de toucher la ceinture 12 en même temps que le moignon du fusible 6. Ceci empêche la transmission d'informations jusque dans la zone 2 dont on veut interdire l'accès.
  • II existe des risques de pollution du circuit intégré du fait de la présence de la partie II à l'air libre. Ils sont compensés par la réalisation d'une couche diffusée 7 large. Cette largeur est par ailleurs favorable au passage d'un courant fort dans la jonction 9. Mais cette couche 7 devient alors de grandeur appréciable. Pour éviter que cette couche 7 ne puisse servir elle-même de connexion à la zone 2 à protéger, elle est recouverte par la plaque 13. Dans ces conditions la perforation par une électrode, du circuit intégré à l'endroit de cette couche 7 ne pourrait pas servir à atteindre cette couche sans toucher également la plaque 13. Ceci est apparent sur la figure 2 où les contours de la zone diffusée 7 sont en traits-points à l'intérieur du contour de la plaque 13. Comme les dispositions de la plaque métallique 13 et de la ceinture 12 ne sont pas réalisables directement sur le silicium polycristallin et sur la couche 7 il convient de les en séparer par une couche d'isolation. Cette couche d'isolation cotée 14, qui apparaît partout sur la figure 2 sauf dans la partie à l'air libre 11 et au droit de la borne 5 est réalisée en déposant un oxyde par décomposition chimique en phase gazeuse à basse pression (LPCVD).
  • Pour la finition du circuit intégré celui-ci est généralement recouvert d'une couche diélectrique 15. Cette couche 15 est appliquée sur la surface générale. L'ouverture à l'air libre de la partie 1 1 est alors obtenue par une attaque par plasma sur ce diélectrique. Cette attaque par plasma est préférée à une attaque humide. Dans une attaque humide (chimique) le fusible risquerait d'être attaqué. Si le silicium polycristallin du fusible était attaqué son épaisseur se réduirait. La résistance du fusible augmenterait et le courant dans le fusible au moment du claquage diminuerait : le fusible ne fonderait plus. C'est pour cette raison que la couche 14 d'isolation qui est également appliquée partout, et donc en particulier au-dessus de la partie 11 et de la borne 5, est conservée au-dessus de cette partie 11 après la gravure des métallisations (en particulier la métallisation sur la borne d'accès 5). Cette couche 14 est même conservée au-dessus de la partie 11 après le nettoyage qui suit directement la gravure des métallisations. L'ouverture à l'air libre de la partie 11 est faite en dernier : c'est une ouverture verticale par plasma de la couche 15 et de la couche 14. C'est la seule opération spéciale qui dans le procédé de fabrication du circuit intégré de l'invention se différencie d'un procédé de fabrication classique de circuit intégré.

Claims (11)

1. Dispositif de neutralisation de l'accès (4) à une zone (2) à protéger d'un circuit intégré, ledit circuit intégré étant réalisé sur un substrat (1) semiconducteur d'un premier type de conductivité donnée (P), du type comportant une partie fusible (6), intégrée dans le circuit et placée en série entre cet accès (5) et la zone à protéger, caractérisé en ce que l'extrémité (8) de la partie fusible la plus proche de la zone est reliée directement à une couche (7) d'un deuxième type de conductivité donné (N+) formant avec le substrat une jonction (9) qui est polarisée en inverse lors de l'utilisation normale dudit circuit.
2. Dispositif selon la revendication 1 caractérisé en ce que la partie fusible débouche ( 11 ) à l'air libre pour améliorer sa fusion.
3. Dispositif selon l'une quelconque des revendications 1 ou 2 caractérisé en ce que la partie fusible est surmontée d'une partie métallique (12) qui l'encercle et qui repose au-dessus d'elle par l'intermédiaire d'une couche isolante (14), ladite partie métallique étant reliée à un potentiel constant du circuit, opposé à un potentiel de repos de la couche en un deuxième type de conductivité.
4. Dispositif selon la revendication 3 caractérisé en ce que la partie métallique (12) est par ailleurs reliée à une autre partie métallique (13) qui surplombe la jonction.
5. Dispositif selon l'une quelconque des revendications 1 à 4 caractérisé en ce que la partie fusible (6) est réalisée en silicium polycristallin.
6. Dispositif selon la revendicarion 5 caractérisé en ce que la partie fusible (6) mesure 2,5 microns de large et 0,5 microns d'épaisseur.
7. Dispositif selon l'une quelconque des revendications 1 à 6 caractérisé en ce que la partie fusible (6) repose sur une couche (10) d'oxyde épais formée au-dessus du substrat.
8. Dispositif selon l'une quelconque des revendications 1 à 6 caractérisé en ce que la partie fusible (6) repose sur une couche (10) de nitrure de silicium.
9. Dispositif selon l'une quelconque des revendications 1 à 8 caractérisé en ce que le circuit intégré est en technologie MOS.
10. Dispositif selon l'une quelconque des revendications 1 à 9, caractérisé en ce que le circuit intégré est réalisé en technologie N MOS.
11. Dispositif selon l'une quelconque des revendications 2 à 10 caractérisé en ce que le circuit intégré est recouvert d'une couche diélectrique (15) en dehors des parties laissées à l'air libre.
EP85401606A 1984-08-10 1985-08-06 Dispositif de neutralisation de l'accès à une zone à protéger d'un circuit intégré Expired EP0172108B1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR8412679 1984-08-10
FR8412679A FR2569054B1 (fr) 1984-08-10 1984-08-10 Dispositif de neutralisation de l'acces a une zone a proteger d'un circuit integre

Publications (2)

Publication Number Publication Date
EP0172108A1 true EP0172108A1 (fr) 1986-02-19
EP0172108B1 EP0172108B1 (fr) 1989-05-03

Family

ID=9306972

Family Applications (1)

Application Number Title Priority Date Filing Date
EP85401606A Expired EP0172108B1 (fr) 1984-08-10 1985-08-06 Dispositif de neutralisation de l'accès à une zone à protéger d'un circuit intégré

Country Status (4)

Country Link
US (1) US4851894A (fr)
EP (1) EP0172108B1 (fr)
DE (1) DE3570015D1 (fr)
FR (1) FR2569054B1 (fr)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0217281A2 (fr) * 1985-09-30 1987-04-08 Casio Computer Company Limited Procédé de fabrication d'une carte à circuit intégré
EP0378306A2 (fr) * 1989-01-12 1990-07-18 General Instrument Corporation Of Delaware Protection d'une puce à circuit intégré à l'aide d'un écran conducteur
WO1998008154A1 (fr) * 1996-08-23 1998-02-26 Siemens Aktiengesellschaft Circuit a semi-conducteur protege contre les interventions exterieures
EP0845755A1 (fr) * 1996-12-02 1998-06-03 Peter Jeger Carte à puce et programme pour cartes à puces
FR2772967A1 (fr) * 1997-12-18 1999-06-25 Sgs Thomson Microelectronics Cellule de memoire eeprom protegee

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0834297B2 (ja) * 1988-12-28 1996-03-29 三菱電機株式会社 半導体装置
FR2649823B1 (fr) * 1989-07-13 1993-10-22 Gemplus Card International Fusible mos a claquage d'oxyde et son application aux cartes a memoire
FR2659166A1 (fr) * 1990-03-05 1991-09-06 Sgs Thomson Microelectronics Circuit memoire avec element de memorisation de selection de lignes de mot pour un effacement d'un bloc d'informations.
FR2667193B1 (fr) * 1990-09-25 1993-07-02 Sgs Thomson Microelectronics Circuit de precharge pour la lecture de memoires.
WO1993010498A1 (fr) * 1991-11-12 1993-05-27 Microchip Technology Inc. Systeme de securite pour memoire de microcontrôleur sur puce
FR2694119B1 (fr) * 1992-07-24 1994-08-26 Sgs Thomson Microelectronics Circuit de lecture pour mémoire, avec recharge et équilibrage avant lecture.
JPH08222710A (ja) 1995-02-17 1996-08-30 Mitsubishi Electric Corp 半導体装置
US5734197A (en) * 1995-09-27 1998-03-31 Texas Instruments Incorporated Deformable leadframe for overcurrent protection
US5736777A (en) * 1995-12-29 1998-04-07 Intel Corporation Method and apparatus for fast self-destruction of a CMOS integrated circuit
US7532027B2 (en) * 2007-09-28 2009-05-12 Adtron, Inc. Deliberate destruction of integrated circuits

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4105156A (en) * 1976-09-06 1978-08-08 Dethloff Juergen Identification system safeguarded against misuse
EP0025347A2 (fr) * 1979-09-05 1981-03-18 Fujitsu Limited Dispositifs semiconducteurs comportant des fusibles
FR2471051A1 (fr) * 1979-11-30 1981-06-12 Dassault Electronique Circuit integre a transistors mos protege contre l'analyse et carte comprenant un tel circuit
FR2503424A1 (fr) * 1981-04-03 1982-10-08 Thomson Csf Support d'informations secretes autodestructif

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4017888A (en) * 1975-12-31 1977-04-12 International Business Machines Corporation Non-volatile metal nitride oxide semiconductor device
US4045310A (en) * 1976-05-03 1977-08-30 Teletype Corporation Starting product for the production of a read-only memory and a method of producing it and the read-only memory
US4210875A (en) * 1978-12-29 1980-07-01 Harris Corporation Integrated amplifier with adjustable offset voltage
US4268911A (en) * 1979-06-21 1981-05-19 Fairchild Camera And Instrument Corp. ROM Program security circuits
US4446475A (en) * 1981-07-10 1984-05-01 Motorola, Inc. Means and method for disabling access to a memory
EP0076967B1 (fr) * 1981-10-09 1987-08-12 Kabushiki Kaisha Toshiba Dispositif semi-conducteur comprenant un élément fusible
JPS5966144A (ja) * 1982-10-08 1984-04-14 Hitachi Micro Comput Eng Ltd 識別用ヒユ−ズ回路
JPS6065545A (ja) * 1983-09-21 1985-04-15 Hitachi Micro Comput Eng Ltd 半導体装置の製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4105156A (en) * 1976-09-06 1978-08-08 Dethloff Juergen Identification system safeguarded against misuse
EP0025347A2 (fr) * 1979-09-05 1981-03-18 Fujitsu Limited Dispositifs semiconducteurs comportant des fusibles
FR2471051A1 (fr) * 1979-11-30 1981-06-12 Dassault Electronique Circuit integre a transistors mos protege contre l'analyse et carte comprenant un tel circuit
FR2503424A1 (fr) * 1981-04-03 1982-10-08 Thomson Csf Support d'informations secretes autodestructif

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0217281A3 (en) * 1985-09-30 1988-12-14 Casio Computer Company Limited Ic card
US4845351A (en) * 1985-09-30 1989-07-04 Casio Computer Co., Ltd. IC card
EP0217281A2 (fr) * 1985-09-30 1987-04-08 Casio Computer Company Limited Procédé de fabrication d'une carte à circuit intégré
EP0920057A3 (fr) * 1989-01-12 2000-01-12 General Instrument Corporation Protection d'une puce à circuit intégré à l'aide d'un écran conducteur
EP0378306A2 (fr) * 1989-01-12 1990-07-18 General Instrument Corporation Of Delaware Protection d'une puce à circuit intégré à l'aide d'un écran conducteur
EP0378306A3 (fr) * 1989-01-12 1991-12-04 General Instrument Corporation Of Delaware Protection d'une puce à circuit intégré à l'aide d'un écran conducteur
EP0920057A2 (fr) * 1989-01-12 1999-06-02 General Instrument Corporation Protection d'une puce à circuit intégré à l'aide d'un écran conducteur
WO1998008154A1 (fr) * 1996-08-23 1998-02-26 Siemens Aktiengesellschaft Circuit a semi-conducteur protege contre les interventions exterieures
US6078537A (en) * 1996-08-23 2000-06-20 Siemens Aktiengesellschaft Semiconductor circuit, in particular for use in an integrated module
EP0845755A1 (fr) * 1996-12-02 1998-06-03 Peter Jeger Carte à puce et programme pour cartes à puces
US6105873A (en) * 1996-12-02 2000-08-22 Swisscom Ag Chip card and program for chip cards
EP0926737A3 (fr) * 1997-12-18 1999-07-14 STMicroelectronics S.r.l. Cellule de mémoire EEPROM protégée
EP0926737A2 (fr) * 1997-12-18 1999-06-30 STMicroelectronics S.r.l. Cellule de mémoire EEPROM protégée
FR2772967A1 (fr) * 1997-12-18 1999-06-25 Sgs Thomson Microelectronics Cellule de memoire eeprom protegee
US6151245A (en) * 1997-12-18 2000-11-21 Stmicroelectronics, S.R.L. Screened EEPROM cell

Also Published As

Publication number Publication date
EP0172108B1 (fr) 1989-05-03
FR2569054B1 (fr) 1986-11-28
DE3570015D1 (en) 1989-06-08
FR2569054A1 (fr) 1986-02-14
US4851894A (en) 1989-07-25

Similar Documents

Publication Publication Date Title
EP0172108B1 (fr) Dispositif de neutralisation de l'accès à une zone à protéger d'un circuit intégré
KR100299340B1 (ko) 앤티퓨즈구조체와그형성방법
US5404029A (en) Electrically programmable antifuse element
US7115968B2 (en) Method of closing an antifuse using laser energy
US4792835A (en) MOS programmable memories using a metal fuse link and process for making the same
EP0408419B1 (fr) Utilisation d'une cellule MOS pragrammable électriquement pour réaliser un fusible
FR2698222A1 (fr) Procédé et circuit de claquage de fusible dans un circuit intégré.
EP0343030A1 (fr) Circuit imprimé souple, notamment pour carte à microcircuits électroniques, et carte incorporant un tel circuit
EP0316211A1 (fr) Circuit intégré protégé contre des décharges électrostatiques, avec seuil de protection variable
FR2604272A1 (fr) Dispositif de surete pour donnees confidentielles
JPH023278A (ja) 電気的にプログラム可能な低インピーダンス非ヒューズ素子
FR2697673A1 (fr) Circuit à fusible, pour circuit intégré.
US4518981A (en) Merged platinum silicide fuse and Schottky diode and method of manufacture thereof
US5572050A (en) Fuse-triggered antifuse
KR0159450B1 (ko) 앤티퓨즈소자
EP0326777B1 (fr) Structure de protection d'un accès à un circuit intégré
JPH09199603A (ja) 半導体集積回路の可溶ヒューズ
FR2748854A1 (fr) Structure de protection contre une decharge electrostatique pour circuit integre cmos
KR980005662A (ko) 반도체장치 제조방법
FR2606935A1 (fr) Dispositif semiconducteur a protection contre les claquages de jonction
FR2776124A1 (fr) Dispositif semiconducteur a diode et procede de fabrication
US5665627A (en) Method of irreversibly locking a portion of a semiconductor device
EP1021833B1 (fr) Dispositif a circuit integre securise et procede de fabrication
EP0347321A1 (fr) Carte à puce avec écran de protection
KR970059789A (ko) 액정 표시 장치의 전극배선 형성방법

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Designated state(s): DE FR GB IT NL

17P Request for examination filed

Effective date: 19860303

17Q First examination report despatched

Effective date: 19880119

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: SGS-THOMSON MICROELECTRONICS S.A.

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): DE FR GB IT NL

ITF It: translation for a ep patent filed

Owner name: JACOBACCI & PERANI S.P.A.

GBT Gb: translation of ep patent filed (gb section 77(6)(a)/1977)
REF Corresponds to:

Ref document number: 3570015

Country of ref document: DE

Date of ref document: 19890608

PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed
PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: NL

Payment date: 19900831

Year of fee payment: 6

ITTA It: last paid annual fee
PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: NL

Effective date: 19920301

NLV4 Nl: lapsed or anulled due to non-payment of the annual fee
REG Reference to a national code

Ref country code: FR

Ref legal event code: D6

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: GB

Payment date: 20000802

Year of fee payment: 16

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: GB

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20010806

GBPC Gb: european patent ceased through non-payment of renewal fee

Effective date: 20010806

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 20020816

Year of fee payment: 18

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: FR

Payment date: 20030827

Year of fee payment: 19

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20040302

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: FR

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20050429

REG Reference to a national code

Ref country code: FR

Ref legal event code: ST