DE3037778A1 - Verfahren zur zeitlichen korrektur von digitalen schaltsignalen - Google Patents

Verfahren zur zeitlichen korrektur von digitalen schaltsignalen

Info

Publication number
DE3037778A1
DE3037778A1 DE19803037778 DE3037778A DE3037778A1 DE 3037778 A1 DE3037778 A1 DE 3037778A1 DE 19803037778 DE19803037778 DE 19803037778 DE 3037778 A DE3037778 A DE 3037778A DE 3037778 A1 DE3037778 A1 DE 3037778A1
Authority
DE
Germany
Prior art keywords
switching signal
digital switching
correction value
signal
supplied
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19803037778
Other languages
English (en)
Other versions
DE3037778C2 (de
Inventor
Gerhard Dipl.-Ing. 6100 Darmstadt Wischermann
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Philips GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Priority to DE19803037778 priority Critical patent/DE3037778A1/de
Priority to FR8118145A priority patent/FR2491711B2/fr
Priority to US06/307,483 priority patent/US4403245A/en
Priority to GB8130307A priority patent/GB2085261B/en
Publication of DE3037778A1 publication Critical patent/DE3037778A1/de
Application granted granted Critical
Publication of DE3037778C2 publication Critical patent/DE3037778C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/74Circuits for processing colour signals for obtaining special effects
    • H04N9/75Chroma key

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Picture Signal Circuits (AREA)

Description

Rl.-Kr. 1947/80
6.10.1980 FE/PLI/Gornott/Hö
ROBERT BOSOH GMBH, 7000 StattKart 1
Verfahren zur zeitlichen Korrektur von digitalen SchaItSignalen
Stand der .Technik
Die Erfindung geht aus von einem Verfahren nach der Gattung des Hauptanspruchs. Es ist schon ein Verfahren bekannt (Patentanmeldung P 30 27 053), "bei welchem für ein digitales Schaltsignal ein zeitlicher Korrekturwert
Rl.-Nr. 19^7/80 - Jt -
gebildet wird. Mit dem Schaltsignal und dem zeitlichen Korrekturwert wird dann ein korrigiertes Schaltsignal gebildet, indem mehrere Momentanwerte aus einem programmierbaren Auslesespeicher abgerufen werden.
Bei dem bekannten Verfahren wird vorausgesetzt, daß jeweils zur Zeit nur eine Sprungfunktion abläuft. Bei vielen Anwendungen kann jedoch auch ein Schaltsignal sehr schnell - beispielsweise bereits bei der nächsten Abtastung - ein anderes folgen. Je nach Abstand der Schaltsignale ist eine andere Sprungfunktion erforderlich.
Aufgabe der vorliegenden Erfindung ist es, bei einem Verfahren nach dem Oberbegriff korrigierte Schaltsignale zu erhalten, die bei beliebigen Zeitabständen zwischen zwischen den unkorrigierten Schaltsignalen einen richtigen Zeitablauf der Umschaltung erlauben.
Vorteile der Erfindung
Das erfindungsgemäße Verfahren mit den kennzeichnenden Merkmalen des Hauptanspruchs hat den Vorteil, daß bei digitalen I'arbfernsehsystemen eine störungsfreie Umschaltung von einem Signal auf das andere möglich ist, und zwar auch, wenn die Einsehaltdauer des einen Farbfernsehsignals lediglich eine oder wenige Bildpunktdauern (Abtastperioden) beträgt.
Durch die in den Unteransprüchen aufgeführten Maßnahmen sind vorteilhafte Durchführungen des im Hauptanspruch an-
— 3 —
Rl.-Nr. 1947/8O -J—
gegebenen Verfahrens möglich.
Zeichnung
Ausführungsbeispiele der Erfindung sind in der'Zeichnung anhand mehrerer Figuren dargestellt und in der nachfolgenden Beschreibung näher erläutert.
Fig. 1 zeigt Spannungszeitdiagramme der bei den Schaltungsanordnungen zur Durchführung des erfindungsgemäßen Verfahrens auftretenden Signale,
Fig. 2 zeigt ein erstes Ausführungsbeispiel zur Durchführung des erfindungsgemäßen Verfahrens und
Fig. 3 zeigt ein zweites Ausführungsbeispiel jeweils als Blockschaltbild.
Beschreibung der Erfindung
Da die vorliegende Erfindung auf dem Gegenstand der Patentanmeldung P 30 27 053 aufbaut, werden bei der vorliegenden Patentanmeldung die Notwendigkeit und die Art der Ableitung des zeitlichen Korrektursignals nicht nochmals eingehend erläutert, jedoch wird im Zusammenhang mit Figur 1 kurz darauf eingegangen.
Figur 1 zeigt in Zeile a den Verlauf eines analogen Signals, aus welchem ein Schaltsignal abgeleitet werden soll. Dieses analoge Signal ist beispielsweise aus einem sogenannten Vordergrundsignal zum Zwecke des Farbstanzens abgeleitet. Das Signal 1 wird zu diesem Zweck mit einem
Rl.-Nr. 1947/üü
Schwellwert 2 verglichen. Da es sich Jedoch bei dem zugrunde gelegten System um ein digitales System handelt, liegen keine kontinuierlichen Signale sondern lediglich die Abtastwerte 3»4-,5»6»7 vor. Da das Signal
1 erst bei dem Abtastwert 4 den Schwellwert 2 überschritten hat und bei dem Abtastwert 7 den Schwellwert
2 wieder unterschritten hat, entsteht das in Zeile b der ü'igur 1 dargestellte Schaltsignal. Nach dem Verfahren der Hauptanmeldung wird aus dem in Zeile b gezeigten Schaltsignal S-, das in Zeile c dargestellte korrigierte Schaltsignal S, . Die den einzelnen Stufen zugeordneten Zahlenwerte entsprechen dem Grad der Überblendung . Bei O wird das eine Eingangssignal vollständig und bei 255 das andere Eingangssignal vollständig zum Ausgang weitergeleitet.
Wird jetzt die Schwelle 2 beispielsweise erhöht, so wird das digitale Schaltsignal S, entsprechend kürzer. Der in Zeile c dargestellte Verlauf ist bei Vorliegen einer neuen Flanke des digitalen Schaltsignals S, abzubrechen und in einen der zeitlichen Lage dieser Flanke einschließlich des dazugehörigen Korrektursignals entsprechenden Verlauf zu überführen.
Hierzu wird ein adaptives nichtrekursives Digitalfilter, wie es als Ausführungsbeispiel in Figur 2 dargestellt ist, verwendet. Das digitale Schaltsignal S-, wird bei 10 der Anordnung nach Figur 2 zugeführt und mit Hilfe der getakteten Verzögerungsglieder 11,12 bis 1n jeweils um eine Abtastperiode zugeführt. Hierzu wird den getakteten Verzögerungsgliedern 11 bx3 1n jeweils ein Taktsignal mit Abtastfrequenz f verzögert. Das unverzögerte Schaltsignal S, sowie die verzögerten Schaltsignale S, werden
Rl.-Nr. 19W8O -^S--
je einer Multiplizierstufe 21,22,23 "bis 2n zugeführt. Den Multiplizierstufen wird jeweils ein Multiplikator A^ bis A aus einem programmierbaren Auslesespeicher 30 zugeführt, dessen Eingang mit dem jeweils in einen Zwischenspeicher 31 befindlichen zeitlichen Korrektursignal T beaufschlagt ist. Der Zwischenspeicher 31 arbeitet als Abtast- und Halteschaltung, wozu ihm ein Abtastsignal zugeführt wird, welches aus dem Schaltimpuls Sn mit Hilfe' einer Exklusiv-Oder-Schaltung 32 und einem Tiefpaß 33 »34- erzeugt wird. Dadurch wird erzielt, daß jeweils bei Vorliegen einer Planke des Schaltsignals S, der am Eingang 35 des Zwischenspeichers 31 liegende Wert des zeitlichen Korrektursignals in den Zwischenspeicher übernommen wird.
Bei der Anordnung nach ii'igur 3 sind die Multiplizierschalbungen und der programmierbare Auslesespeicher gemäß Ji'igur 2 zu einem, entsprechenden programmierbaren Auslesespeicher 36 zusammengefaßt. Im übrigen wird bei der Anordnung nach .Figur 3 ebenfalls das bei 37 zugeführte Schaltsignal mit Hilfe der taktgesteuerten Verzögerungsglieder 30,39)4-0 um jeweils eine Taktperiode verzögert und außerdem mit Hilfe des Exklusiv-Oder-Gatters 41 und des Tiefpasses 4-2,4-3 in ein den Flanken des Schaltsignals entsprechendes Taktsignal für den Zwischenspeicher 44- umgewandelt. Dem Zwischenspeicher 44- wird bei 4-5 der zeitliche Korrekturwert zugeführt. Am Ausgang 46 des programmierbaren Auslesespeichers 36 steht dann das zeitlich korrigierte digitale Schaltsignal S, zur weiteren Verwendung zur Verfügung.

Claims (3)

■I Hl.-Nr. 19^7/80 6.10.1980 FE/PLI/Go/Hö ROBERT BOSCH GMBH, 7000 Stuttgart 1 Ansprüche
1. Verfahren zur zeitlichen Korrektur von digitalen Schaltsignalen, welche infolge der Abtastung zu diskreten Zeiten entstehen und daher Abweichungen gegenüber einem zeitlichen Sollwert aufweisen, wobei ein zeitlicher Korrekturwert abgeleitet wird, welcher der zeitlichen , Abweichung des Schaltsignals von einem Sollwert entspricht und in Abhängigkeit des zeitlichen Korrekturwertes mehrere Momentanwerte gebildet werden (P 30 27 053), welche das zeitkorrigierte Schaltsignal bilden, dadurch gekennzeichnet, daß der zeitliche Korrekturwert gespeichert und - sobald ein folgendes digitales Schaltsignal vorliegt - durch den dann vorhandenen zeitlichen Korrekturwert ersetzt wird.
2. Schaltungsanordnung zur Durchführung des Verfahrens nach Anspruch 1, gekennzeichnet durch die Verwendung eines adaptiven nichtrekursiven Digitalfilters.
2 —
Rl.-Nr. 1W/80 - 2 -
3. Schaltungsanordnung nach Anspruch 2, dadurch gekennzeichnet, daß eine Reihe von Verzögerungselementen (11,12....1n) mit einer Verzögerung von jeweils einer Abtastperiode derart angeordnet ist, daß dem ersten Verzögerungselement (11) das digitale Schaltsignal (S.) zugeführt ist und daß jeweils an den Eingang eines jeden sowie an den Ausgang des letzten Verzögerungselementes (11,12,....1n) ein Eingang einer Multiplizierstufe (21,22,23·.-·2η) angeschlossen ist, daß die weiteren Eingänge der Multiplizierstufen (21,22,23·..·2η) mit den Ausgängen eines programmierbaren Auslesespeichers (PROM) (30) verbunden sind, daß den Eingängen des programmierbaren Auslesespeichers (PROM) der zeitliche Korrekturwert über eine Abtast- und Halteschaltung (31) zugeführt ist, welcher ein Abtastsignal zugeführt ist, welches bei Vorliegen einer Flanke des digitalen Schaltsignals (S-.) auftritt.
L\-, Schaltungsanordnung nach Anspruch 2, dadurch gekennzeichnet, daß eine Reihe von Verzögerungselementen (38,39i^O) mit einer Verzögerung von jeweils einer Abtastperiode derart angeordnet ist, daß dem ersten Verzögerungselement (38) das digitale Schaltsignal (S-,) zugeführt ist und daß jeweils an den Eingang eines jeden sowie an den Ausgang des letzten Verzögerungselementes (38,39^0) ein Eingang eines programmierbaren Auslese- · Speichers (36) angeschlossen ist und daß weiteren Eingängen des programmierbaren Auslesespeichers (36) der zeitliche Korrekturwert über eine Abtast— und Halteschaltung (44) zugeführt ist, welcher ein Abtastsignal zugeführt ist, welches bei Vorliegen einer Planke des digitalen Schaltsignals (S-,) auftritt.
Rl.-Nr. 1947/80 - 3 -
5· Schaltungsanordnung nach Anspruch 3 oder 4, dadurch gekennzeichnet, daß zur Ableitung des Abtastsignals das digitale Schaltsignal einerseits direkt und andererseits über einen Tiefpaß (33,34- bzw. 4-2,43) den Eingängen einer Exklusiv-Oder-Schaltung (32 bzw. 41) zugeführt ist.
DE19803037778 1980-10-07 1980-10-07 Verfahren zur zeitlichen korrektur von digitalen schaltsignalen Granted DE3037778A1 (de)

Priority Applications (4)

Application Number Priority Date Filing Date Title
DE19803037778 DE3037778A1 (de) 1980-10-07 1980-10-07 Verfahren zur zeitlichen korrektur von digitalen schaltsignalen
FR8118145A FR2491711B2 (fr) 1980-10-07 1981-09-25 Procede et dispositif pour corriger en fonction du temps des signaux numeriques de commutation
US06/307,483 US4403245A (en) 1980-10-07 1981-10-01 Method and circuit for time-correction of digital switching signals
GB8130307A GB2085261B (en) 1980-10-07 1981-10-07 Method for time-correction of digital switching signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19803037778 DE3037778A1 (de) 1980-10-07 1980-10-07 Verfahren zur zeitlichen korrektur von digitalen schaltsignalen

Publications (2)

Publication Number Publication Date
DE3037778A1 true DE3037778A1 (de) 1982-05-19
DE3037778C2 DE3037778C2 (de) 1989-07-13

Family

ID=6113771

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19803037778 Granted DE3037778A1 (de) 1980-10-07 1980-10-07 Verfahren zur zeitlichen korrektur von digitalen schaltsignalen

Country Status (4)

Country Link
US (1) US4403245A (de)
DE (1) DE3037778A1 (de)
FR (1) FR2491711B2 (de)
GB (1) GB2085261B (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3609135A1 (de) * 1986-03-19 1987-09-24 Bosch Gmbh Robert Schaltungsanordnung zur zeitlichen korrektur von digitalen schaltsignalen

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4524424A (en) * 1982-02-18 1985-06-18 Rockwell International Corporation Adaptive spectrum shaping filter
DE3276292D1 (en) * 1982-10-06 1987-06-11 Itt Ind Gmbh Deutsche Digital filter integrated circuit for the chrominance channel of a colour television apparatus
US4817025A (en) * 1984-02-03 1989-03-28 Sharp Kabushiki Kaisha Digital filter
NL8600816A (nl) * 1986-03-28 1987-10-16 At & T & Philips Telecomm Adaptief transversaal filter.
JP3168576B2 (ja) * 1990-07-09 2001-05-21 ソニー株式会社 波形等化フィルタ装置
US5175623A (en) * 1991-04-04 1992-12-29 Jenison Timothy P Method and apparatus for linear video mixer with digital control

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2729312A1 (de) * 1976-07-09 1978-01-19 Ibm Verfahren und schaltungsanordnungen zur synchronisierung von taktsignalen
DE2928446A1 (de) * 1978-07-14 1980-01-24 Fujitsu Ltd Zeitsteuerphasen-wiederherstellungsschaltung

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4109278A (en) * 1975-03-21 1978-08-22 Sonex International Corp. Video traveling matte system
US4122490A (en) * 1976-11-09 1978-10-24 Lish Charles A Digital chroma-key circuitry

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2729312A1 (de) * 1976-07-09 1978-01-19 Ibm Verfahren und schaltungsanordnungen zur synchronisierung von taktsignalen
DE2928446A1 (de) * 1978-07-14 1980-01-24 Fujitsu Ltd Zeitsteuerphasen-wiederherstellungsschaltung

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3609135A1 (de) * 1986-03-19 1987-09-24 Bosch Gmbh Robert Schaltungsanordnung zur zeitlichen korrektur von digitalen schaltsignalen

Also Published As

Publication number Publication date
FR2491711B2 (fr) 1987-07-10
FR2491711A2 (fr) 1982-04-09
GB2085261B (en) 1984-05-31
DE3037778C2 (de) 1989-07-13
US4403245A (en) 1983-09-06
GB2085261A (en) 1982-04-21

Similar Documents

Publication Publication Date Title
DE102006011126B4 (de) Verfahren und Schaltung zum zeilenverkoppelten Erzeugen eines Taktes
DE2114250C3 (de) Verfahren zur automatischen Einstellung eines Transversalfilters zur Impulsentzerrung
DE3037778A1 (de) Verfahren zur zeitlichen korrektur von digitalen schaltsignalen
DE1290181B (de) Analog-Digital-Umsetzer
DE3834865C2 (de) Verfahren und Schaltung zur Ableitung von H- und V-frequenten Synchronimpulsen
DE3732287A1 (de) Verfahren und schaltungsanordnung zum ableiten des worttaktes eines pulslagemodulierten signals
DE1288123B (de) Regelschaltung für eine Ultraschallverzögerungsleitung für Zeilendauer in einem Farbfernsehgerät·
DE2737431C3 (de) Verfahren zur digitalen Klemmung pulscodemodulierter Videosignale
DE4137404C2 (de) Verfahren zur Reduktion von Rauschen
DE3538735A1 (de) Verfahren und schaltungsanordnung zum verdecken von fehlern in einem digitalen videosignal
DE2701649C2 (de) Verfahren zur digitalen Übertragung des Luminanzsignals eines getrennt codierten Farbvideosignals
DE3239933C2 (de)
DE1261543B (de) Verfahren und Anordnung zum Ausgleich des Zeitfehlers in einem insbesondere von einem magnetischen Speicher abgenommenen Fernsehsignal
EP0146652A1 (de) Digitaler FM-Demodulator für digitalisierte FM-Signale
DE3609135C2 (de)
DE3419645A1 (de) Transversalfilter mit mos-transistor-verstaerkern
DE1257836B (de) Verfahren zur Regeneration einer Kondensatorspannung
DE4215668C2 (de) Klemmschaltung für ein digitales Videosignal
DE19525904C2 (de) Ablenkungsverzerrungs-Korrekturschaltung
EP0067899B1 (de) Farbfernsehempfänger mit mindestens einer digitalen integrierten Schaltung zur Verarbeitung des FBAS-Signals
DE3828415C2 (de) Verfahren und Schaltung zur Ableitung von H- und V-frequenten Synchronimpulsen
DE2627830C2 (de) System zur Verzögerung eines Signals
DE2616593A1 (de) System zur umschaltung zwischen zwei farbfernsehsignalen
DE102013201253A1 (de) Verfahren und Vorrichtung zum Erzeugen eines digitalen Signals
EP0255554B1 (de) Nichtrekursives Digitalfilter

Legal Events

Date Code Title Description
AF Is addition to no.

Ref country code: DE

Ref document number: 3027053

Format of ref document f/p: P

AF Is addition to no.

Ref country code: DE

Ref document number: 3027053

Format of ref document f/p: P

8110 Request for examination paragraph 44
8176 Proceedings suspended because of application no:

Ref document number: 3027053

Country of ref document: DE

Format of ref document f/p: P

8178 Suspension cancelled
AF Is addition to no.

Ref country code: DE

Ref document number: 3027053

Format of ref document f/p: P

AF Is addition to no.

Ref country code: DE

Ref document number: 3027053

Format of ref document f/p: P

D2 Grant after examination
8320 Willingness to grant licences declared (paragraph 23)
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: BTS BROADCAST TELEVISION SYSTEMS GMBH, 6100 DARMST

8340 Patent of addition ceased/non-payment of fee of main patent